JP2006311446A - 送信装置 - Google Patents
送信装置 Download PDFInfo
- Publication number
- JP2006311446A JP2006311446A JP2005134369A JP2005134369A JP2006311446A JP 2006311446 A JP2006311446 A JP 2006311446A JP 2005134369 A JP2005134369 A JP 2005134369A JP 2005134369 A JP2005134369 A JP 2005134369A JP 2006311446 A JP2006311446 A JP 2006311446A
- Authority
- JP
- Japan
- Prior art keywords
- output terminal
- switch
- current source
- circuit
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 89
- 230000008054 signal transmission Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 20
- 238000006243 chemical reaction Methods 0.000 description 18
- 238000003708 edge detection Methods 0.000 description 10
- 230000003111 delayed effect Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 1
- 230000003278 mimic effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
- H04L25/0282—Provision for current-mode coupling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
- H03K17/6872—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Dc Digital Transmission (AREA)
- Logic Circuits (AREA)
- Amplifiers (AREA)
Abstract
【解決手段】 送信装置はメインバッファ回路およびプリエンファシスバッファ回路20を備える。プリエンファシスバッファ回路20は、スイッチ回路21,第1電流源22および第2電流源23を備え、スイッチ回路21により、送信すべきデータのレベルが変化した時刻からの一定期間では、メインバッファ回路10の出力電流と同方向の電流信号を出力する一方、その一定期間が経過した後のレベル一定期間では、出力端子201,202をHigh-Z状態とする。プリエンファシスバッファ回路20の出力は、メインバッファ回路の出力のコモンモード電位に影響を与えず、差動伝送線路へ出力される電流信号の振幅のみに影響を与える。これにより、送信装置はコモンモード電位の変動を抑制して高速・長距離の信号伝送をすることができる。
【選択図】 図3
Description
Claims (5)
- 抵抗終端された一対の差動伝送線路へ出力する電流信号の流れる方向を変えることによってデジタル信号を送信する送信装置であって、
前記差動伝送線路に接続される第1メイン出力端子および第2メイン出力端子を有し、送信すべきデジタル信号がHレベルであるときに前記第1メイン出力端子から前記差動伝送線路を経て前記第2メイン出力端子へ流れる電流信号を出力し、送信すべきデジタル信号がLレベルであるときに前記第2メイン出力端子から前記差動伝送線路を経て前記第1メイン出力端子へ流れる電流信号を出力するメインバッファ回路と、
前記第1メイン出力端子に接続される第1出力端子と、前記第2メイン出力端子に接続される第2出力端子と、各々一定電流を発生する第1電流源および第2電流源と、前記第1電流源,前記第2電流源,前記第1出力端子および前記第2出力端子の間の接続関係を切り替えるスイッチ回路とを含むプリエンファシスバッファ回路と、
を備え、
前記プリエンファシスバッファ回路が、
前記スイッチ回路により、前記第1電流源と前記第1出力端子とを互いに接続するとともに、前記第2電流源と前記第2出力端子とを互いに接続することで、前記第1出力端子から前記差動伝送線路を経て前記第2出力端子へ流れる電流信号を出力し、
前記スイッチ回路により、前記第1電流源と前記第2出力端子とを互いに接続するとともに、前記第2電流源と前記第1出力端子とを互いに接続することで、前記第2出力端子から前記差動伝送線路を経て前記第1出力端子へ流れる電流信号を出力する、
ことを特徴とする送信装置。 - 前記プリエンファシスバッファ回路は、
送信すべきデジタル信号がLレベルからHレベルに転じた時刻からの一定期間(以下「第1期間」という。)に、前記スイッチ回路により、前記第1電流源と前記第1出力端子とを互いに接続するとともに、前記第2電流源と前記第2出力端子とを互いに接続して、前記第1出力端子から前記差動伝送線路を経て前記第2出力端子へ流れる電流信号を出力し、
送信すべきデジタル信号がHレベルからLレベルに転じた時刻からの一定期間(以下「第2期間」という。)に、前記スイッチ回路により、前記第1電流源と前記第2出力端子とを互いに接続するとともに、前記第2電流源と前記第1出力端子とを互いに接続して、前記第2出力端子から前記差動伝送線路を経て前記第1出力端子へ流れる電流信号を出力し、
前記第1期間および前記第2期間の何れでもない期間(以下「第3期間」という。)に、前記スイッチ回路により、前記第1電流源を前記第1出力端子および前記第2出力端子の何れとも切り離すとともに、前記第2電流源を前記第1出力端子および前記第2出力端子の何れとも切り離す、
ことを特徴とする請求項1記載の送信装置。 - 前記プリエンファシスバッファ回路は、前記第3期間において、前記第1電流源と前記スイッチ回路との接続点(以下「第1接続点」という。)の電位を一定に維持するとともに、前記第2電流源と前記スイッチ回路との接続点(以下「第2接続点」という。)の電位を一定に維持する電圧保持回路を更に含む、ことを特徴とする請求項2記載の送信装置。
- 前記スイッチ回路は、前記第1接続点と前記第1出力端子との間に設けられた第1スイッチと、前記第1接続点と前記第2出力端子との間に設けられた第2スイッチと、前記第2接続点と前記第1出力端子との間に設けられた第3スイッチと、前記第2接続点と前記第2出力端子との間に設けられた第4スイッチとを有し、
前記電圧保持回路は、前記第1スイッチの開閉動作と逆の開閉動作をする第5スイッチと、前記第2スイッチの開閉動作と逆の開閉動作をする第6スイッチと、前記第3スイッチの開閉動作と逆の開閉動作をする第7スイッチと、前記第4スイッチの開閉動作と逆の開閉動作をする第8スイッチと、前記第5スイッチの第1端と前記第7スイッチの第1端との間に設けられた第1抵抗器と、前記第6スイッチの第1端と前記第8スイッチの第1端との間に設けられた第2抵抗器とを有し、前記第5スイッチの第2端および前記第6スイッチの第2端が前記第1接続点に接続され、前記第7スイッチの第2端および前記第8スイッチの第2端が前記第2接続点に接続されている、
ことを特徴とする請求項3記載の送信装置。 - 前記第1抵抗器および前記第2抵抗器それぞれの抵抗値は、前記差動伝送線路の終端抵抗の値の2倍であり、
前記第5〜第8スイッチそれぞれのon状態における抵抗値は、前記第1〜第4スイッチそれぞれのon状態における抵抗値の2倍である、
ことを特徴とする請求項4記載の送信装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005134369A JP4578316B2 (ja) | 2005-05-02 | 2005-05-02 | 送信装置 |
PCT/JP2006/308614 WO2006120889A1 (ja) | 2005-05-02 | 2006-04-25 | 送信装置 |
CN2006800151397A CN101171750B (zh) | 2005-05-02 | 2006-04-25 | 发送装置 |
KR1020077020341A KR100933609B1 (ko) | 2005-05-02 | 2006-04-25 | 송신 장치 |
US11/912,800 US7733128B2 (en) | 2005-05-02 | 2006-04-25 | Transmitting apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005134369A JP4578316B2 (ja) | 2005-05-02 | 2005-05-02 | 送信装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2006311446A true JP2006311446A (ja) | 2006-11-09 |
JP2006311446A5 JP2006311446A5 (ja) | 2008-06-05 |
JP4578316B2 JP4578316B2 (ja) | 2010-11-10 |
Family
ID=37396399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005134369A Active JP4578316B2 (ja) | 2005-05-02 | 2005-05-02 | 送信装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7733128B2 (ja) |
JP (1) | JP4578316B2 (ja) |
KR (1) | KR100933609B1 (ja) |
CN (1) | CN101171750B (ja) |
WO (1) | WO2006120889A1 (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100913528B1 (ko) * | 2008-08-26 | 2009-08-21 | 주식회사 실리콘웍스 | 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 |
JP2010098590A (ja) * | 2008-10-17 | 2010-04-30 | Kawasaki Microelectronics Inc | 差動出力バッファ |
JP2010283453A (ja) * | 2009-06-02 | 2010-12-16 | Renesas Electronics Corp | プリエンファシス機能を含む出力回路 |
KR101024817B1 (ko) * | 2008-11-12 | 2011-03-24 | 주식회사 동부하이텍 | 차동 고대역 강조 구동장치 |
JP2011071798A (ja) * | 2009-09-28 | 2011-04-07 | Hitachi Ltd | シリアル出力回路、半導体装置およびシリアル伝送方法 |
JP2011166260A (ja) * | 2010-02-05 | 2011-08-25 | Hitachi Ltd | 出力ドライバ回路 |
JP2012514413A (ja) * | 2008-12-29 | 2012-06-21 | シリコン・ワークス・カンパニー・リミテッド | Cogアプリケーションのためのインターフェースシステム |
CN103095283A (zh) * | 2011-11-08 | 2013-05-08 | 爱思开海力士有限公司 | 半导体器件 |
KR101405241B1 (ko) | 2012-07-27 | 2014-06-10 | 고려대학교 산학협력단 | 데이터 통신용 송신기 |
KR20210087859A (ko) * | 2020-01-03 | 2021-07-13 | 고려대학교 산학협력단 | 다중 레벨 브레이드 신호법을 이용한 송수신 장치 및 그 동작 방법 |
US11088878B2 (en) | 2020-01-03 | 2021-08-10 | Korea University Research And Business Foundation | Transceiver using multi-level braid signaling and method of operating the same |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8106684B2 (en) * | 2008-09-24 | 2012-01-31 | Sony Corporation | High-speed low-voltage differential signaling system |
KR101000289B1 (ko) * | 2008-12-29 | 2010-12-13 | 주식회사 실리콘웍스 | 차동전압구동방식의 송신부 및 차동전류구동방식과 차동전압구동방식을 선택적으로 적용할 수 있는 송신부와 수신부 및 인터페이스 시스템 |
US8269522B2 (en) | 2009-12-14 | 2012-09-18 | St-Ericsson Sa | Active eye opener for current-source driven, high-speed serial links |
CN102457455B (zh) * | 2010-10-26 | 2014-10-15 | 珠海全志科技股份有限公司 | 低压差分信号发送器 |
US8390314B2 (en) | 2011-01-14 | 2013-03-05 | Qualcomm Incorporated | Method of half-bit pre-emphasis for multi-level signal |
KR101958394B1 (ko) * | 2011-11-08 | 2019-03-14 | 에스케이하이닉스 주식회사 | 반도체 장치 |
KR101874584B1 (ko) | 2012-04-03 | 2018-07-04 | 삼성전자주식회사 | 전압 방식 구동기 |
US9148130B1 (en) * | 2012-05-10 | 2015-09-29 | Cadence Design Systems, Inc. | System and method for boosting a selective portion of a drive signal for chip-to-chip transmission |
US8964888B2 (en) * | 2012-08-29 | 2015-02-24 | Qualcomm Incorporated | System and method of generating a pre-emphasis pulse |
US8816726B1 (en) * | 2013-05-07 | 2014-08-26 | Via Technologies, Inc. | Differential signaling driver |
US9385718B1 (en) * | 2013-10-18 | 2016-07-05 | Altera Corporation | Input-output buffer circuit with a gate bias generator |
US9467303B2 (en) * | 2014-09-26 | 2016-10-11 | Linear Technology Corporation | Controller area network bus transmitter with complementary source follower driver |
US10733129B2 (en) * | 2018-01-11 | 2020-08-04 | Texas Instruments Incorporated | Compensating DC loss in USB 2.0 high speed applications |
US11388032B1 (en) * | 2021-01-19 | 2022-07-12 | Micron Technology, Inc. | Apparatuses and methods for pre-emphasis control |
KR20220126364A (ko) * | 2021-03-09 | 2022-09-16 | 에스케이하이닉스 주식회사 | 컴퓨터 시스템 및 이를 위한 인터페이스 회로 |
US11711080B1 (en) * | 2022-01-27 | 2023-07-25 | Nanya Technology Corporation | Off-chip driving device |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002368600A (ja) * | 2001-06-08 | 2002-12-20 | Mitsubishi Electric Corp | プリエンファシス回路 |
JP2003318724A (ja) * | 2002-04-24 | 2003-11-07 | Nec Micro Systems Ltd | 差動出力回路 |
JP2004112453A (ja) * | 2002-09-19 | 2004-04-08 | Ricoh Co Ltd | 信号伝送装置 |
JP2004312614A (ja) * | 2003-04-10 | 2004-11-04 | Seiko Epson Corp | 半導体装置 |
JP2004357004A (ja) * | 2003-05-29 | 2004-12-16 | Nec Electronics Corp | トランスミッタ回路、伝送回路及び駆動装置 |
JP2005217999A (ja) * | 2004-02-02 | 2005-08-11 | Hitachi Ltd | デジタルデータ伝送回路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19919140B4 (de) * | 1998-04-29 | 2011-03-31 | National Semiconductor Corp.(N.D.Ges.D.Staates Delaware), Santa Clara | Niederspannungs-Differenzsignaltreiber mit Vorverstärkerschaltung |
ATE354207T1 (de) * | 2002-12-23 | 2007-03-15 | Cit Alcatel | Lvds-treiber mit vorverzerrung |
US6940302B1 (en) * | 2003-01-07 | 2005-09-06 | Altera Corporation | Integrated circuit output driver circuitry with programmable preemphasis |
-
2005
- 2005-05-02 JP JP2005134369A patent/JP4578316B2/ja active Active
-
2006
- 2006-04-25 US US11/912,800 patent/US7733128B2/en active Active
- 2006-04-25 WO PCT/JP2006/308614 patent/WO2006120889A1/ja active Application Filing
- 2006-04-25 KR KR1020077020341A patent/KR100933609B1/ko active IP Right Grant
- 2006-04-25 CN CN2006800151397A patent/CN101171750B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002368600A (ja) * | 2001-06-08 | 2002-12-20 | Mitsubishi Electric Corp | プリエンファシス回路 |
JP2003318724A (ja) * | 2002-04-24 | 2003-11-07 | Nec Micro Systems Ltd | 差動出力回路 |
JP2004112453A (ja) * | 2002-09-19 | 2004-04-08 | Ricoh Co Ltd | 信号伝送装置 |
JP2004312614A (ja) * | 2003-04-10 | 2004-11-04 | Seiko Epson Corp | 半導体装置 |
JP2004357004A (ja) * | 2003-05-29 | 2004-12-16 | Nec Electronics Corp | トランスミッタ回路、伝送回路及び駆動装置 |
JP2005217999A (ja) * | 2004-02-02 | 2005-08-11 | Hitachi Ltd | デジタルデータ伝送回路 |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8324936B2 (en) | 2008-08-26 | 2012-12-04 | Silicon Works Co., Ltd. | Transmitter and receiver of differential current driving mode, and interface system of differential current driving mode including the same |
WO2010024523A2 (ko) * | 2008-08-26 | 2010-03-04 | (주)실리콘웍스 | 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및 상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 |
WO2010024523A3 (ko) * | 2008-08-26 | 2010-05-14 | (주)실리콘웍스 | 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및 상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 |
KR100913528B1 (ko) * | 2008-08-26 | 2009-08-21 | 주식회사 실리콘웍스 | 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 |
JP2012501150A (ja) * | 2008-08-26 | 2012-01-12 | シリコン・ワークス・カンパニー・リミテッド | 差動電流駆動方式の送信部、差動電流駆動方式の受信部及び前記送信部と前記受信部を具備する差動電流駆動方式のインターフェースシステム |
JP2010098590A (ja) * | 2008-10-17 | 2010-04-30 | Kawasaki Microelectronics Inc | 差動出力バッファ |
KR101024817B1 (ko) * | 2008-11-12 | 2011-03-24 | 주식회사 동부하이텍 | 차동 고대역 강조 구동장치 |
US7940075B2 (en) | 2008-11-12 | 2011-05-10 | Dongbu Hitek Co., Ltd. | Differential pre-emphasis driver |
JP2012514413A (ja) * | 2008-12-29 | 2012-06-21 | シリコン・ワークス・カンパニー・リミテッド | Cogアプリケーションのためのインターフェースシステム |
JP2010283453A (ja) * | 2009-06-02 | 2010-12-16 | Renesas Electronics Corp | プリエンファシス機能を含む出力回路 |
JP2011071798A (ja) * | 2009-09-28 | 2011-04-07 | Hitachi Ltd | シリアル出力回路、半導体装置およびシリアル伝送方法 |
JP2011166260A (ja) * | 2010-02-05 | 2011-08-25 | Hitachi Ltd | 出力ドライバ回路 |
CN103095283A (zh) * | 2011-11-08 | 2013-05-08 | 爱思开海力士有限公司 | 半导体器件 |
KR101405241B1 (ko) | 2012-07-27 | 2014-06-10 | 고려대학교 산학협력단 | 데이터 통신용 송신기 |
KR20210087859A (ko) * | 2020-01-03 | 2021-07-13 | 고려대학교 산학협력단 | 다중 레벨 브레이드 신호법을 이용한 송수신 장치 및 그 동작 방법 |
US11088878B2 (en) | 2020-01-03 | 2021-08-10 | Korea University Research And Business Foundation | Transceiver using multi-level braid signaling and method of operating the same |
KR102346845B1 (ko) * | 2020-01-03 | 2022-01-04 | 고려대학교 산학협력단 | 다중 레벨 브레이드 신호법을 이용한 송수신 장치 및 그 동작 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN101171750A (zh) | 2008-04-30 |
US7733128B2 (en) | 2010-06-08 |
CN101171750B (zh) | 2010-09-22 |
JP4578316B2 (ja) | 2010-11-10 |
US20090033365A1 (en) | 2009-02-05 |
KR20070103767A (ko) | 2007-10-24 |
WO2006120889A1 (ja) | 2006-11-16 |
KR100933609B1 (ko) | 2009-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4578316B2 (ja) | 送信装置 | |
JP3699764B2 (ja) | ドライバ回路装置及びインターフェース | |
US7301371B2 (en) | Transmitter of a semiconductor device | |
TWI593232B (zh) | 單端可建置式多模式驅動器 | |
JP3573701B2 (ja) | 出力バッファ回路 | |
TW423217B (en) | Low voltage differential signaling driver with pre-emphasis circuit | |
US20040145394A1 (en) | Output buffer circuit having pre-emphasis function | |
US7564270B1 (en) | Differential output driver | |
JP2007081608A (ja) | 出力バッファ回路 | |
WO2005043769A1 (en) | Combined transmitter | |
US7952388B1 (en) | Semiconductor device | |
US20120049897A1 (en) | Output buffer circuit and semiconductor device | |
US7863936B1 (en) | Driving circuit with impedence calibration and pre-emphasis functionalities | |
US20040246613A1 (en) | Voltage mode current-assisted pre-emphasis driver | |
JP2010283453A (ja) | プリエンファシス機能を含む出力回路 | |
JP2008535328A (ja) | オフチップ高速通信のための電流モードインターフェイス | |
KR20200129866A (ko) | 수신 회로, 이를 포함하는 반도체 장치 및 시스템 | |
JP2007329898A (ja) | 信号変換回路 | |
US6690196B1 (en) | Simultaneous bi-directional I/O system | |
JP7051694B2 (ja) | ドライバ回路およびその制御方法、並びに、送受信システム | |
JP2009038546A (ja) | 電流ドライバ | |
JP2008147940A (ja) | 半導体集積回路 | |
KR100780881B1 (ko) | 전류원 스위칭에 의한 저전력 듀얼 레벨 차동신호 전송회로 | |
JP2004312614A (ja) | 半導体装置 | |
US8542048B2 (en) | Double edge triggered flip flop |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080409 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080409 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100615 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100728 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100817 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100824 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4578316 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |