KR100913528B1 - 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 - Google Patents

차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 Download PDF

Info

Publication number
KR100913528B1
KR100913528B1 KR1020080083363A KR20080083363A KR100913528B1 KR 100913528 B1 KR100913528 B1 KR 100913528B1 KR 1020080083363 A KR1020080083363 A KR 1020080083363A KR 20080083363 A KR20080083363 A KR 20080083363A KR 100913528 B1 KR100913528 B1 KR 100913528B1
Authority
KR
South Korea
Prior art keywords
current
transmission line
terminal
switch
terminal connected
Prior art date
Application number
KR1020080083363A
Other languages
English (en)
Inventor
김준호
류영수
홍주표
최정환
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR1020080083363A priority Critical patent/KR100913528B1/ko
Priority to JP2011524887A priority patent/JP2012501150A/ja
Priority to CN2009801320818A priority patent/CN102124652A/zh
Priority to PCT/KR2009/003692 priority patent/WO2010024523A2/ko
Priority to US13/059,021 priority patent/US8324936B2/en
Priority to TW098127164A priority patent/TW201010284A/zh
Application granted granted Critical
Publication of KR100913528B1 publication Critical patent/KR100913528B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Engineering (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 전송라인으로 흐르는 전류의 방향을 조절함으로서 데이터를 수신부에 송신하는 차동전류구동방식의 송신부, 차동전류구동방식의 송신부 및 상기 차동전류구동방식의 송신부와 차동전류구동방식의 송신부를 구비하는 차동전류구동방식의 인터페이스 시스템에 대하여 개시(introduce)한다. 상기 차동전류구동방식의 송신부는 전류원, 전류방향선택블록 및 평형스위치블록을 구비한다. 상기 전류원은 전송라인 쌍에 전류를 공급하거나 상기 전송라인 쌍으로부터 흐르는 전류를 싱크한다. 상기 전류방향선택블록은 상기 전송라인 쌍 중 하나의 전송라인에 상기 전류원으로부터 흐르는 전류를 전달하고 나머지 하나의 전송라인에 흐르는 전류를 상기 전류원으로 전달한다. 평형스위치블록은 상기 전송라인 쌍을 평형상태로 초기화한다.
차동전류구동방식, 송신부, 수신부, 종단저항,

Description

차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및 상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템{Transmitter and receiver of the differential current driving mode and interface system including the transmitter and the receiver}
본 발명은 차동전류구동방식의 송수신 시스템에 관한 것으로, 특히 전송라인으로 흐르는 전류의 방향으로 데이터를 송수신하는 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및 상기 송신부와 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템에 관한 것이다.
종래에는 송신측의 반도체 칩은 전압형태의 신호를 단일전송라인(unit transmission line) 또는 차동전송라인 쌍(differential transmission line pair)을 통해 송신하고, 수신측의 반도체 칩은 전압형태로 전달된 신호를 감지하는 방식으로 이루어 졌다. 특히 차동전송라인 쌍으로 전송되는 차동전압의 경우, 두 개의 차동전송라인에 각각 전달되는 신호의 전압차를 이용하여 데이터를 인식하는데, 이 방식은 반도체 칩 사이를 연결하는 차동전송라인의 전기적 특성에 영향을 받기 쉽다. 최근에는 반도체 칩들 사이의 거리가 멀어지고 있으며, 일부 새로운 형태의 전 송방법에서는 전송라인이 큰 임피던스(impedance)를 가지게 된다. 따라서 전송라인의 임피던스와 전송라인과 기판 사이의 커패시턴스(capacitance)에 의해 결정되는 신호에 대한 시정수(time constance) 값이 증가하므로, 데이터의 빠른 송수신이 불가능하게 된다. 상기와 같은 이유로 전압차를 이용한 데이터 전송방식은 적합하지 않게 되어 전류를 이용하여 데이터를 송수신하는 전류구동방식이 제시되었다.
전류구동방식은 전송하고자하는 데이터를 전류의 형태로 전달하므로, 수신부에서는 전송된 전류형태의 신호로부터 데이터를 복원하여 사용한다. 전류구동방식은 하나의 전송라인에 하나의 데이터 비트가 전송되는 단일전류구동방식과, 두 개의 전송라인에 서로 다른 크기의 전류를 전송하고 두 개의 전송라인 사이의 전류차를 이용해 데이터를 복원하는 차동전류구동 방식으로 구분된다.
차동전류구동방식은 송신부에서 송신하고자 하는 데이터에 대응되는 서로 다른 크기의 전류를 생성시켜 두 개의 전송라인을 통해 전송하게 되며, 수신부에서는 두 개의 전송라인에 흐르는 전류차를 이용하여 데이터를 복원한다. 이는 단일전류구동방식에 비해 잡음(noise)에 대한 전송신호의 왜곡(distortion)은 작지만, 두 전송라인들의 물리적 위치와 두 전송라인들의 기생저항(parasitic resistance), 기생인덕턴스(parasitic inductance) 및 기생커패시턴스(parasitic capacitance)에 의해 전송라인들 사이의 신호간섭(interference)이 발생하게 된다는 단점이 있다.
송신부로부터 수신부로 흐르는 2개의 차동전류는, 상기 2개의 차동전류를 생성하는데 사용되는 2개의 전류원(current source) 각각이 동일한 크기의 전류 값을 생성(source)하거나 싱크(sink)하는 것을 전제로 한 것인데, 공정편차에 의해 실제 로는 동일하지 않게 되는 경우가 발생한다. 또한 수신부에 배치된 전류원에서 공급하거나 싱크하는 전류가 전송라인을 통해 유입된 잡음에 의해 왜곡이 발생할 경우 차동전류신호의 품질은 저하되게 된다. 이를 요약하면, 두 전송라인간의 신호간섭으로 인해 전송신호는 왜곡되고, 전송라인의 시정수가 증가하게 되어 신호의 천이시간(transient time)이 증가하여 결국 신호의 전송속도가 저하하게 된다.
도 1은 종래의 차동전류구동 시스템의 송신부로부터 출력되는 트루라인의 신호를 나타낸다.
도 1을 참조하면, 상기와 같은 이유로 2개의 차동전류를 생성하는 전류원이 서로 다른 크기의 전류 값을 생성시킬 경우, 트루라인에 인가되는 전류의 방향이 바뀔 때 마다 일정한 편차(α) 즉 오프셋(offset) 만큼 크기가 쉬프트(shift)가 발생한다는 것을 알 수 있다.
상기와 같은 문제점을 포함하고 있는 종래의 차동전류구동방식과 이를 구현하는 시스템은 불완전한 상태이며, 이러한 문제점이 없는 새로운 형태의 데이터 송수신 방법이 요구된다.
본 발명이 해결하고자 하는 기술적과제는, 전송라인으로 흐르는 전류의 방향을 조절함으로서 데이터를 수신부에 송신하는 차동전류구동방식의 송신부를 제공하는데 있다.
본 발명이 해결하고자 하는 다른 기술적과제는, 전송라인으로 흐르는 전류의 방향을 감지하여 송신부로부터 전송되는 데이터를 복원하는 차동전류구동방식의 수신부를 제공하는데 있다.
본 발명이 해결하고자 하는 또 다른 기술적과제는, 전송라인으로 흐르는 전류의 방향을 조절함으로서 데이터를 송수신하는 차동전류구동방식의 인터페이스 시스템을 제공하는데 있다.
상기 기술적과제를 이루기 위한 본 발명에 따른 차동전류구동방식의 송신부는, 전류원, 전류방향선택블록 및 평형스위치블록을 구비한다. 상기 전류원은 전송라인 쌍에 전류를 공급하거나 상기 전송라인 쌍으로부터 흐르는 전류를 싱크한다. 상기 전류방향선택블록은 상기 전송라인 쌍 중 하나의 전송라인에 상기 전류원으로부터 흐르는 전류를 전달하고 나머지 하나의 전송라인에 흐르는 전류를 상기 전류원으로 전달한다. 평형스위치블록은 상기 전송라인 쌍을 평형상태로 초기화한다.
상기 다른 기술적과제를 이루기 위한 본 발명에 따른 차동전류구동방식의 수신부는, 종단저항 및 차동증폭부를 구비한다. 상기 종단저항은 일 단자가 제1전송라인에 연결되고 다른 일 단자가 제2전송라인에 연결된다. 상기 차동증폭부는 상기 종단저항의 양 단자의 전압차이를 증폭한다.
상기 또 다른 기술적과제를 이루기 위한 본 발명에 따른 차동전류구동방식의 인터페이스 시스템은, 송신부 상기 송신부와 2개의 전송라인으로 연결된 수신부를 구비하며, 상기 송신부는 전송하고자 하는 데이터에 따라 상기 2개의 전송라인으로 흐르는 전류의 방향을 조절하며, 상기 수신부는 상기 2개의 전송라인에 흐르는 전 류의 방향을 검출하여 상기 데이터를 복원한다.
본 발명은 전송라인으로 흐르는 전류의 방향을 조절함으로서 데이터를 송수신함으로써, 송수신 회로가 간단하여 소비되는 전력이 적으며, 송수신시 전송라인의 전기적인 특성에 의한 영향을 받지 않게 되는 장점이 있다.
이하에서는 본 발명의 구체적인 실시 예를 도면을 참조하여 상세히 설명하도록 한다.
도 2는 본 발명에 따른 차동전류구동방식의 송신부의 회로도이다.
도 2를 참조하면, 차동전류구동방식의 송신부(200)는 전류원(210), 전류방향선택블록(220), 평형스위치블록(230) 및 프리엠퍼시스 회로(240)를 구비한다.
전류원(210)은 전송라인 쌍(TX+, TX-)에 전류를 공급(source)하거나 상기 전송라인 쌍으로부터 흐르는 전류를 싱크(sink)하는 2개의 전류공급원(211, 212)을 구비한다. 전류공급원(211)은 일 단자가 제1전압(VDD)에 연결되고 다른 일 단자가 상기 전류방향선택블록(220)의 제1단자(n1)에 연결되며, 일정한 크기의 전류를 제1단자(n1)에 공급한다. 전류싱크(612)는 일 단자가 제2전압(GND)에 연결되고 다른 일 단자가 상기 전류방향선택블록(220)의 제2단자(n2)에 연결되며, 일정한 크기의 전류를 제2단자로부터 제2전압(GND)으로 공급한다. 전류공급원(211)으로부터 공급되는 전류의 크기는 전류싱크(212)로 싱크되는 전류의 크기와 동일하며, 제1전압(VDD)의 전압준위는 제2전압(GND)의 전압준위에 비해 높은 것이 일반적이다.
전류방향선택블록(220)은 전송라인 쌍(TX+, TX-) 중 하나의 전송라인에 전류원(210)으로부터 흐르는 전류를 전달하고 나머지 하나의 전송라인에 흐르는 전류를 상기 전류원(210)으로 전달하며 4개의 선택스위치들(SW1~SW4)을 구비한다. 제1선택스위치(SW1)는 일 단자가 제1단자(n1)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다. 제2선택스위치(SW2)는 일 단자가 제2단자(n2)에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된다. 제3선택스위치(SW3)는 일 단자가 제1단자(n1)에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된다. 제4선택스위치(SW4)는 일 단자가 제2단자(n2)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다.
여기서 제1선택스위치(SW1)와 제2선택스위치(SW2) 쌍(pair) 그리고 제3선택스위치(SW3)와 제4선택스위치(SW4) 쌍은 동시에 턴 온(turn on) 되거나 턴 오프(turn off) 되며, 제1선택스위치(SW1)와 제2선택스위치(SW2) 쌍의 턴 온 및 턴 오프 동작은 제3선택스위치(SW3)와 제4선택스위치(SW4) 쌍의 턴 온 및 턴 오프 동작과 서로 반대된다. 즉, 제1선택스위치(SW1) 및 제2선택스위치(SW2) 쌍이 턴 온 되면 제3선택스위치(SW3) 및 제4선택스위치(SW4) 쌍은 턴 오프 되며, 반대로 제3선택스위치(SW3) 및 제4선택스위치(SW4) 쌍이 턴 온 되면 제1선택스위치(SW1) 및 제2선택스위치(SW2) 쌍이 턴 오프 된다.
평형스위치블록(230)은 전송라인 쌍(TX+, TX-)을 평형상태로 초기화하며, 평형스위치(SW5) 및 저항성분(231)을 구비한다. 평형스위치(SW5)는 일 단자가 제1전송라인(TX+)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다. 저항성 분(231)은 평형스위치(SW5)와 제2전송라인(TX-) 사이에 설치된다. 도 2에는 저항성분(231)이 제2전송라인(TX-)과 평형스위치(SW5) 사이에 배치되었지만, 제1전송라인(TX+)과 평형스위치(SW5) 사이에 배치되는 것도 가능하다. 또한 저항성분(231)의 크기는 외부(미도시)에서 조절할 수 있도록 하는 것도 가능하다.
프리엠퍼시스 회로(240)는 전류원(210)으로부터 전송라인 쌍(TX+, TX-)에 전류를 공급(source)하거나 전송라인 쌍으로부터 흐르는 전류를 싱크(sink)하기 이전에 전송라인 쌍(TX+, TX-)에 일정한 크기를 전류를 공급하거나 싱크 한다.
프리엠퍼시스 회로(240)는, 4개의 전류공급원(241~244) 및 4개의 스위치(SW6~SW9)를 구비한다.
제2전류공급원(241)은 일 단자가 제1전압(VDD)에 연결된다. 제3전류공급원(242)은 일 단자가 제1전압(VDD)에 연결된다. 제2전류싱크(243)는 일 단자가 제2전압(GND)에 연결된다. 제3전류싱크(244)는 일 단자가 제2전압(GND)에 연결된다.
제6스위치(SW6)는 일 단자가 제2전류공급원(241)의 다른 일 단자에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된다. 제7스위치(SW7)는 일 단자가 제3전류공급원(242)의 다른 일 단자에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다. 제8스위치(SW8)는 일 단자가 제2전류싱크(243)의 다른 일 단자에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된다. 제9스위치(SW9)는 일 단자가 제3전류싱크(244)의 다른 일 단자에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다.
여기서 평형스위치블록(220)을 구성하는 평형스위치들(SW1~SW4) 및 프레엠퍼 시스 회로(240)를 구성하는 스위치들(SW6~SW9)의 턴 온 및 턴 오프 주기와 턴 온 저항 값들은 사용되는 시스템에 따라 다르게 설계하는 것이 바람직하다.
이하에서는 도 2에 도시된 송신부(200)의 동작에 대해서 설명한다.
전송하고자 하는 데이터의 형태는 2개의 전송라인(TX+, TX-)에 흐르는 전류의 방향으로 결정된다는 것이 본 발명의 핵심 아이디어이다.
제1전송라인(TX+)로부터 제2전송라인(TX-)에 전류를 흐르도록 할 경우, 제3선택스위치(SW3) 및 제4선택스위치(SW4)가 턴 온 되고, 제1선택스위치(SW1) 및 제2선택스위치(SW2)는 턴 오프 된다. 반대로 제2전송라인(TX-)로부터 제1전송라인(TX+)으로 전류를 흐르도록 할 경우, 제1선택스위치(SW1) 및 제2선택스위치(SW2)를 턴 온 시키고, 제3선택스위치(SW3) 및 제4선택스위치(SW4)를 턴 오프 시키면 된다.
본 발명에서는 데이터의 전송 속도를 증가시키기 위해서 프리엠퍼시스 회로(240)를 사용하는데, 전류방향선택블록(220)에서 제1전송라인(TX+)에 전류를 공급하고 제2전송라인(TX-)으로부터 전류를 싱크 할 때에는 제6스위치(SW6)를 턴 온 시켜 제1전송라인(TX+)에 초기 전류를 공급한다. 속도를 더 증가시키기 위해서는 제9스위치(SW9)를 턴 온 시켜 제2전송라인(TX-)으로부터 초기 전류를 싱크 시키면 된다. 반대로 전류방향선택블록(620)에서 제2전송라인(TX-)에 전류를 공급하고 제1전송라인(TX+)으로부터 전류를 싱크 할 때에는 제7스위치(SW7)를 턴 온 시켜 제2전송라인(TX-)에 초기 전류를 공급하게 하거나 제8스위치(SW8)를 추가로 턴 온 시켜 제1전송라인(TX+)으로부터 초기 전류를 싱크하게 한다.
본 발명에서는 평형스위치블록(230)에 전송라인 쌍(TX+, TX-)을 평형상태로 초기화하기 위하여 사용되는 평형스위치(SW5) 외에도 저항성분(231)을 더 사용하였다. 이는 전송라인 쌍(TX+, TX-)이 평형상태로 가는 순간 발생할 수 있는 전자파간섭(Electro Magnetic Interference)을 억제하기 위한 것이다.
도 3은 본 발명에 따른 차동전류구동방식의 수신부의 회로도이다.
도 3을 참조하면, 차동전류구동방식의 수신부(300)는, 종단저항(Rt) 및 차동증폭부(310)를 구비한다. 종단저항(Rt)은 일 단자가 제1전송라인(TX+)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된다. 차동증폭부(310)는 종단저항(Rt)의 양 단자의 전압차이를 증폭한다. 2개의 전송라인(TX+, TX-) 사이를 흐르는 전류는 종단저항(Rt)을 경유하게 되는데, 흐르는 전류의 방향에 따라 종단저항(Rt) 양 단에 강하되는 전압은 달라진다. 강하되는 전압 차이는 아주 작으므로, 차동증폭기(310)로 이를 증폭하여 사용하는 것이 바람직하다. 도 3에 도시된 차동전류구동방식의 수신부(300)에는 실제로는 더 많은 기능블록들이 존재하지만, 2개의 전송라인(TX+, TX-)을 통해 수신된 차동전류신호(Irx+, Irx-)를 감지하는데 사용되는 최소한의 회로만을 도시한 것이다.
상술한 바와 같이, 송신부(200)에서 송신한 차동전류신호를 수신부(300)에서 극히 간단하게 감지할 수 있다. 흐르는 전류의 방향을 데이터의 복원에 사용하기 때문에, 전송라인들의 전기적인 특성이 데이터의 복원에 거의 영향을 주지 않게 된다. 따라서 종래의 차동전류구동방식에서 문제가 되었던 것들이 본 발명에서는 아무런 영향을 미치지 않게 된다.
종래의 송신부(미도시)에서는 3개의 전류원(미도시)을 사용하는데 반해 본원발명의 송신부(200)의 경우 2개의 전류원(211, 212) 만을 사용한다는 점에서, 종래의 경우에 비해 소비전력이 감소하게 될 것이다.
도 4는 본 발명에 따른 차동전류구동방식의 인터페이스 시스템의 회로도이다.
도 4를 참조하면, 차동전류구동방식의 인터페이스 시스템(400)은 송신부(410), 수신부(420) 및 전송라인(430)을 구비한다.
송신부(410)와 수신부(420) 사이에 배치된 전송라인(430)은 2개 이며, 송신부(410)는 전송하고자 하는 데이터에 따라 2개의 전송라인으로 흐르는 전류의 방향을 조절하며, 수신부(420)는 2개의 전송라인에 흐르는 전류의 방향을 검출하여 데이터를 복원한다. 따라서 2개의 전송라인 중 하나의 전송라인에 흐르는 전류의 방향은 다른 하나의 전송라인에 흐르는 전류의 방향과 반대되며, 2개의 전송라인에 흐르는 전류의 크기는 동일하게 하는 것이 바람직하다.
도 4에 도시된 송신부(410) 및 수신부(420)는, 도 2 및 도 3에 도시된 송신부(200)와 수신부(300)에 대응되므로, 자세한 설명은 생략한다.
도 5는 본 발명에 따른 차동전류구동방식의 인터페이스 시스템이 구현된 디스플레이 패널 구동시스템이다.
도 5를 참조하면, 디스플레이 패널 구동시스템(500)은, FPC(530, Flexible Printed Circuit)로 상호 연결된 디스플레이 패널(510) 및 PCB(520, Printed Circuit Board)을 구비한다.
디스플레이 패널(510)은 복수 개의 칼럼드라이버 IC(511)에 의해 구동되는 복수 개의 픽셀들(미도시)이 2차원적으로 배치되어 있다. 복수 개의 칼럼드라이버 IC(511)들은 FPC(530) 및 LOG(512)를 통해 연결된 타이밍 제어장치(521)로부터 수신된 제어신호에 의해 동작하며, 타이밍 제어장치(521)는 PCB(520)에 설치된다.
여기서 LOG(512, Line On Glass)는 디스플레이 패널(510)이 유리(Glass)에 형성된 것을 가정한 것으로, 디스플레이 패널(510)의 재질에 따라 다르게 설계하는 것도 가능하다.
도 5를 참조하면, 수평방향으로 복수 개의 칼럼드라이버 IC(511)들이 설치되어 있는데, 이들을 동시에 동작시킬 경우 EMI(electromagnetic interference)가 발생할 수도 있다. 타이밍 제어장치(521)는 상기 복수 개의 칼럼드라이버 IC(511)들을 동시에 활성화시키지 않고 순차적으로 활성화시킴으로서 EMI를 방지할 수 있다.
도 6은 본 발명에 따른 차동전류구동방식의 송신부로부터 출력되는 제1전송라인(트루라인)의 신호를 나타낸다.
도 6을 참조하면, 제1전송라인(트루라인, TX+)에서 검출되는 신호는 오프셋의 영향을 받지 않으므로 전류의 방향이 바뀌어도 신호의 크기가 변하지 않는다는 것을 알 수 있다.
상술한 바와 같이, 본 발명에 따른 시스템의 경우 전류의 경로가 하나로 되었고 종단저항(Rt)을 수신부(300)에 내장시킴으로서 송신부 및 수신부 중 어느 한 쪽에서 발생되는 잡음이 나머지 한 쪽의 신호에 그대로 나타나게 되는 공통 잡음의 형태가 되기 때문에, 종래의 시스템에서 문제가 되었던 잡음의 문제가 해소된다. 또한 평형스위치블록(230)을 사용함으로써 VID(Voltage of Input Difference)의 크기의 변화를 최소한으로 억제하며, 프리엠퍼시스(240)를 사용함으로써 데이터의 전송속도를 향상시킨다.
이상에서는 본 발명에 대한 기술사상을 첨부 도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 이라면 누구나 본 발명의 기술적 사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.
도 1은 종래의 차동전류구동 시스템의 송신부로부터 출력되는 트루라인의 신호를 나타낸다.
도 2는 본 발명에 따른 차동전류구동방식의 송신부의 회로도이다.
도 3은 본 발명에 따른 차동전류구동방식의 수신부의 회로도이다.
도 4는 본 발명에 따른 차동전류구동방식의 인터페이스 시스템의 회로도이다.
도 5는 본 발명에 따른 차동전류구동방식의 인터페이스 시스템이 구현된 디스플레이 패널 구동시스템이다.
도 6은 본 발명에 따른 차동전류구동방식의 송신부로부터 출력되는 제1전송라인(트루라인)의 신호를 나타낸다.

Claims (21)

  1. 전송라인 쌍(TX+, TX-)에 전류를 공급(source)하거나 상기 전송라인 쌍으로부터 흐르는 전류를 싱크(sink)하는 전류원(210)과, 상기 전송라인 쌍(TX+, TX-) 중 하나의 전송라인에 상기 전류원(210)으로부터 흐르는 전류를 전달하고 나머지 하나의 전송라인에 흐르는 전류를 상기 전류원(210)으로 전달하는 전류방향선택블록(220), 및 상기 전송라인 쌍(TX+, TX-)을 평형상태로 초기화하는 평형스위치블록(230)을 구비하고;
    상기 전류원(210)은, 일 단자가 제1전압(VDD)에 연결되고 다른 일 단자가 상기 전류방향선택블록(220)의 제1단자에 연결된 전류공급원(211)과, 일 단자가 제2전압(GND)에 연결되고 다른 일 단자가 상기 전류방향선택블록(220)의 제2단자에 연결된 전류싱크(212)를 구비하며;
    상기 평형스위치블록(230)은, 일 단자가 제1전송라인(TX+)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된 평형스위치(SW5)와, 상기 제2전송라인(TX-)과 평형스위치(SW5) 사이에 설치된 저항성분(231)을 포함하여 구성되고, 상기 저항성분(231)의 값은 가변시킬 수 있도록 구성되는 것을 특징으로 하는 차동전류구동방식의 송신부.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서, 상기 전류방향선택블록(220)은,
    일 단자가 상기 제1단자에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된 제1선택스위치(SW1);
    일 단자가 상기 제2단자에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된 제2선택스위치(SW2);
    일 단자가 상기 제1단자에 연결되고 다른 일 단자가 상기 제1전송라인(TX+)에 연결된 제3선택스위치(SW3); 및
    일 단자가 상기 제2단자에 연결되고 다른 일 단자가 상기 제2전송라인(TX-)에 연결된 제4선택스위치(SW4)를 구비하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  5. 제4항에 있어서,
    상기 제1선택스위치와 상기 제2선택스위치 쌍 그리고 상기 제3선택스위치와 상기 제4선택스위치 쌍은 동시에 턴 온 되거나 턴 오프 되며,
    상기 제1선택스위치와 상기 제2선택스위치 쌍의 턴 온 및 턴 오프 동작은 상기 제3선택스위치와 상기 제4선택스위치 쌍의 턴 온 및 턴 오프 동작과 서로 반대되는 것을 특징으로 하는 차동전류구동방식의 송신부.
  6. 삭제
  7. 삭제
  8. 제1항에 있어서,
    상기 전류원(210)으로부터 상기 전송라인 쌍(TX+, TX-)에 전류를 공급(source)하거나 상기 전송라인 쌍으로부터 흐르는 전류를 싱크(sink)하기 이전에 상기 전송라인 쌍(TX+, TX-)에 일정한 크기의 전류를 공급하거나 싱크하는 프리엠퍼시스 회로(240)를 더 구비하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  9. 제8항에 있어서, 상기 프리엠퍼시스 회로(240)는,
    일 단자가 제1전압(VDD)에 연결된 제2전류공급원(241);
    일 단자가 상기 제2전류공급원(241)의 다른 일 단자에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된 제6스위치(SW6);
    일 단자가 제1전압(VDD)에 연결된 제3전류공급원(242); 및
    일 단자가 상기 제3전류공급원(242)의 다른 일 단자에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된 제7스위치(SW7)를 구비하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  10. 제9항에 있어서,
    상기 전류방향선택블록(220)에서 상기 제1전송라인(TX+)에 전류를 공급하고 상기 제2전송라인(TX-)으로부터 전류를 싱크 할 때에는 상기 제6스위치(SW6)가 턴 온 되어 상기 제1전송라인(TX+)에 초기 전류를 공급하고,
    상기 전류방향선택블록(220)에서 상기 제2전송라인(TX-)에 전류를 공급하고 상기 제1전송라인(TX+)으로부터 전류를 싱크 할 때에는 상기 제7스위치(SW7)가 턴 온 되어 상기 제2전송라인(TX-)에 초기 전류를 공급하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  11. 제9항에 있어서, 상기 프리엠퍼시스 회로(240)는,
    일 단자가 제2전압(GND)에 연결된 제2전류싱크(243);
    일 단자가 상기 제2전류싱크(243)의 다른 일 단자에 연결되고 다른 일 단자가 제1전송라인(TX+)에 연결된 제8스위치(SW8);
    일 단자가 제2전압(GND)에 연결된 제3전류싱크(244); 및
    일 단자가 상기 제3전류싱크(244)의 다른 일 단자에 연결되고 다른 일 단자 가 제2전송라인(TX-)에 연결된 제9스위치(SW9)를 더 구비하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  12. 제11항에 있어서,
    상기 전류방향선택블록(220)에서 상기 제1전송라인(TX+)에 전류를 공급하고 상기 제2전송라인(TX-)으로부터 전류를 싱크 할 때에는 상기 제9스위치(SW9)가 턴 온 되어 상기 제2전송라인(TX-)으로부터 초기 전류를 싱크하고,
    상기 전류방향선택블록(220)에서 상기 제2전송라인(TX-)에 전류를 공급하고 상기 제1전송라인(TX+)으로부터 전류를 싱크 할 때에는 상기 제8스위치(SW8)가 턴 온 되어 상기 제1전송라인(TX+)으로부터 초기 전류를 싱크하는 것을 특징으로 하는 차동전류구동방식의 송신부.
  13. 삭제
  14. 전송하고자 하는 데이터에 따라 2개의 전송라인으로 흐르는 전류의 방향을 조절하는 송신부; 및
    상기 송신부와 상기 2개의 전송라인으로 연결되어 상기 2개의 전송라인에 흐르는 전류의 방향을 검출하여 데이터를 복원하도록, 일 단자가 제1전송라인(TX+)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된 종단저항(Rt)과, 상기 종단저항(Rt)의 양 단자의 전압차이를 증폭하는 차동증폭부(310)로 구성된 수신부를 구비하며,
    상기 송신부는,
    상기 2개의 전송라인 각각에 전류를 공급하거나 상기 2개의 전송라인으로부터 흐르는 전류를 싱크(sink)하는 전류원;
    상기 2개의 전송라인 중 하나의 전송라인에 상기 전류원으로부터 흐르는 전류를 전달하고 나머지 하나의 전송라인에 흐르는 전류를 상기 전류원으로 전달하는 전류방향선택블록; 및
    상기 2개의 전송라인을 평형상태로 초기화하기 위해, 일 단자가 제1전송라인(TX+)에 연결되고 다른 일 단자가 제2전송라인(TX-)에 연결된 평형스위치와, 상기 제2전송라인(TX-)과 평형스위치 사이에 설치된 저항성분을 포함하여 구성되며, 상기 저항성분의 값은 가변시킬 수 있도록 구성되는 평형스위치블록을 구비하는 것을 특징으로 하는 차동전류구동방식의 인터페이스 시스템.
  15. 제14항에 있어서,
    상기 2개의 전송라인 중 하나의 전송라인에 흐르는 전류의 방향은 다른 하나의 전송라인에 흐르는 전류의 방향과 반대되는 것을 특징으로 하는 차동전류구동방식의 인터페이스 시스템.
  16. 제14항에 있어서,
    상기 2개의 전송라인에 흐르는 전류의 크기는 동일한 것을 특징으로 하는 차동전류구동방식의 인터페이스 시스템.
  17. 삭제
  18. 삭제
  19. 삭제
  20. 제14항에 있어서, 상기 수신부는,
    상기 2개의 전송라인 사이에 연결된 종단저항을 구비하고,
    상기 2개의 전송라인을 통해 흐르는 전류에 대응하여 강하되는 상기 종단저항 양 단자사이의 전압차이를 증폭하여 데이터를 복원하는 것을 특징으로 하는 차 동전류구동방식의 인터페이스 시스템.
  21. 복수 개의 칼럼드라이버 IC(511)에 의해 구동되는 복수 개의 픽셀들(미도시)이 2차원적으로 배치된 디스플레이 패널(510); 및
    상기 복수 개의 칼럼드라이버 IC(511)를 구동하는 제어신호를 생성하는 타이밍 제어장치(521)를 구비하며,
    상기 타이밍 제어장치(521)는 상기 복수 개의 칼럼드라이버 IC(511)들을 순차적으로 활성화시키는 것을 특징으로 하는 디스플레이 패널 구동시스템.
KR1020080083363A 2008-08-26 2008-08-26 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템 KR100913528B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020080083363A KR100913528B1 (ko) 2008-08-26 2008-08-26 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템
JP2011524887A JP2012501150A (ja) 2008-08-26 2009-07-07 差動電流駆動方式の送信部、差動電流駆動方式の受信部及び前記送信部と前記受信部を具備する差動電流駆動方式のインターフェースシステム
CN2009801320818A CN102124652A (zh) 2008-08-26 2009-07-07 差分电流驱动型传输器与接收器以及具有该传输器与接收器的差分电流驱动型接口系统
PCT/KR2009/003692 WO2010024523A2 (ko) 2008-08-26 2009-07-07 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및 상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템
US13/059,021 US8324936B2 (en) 2008-08-26 2009-07-07 Transmitter and receiver of differential current driving mode, and interface system of differential current driving mode including the same
TW098127164A TW201010284A (en) 2008-08-26 2009-08-12 Differential current driving type transmitter and receiver and interface system having the transmitter and receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080083363A KR100913528B1 (ko) 2008-08-26 2008-08-26 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템

Publications (1)

Publication Number Publication Date
KR100913528B1 true KR100913528B1 (ko) 2009-08-21

Family

ID=41210129

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080083363A KR100913528B1 (ko) 2008-08-26 2008-08-26 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템

Country Status (6)

Country Link
US (1) US8324936B2 (ko)
JP (1) JP2012501150A (ko)
KR (1) KR100913528B1 (ko)
CN (1) CN102124652A (ko)
TW (1) TW201010284A (ko)
WO (1) WO2010024523A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101000289B1 (ko) 2008-12-29 2010-12-13 주식회사 실리콘웍스 차동전압구동방식의 송신부 및 차동전류구동방식과 차동전압구동방식을 선택적으로 적용할 수 있는 송신부와 수신부 및 인터페이스 시스템

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101030957B1 (ko) * 2008-12-29 2011-04-28 주식회사 실리콘웍스 차동전류 구동 방식의 인터페이스 시스템
KR101290080B1 (ko) * 2011-01-28 2013-07-26 주식회사 실리콘웍스 프리엠퍼시스 회로 및 이를 구비한 차동 전류 신호전송 시스템
CN102931973B (zh) * 2011-08-10 2015-09-09 联咏科技股份有限公司 预驱动器及应用其的传输器
US8836383B2 (en) * 2012-09-07 2014-09-16 Richtek Technology Corporation Multipurpose half bridge signal output circuit
CN105448270A (zh) * 2016-01-19 2016-03-30 京东方科技集团股份有限公司 一种显示驱动系统和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100531438B1 (ko) * 1995-06-07 2006-01-27 세이코 엡슨 가부시키가이샤 컴퓨터시스템의전력다운모드
KR100588752B1 (ko) * 2005-04-26 2006-06-12 매그나칩 반도체 유한회사 차동 전류 구동 방식의 전송 시스템
JP2006311446A (ja) * 2005-05-02 2006-11-09 Thine Electronics Inc 送信装置
KR20080058631A (ko) * 2006-12-22 2008-06-26 매그나칩 반도체 유한회사 차동 전류 구동 방식의 데이터 전송 시스템

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739805A (en) 1994-12-15 1998-04-14 David Sarnoff Research Center, Inc. Matrix addressed LCD display having LCD age indication, and autocalibrated amplification driver, and a cascaded column driver with capacitor-DAC operating on split groups of data bits
US5977796A (en) * 1997-06-26 1999-11-02 Lucent Technologies, Inc. Low voltage differential swing interconnect buffer circuit
JPH1185111A (ja) 1997-09-10 1999-03-30 Sony Corp 液晶表示素子
US7196557B1 (en) * 2004-01-13 2007-03-27 Altera Corporation Multitap fractional baud period pre-emphasis for data transmission
US7236018B1 (en) * 2004-09-08 2007-06-26 Altera Corporation Programmable low-voltage differential signaling output driver
US7233165B2 (en) * 2005-03-31 2007-06-19 Seiko Epson Corporation High speed driver for serial communications
US20070013411A1 (en) * 2005-07-14 2007-01-18 Kazi Asaduzzaman Apparatus and methods for programmable slew rate control in transmitter circuits
JP2008172514A (ja) * 2007-01-11 2008-07-24 Toshiba Corp ドライバ回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100531438B1 (ko) * 1995-06-07 2006-01-27 세이코 엡슨 가부시키가이샤 컴퓨터시스템의전력다운모드
KR100588752B1 (ko) * 2005-04-26 2006-06-12 매그나칩 반도체 유한회사 차동 전류 구동 방식의 전송 시스템
JP2006311446A (ja) * 2005-05-02 2006-11-09 Thine Electronics Inc 送信装置
KR20080058631A (ko) * 2006-12-22 2008-06-26 매그나칩 반도체 유한회사 차동 전류 구동 방식의 데이터 전송 시스템

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101000289B1 (ko) 2008-12-29 2010-12-13 주식회사 실리콘웍스 차동전압구동방식의 송신부 및 차동전류구동방식과 차동전압구동방식을 선택적으로 적용할 수 있는 송신부와 수신부 및 인터페이스 시스템
US8842745B2 (en) 2008-12-29 2014-09-23 Silicon Works Co., Ltd. Transmission unit adopting a differential voltage driving system, transmission unit and receiving unit selectively adopting a differential current driving system, differential voltage driving system, and interface system

Also Published As

Publication number Publication date
WO2010024523A3 (ko) 2010-05-14
WO2010024523A2 (ko) 2010-03-04
CN102124652A (zh) 2011-07-13
TW201010284A (en) 2010-03-01
JP2012501150A (ja) 2012-01-12
US8324936B2 (en) 2012-12-04
US20110304356A1 (en) 2011-12-15

Similar Documents

Publication Publication Date Title
KR100913528B1 (ko) 차동전류구동방식의 송신부, 차동전류구동방식의 수신부 및상기 송신부와 상기 수신부를 구비하는 차동전류구동방식의 인터페이스 시스템
US6836149B2 (en) Versatile RSDS-LVDS-miniLVDS-BLVDS differential signal interface circuit
JP5890685B2 (ja) 差動電圧駆動方式の送信部、並びに差動電流駆動方式と差動電圧駆動方式を選択的に適用することができる送信部、受信部及びインターフェースシステム
US8188764B2 (en) Efficient electrical hibernate entry and recovery
US20020149402A1 (en) Current mode driver with variable equalization
KR101514963B1 (ko) 데이터 수신 장치 및 방법
KR100539238B1 (ko) 버스 인터페이스 방법 및 장치
US20140210520A1 (en) Low power low voltage differential driver
JP2009077099A (ja) 信号送信機、信号受信機及び多重差動伝送システム
KR101030957B1 (ko) 차동전류 구동 방식의 인터페이스 시스템
US8773417B2 (en) System and method for transmitting and receiving signals
US8085008B2 (en) System for accounting for switch impendances
KR101621844B1 (ko) 저전압 차동 신호 전송기
KR100780881B1 (ko) 전류원 스위칭에 의한 저전력 듀얼 레벨 차동신호 전송회로
CN111223430B (zh) 驱动电路及其驱动方法
US10445284B2 (en) Display apparatus, signal transmitter, and data transmitting method for display apparatus
KR100695064B1 (ko) 수동 공통 모드 피드백 회로를 가지는 차동 신호 회로
US20210398470A1 (en) Display driving device
KR20000040532A (ko) 이.엠.아이.를 줄이기 위한 액정 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120817

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130813

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150604

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee