JP2006245240A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2006245240A JP2006245240A JP2005058007A JP2005058007A JP2006245240A JP 2006245240 A JP2006245240 A JP 2006245240A JP 2005058007 A JP2005058007 A JP 2005058007A JP 2005058007 A JP2005058007 A JP 2005058007A JP 2006245240 A JP2006245240 A JP 2006245240A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- copper
- copper seed
- sputtering
- seed layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 29
- 238000004519 manufacturing process Methods 0.000 title claims description 17
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 115
- 239000010949 copper Substances 0.000 claims abstract description 114
- 229910052802 copper Inorganic materials 0.000 claims abstract description 114
- 230000004888 barrier function Effects 0.000 claims abstract description 49
- 238000000034 method Methods 0.000 claims abstract description 31
- 239000000758 substrate Substances 0.000 claims abstract description 29
- 239000013078 crystal Substances 0.000 claims abstract description 26
- 238000007747 plating Methods 0.000 claims abstract description 22
- 238000009713 electroplating Methods 0.000 claims abstract description 9
- 150000001879 copper Chemical class 0.000 claims abstract 4
- 239000002245 particle Substances 0.000 claims description 49
- 238000004544 sputter deposition Methods 0.000 claims description 33
- 238000005229 chemical vapour deposition Methods 0.000 claims description 10
- 239000003870 refractory metal Substances 0.000 claims description 5
- 238000005498 polishing Methods 0.000 claims description 3
- 239000000126 substance Substances 0.000 claims description 3
- 230000008569 process Effects 0.000 abstract description 6
- 239000010410 layer Substances 0.000 description 156
- 238000010438 heat treatment Methods 0.000 description 9
- 239000011229 interlayer Substances 0.000 description 8
- 230000008859 change Effects 0.000 description 6
- 238000001312 dry etching Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 3
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 3
- 230000001186 cumulative effect Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000008018 melting Effects 0.000 description 2
- 238000002844 melting Methods 0.000 description 2
- 230000005012 migration Effects 0.000 description 2
- 238000013508 migration Methods 0.000 description 2
- 238000004347 surface barrier Methods 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- -1 for example Substances 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 238000004335 scaling law Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76871—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
- H01L21/76873—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for electroplating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
- H01L21/76879—Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1068—Formation and after-treatment of conductors
- H01L2221/1073—Barrier, adhesion or liner layers
- H01L2221/1084—Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
- H01L2221/1089—Stacks of seed layers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【解決手段】本発明の半導体装置は、基板上に形成された絶縁膜に溝又は孔を形成し、得られた基板上にバリア層25を形成し、バリア層上に銅シード層27を形成し、この銅シード層を利用して電解メッキ法によって銅メッキ層を形成し、表面の銅メッキ層及び銅シード層を除去することにより形成される配線層を有する半導体装置であって、銅シード層は、結晶粒径が異なる小粒層27aと大粒層27bとを備える複数層からなり、小粒層は、バリア層に接触している。
【選択図】図4
Description
小粒層は、大粒層よりも粒径が小さく、結晶粒間の隙間が小さいため、小粒層は、熱処理などの際に凝集しにくい。従って、小粒層は、熱処理の際に体積変化や結晶構造の変化を起こしにくい。このため、バリア層と小粒層の界面状態は、熱処理によって影響を受けにくく、両者の密着性の高い状態が保たれる。また、別の観点では、小粒層は、粒径が小さいので、バリア層との接触面積が大きくなり、両者の密着性が高くなる。
このため、バリア層と銅層との界面付近で銅原子が移動しにくく、エレクトロマイグレーション耐性が高い銅配線が得られる。
本発明の第1実施形態の半導体装置は、基板上に形成された絶縁膜に溝又は孔を形成し、得られた基板上にバリア層を形成し、バリア層上に銅シード層を形成し、この銅シード層を利用して電解メッキ法によって銅メッキ層を形成し、表面の銅メッキ層及び銅シード層を除去することにより形成される配線層を有する半導体装置であって、銅シード層は、結晶粒径が異なる小粒層と大粒層とを備える複数層からなり、小粒層は、バリア層に接触している。
基板としては、半導体装置の製造に使用される種々の基板、例えば、Si又はGaAs基板などを用いることができる。絶縁膜は、種々の材料で形成可能であり、例えば、層間絶縁膜を形成するために一般的に使用されるBPSG又はFSGなどで形成することができる。層間絶縁膜の形成方法は、限定されず、CVD法であっても塗布法であってもよい。溝又は孔は、フォトリソグラフィー及びエッチング技術を用いて形成することができる。
バリア層は、少なくとも溝又は孔の内部に形成され、通常は、基板全面に形成される。バリア層は、銅シード層などを構成する銅原子が基板中に拡散して基板を汚染するのを防止する機能を有する。バリア層は、このような機能を実現可能な種々の材料で形成することができる。バリア層は、例えば、窒化タンタル又はタンタルなどの高融点金属で形成することができる。具体的には、例えば、バリア層は、例えば、窒化タンタル又はタンタルの単層、又は窒化タンタルとタンタルの積層構造で形成することができる。
銅シード層は、通常は、多結晶であり、結晶粒径が異なる小粒層と大粒層とを備える複数層からなる。銅シード層は、2層であっても、3層以上であってもよい。「小粒層」とは、大粒層よりも、平均粒径が小さい層を意味し、「大粒層」とは、小粒層よりも、平均粒径が大きい層を意味する。なお、「粒径」とは、結晶粒の外接円の直径を意味し、「平均の結晶粒径」とは、所定範囲に含まれる結晶粒の粒径の平均を意味する。「小粒層」、「大粒層」に含まれる結晶の粒径は、特に限定されないが、例えば、それぞれ0.2〜1nm程度、0.1〜10μm程度である。また、「複数層」には、隣接する2層間の境界面が明確である場合のみならず、徐々に結晶粒径が変化して境界面が明確でない場合も含まれる。従って、銅シード層の下面(バリア層に近い方の面)近傍での結晶粒径が非常に小さく、かつ、銅シード層の上面に向かって結晶粒径が徐々に大きくなる場合も本発明の範囲に含まれる。小粒層の厚さは、好ましくは0.2〜1nmであり、さらに好ましくは0.2〜0.6nmである。この範囲の場合に、小粒層が効果的に機能を発揮するからである。
なお、ここでの「銅」には、純粋な銅に加えて、銅を含む合金も含まれる。
銅メッキ層は、上記銅シード層を利用して、公知の電解メッキ法によって形成される。
銅メッキ層及び銅シード層は、通常、基板全面に形成されるので、溝又は孔以外の部分(表面の銅メッキ層及び銅シード層)を除去して、溝又は孔内に配線層を形成する。また、このとき、好ましくは、表面のバリア層も除去する。不要な銅膜及び表面のバリア層の除去は、例えば、化学機械研磨法によって行われる。
本発明の第2実施形態の半導体装置は、基板上に絶縁膜、バリア層、銅シード層、銅メッキ層をこの順に備え、銅シード層は、結晶粒径が異なる小粒層と大粒層とを備える複数層からなり、小粒層は、バリア層に接触している。
それぞれの試料から集められたデータを使用して、Log−Logスケールで曲線をプロットした。X軸は、故障するまでにストレスを与えた時間を示し、Y軸は、累積故障割合を示している。X軸上での右への移動は、エレクトロマイグレーション耐性が高くなることを意味する。従来条件でのデータは丸でプロットし、曲線Aに沿っている。本発明による結果は三角形でプロットし、曲線Bに沿っている。
Claims (15)
- 基板上に形成された絶縁膜に溝又は孔を形成し、得られた基板上にバリア層を形成し、バリア層上に銅シード層を形成し、この銅シード層を利用して電解メッキ法によって銅メッキ層を形成し、表面の銅メッキ層及び銅シード層を除去することにより形成される配線層を有する半導体装置であって、銅シード層は、結晶粒径が異なる小粒層と大粒層とを備える複数層からなり、小粒層は、バリア層に接触している半導体装置。
- 基板上に絶縁膜、バリア層、銅シード層、銅メッキ層をこの順に備え、銅シード層は、結晶粒径が異なる小粒層と大粒層とを備える複数層からなり、小粒層は、バリア層に接触している半導体装置。
- 小粒層は、その厚さが0.2〜1nmである請求項1又は2に記載の装置。
- 小粒層及び大粒層は、化学気相成長法又はスパッタリング法によって形成される請求項1又は2に記載の装置。
- 小粒層及び大粒層は、スパッタリング法によって形成され、小粒層形成時に加えるエネルギーは、大粒層形成時に加えるエネルギーよりも小さい請求項1又は2に記載の装置。
- 表面の銅メッキ層及び銅シード層の除去は、化学機械研磨法によって行われる請求項1に記載の装置。
- バリア層は、高融点金属からなる請求項1又は2に記載の装置。
- 基板上に形成された絶縁膜に溝又は孔を形成し、得られた基板上にバリア層を形成し、バリア層上に銅シード層を形成し、この銅シード層を利用して電解メッキ法によって銅メッキ層を形成し、表面の銅メッキ層及び銅シード層を除去することにより配線層を形成する工程を備える半導体装置の製造方法であって、銅シード層は、結晶粒径が異なる小粒層と大粒層とを備える複数層からなり、小粒層は、バリア層に接触している半導体装置の製造方法。
- 基板上に形成された絶縁膜に溝又は孔を形成し、得られた基板上にバリア層を形成し、バリア層上に銅シード層を形成し、この銅シード層を利用して電解メッキ法によって銅メッキ層を形成し、表面の銅メッキ層及び銅シード層を除去することにより配線層を形成する工程を備える半導体装置の製造方法であって、銅シード層は、小エネルギースパッタリングと大エネルギースパッタリングを含む複数のスパッタリングで形成され、スパッタリングの開始時に小エネルギースパッタリングを行う半導体装置の製造方法。
- 基板上に絶縁膜、バリア層、銅シード層、銅メッキ層をこの順に形成し、銅シード層は、小エネルギースパッタリングと大エネルギースパッタリングを含む複数のスパッタリングで形成され、スパッタリングの開始時に小エネルギースパッタリングを行う半導体装置の製造方法。
- 小粒層は、その厚さが0.2〜1nmである請求項8に記載の製造方法。
- 銅シード層は、化学気相成長法又はスパッタリング法によって形成される請求項8に記載の製造方法。
- 小粒層及び大粒層は、スパッタリング法によって形成され、小粒層形成時に加えるエネルギーは、大粒層形成時に加えるエネルギーよりも小さい請求項8に記載の製造方法。
- 表面の銅メッキ層及び銅シード層の除去は、化学機械研磨法によって行われる請求項8又は9に記載の製造方法。
- バリア層は、高融点金属からなる請求項8〜10のいずれか1つに記載の製造方法。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005058007A JP3816091B1 (ja) | 2005-03-02 | 2005-03-02 | 半導体装置及びその製造方法 |
PCT/JP2006/303296 WO2006093023A1 (ja) | 2005-03-02 | 2006-02-23 | 半導体装置及びその製造方法 |
CNB2006800066036A CN100530565C (zh) | 2005-03-02 | 2006-02-23 | 半导体器件及其制造方法 |
KR1020077018145A KR100896159B1 (ko) | 2005-03-02 | 2006-02-23 | 반도체 장치 및 그 제조 방법 |
US11/885,405 US20090236744A1 (en) | 2005-03-02 | 2006-02-23 | Semiconductor device and method of producing the same |
TW095107022A TW200636916A (en) | 2005-03-02 | 2006-03-02 | Semiconductor device and its manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005058007A JP3816091B1 (ja) | 2005-03-02 | 2005-03-02 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP3816091B1 JP3816091B1 (ja) | 2006-08-30 |
JP2006245240A true JP2006245240A (ja) | 2006-09-14 |
Family
ID=36941057
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005058007A Expired - Fee Related JP3816091B1 (ja) | 2005-03-02 | 2005-03-02 | 半導体装置及びその製造方法 |
Country Status (5)
Country | Link |
---|---|
JP (1) | JP3816091B1 (ja) |
KR (1) | KR100896159B1 (ja) |
CN (1) | CN100530565C (ja) |
TW (1) | TW200636916A (ja) |
WO (1) | WO2006093023A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100815950B1 (ko) | 2006-12-29 | 2008-03-21 | 동부일렉트로닉스 주식회사 | 반도체 소자의 제조 방법 |
JP2017092444A (ja) * | 2015-11-09 | 2017-05-25 | サムソン エレクトロ−メカニックス カンパニーリミテッド. | コイル部品及びその製造方法 |
JP2021108327A (ja) * | 2019-12-27 | 2021-07-29 | 太陽誘電株式会社 | 電子部品 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102054756A (zh) * | 2009-11-10 | 2011-05-11 | 中芯国际集成电路制造(上海)有限公司 | 铜互连结构及其形成方法 |
EP2757593B1 (en) * | 2013-01-17 | 2018-10-17 | ATOTECH Deutschland GmbH | Plated electrical contacts for solar modules |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003257979A (ja) | 2001-12-25 | 2003-09-12 | Nec Electronics Corp | 銅配線構造およびその製造方法 |
JP3939270B2 (ja) * | 2002-05-31 | 2007-07-04 | 松下電器産業株式会社 | 配線構造の形成方法 |
JP4794802B2 (ja) * | 2002-11-21 | 2011-10-19 | Jx日鉱日石金属株式会社 | 銅合金スパッタリングターゲット及び半導体素子配線 |
-
2005
- 2005-03-02 JP JP2005058007A patent/JP3816091B1/ja not_active Expired - Fee Related
-
2006
- 2006-02-23 WO PCT/JP2006/303296 patent/WO2006093023A1/ja active Application Filing
- 2006-02-23 CN CNB2006800066036A patent/CN100530565C/zh not_active Expired - Fee Related
- 2006-02-23 KR KR1020077018145A patent/KR100896159B1/ko not_active IP Right Cessation
- 2006-03-02 TW TW095107022A patent/TW200636916A/zh not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100815950B1 (ko) | 2006-12-29 | 2008-03-21 | 동부일렉트로닉스 주식회사 | 반도체 소자의 제조 방법 |
JP2017092444A (ja) * | 2015-11-09 | 2017-05-25 | サムソン エレクトロ−メカニックス カンパニーリミテッド. | コイル部品及びその製造方法 |
JP2021108327A (ja) * | 2019-12-27 | 2021-07-29 | 太陽誘電株式会社 | 電子部品 |
JP7385469B2 (ja) | 2019-12-27 | 2023-11-22 | 太陽誘電株式会社 | 電子部品 |
Also Published As
Publication number | Publication date |
---|---|
KR20070108869A (ko) | 2007-11-13 |
WO2006093023A1 (ja) | 2006-09-08 |
CN101133480A (zh) | 2008-02-27 |
JP3816091B1 (ja) | 2006-08-30 |
CN100530565C (zh) | 2009-08-19 |
TWI295084B (ja) | 2008-03-21 |
TW200636916A (en) | 2006-10-16 |
KR100896159B1 (ko) | 2009-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4397399B2 (ja) | 半導体装置の製造方法 | |
US6306732B1 (en) | Method and apparatus for simultaneously improving the electromigration reliability and resistance of damascene vias using a controlled diffusivity barrier | |
TW201709293A (zh) | 用於內連線的釕金屬特徵部填補 | |
US20070111522A1 (en) | Formation of metal silicide layer over copper interconnect for reliability enhancement | |
JP2006066930A (ja) | 軟金属導体およびその形成方法 | |
TWI518843B (zh) | 內連線結構及形成內連線結構的方法 | |
WO2011114989A1 (ja) | 薄膜の形成方法 | |
KR101581050B1 (ko) | 무정형 탄탈륨 이리듐 확산 장벽을 갖는 구리 인터커넥트 구조 | |
JP2009105289A (ja) | Cu配線の形成方法 | |
US20060199386A1 (en) | Semiconductor device with low-resistance inlaid copper/barrier interconnects and method for manufacturing the same | |
JP3816091B1 (ja) | 半導体装置及びその製造方法 | |
KR20000012027A (ko) | 반도체장치의제조방법 | |
US20090236744A1 (en) | Semiconductor device and method of producing the same | |
JP2005038999A (ja) | 半導体装置の製造方法 | |
JP2010040771A (ja) | 半導体装置の製造方法 | |
JP2006245268A (ja) | 半導体装置の製造方法 | |
JP2009302570A (ja) | 半導体装置の製造方法 | |
JP2004179297A (ja) | 半導体集積回路装置 | |
KR101132700B1 (ko) | 반도체 소자의 금속배선 및 그 형성방법 | |
KR100373193B1 (ko) | 집적 회로의 접촉부 제조 방법 및 집적 회로 제조 방법 | |
JPH1041386A (ja) | 半導体装置の製造方法 | |
JP3269490B2 (ja) | 半導体集積回路装置およびその製造方法 | |
JP2018117065A (ja) | 金属膜の埋め込み方法 | |
JP2009094123A (ja) | 半導体装置の製造方法 | |
JP2004056096A (ja) | 配線構造の形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060523 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060606 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3816091 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100616 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100616 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110616 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120616 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120616 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130616 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |