JP2006191016A - 薄膜トランジスタアレイ基板およびその製造方法 - Google Patents
薄膜トランジスタアレイ基板およびその製造方法 Download PDFInfo
- Publication number
- JP2006191016A JP2006191016A JP2005356389A JP2005356389A JP2006191016A JP 2006191016 A JP2006191016 A JP 2006191016A JP 2005356389 A JP2005356389 A JP 2005356389A JP 2005356389 A JP2005356389 A JP 2005356389A JP 2006191016 A JP2006191016 A JP 2006191016A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- electrode
- film transistor
- thin film
- pad
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 122
- 239000010409 thin film Substances 0.000 title claims abstract description 121
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 36
- 239000010408 film Substances 0.000 claims abstract description 100
- 239000004065 semiconductor Substances 0.000 claims abstract description 51
- 230000001681 protective effect Effects 0.000 claims abstract description 34
- 238000000034 method Methods 0.000 claims description 78
- 229910052751 metal Inorganic materials 0.000 claims description 28
- 239000002184 metal Substances 0.000 claims description 28
- 238000003860 storage Methods 0.000 claims description 22
- 229920002120 photoresistant polymer Polymers 0.000 claims description 19
- 239000003990 capacitor Substances 0.000 claims description 14
- 230000009191 jumping Effects 0.000 claims description 14
- 238000000059 patterning Methods 0.000 claims description 8
- 239000000463 material Substances 0.000 claims description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 4
- 239000004020 conductor Substances 0.000 claims description 3
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 2
- 238000004380 ashing Methods 0.000 claims description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 2
- 239000001301 oxygen Substances 0.000 claims description 2
- 229910052760 oxygen Inorganic materials 0.000 claims description 2
- 229910052710 silicon Inorganic materials 0.000 claims description 2
- 239000010703 silicon Substances 0.000 claims description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims 2
- 229910004205 SiNX Inorganic materials 0.000 claims 1
- 238000005520 cutting process Methods 0.000 claims 1
- 229910052757 nitrogen Inorganic materials 0.000 claims 1
- 230000007423 decrease Effects 0.000 abstract 1
- 239000004973 liquid crystal related substance Substances 0.000 description 24
- 230000007797 corrosion Effects 0.000 description 7
- 238000005260 corrosion Methods 0.000 description 7
- 238000005530 etching Methods 0.000 description 7
- 230000000903 blocking effect Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 230000005684 electric field Effects 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 6
- 230000007547 defect Effects 0.000 description 5
- 238000000151 deposition Methods 0.000 description 4
- 230000005611 electricity Effects 0.000 description 4
- 238000007689 inspection Methods 0.000 description 4
- 230000003068 static effect Effects 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 210000004027 cell Anatomy 0.000 description 2
- 210000002858 crystal cell Anatomy 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 230000008439 repair process Effects 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 2
- 229910001887 tin oxide Inorganic materials 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 238000000427 thin-film deposition Methods 0.000 description 1
- 239000012780 transparent material Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- TYHJXGDMRRJCRY-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) tin(4+) Chemical compound [O-2].[Zn+2].[Sn+4].[In+3] TYHJXGDMRRJCRY-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
- H01L29/458—Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Thin Film Transistor (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】ゲートライン102と接続されたゲート電極106と、データライン104と接続されたソース電極108と、ソース電極とチャンネルを介して対向するドレイン電極110と、ソース電極およびドレイン電極間のチャンネルを形成する半導体層114、116と、ドレイン電極と接触形成された画素電極122と、半導体層のチャンネルに形成されるチャンネル保護膜120と、ゲートラインから延長され、半導体パターンと透明導電パターンが積層されたゲートパッド150と、データラインと接続され、透明導電パターンが積層されたデータパッド160と、半導体層、ゲートラインおよびゲートパッド、データラインおよびデータパッドの下に形成されるゲート絶縁膜112とを含む。
【選択図】図5
Description
図4は、本発明の実施の形態1における薄膜トランジスタアレイ基板を示す平面図であって、図5は、図4でII−II’に沿って切り取った薄膜トランジスタアレイ基板を示す断面図である。
Claims (26)
- ゲートラインと接続されたゲート電極と、
前記ゲートラインと交差して画素領域を定義するデータラインと接続されたソース電極と、
前記ソース電極とチャンネルを介して対向するドレイン電極と、
前記ソース電極およびドレイン電極間の前記チャンネルを形成する半導体層と、
前記画素領域に位置し、前記ドレイン電極と接触形成された画素電極と、
前記半導体層のチャンネルに形成されるチャンネル保護膜と、
前記ゲートラインから延長され、半導体パターンと透明導電パターンが積層されたゲートパッドと、
前記データラインと接続され、透明導電パターンが積層されたデータパッドと、
前記半導体層、ゲートラインおよびゲートパッド、データラインおよびデータパッドの下に形成されるゲート絶縁膜と
を含むことを特徴とする薄膜トランジスタアレイ基板。 - 前記チャンネル保護膜は、窒化シリコン(SiNx)および酸化シリコン(SiOx)のうちどちらか一つで形成されたことを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。
- 前記半導体層は、前記ソース電極および前記ドレイン電極間のチャンネルを形成する活性層と、
前記ソース電極および前記ドレイン電極と前記活性層との間に形成されたオーミック接触層と
を備えることを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。 - 前記データライン、前記ソース電極および前記ドレイン電極上に沿って前記画素電極と同一物質で形成される透明導電パターンをさらに備えたことを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。
- 前記ゲートラインと、前記ゲートラインとゲート絶縁膜を介して重畳される前記画素電極とからなるストレッジキャパシタをさらに備えたことを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。
- 前記ゲートパッドは、
前記ゲートラインと接続されたゲートパッド下部電極と、
前記ゲート絶縁膜、半導体パターン、透明導電パターンを貫通して前記ゲートパッド下部電極を露出させるコンタクトホールと、
前記コンタクトホールを通じて前記ゲートパッド下部電極と接続されたゲートパッド上部電極と
を含むことを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。 - 前記データパッドは、前記データラインとデートパッド下部電極とが透明導電物質であるジャンピング電極で連結されることを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。
- 前記データパッドは、
ゲート物質からなるデータパッド下部電極と、
前記データパッド下部電極とゲート絶縁膜を介してコンタクトホールを通じて接続されたデータパッド上部電極と
を含むことを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。 - 基板上にゲート電極、ゲートライン、ゲートパッドを形成する段階と、
前記ゲート電極上にゲート絶縁膜、半導体層、金属層を形成する段階と、
前記ゲート絶縁膜、半導体層、金属層をパターニングして、前記ゲートラインおよびデータライン、薄膜トランジスタ領域、ゲートパッドおよびデータパッド位置にパターンを形成する段階と、
前記基板上に透明導電膜を塗布しパターニングして、前記薄膜トランジスタ領域でソース電極およびドレイン電極と、
前記ソース電極および前記ドレイン電極間のチャンネルを形成する半導体層、前記半導体層上に形成されたチャンネル保護膜と前記ドレイン電極と接触して形成された画素電極と前記ゲートパッドおよびデータパッドの上部電極を形成する段階と
を含むことを特徴とする薄膜トランジスタアレイ基板の製造方法。 - 前記ゲート絶縁膜は、前記半導体層、ゲートラインおよびゲートパッド、データラインおよびデータパッドの下に形成されることを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記基板上に透明導電膜を塗布しパターニングして、前記薄膜トランジスタ領域でソース電極およびドレイン電極とその間のチャンネルを形成する半導体層、前記半導体層上に形成されたチャンネル保護膜と前記ドレイン電極と直接接続された画素電極と前記ゲートパッドおよびデータパッドの上部電極を形成する段階は、
基板上に透明導電膜を形成する段階と、
前記薄膜トランジスタ領域上に部分露光マスクを用いて、段差のあるフォトレジストパターンを形成する段階と、
前記フォトレジストパターンを用いて、ソース電極およびドレイン電極と画素電極、ゲートパッドおよびデータパッド上部電極を形成する段階と、
前記フォトレジストパターンをアッシングする段階と、
前記アッシングされたフォトレジストパターンを用いて、前記チャンネルと対応する金属層およびオーミック接触層をパターニングして、前記チャンネルを形成する前記活性層を露出させる段階と、
前記アッシングされたフォトレジストパターンをマスクとして前記露出された活性層表面をプラズマに露出させ、前記露出された活性層上にチャンネル保護膜と形成する段階と、
前記アッシングされたフォトレジストパターンを除去する段階と
を含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。 - 前記チャンネル保護膜を形成する段階において、
前記活性層を形成するシリコンと酸素プラズマまたは窒素プラズマのうちどちらか一つと結合して、前記活性層上にチャンネル保護膜を形成する段階を含むことを特徴とする請求項11に記載の薄膜トランジスタアレイ基板の製造方法。 - 前記ソース電極と接続されたデータライン、ソース電極およびドレイン電極上にに沿って前記画素電極と同一物質で透明導電パターンを形成する段階をさらに含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記ゲート電極と接続されたゲートラインと、前記ゲートラインとゲート絶縁膜を介して重畳される前記画素電極とからなるストレッジキャパシタを形成する段階をさらに含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記ゲート電極と接続されたゲートラインから延長されたゲートパッド下部電極を形成する段階と、
前記ゲート絶縁膜と半導体層と金属層を貫通して前記ゲートパッド下部電極を露出させるコンタクトホールを形成する段階と、
前記コンタクトホールを通じて前記ゲートパッド下部電極と接続されたゲートパッド上部電極を形成する段階と
を含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。 - 前記半導体層上に前記ソース電極と接続されたデータラインと前記ジャンピング電極で連結されるデータパッド下部電極を形成する段階と、
前記データパッド下部電極とゲート絶縁膜を介してコンタクトホールを通じて接続されるデータパッド上部電極を形成する段階と
をさらに含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。 - 前記ジャンピング電極は、透明導電膜からなることを特徴とする請求項16に記載の薄膜トランジスタアレイ基板の製造方法
- 前記データパッドとデータラインは、互いに異なる物質からなることを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記データラインと接続され信号を印加する外郭部ショーティングバーを形成する段階をさらに含むことを特徴とする請求項9に記載の薄膜トランジスタアレイ基板の製造方法。
- ゲートラインと接続されたゲート電極と、
前記ゲートラインと交差して画素領域を定義するデータラインと接続されたソース電極と、
前記ソース電極とチャンネルを介して対向するドレイン電極と、
前記ソース電極および前記ドレイン電極間の前記チャンネルを形成する半導体層と、
前記画素領域に位置し、前記ドレイン電極と直接接続される画素電極と、
前記チャンネルを形成する半導体層を保護するために、前記チャンネルと対応する前記半導体層上に形成されるチャンネル保護膜と、
前記ゲートラインから延長され、半導体パターンと透明導電パターンが積層されたゲートパッドと、
前記データラインと接続され、透明導電パターンが積層されたデータパッドと、
前記データパッドに信号を印加するための偶数/奇数データラインと、
前記偶数/奇数データラインのうちどちらか一つに連結され、一定間隔離隔して配列された静電気防止ラインパターンと、
前記偶数/奇数データラインとそれぞれ連結される外郭部ショーティングバーと
を含むことを特徴とする薄膜トランジスタアレイ基板。 - 前記データラインとデータパッドとを連結するジャンピング電極をさらに含むことを特徴とする請求項20に記載の薄膜トランジスタアレイ基板。
- 前記静電気防止ラインパターンは、前記外郭部ショーティングバーと連結され等電位を形成することを特徴とする請求項20に記載の薄膜トランジスタアレイ基板。
- 基板上にゲート電極、ゲートライン、ゲートパッドおよびデータパッド、第1ショーティングバーを形成する段階と、
前記ゲート電極上にゲート絶縁膜、半導体層、金属層を形成する段階と、
前記ゲート絶縁膜、半導体層、金属層をパターニングして、前記ゲートラインおよびデータライン、薄膜トランジスタ領域、ゲートパッドおよびデータパッド、第2ショーティングバー位置にパターンを形成する段階と、
前記基板上に透明導電膜を塗布しパターニングして、前記薄膜トランジスタ領域でソース電極およびドレイン電極と、
その間のチャンネルを形成する半導体層、前記半導体層上に形成されたチャンネル保護膜と前記ドレイン電極と接触形成された画素電極と前記ゲートパッドおよびデータパッドの上部電極と前記データラインとデータパッドを連結するジャンピング電極を形成する段階と
を含むことを特徴とする薄膜トランジスタアレイ基板の製造方法。 - 前記第1ショーティングバーと第2ショーティングバーをカッティングして除去する段階をさらに含むことを特徴とする請求項23に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記データラインは、静電気防止ラインパターンと連結され等電位を形成する段階をさらに含むことを特徴とする請求項23に記載の薄膜トランジスタアレイ基板の製造方法。
- 前記静電気防止ラインパターンは、ショーティングバーと連結されることを特徴とする請求項25に記載の薄膜トランジスタアレイ基板の製造方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040117242A KR100726090B1 (ko) | 2004-12-30 | 2004-12-30 | 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006191016A true JP2006191016A (ja) | 2006-07-20 |
Family
ID=36639356
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005356389A Pending JP2006191016A (ja) | 2004-12-30 | 2005-12-09 | 薄膜トランジスタアレイ基板およびその製造方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7646018B2 (ja) |
JP (1) | JP2006191016A (ja) |
KR (1) | KR100726090B1 (ja) |
CN (1) | CN1797773B (ja) |
DE (1) | DE102005056702B4 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009053243A (ja) * | 2007-08-23 | 2009-03-12 | Tokyo Univ Of Science | 液晶添加剤及びその使用方法ならびに液晶表示素子 |
JP2010122395A (ja) * | 2008-11-18 | 2010-06-03 | Hitachi Displays Ltd | 表示装置 |
JP2013231991A (ja) * | 2013-06-26 | 2013-11-14 | Japan Display Inc | 表示装置 |
KR20130129673A (ko) * | 2012-05-21 | 2013-11-29 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20070071012A (ko) * | 2005-12-29 | 2007-07-04 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 어레이 기판 이의 제조 방법 |
KR101255307B1 (ko) | 2006-06-19 | 2013-04-15 | 엘지디스플레이 주식회사 | 액정표시장치 및 이의 제조방법 |
TWI354967B (en) * | 2006-10-27 | 2011-12-21 | Chimei Innolux Corp | Liquid crystal display |
ATE490560T1 (de) * | 2007-05-31 | 2010-12-15 | Canon Kk | Verfahren zur herstellung eines dünnschichttransistors mit einem oxidhalbleiter |
KR100945139B1 (ko) | 2007-10-30 | 2010-03-02 | 엘지전자 주식회사 | 박막 트랜지스터 및 그의 제조 방법과, 비정질 실리콘박막의 결정화 방법 |
JP2009255531A (ja) * | 2008-03-28 | 2009-11-05 | Seiko Epson Corp | 液体噴射ヘッド及び液体噴射装置並びにアクチュエータ |
KR101525805B1 (ko) * | 2008-06-11 | 2015-06-05 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
JP5510663B2 (ja) * | 2009-09-30 | 2014-06-04 | セイコーエプソン株式会社 | 液滴噴射ヘッド、液滴噴射装置および圧電素子 |
KR101276483B1 (ko) * | 2010-05-13 | 2013-06-18 | 샤프 가부시키가이샤 | 회로 기판 및 표시 장치 |
KR102032962B1 (ko) | 2012-10-26 | 2019-10-17 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
CN104122684B (zh) * | 2013-05-30 | 2017-07-28 | 深超光电(深圳)有限公司 | 显示面板及制造该显示面板的方法 |
CN103745955B (zh) * | 2014-01-03 | 2017-01-25 | 京东方科技集团股份有限公司 | 显示装置、阵列基板及其制造方法 |
CN104299975B (zh) * | 2014-10-28 | 2017-05-31 | 合肥鑫晟光电科技有限公司 | 阵列基板及其制作方法 |
CN106298523B (zh) * | 2015-05-22 | 2019-12-17 | 鸿富锦精密工业(深圳)有限公司 | 薄膜晶体管、薄膜晶体管的制造方法及阵列基板的制造方法 |
CN105529336B (zh) * | 2016-01-28 | 2019-06-14 | 深圳市华星光电技术有限公司 | 薄膜晶体管阵列基板及其制造方法和液晶面板 |
CN106328587A (zh) * | 2016-08-26 | 2017-01-11 | 深圳市华星光电技术有限公司 | 一种阵列基板及其制作方法、液晶显示面板 |
CN107728364B (zh) * | 2017-10-27 | 2020-06-12 | 合肥鑫晟光电科技有限公司 | 阵列基板及其制造方法、显示装置 |
CN110379819B (zh) * | 2019-06-11 | 2022-02-18 | 滁州惠科光电科技有限公司 | 一种阵列基板及其制造方法和显示面板 |
CN113192973A (zh) * | 2021-04-02 | 2021-07-30 | Tcl华星光电技术有限公司 | 阵列基板及微型发光二极管显示面板 |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62252964A (ja) * | 1986-04-25 | 1987-11-04 | Seiko Epson Corp | ドライバ−内蔵アクティブマトリックス基板 |
JPH06151460A (ja) * | 1992-11-06 | 1994-05-31 | Fujitsu Ltd | 逆スタッガ型tftの製造方法 |
JPH0766416A (ja) * | 1993-08-25 | 1995-03-10 | Matsushita Electric Ind Co Ltd | 絶縁ゲート型トランジスタおよびその製造方法 |
JPH07131023A (ja) * | 1993-11-04 | 1995-05-19 | Matsushita Electric Ind Co Ltd | 液晶表示用tftアレイ基板の製造方法 |
JPH08234227A (ja) * | 1994-12-21 | 1996-09-13 | Toshiba Corp | 表示装置およびその製造方法 |
JPH0915623A (ja) * | 1995-06-29 | 1997-01-17 | Kyocera Corp | 液晶表示装置およびその製造方法 |
JPH10161149A (ja) * | 1996-12-05 | 1998-06-19 | Toshiba Corp | 表示装置用アレイ基板の製造方法 |
JPH11274505A (ja) * | 1998-03-23 | 1999-10-08 | Nec Corp | 薄膜トランジスタ構造およびその製造方法 |
JPH11307780A (ja) * | 1998-04-27 | 1999-11-05 | Nec Kagoshima Ltd | 薄膜トランジスタの製造方法 |
JP2000002892A (ja) * | 1998-04-17 | 2000-01-07 | Toshiba Corp | 液晶表示装置、マトリクスアレイ基板およびその製造方法 |
JP2000164886A (ja) * | 1998-11-19 | 2000-06-16 | Samsung Electronics Co Ltd | 薄膜トランジスタ―基板及びその製造方法 |
JP2001250958A (ja) * | 1999-12-28 | 2001-09-14 | Nec Corp | アクティブマトリックス基板およびその製造方法 |
JP2003179069A (ja) * | 2001-12-12 | 2003-06-27 | Matsushita Electric Ind Co Ltd | 薄膜トランジスタ、液晶表示装置、有機エレクトロルミネッセンス素子、ならびに表示装置用基板およびその製造方法 |
JP2004318063A (ja) * | 2003-03-28 | 2004-11-11 | Fujitsu Display Technologies Corp | 液晶表示装置用基板及びそれを用いた液晶表示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6188452B1 (en) * | 1996-07-09 | 2001-02-13 | Lg Electronics, Inc | Active matrix liquid crystal display and method of manufacturing same |
TW413949B (en) * | 1998-12-12 | 2000-12-01 | Samsung Electronics Co Ltd | Thin film transistor array panels for liquid crystal displays and methods of manufacturing the same |
US6448579B1 (en) * | 2000-12-06 | 2002-09-10 | L.G.Philips Lcd Co., Ltd. | Thin film transistor array substrate for liquid crystal display and a method for fabricating the same |
KR100621533B1 (ko) * | 2000-08-08 | 2006-09-13 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이기판과 그 제조방법 |
US6930732B2 (en) * | 2000-10-11 | 2005-08-16 | Lg.Philips Lcd Co., Ltd. | Array substrate for a liquid crystal display |
TW490857B (en) * | 2001-02-05 | 2002-06-11 | Samsung Electronics Co Ltd | Thin film transistor array substrate for liquid crystal display and method of fabricating same |
KR100476366B1 (ko) * | 2002-04-17 | 2005-03-16 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
KR100456151B1 (ko) * | 2002-04-17 | 2004-11-09 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
KR100870699B1 (ko) * | 2002-12-09 | 2008-11-27 | 엘지디스플레이 주식회사 | 어레이 기판 및 이를 구비한 액정표시장치 |
-
2004
- 2004-12-30 KR KR1020040117242A patent/KR100726090B1/ko not_active IP Right Cessation
-
2005
- 2005-11-28 DE DE102005056702A patent/DE102005056702B4/de not_active Expired - Fee Related
- 2005-11-30 US US11/289,503 patent/US7646018B2/en active Active
- 2005-12-09 JP JP2005356389A patent/JP2006191016A/ja active Pending
- 2005-12-12 CN CN2005101342115A patent/CN1797773B/zh not_active Expired - Fee Related
-
2009
- 2009-11-25 US US12/591,657 patent/US8507301B2/en active Active
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62252964A (ja) * | 1986-04-25 | 1987-11-04 | Seiko Epson Corp | ドライバ−内蔵アクティブマトリックス基板 |
JPH06151460A (ja) * | 1992-11-06 | 1994-05-31 | Fujitsu Ltd | 逆スタッガ型tftの製造方法 |
JPH0766416A (ja) * | 1993-08-25 | 1995-03-10 | Matsushita Electric Ind Co Ltd | 絶縁ゲート型トランジスタおよびその製造方法 |
JPH07131023A (ja) * | 1993-11-04 | 1995-05-19 | Matsushita Electric Ind Co Ltd | 液晶表示用tftアレイ基板の製造方法 |
JPH08234227A (ja) * | 1994-12-21 | 1996-09-13 | Toshiba Corp | 表示装置およびその製造方法 |
JPH0915623A (ja) * | 1995-06-29 | 1997-01-17 | Kyocera Corp | 液晶表示装置およびその製造方法 |
JPH10161149A (ja) * | 1996-12-05 | 1998-06-19 | Toshiba Corp | 表示装置用アレイ基板の製造方法 |
JPH11274505A (ja) * | 1998-03-23 | 1999-10-08 | Nec Corp | 薄膜トランジスタ構造およびその製造方法 |
JP2000002892A (ja) * | 1998-04-17 | 2000-01-07 | Toshiba Corp | 液晶表示装置、マトリクスアレイ基板およびその製造方法 |
JPH11307780A (ja) * | 1998-04-27 | 1999-11-05 | Nec Kagoshima Ltd | 薄膜トランジスタの製造方法 |
JP2000164886A (ja) * | 1998-11-19 | 2000-06-16 | Samsung Electronics Co Ltd | 薄膜トランジスタ―基板及びその製造方法 |
JP2001250958A (ja) * | 1999-12-28 | 2001-09-14 | Nec Corp | アクティブマトリックス基板およびその製造方法 |
JP2003179069A (ja) * | 2001-12-12 | 2003-06-27 | Matsushita Electric Ind Co Ltd | 薄膜トランジスタ、液晶表示装置、有機エレクトロルミネッセンス素子、ならびに表示装置用基板およびその製造方法 |
JP2004318063A (ja) * | 2003-03-28 | 2004-11-11 | Fujitsu Display Technologies Corp | 液晶表示装置用基板及びそれを用いた液晶表示装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009053243A (ja) * | 2007-08-23 | 2009-03-12 | Tokyo Univ Of Science | 液晶添加剤及びその使用方法ならびに液晶表示素子 |
JP2010122395A (ja) * | 2008-11-18 | 2010-06-03 | Hitachi Displays Ltd | 表示装置 |
KR20130129673A (ko) * | 2012-05-21 | 2013-11-29 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101987985B1 (ko) * | 2012-05-21 | 2019-10-01 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
JP2013231991A (ja) * | 2013-06-26 | 2013-11-14 | Japan Display Inc | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20060077720A (ko) | 2006-07-05 |
CN1797773B (zh) | 2010-09-22 |
US7646018B2 (en) | 2010-01-12 |
US20060145155A1 (en) | 2006-07-06 |
US20100075472A1 (en) | 2010-03-25 |
DE102005056702A1 (de) | 2006-07-27 |
CN1797773A (zh) | 2006-07-05 |
KR100726090B1 (ko) | 2007-06-08 |
US8507301B2 (en) | 2013-08-13 |
DE102005056702B4 (de) | 2011-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5084138B2 (ja) | 薄膜トランジスタアレイ基板およびその製造方法 | |
JP4965853B2 (ja) | 薄膜トランジスタアレイ基板およびその製造方法 | |
JP2006191016A (ja) | 薄膜トランジスタアレイ基板およびその製造方法 | |
JP4527615B2 (ja) | 薄膜トランジスタアレイ基板及びその製造方法 | |
JP4777334B2 (ja) | 液晶表示装置及びその製造方法 | |
US7220611B2 (en) | Liquid crystal display panel and fabricating method thereof | |
KR20080044645A (ko) | 액정표시패널 및 이의 제조방법 | |
JP2005122186A (ja) | 薄膜トランジスタ・アレイ基板、その製造方法、それを利用した液晶表示装置、液晶表示装置の製造方法及び液晶表示装置の検査方法 | |
KR100443835B1 (ko) | 정전기 방지를 위한 박막트랜지스터 어레이 기판 및 그 제조방법 | |
KR100560398B1 (ko) | 박막 트랜지스터 어레이 기판의 제조방법 | |
US20100066968A1 (en) | Liquid crystal display panel and method for testing the same | |
KR100558716B1 (ko) | 액정표시패널 및 그 제조 방법 | |
KR100558715B1 (ko) | 액정표시패널 및 그 제조 방법 | |
KR100558712B1 (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR101149939B1 (ko) | 박막 트랜지스터 기판 및 그 제조방법 | |
KR20050060958A (ko) | 액정표시장치 및 그 제조 방법과 검사방법 | |
KR20080036298A (ko) | 박막 트랜지스터 기판 및 이의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090330 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090908 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20091208 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20091211 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100108 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100112 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100114 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101109 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110119 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110920 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120110 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120117 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20120309 |