JP2003204231A - 低電圧駆動回路及び方法 - Google Patents

低電圧駆動回路及び方法

Info

Publication number
JP2003204231A
JP2003204231A JP2002001957A JP2002001957A JP2003204231A JP 2003204231 A JP2003204231 A JP 2003204231A JP 2002001957 A JP2002001957 A JP 2002001957A JP 2002001957 A JP2002001957 A JP 2002001957A JP 2003204231 A JP2003204231 A JP 2003204231A
Authority
JP
Japan
Prior art keywords
drive circuit
constant current
circuit
output type
current output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002001957A
Other languages
English (en)
Other versions
JP3847628B2 (ja
Inventor
Yasuo Oda
康雄 小田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wacom Co Ltd
Original Assignee
Wacom Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wacom Co Ltd filed Critical Wacom Co Ltd
Priority to JP2002001957A priority Critical patent/JP3847628B2/ja
Priority to EP03000189A priority patent/EP1327930B1/en
Priority to DE60326094T priority patent/DE60326094D1/de
Priority to AT03000189T priority patent/ATE422686T1/de
Priority to US10/338,695 priority patent/US6812740B2/en
Publication of JP2003204231A publication Critical patent/JP2003204231A/ja
Application granted granted Critical
Publication of JP3847628B2 publication Critical patent/JP3847628B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/046Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by electromagnetic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Human Computer Interaction (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)
  • Position Input By Displaying (AREA)
  • Control Of Stepping Motors (AREA)
  • Control Of Linear Motors (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

(57)【要約】 【課題】 レファレンス回路を用いることなくバイアス
電圧を保持しかつ駆動電圧範囲の広い駆動回路を提供す
る。 【解決手段】 座標入力装置のセンサコイルを定電流駆
動する低電圧駆動回路が、定電流出力型駆動回路の出力
側と前記センサコイルの間に接続されるDCカップリン
グコンデンサと、定電流出力型駆動回路の出力のDCバ
イアス電圧が該定電流出力型駆動回路の動作電圧範囲の
中点電位となるべく制御する定電流出力型バイアス回路
とを備え、好適にはコンプリメンタリ型定電流回路を構
成する吐出側駆動回路と吸込側駆動回路のそれぞれにつ
いて定電流出力型バイアス回路を設ける。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、電磁誘導方式を用
いたポインティングデバイスの回路技術に関し、特に電
磁誘導方式の座標入力装置におけるセンサコイルを定電
流駆動するための低電圧駆動回路に関する。
【0002】
【従来の技術】従来、電磁誘導方式のポインティングデ
バイスの低電圧駆動回路において、単電源動作でセンサ
コイルに電流を送出する際、センサコイルのコモン電位
を中点電位に持ち上げなければならず、このため、ノイ
ズがのらないように低インピーダンスなレファレンス回
路が要求されている。このようなレファレンス回路は、
回路設計が複雑になる上、省電力の面で不利であった。
【0003】さらに、駆動回路はコンプリメンタリ型定
電流回路を用い、吐出し、吸込みそれぞれ約1Vのバイ
アス電圧が必要であるが、電源が3V単電源の場合、セ
ンサコイルの駆動電圧を十分にとれない。
【0004】図3は、従来の電磁誘導方式の座標入力装
置においてセンサコイルを定電流駆動するための低電圧
駆動回路を示す。入力端子IN5には、交流信号が入力
される。抵抗素子R20を介して電源Vccと接続され
るPNPトランジスタTr20と差動増幅器30は、吐
出側駆動回路である。入力した交流信号は、差動増幅器
30とPNPトランジスタTr20によって定電流交流
信号をセンサコイル10へ出力する。また、入力端子I
N6には、交流信号が入力される。抵抗素子R21を介
してグラウンド接地するNPNトランジスタTr21と
差動増幅器32は、吸込側駆動回路である。入力した交
流信号は、差動増幅器32とNPNトランジスタTr2
1によって定電流交流信号をセンサコイル10の一端へ
出力する。ここで、PNPトランジスタTr20とNP
NトランジスタTr21はコンプリメンタリ接続し、入
力端子IN5およびIN6の各入力信号の各出力信号を
ひとつに合成して出力する。
【0005】センサコイル10の他端は、レファレンス
回路34と接続し、センサコイル10のコモン電位を中
点電位に持ち上げる。また、センサコイル10の他端
は、コンデンサC20を介してグラウンド接地する。
【0006】このように、従来の構成では、センサコイ
ル10を交流駆動するときにレファレンス回路34が必
要になるため、回路規模が大きくなり、また、回路消費
電流が増加するという問題点があった。
【0007】また、従来の構成では、交流駆動するとき
に、センサコイル10の中点をレファレンス回路34で
電源電圧Vccの1/2にしているため、駆動電圧範囲
が狭いという問題点があった。
【0008】
【発明が解決しようとする課題】この発明は、レファレ
ンス回路を用いることなくセンサコイルを定電流駆動で
き、駆動回路全体の規模及び消費電流を減少し、さらに
吐出と吸込の駆動回路を別々にバイアスすることで、駆
動電圧範囲の広い駆動回路を提供することを目的とす
る。
【0009】
【課題を解決するための手段】前記目的を達成するため
に、本発明による、座標入力装置のセンサコイルを定電
流駆動する低電圧駆動回路の第1の実施形態は、定電流
出力型駆動回路と、定電流出力型駆動回路の出力側とセ
ンサコイルの間に接続されるDCカップリングコンデン
サと、前記定電流出力型駆動回路の出力のDCバイアス
電圧が該定電流出力型駆動回路の動作電圧範囲の中点電
位になるように制御する定電流出力型バイアス回路とを
備える。ここで「中点電位」とは、制御の目標値であっ
て、実際の制御の結果「中点電位付近」の電位に制御さ
れる場合も含まれ、「付近」の範囲については、当該技
術分野における技術常識から判断される程度とする(他
の実施形態についても同様)。
【0010】上記定電流出力型駆動回路は、好適には、
吐出側駆動回路と吸込側駆動回路を有し、これらがコン
プリメンタリ型定電流回路を構成する。
【0011】本発明による、座標入力装置のセンサコイ
ルを定電流駆動する低電圧駆動回路の第2の実施形態
は、コンプリメンタリ型低電流回路を構成する定電流出
力型の吐出側駆動回路と定電流出力型の吸込側駆動回路
のそれぞれの出力に対して、センサコイルとの間に第1
及び第2のDCカップリングコンデンサとを接続する。
さらに、前記吐出側駆動回路及び前記吸込側駆動回路の
それぞれの出力のDCバイアス電圧が該吐出側駆動回路
及び該吸込側駆動回路のそれぞれの動作電圧範囲の中点
電位になるように制御する第1及び第2の定電流出力型
バイアス回路を接続する。
【0012】上記の第1の定電流出力型バイアス回路
は、例えば、差動増幅器、電源、増幅器、抵抗素子、コ
ンデンサ、及び、NPNトランジスタであるバイポーラ
トランジスタ若しくはこれに相当するFET等から構成
される。吐出側駆動回路は、例えば、入力した交流信号
を差動増幅器及びPNPトランジスタであるバイポーラ
トランジスタ若しくは相当するFETによって定電流交
流信号とし、DCカップリングコンデンサを介してセン
サコイルを定電流駆動する。
【0013】上記の第2の定電流出力型バイアス回路
は、例えば、差動増幅器、電源、増幅器、抵抗素子、コ
ンデンサ、及び、PNPトランジスタであるバイポーラ
トランジスタ若しくはこれに相当するFET等から構成
される。吸込側駆動回路は、例えば、入力した交流信号
を差動増幅器とNPNトランジスタであるバイポーラト
ランジスタ若しくは相当するFETによって定電流交流
信号とし、DCカップリングコンデンサを介してセンサ
コイルを定電流駆動する。
【0014】本発明による、座標入力装置のセンサコイ
ルを定電流駆動する低電圧駆動方法の第1の実施形態
は、定電流出力型駆動回路を設け、前記定電流出力型駆
動回路の出力側と前記センサコイルの間にDCカップリ
ングコンデンサを接続し、前記定電流出力型駆動回路の
出力のDCバイアス電圧が該定電流出力型駆動回路の動
作電圧範囲の中点電位となるべく定電流出力型バイアス
回路により制御する方法である。
【0015】本発明による、座標入力装置のセンサコイ
ルを定電流駆動する低電圧駆動方法の第2の実施形態
は、定電流出力型の吐出側駆動回路を設け、前記吐出側
駆動回路の出力側と前記センサコイルの間に第1のDC
カップリングコンデンサを接続し、前記吐出側駆動回路
の出力のDCバイアス電圧が該吐出側駆動回路の動作電
圧範囲の中点電位となるべく第1の定電流出力型バイア
ス電圧により制御し、さらに前記吐出側駆動回路ととも
にコンプリメンタリ型定電流回路を構成する定電流出力
型の吸込側駆動回路を設け、前記吸込側駆動回路の出力
側と前記センサコイルの間に第2のDCカップリングコ
ンデンサを接続し、前記吸込側駆動回路の出力のDCバ
イアス電圧が該吸込側駆動回路の動作電圧範囲の中点電
位となるべく第2の定電流出力型バイアス回路により制
御する方法である。
【0016】
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を参照しながら詳細に説明する。図1は、本発
明の第1の実施形態による、座標入力装置のセンサコイ
ルを定電流駆動する低電圧駆動装置の回路図の一例であ
る。入力端子IN1には、交流信号が入力される。抵抗
素子R1を介して電源Vccへ接続されるPNPトラン
ジスタTr1と差動増幅器2は、定電流出力型の吐出側
駆動回路を構成する。PNPトランジスタTr1のコレ
クタは、DCカップリングコンデンサC2を介してセン
サコイル10の一端へ接続される。従って、DCカップ
リングコンデンサC2は、吐出側駆動回路の出力とセン
サコイルの間に接続されている。センサコイル10の他
端はグラウンド接地されている。入力した交流信号は、
吐出側駆動回路によって定電流交流信号を出力し、DC
カップリングコンデンサC2を介してセンサコイル10
を駆動する。
【0017】また、入力端子IN2にも、交流信号が入
力される。抵抗素子R7を介してグラウンド接地したN
PNトランジスタTr4と差動増幅器6は、定電流出力
型の吸込側駆動回路を構成する。NPNトランジスタT
r4のコレクタもまた、DCカップリングコンデンサC
2を介してセンサコイル10の一端へ接続される。従っ
て、DCカップリングコンデンサC2は、吸込側駆動回
路の出力とセンサコイルの間に接続されている。センサ
コイル10の他端はグラウンド接地する。入力した交流
信号は、吸込側駆動回路によって定電流交流信号を出力
し、DCカップリングコンデンサC2を介してセンサコ
イル10を駆動する。
【0018】ここで、PNPトランジスタTr1とNP
NトランジスタTr4は、コンプリメンタリ型定電流回
路を構成し、入力端子IN1およびIN2の各入力信号
に対応する各出力信号をひとつに合成して出力する。
【0019】さらに、PNPトランジスタTr1とNP
NトランジスタTr4の出力信号は、抵抗素子R2を介
して差動増幅器4に入力する。差動増幅器4は、一方の
入力端子と出力端子の間にコンデンサC1を接続した積
分回路を構成する。また、差動増幅器4の他方の入力端
子には、電源8を接続し、電源Vccの1/2のレファ
レンス電圧を与える。差動増幅器4の出力端子は、抵抗
素子R4を介してPNPトランジスタTr2のエミッタ
と接続する。
【0020】PNPトランジスタTr2のエミッタは、
抵抗素子R3を介して電源Vccと接続し、ベースには
バイアス電圧を電源11により与える。また、差動増幅
器4の出力端子は、抵抗素子R5を介してNPNトラン
ジスタTr3のエミッタと接続する。NPNトランジス
タTr3のエミッタは、抵抗素子R6を介してグラウン
ド接地し、ベースにはバイアス電圧を電源12により与
える。これらの差動増幅器4、トランジスタTr2、T
r3、抵抗素子R2、R3、R4、R5、R6、コンデ
ンサC1、電源8、11、12等は定電流出力型バイア
ス回路を構成することにより、吐出側駆動回路及び吸込
側駆動回路の出力側OUTPにDCバイアス電圧を与え
る。
【0021】ここで、DCバイアス電圧を与える動作を
説明する。両駆動回路の出力側OUTPの電圧が電源8
より上がる(下がる)と、抵抗R2から電流が差動増幅器
4の入力方向へ流れ込み(入力から流れ出し)、その電流
がコンデンサC1に蓄えられるため、差動増幅器4の出
力電圧が徐々に下がる(上がる)。すると、抵抗R4の電
流が増加(減少)、抵抗R5の電流が減少(増加)するた
め、PNPトランジスタTr2のエミッタ及びコレクタ
電流が減少(増加)、NPNトランジスタTr3のエミッ
タ及びコレクタ電流が増加(減少)することになり、PN
PトランジスタTr2とNPNトランジスタTr3のコ
レクタの合成電流が、吸い込み(吐き出し)電流となり、
カップリングコンデンサC2に流れ込む。その結果、駆
動回路の出力電圧OUTPは徐々に下がり(上がり)、電
源8の電圧に戻される。
【0022】これは、前述の各駆動回路の出力の平均電
流値が0にならず、バイアス点が中点からずれていくた
め、出力電流の周波数より十分低い応答特性で中点にD
Cバイアス電圧を付与することにより対処したものであ
る。従って、定電流出力型バイアス回路をこれらの駆動
回路の出力側に接続する。さらに、各駆動回路の出力側
からセンサコイルに向けてDCカップリング用のコンデ
ンサを接続することによってセンサコイル10に交流信
号を与えることができる。尚、駆動回路の出力側とセン
サコイルとの間にアナログスイッチが挿入される場合
は、そのアナログスイッチを制御するため、負電源を利
用することが好適である。
【0023】図2は、本発明の第2の実施形態による、
座標入力装置のセンサコイルを定電流駆動する低電圧駆
動装置の回路図の一例である。入力端子IN3には、交
流信号が入力される。抵抗素子R10を介して電源Vc
cへ接続されるPNPトランジスタTr10と差動増幅
器20は、吐出側駆動回路である。入力した交流信号
は、差動増幅器20とPNPトランジスタTr10によ
って定電流交流信号を生成し、この定電流交流信号によ
りDCカップリングコンデンサC14を介してセンサコ
イル10を駆動する。
【0024】また、入力端子IN4にも、交流信号が入
力される。抵抗素子R13を介してグラウンド接地した
NPNトランジスタTr13と差動増幅器26は、吸込
側駆動回路である。入力した交流信号は、差動増幅器2
6とNPNトランジスタTr13によって定電流交流信
号を生成し、この定電流交流信号によりDCカップリン
グコンデンサC13を介してセンサコイル10を駆動す
る。ここで、PNPトランジスタTr10とNPNトラ
ンジスタTr13は、DCカップリングコンデンサC1
3、C14を介してコンプリメンタリ定電流回路を構成
し、入力端子IN3およびIN4の各入力信号をひとつ
に合成して定電流交流信号をセンサコイルへ出力する。
【0025】本実施例では、電源Vccとして+3ボル
ト(V)を印加した場合、抵抗素子R10の両端電圧と
PNPトランジスタTr10のエミッタとコレクタ間の
電圧を加えた電圧は約1ボルト(V)、また、NPNト
ランジスタTr13のコレクタとエミッタ間の電圧と抵
抗素子R13の両端電圧を加えた電圧は約1ボルト
(V)必要である。
【0026】PNPトランジスタTr10のコレクタ
は、抵抗素子R11を介して差動増幅器22の第1入力
側と接続する。第2入力側には、電源17が接続され、
レファレンス電圧を印加する。本実施例の場合、約1ボ
ルト(V)のレファレンス電圧を印加した。差動増幅器
22の出力側と第1入力側は、コンデンサC10が接続
され、積分回路を構成する。差動増幅器22の出力は、
例えば増幅度−Kの増幅器14に入力する。増幅器14
の出力は、NPNトランジスタTr11のベースと接続
する。NPNトランジスタTr11は、エミッタ接地さ
れ、コレクタはPNPトランジスタTr10のコレクタ
と接続する。これらの差動増幅器22、電源17、増幅
器14、抵抗素子R11、コンデンサC10、NPNト
ランジスタTr11等は第1の定電流出力型バイアス回
路を構成する。
【0027】また、NPNトランジスタTr13のコレ
クタは、抵抗素子R12を介して差動増幅器24の第1
入力側と接続する。第2入力側には、電源16を接続
し、レファレンス電圧を印加する。本実施例の場合、V
ccから約1ボルト(V)低下させたレファレンス電圧
を印加した。差動増幅器24の出力側と第1入力側は、
コンデンサC11が接続され、積分回路を構成する。差
動増幅器24の出力は、例えば増幅度−Kの増幅器15
に入力する。増幅器15の出力は、PNPトランジスタ
Tr12のベースと接続する。PNPトランジスタTr
12のエミッタは電源と接続され(図の矢印)、コレク
タはNPNトランジスタTr13のコレクタと接続す
る。これらの差動増幅器24、電源16、増幅器15、
抵抗素子R12、コンデンサC11、PNPトランジス
タTr12等は第2の定電流出力型バイアス回路を構成
する。
【0028】このように、吐出側駆動回路及び吸込側駆
動回路は、コンプリメンタリ型定電流の駆動回路を構成
し、それぞれの出力を分けて、センサコイル10に向け
てそれぞれDCカップリングコンデンサC13及びC1
4を接続すると共に、第1及び第2の定電流出力型バイ
アス回路をそれぞれ接続した。このような別個の定電流
出力型バイアス回路をそれぞれ設けたことにより、それ
ぞれの駆動回路の出力のバイアス電圧を動作電圧範囲の
中点電位に保持できると同時に、駆動電圧範囲を拡大す
ることを実現した。
【0029】尚、上記の説明においては、PNPトラン
ジスタ及びNPNトランジスタというバイポーラトラン
ジスタを用いた例により説明したが、これらに相当する
FET若しくは他の素子を用いて構成することも可能で
ある。また、吐出側駆動回路及び吸込側駆動回路を構成
する駆動回路の回路方式についても、特定の方式に限ら
れない。
【0030】
【発明の効果】以上のように、本発明の各実施形態で
は、駆動回路の出力端に定電流出力型バイアス回路を接
続したので、センサコイルとの間にカップリングコンデ
ンサを挿入しても、駆動できる電圧範囲の中点電位にバ
イアス電圧を保持することができる。従って、レファレ
ンス回路なしでセンサコイルを定電流駆動できることか
ら回路規模を小さくすることができ、さらに回路消費電
流を減少させることができる。
【0031】特に、本発明の第2の実施形態では、吐出
側駆動回路と吸込側駆動回路のそれぞれに対して定電流
出力型バイアス回路を設けたので、駆動電圧範囲を広げ
ることができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態による、センサコイル
を定電流駆動する低電圧駆動装置の回路図の一例であ
る。
【図2】本発明の第2の実施形態による、センサコイル
を定電流駆動する低電圧駆動装置の回路図の一例であ
る。
【図3】従来の電磁誘導方式の座標入力装置においてセ
ンサコイルを定電流駆動する低電圧駆動回路を示す回路
図の一例である。
【符号の説明】
2、4、6、20、22、24、26、30、32 差
動増幅器 10 センサコイル C2、C13、C14 DCカップリングコンデンサ 34 レファレンス回路
フロントページの続き Fターム(参考) 5J055 AX11 BX16 CX00 CX13 DX03 DX56 EX06 EY01 EY05 EY10 EY17 EZ03 EZ08 EZ51 FX05 FX19 FX32 GX01 5J091 AA01 CA32 CA36 CA77 CA92 FA10 HA08 HA25 HA29 HA32 HA33 KA00 KA02 KA06 KA12 MA21 SA15 5J500 AA01 AC32 AC36 AC77 AC92 AF10 AH08 AH25 AH29 AH32 AH33 AK00 AK02 AK06 AK12 AM21 AS15

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 座標入力装置のセンサコイルを定電流駆
    動する低電圧駆動回路において、 定電流出力型駆動回路と、 前記定電流出力型駆動回路の出力側と前記センサコイル
    の間に接続されるDCカップリングコンデンサと、 前記定電流出力型駆動回路の出力のDCバイアス電圧が
    該定電流出力型駆動回路の動作電圧範囲の中点電位とな
    るべく制御する定電流出力型バイアス回路とを備えるこ
    とを特徴とする低電圧駆動回路。
  2. 【請求項2】 前記定電流出力型駆動回路は、コンプリ
    メンタリ型定電流回路を構成する吐出側駆動回路と吸込
    側駆動回路とを有することを特徴とする請求項1に記載
    の低電圧駆動回路。
  3. 【請求項3】 座標入力装置のセンサコイルを定電流駆
    動する低電圧駆動回路において、 定電流出力型の吐出側駆動回路と、 前記吐出側駆動回路の出力側と前記センサコイルの間に
    接続される第1のDCカップリングコンデンサと、 前記吐出側駆動回路の出力のDCバイアス電圧が該吐出
    側駆動回路の動作電圧範囲の中点電位となるべく制御す
    る第1の定電流出力型バイアス回路と、 前記吐出側駆動回路と共にコンプリメンタリ型定電流回
    路を構成する定電流出力型の吸込側駆動回路と、 前記吸込側駆動回路の出力側と前記センサコイルの間に
    接続される第2のDCカップリングコンデンサと、 前記吸込側駆動回路の出力のDCバイアス電圧が該吸込
    側駆動回路の動作電圧範囲の中点電位となるべく制御す
    る第2の定電流出力型バイアス回路とを備えることを特
    徴とする低電圧駆動回路。
  4. 【請求項4】 座標入力装置のセンサコイルを定電流駆
    動する低電圧駆動方法において、 定電流出力型駆動回路を設け、 前記定電流出力型駆動回路の出力側と前記センサコイル
    の間にDCカップリングコンデンサを接続し、 前記定電流出力型駆動回路の出力のDCバイアス電圧が
    該定電流出力型駆動回路の動作電圧範囲の中点電位とな
    るべく定電流出力型バイアス回路により制御することを
    特徴とする低電圧駆動方法。
  5. 【請求項5】 座標入力装置のセンサコイルを定電流駆
    動する低電圧駆動方法において、 定電流出力型の吐出側駆動回路を設け、 前記吐出側駆動回路の出力側と前記センサコイルの間に
    第1のDCカップリングコンデンサを接続し、 前記吐出側駆動回路の出力のDCバイアス電圧が該吐出
    側駆動回路の動作電圧範囲の中点電位となるべく第1の
    定電流出力型バイアス電圧により制御し、 前記吐出側駆動回路と共にコンプリメンタリ型定電流回
    路を構成する定電流出力型の吸込側駆動回路を設け、 前記吸込側駆動回路の出力側と前記センサコイルの間に
    第2のDCカップリングコンデンサを接続し、 前記吸込側駆動回路の出力のDCバイアス電圧が該吸込
    側駆動回路の動作電圧範囲の中点電位となるべく第2の
    定電流出力型バイアス回路により制御することを特徴と
    する低電圧駆動方法。
JP2002001957A 2002-01-09 2002-01-09 低電圧駆動回路及び方法 Expired - Fee Related JP3847628B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2002001957A JP3847628B2 (ja) 2002-01-09 2002-01-09 低電圧駆動回路及び方法
EP03000189A EP1327930B1 (en) 2002-01-09 2003-01-07 Low-voltage drive circuit for a sensor coil
DE60326094T DE60326094D1 (de) 2002-01-09 2003-01-07 Niederspannungs-Treiberschaltung für eine Spulenanordnung
AT03000189T ATE422686T1 (de) 2002-01-09 2003-01-07 Niederspannungs-treiberschaltung für eine spulenanordnung
US10/338,695 US6812740B2 (en) 2002-01-09 2003-01-09 Low-voltage drive circuit and method for the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002001957A JP3847628B2 (ja) 2002-01-09 2002-01-09 低電圧駆動回路及び方法

Publications (2)

Publication Number Publication Date
JP2003204231A true JP2003204231A (ja) 2003-07-18
JP3847628B2 JP3847628B2 (ja) 2006-11-22

Family

ID=19190690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002001957A Expired - Fee Related JP3847628B2 (ja) 2002-01-09 2002-01-09 低電圧駆動回路及び方法

Country Status (5)

Country Link
US (1) US6812740B2 (ja)
EP (1) EP1327930B1 (ja)
JP (1) JP3847628B2 (ja)
AT (1) ATE422686T1 (ja)
DE (1) DE60326094D1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101126574B1 (ko) * 2009-12-29 2012-03-21 조관영 저잡음 고입력 임피던스 프리앰프
KR20150099429A (ko) 2014-02-21 2015-08-31 르네사스 일렉트로닉스 가부시키가이샤 구동 회로
US11068117B2 (en) 2017-12-26 2021-07-20 Wacom Co., Ltd. Tablet

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005130092A (ja) * 2003-10-22 2005-05-19 Yamaha Corp 電圧制御発振器
JP2021072373A (ja) * 2019-10-31 2021-05-06 セイコーエプソン株式会社 モーター駆動回路、集積回路装置および電子機器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2140562B (en) * 1983-04-22 1986-10-08 Robert John Collins Current-ratio digitisers
GB2203605B (en) * 1987-04-07 1991-01-09 Toshiba Kk Electromagnetic induction heating apparatus capable of preventing undesirable states of cooking utensils or vessels
JP2862569B2 (ja) * 1989-06-30 1999-03-03 株式会社東芝 電磁調理器
JP2906282B2 (ja) * 1990-09-20 1999-06-14 富士通株式会社 ガラスセラミック・グリーンシートと多層基板、及び、その製造方法
JPH04314394A (ja) * 1991-04-12 1992-11-05 Fujitsu Ltd ガラスセラミック回路基板とその製造方法
JP2531906B2 (ja) * 1991-09-13 1996-09-04 インターナショナル・ビジネス・マシーンズ・コーポレイション 発泡重合体
US5874516A (en) * 1995-07-13 1999-02-23 Air Products And Chemicals, Inc. Nonfunctionalized poly(arylene ethers)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101126574B1 (ko) * 2009-12-29 2012-03-21 조관영 저잡음 고입력 임피던스 프리앰프
KR20150099429A (ko) 2014-02-21 2015-08-31 르네사스 일렉트로닉스 가부시키가이샤 구동 회로
US9673792B2 (en) 2014-02-21 2017-06-06 Renesas Electronics Corporation Drive circuit
US9887692B2 (en) 2014-02-21 2018-02-06 Renesas Electronics Corporation Drive circuit
US11068117B2 (en) 2017-12-26 2021-07-20 Wacom Co., Ltd. Tablet

Also Published As

Publication number Publication date
EP1327930B1 (en) 2009-02-11
US20030169074A1 (en) 2003-09-11
JP3847628B2 (ja) 2006-11-22
EP1327930A2 (en) 2003-07-16
US6812740B2 (en) 2004-11-02
EP1327930A3 (en) 2005-07-13
ATE422686T1 (de) 2009-02-15
DE60326094D1 (de) 2009-03-26

Similar Documents

Publication Publication Date Title
US7365604B2 (en) RF amplifier with a bias boosting scheme
US6486739B1 (en) Amplifier with self-bias boosting using an enhanced wilson current mirror biasing scheme
EP2408105A1 (en) Mute control circuit and electronic device using the same
US7332968B2 (en) Amplifier circuit having an impedance-controllable bias-boosting circuit
JP2003204231A (ja) 低電圧駆動回路及び方法
EP1573901B1 (en) Amplifier circuit having an extended wilson current-mirror self-bias boosting circuit
US4706039A (en) Amplifier arrangement
JP2003526981A (ja) 高周波数トランジスタのための動作点調整用の回路構造、および、増幅器回路
JP2002280844A (ja) オーディオ電力増幅装置及び方法
JPH11266374A (ja) クランプ回路
TWI269136B (en) Stabilizing power circuit
JPS59140705A (ja) 増幅回路
JP2623954B2 (ja) 利得可変増幅器
JP2003318667A (ja) オペアンプ
JP3462579B2 (ja) 増幅回路
JP3990183B2 (ja) 電源回路及び半導体集積回路
US5877649A (en) Circuit arrangement for setting the operating point
US7656218B2 (en) Signal output circuit and semiconductor integrated circuit
JPH04596Y2 (ja)
JPH0345568B2 (ja)
JPS5986317A (ja) コンプリメンタリ増幅器
JP2003348823A (ja) 負荷駆動回路
JPS6042912A (ja) 増幅回路
JP2007142816A (ja) Ab級出力回路
JP2000106507A (ja) 電圧増幅器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040726

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060525

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060711

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060713

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060808

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060823

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100901

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110901

Year of fee payment: 5

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110901

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120901

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130901

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees