JP2002190572A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2002190572A5 JP2002190572A5 JP2000387264A JP2000387264A JP2002190572A5 JP 2002190572 A5 JP2002190572 A5 JP 2002190572A5 JP 2000387264 A JP2000387264 A JP 2000387264A JP 2000387264 A JP2000387264 A JP 2000387264A JP 2002190572 A5 JP2002190572 A5 JP 2002190572A5
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- blocks
- semiconductor device
- level converter
- block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 19
- 230000015572 biosynthetic process Effects 0.000 description 1
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000387264A JP2002190572A (ja) | 2000-12-20 | 2000-12-20 | 半導体装置、レイアウトデータ設計装置、及び記録媒体 |
| US09/877,033 US6941534B2 (en) | 2000-12-20 | 2001-06-11 | Semiconductor device and layout data generation apparatus |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2000387264A JP2002190572A (ja) | 2000-12-20 | 2000-12-20 | 半導体装置、レイアウトデータ設計装置、及び記録媒体 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2002190572A JP2002190572A (ja) | 2002-07-05 |
| JP2002190572A5 true JP2002190572A5 (enExample) | 2005-03-17 |
Family
ID=18854231
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2000387264A Pending JP2002190572A (ja) | 2000-12-20 | 2000-12-20 | 半導体装置、レイアウトデータ設計装置、及び記録媒体 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US6941534B2 (enExample) |
| JP (1) | JP2002190572A (enExample) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3612313B2 (ja) | 2002-08-14 | 2005-01-19 | 株式会社東芝 | 半導体集積回路装置 |
| KR100486274B1 (ko) * | 2002-10-24 | 2005-04-29 | 삼성전자주식회사 | 집적회로 장치 설계용 네트리스트 작성 방법 |
| JP4738719B2 (ja) * | 2003-05-09 | 2011-08-03 | ルネサスエレクトロニクス株式会社 | 半導体回路装置の設計方法、設計された半導体回路装置、設計システム、及び記録媒体 |
| US7111266B2 (en) * | 2003-11-24 | 2006-09-19 | International Business Machines Corp. | Multiple voltage integrated circuit and design method therefor |
| US7089510B2 (en) * | 2003-11-24 | 2006-08-08 | International Business Machines Corp. | Method and program product of level converter optimization |
| JP2007164427A (ja) * | 2005-12-13 | 2007-06-28 | Matsushita Electric Ind Co Ltd | 多電源集積回路のレイアウト設計方法 |
| JP5057350B2 (ja) * | 2008-02-27 | 2012-10-24 | パナソニック株式会社 | 半導体集積回路、およびこれを備えた各種装置 |
| US11764201B2 (en) | 2020-04-02 | 2023-09-19 | Samsung Electronics Co., Ltd. | Integrated circuit including standard cells |
| KR20220120047A (ko) | 2021-02-22 | 2022-08-30 | 삼성전자주식회사 | 전압 레벨 쉬프터 셀 및 이를 포함하는 집적 회로 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3335700B2 (ja) * | 1993-03-30 | 2002-10-21 | 富士通株式会社 | レベルコンバータ及び半導体集積回路 |
| EP0862127B1 (en) * | 1994-01-19 | 2002-09-04 | Matsushita Electric Industrial Co., Ltd. | Method of designing semiconductor integrated circuit |
| JP3705880B2 (ja) * | 1996-11-28 | 2005-10-12 | 富士通株式会社 | レベルコンバータ及び半導体装置 |
| JPH10163843A (ja) * | 1996-12-04 | 1998-06-19 | Toshiba Corp | 組み合わせ論理回路及びその設計方法 |
| JPH11328238A (ja) * | 1998-05-12 | 1999-11-30 | Toshiba Corp | 多電源集積回路の評価装置及び多電源集積回路の評価方法 |
| US6232818B1 (en) * | 1998-05-20 | 2001-05-15 | Xilinx, Inc. | Voltage translator |
| IT1304060B1 (it) * | 1998-12-29 | 2001-03-07 | St Microelectronics Srl | Variatore di livello per circuiteria a tensione d'alimentazionemultipla |
| JP2000305961A (ja) * | 1999-04-16 | 2000-11-02 | Matsushita Electric Ind Co Ltd | セルライブラリデータベースおよび設計支援装置 |
| JP3270427B2 (ja) * | 1999-07-27 | 2002-04-02 | エヌイーシーマイクロシステム株式会社 | 半導体装置の設計方法 |
| JP2002015018A (ja) * | 2000-06-30 | 2002-01-18 | Fujitsu Ltd | 半導体装置の設計方法及び記録媒体 |
| JP3433731B2 (ja) * | 2000-11-10 | 2003-08-04 | セイコーエプソン株式会社 | I/oセル配置方法及び半導体装置 |
| US6792582B1 (en) * | 2000-11-15 | 2004-09-14 | International Business Machines Corporation | Concurrent logical and physical construction of voltage islands for mixed supply voltage designs |
| DE10100168A1 (de) * | 2001-01-04 | 2002-07-18 | Infineon Technologies Ag | Entwurf von Schaltungen mit Abschnitten unterschiedlicher Versorgungsspannung |
-
2000
- 2000-12-20 JP JP2000387264A patent/JP2002190572A/ja active Pending
-
2001
- 2001-06-11 US US09/877,033 patent/US6941534B2/en not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2004046962A5 (enExample) | ||
| JP2002190572A5 (enExample) | ||
| JPS60254762A (ja) | 半導体素子のパツケ−ジ | |
| KR960019737A (ko) | 반도체 기억장치 | |
| JP2003142662A5 (enExample) | ||
| CN101159264A (zh) | 半导体集成电路 | |
| JP3548553B2 (ja) | 半導体装置およびその内部電源端子間の電源配線方法 | |
| JPH0494556A (ja) | 集積回路のセルレイアウト方法 | |
| JP2000048057A5 (enExample) | ||
| TWI276948B (en) | Method of positioning power switches in a voltage island and integrated circuit structure thereof | |
| TW591447B (en) | Semiconductor integrated circuit | |
| KR100480558B1 (ko) | 내부전압발생회로및이를구비한반도체메모리장치 | |
| JPS58166743A (ja) | マスタ−スライス基板 | |
| JPH11307639A5 (enExample) | ||
| US20070274149A1 (en) | Semiconductor integrated circuit | |
| JPH08147341A (ja) | 標準セルと半導体集積回路のレイアウト設計装置 | |
| JP2000195252A (ja) | 半導体記憶装置 | |
| CN105825881B (zh) | 记忆体 | |
| KR100369506B1 (ko) | 공급 전압의 셀프 버퍼링 기능을 갖는 집적 반도체 메모리장치 | |
| JP2642377B2 (ja) | 半導体集積回路装置及びその製造方法 | |
| JP3647642B2 (ja) | 半導体集積回路の電源回路及び電源配線方法並びに電源配線手順を実行するプログラムを記録した記録媒体 | |
| JP3597414B2 (ja) | 半導体集積回路 | |
| JP2730220B2 (ja) | マスタースライス方式の半導体集積装置 | |
| JP2932776B2 (ja) | Cmos−lsiのセルのレイアウト方法 | |
| JP2000048063A (ja) | 半導体集積回路のレイアウト設計方法及び設計システム |