JP2001326653A - 2重化aal1装置及びそれに用いる同期化方法 - Google Patents

2重化aal1装置及びそれに用いる同期化方法

Info

Publication number
JP2001326653A
JP2001326653A JP2000144239A JP2000144239A JP2001326653A JP 2001326653 A JP2001326653 A JP 2001326653A JP 2000144239 A JP2000144239 A JP 2000144239A JP 2000144239 A JP2000144239 A JP 2000144239A JP 2001326653 A JP2001326653 A JP 2001326653A
Authority
JP
Japan
Prior art keywords
data
time slot
atm
sar
act
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000144239A
Other languages
English (en)
Other versions
JP3487806B2 (ja
Inventor
Tomoharu Shimanuki
智治 島貫
Masaru Shiraishi
賢 白石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Communication Systems Ltd
Original Assignee
NEC Corp
NEC Communication Systems Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Communication Systems Ltd filed Critical NEC Corp
Priority to JP2000144239A priority Critical patent/JP3487806B2/ja
Priority to US09/858,637 priority patent/US6882650B2/en
Publication of JP2001326653A publication Critical patent/JP2001326653A/ja
Application granted granted Critical
Publication of JP3487806B2 publication Critical patent/JP3487806B2/ja
Priority to US11/071,578 priority patent/US7061922B2/en
Priority to US11/379,915 priority patent/US7613194B2/en
Priority to US11/842,122 priority patent/US7710980B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2854Wide area networks, e.g. public data networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5618Bridges, gateways [GW] or interworking units [IWU]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
    • H04L2012/5654Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL1
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5665Interaction of ATM with other protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling
    • H04L2012/5674Synchronisation, timing recovery or alignment

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【課題】 データの損失あるいは重複なしに系切替えを
行うための同期化に要する時間を短縮可能な2重化AA
L1装置を提供する。 【解決手段】 CPU3から同期化要求を受けたアクト
系AAL1装置1はセル化装置部14で現在のフレーム
の特定タイムスロットのSAR−PDUペイロードへの
割り付け位置情報を抽出し、同期化情報送受信部12を
介してスタンバイ系AAL1装置2へ転送する。スタン
バイ系AAL1装置2では演算処理部23でその割り付
け位置情報から次のフレームの特定タイムスロットのS
AR−PDUペイロードへの割り付け位置を計算する。
スタンバイ系AAL1装置2においては次のフレームの
特定タイムスロット以降のデータを計算結果が指し示す
SAR−PDUペイロードの位置からり割り付けを開始
する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は2重化AAL1装置
及びそれに用いる同期化方法に関し、特にSTM(Sy
ncronous Transfer Mode:同期
転送モード)データをATM(Asyncronous
Transfer Mode:非同期転送モード)セ
ルに変換するAAL1(ATM Adaptation
Layer Type 1)装置がアクト系(現用
系)及びスタンバイ系(予備系)の2重化構成をとる場
合のアクト系及びスタンバイ系の動作状態の同期化方法
に関する。
【0002】
【従来の技術】従来、STMデータをATMセルに変換
するAAL1装置に入力されるSTMデータは図9に示
すような構造となっている。この図9に示すように、S
TMデータはフレーム内の時間的位置によってチャネル
を識別する時分割多重であり、タイムスロット(TS、
1TS=1バイト)毎に転送するものである。
【0003】また、上記のAAL1装置で変換されるA
TMセルは図10(a)〜図10(d)に示すような構
造となっている。図10(a)はSAR(Segmen
tation And Reassembly)サブレ
イヤのフォーマットを示している。48バイトのATM
セルペイロードの全体がSAR−PDU(SAR Pr
otocol Data Unit)である。SAR−
PDUの先頭バイトはSAR−PDUヘッダに割当てら
れており、残りの47バイトがSAR−PDUペイロー
ドである。
【0004】図10(b)はSAR−PDUヘッダのフ
ォーマットを示し、図10(c)は非ポインタセルフォ
ーマットを示し、図10(d)はポインタセルフォーマ
ットを示している。図10(b)において、SAR−P
DUヘッダの前半4ビットはSN(Sequence
Number:シーケンスナンバ)と呼ばれ、後半4ビ
ットはSNP(Sequence Number Pr
otection:シーケンスナンバプロテクション)
と呼ばれる。
【0005】SAR−PDUヘッダの各ビットは次のよ
うに使用される。つまり、CSI(Convergen
ce Sublayer Indication)は、
CS(Convergence Sublayer)に
よって使用されるビットであり、使用方法はCS毎に異
なる。
【0006】SC(Sequence Count:シ
ーケンスカウント)はセルの順番を示す番号(「0」〜
「7」の値をとる)であり、CSによって与えられる。
CRC(Cyclic Redundancy Che
ck:誤り訂正検出用コード)及びP(Parity:
パリティ)はSAR−PDUヘッダに対する誤り制御用
の検査ビットであり、これらCRCとPとを組合わせる
ことによってSAR−PDUヘッダに対して誤り訂正ま
たは誤り検出を行うことができる。
【0007】また、図10に示すATMセルの構造はS
TM信号のフレーム構造を受信側に転送する必要がある
場合にも対応することができるように考えられており、
構造化データ転送のプロトコルが規定されている。この
場合、図10(d)に示すように、セルにポインタ
(「0」〜「93」の値をとる)を挿入してSTMデー
タフレームの先頭タイムスロットを明示することとな
る。
【0008】ポインタはSAR−PDUペイロードの先
頭に挿入される。ポインタが挿入されるセルはSCが偶
数のセルに限られ、そのSCの1周期(「0」〜
「7」)に1回挿入され、CSIビットが“1”とな
る。このように、ポインタが挿入されるセル構造をポイ
ンタセルフォーマットと呼び、図10(c)に示すよう
に、ポインタが挿入されないセル構造を非ポインタセル
フォーマットと呼ぶ。また、構造化データ転送のプロト
コルを使用しない場合をUDT(非構造化データ転送)
と呼び、構造化データ転送のプロトコルを使用する場合
をSDT(構造化データ転送)と呼ぶ。
【0009】ATM網におけるATM交換機内の各機能
ブロックは高信頼性を確保するために2重化冗長構成を
とっており、その機能ブロック間で交絡を持つ。2重化
構成の機能ブロックは一方の装置をアクト系、他方の装
置をスタンバイ系として使用している。保守上の要求か
らアクト系として動作している装置とスタンバイ系とし
て動作している装置との切替えが必要となることがあ
る。
【0010】2重化構成をとるAAL1装置においてA
TMセル化のタイミングが同期化されていない場合、図
11に示すように、アクト系AAL1装置から出力され
るセル及びスタンバイ系AAL1装置から出力されるセ
ルのペイロードに位相差が生じ、系の切替え処理におい
て、データの欠落あるいは重複が発生する。
【0011】アクト系として動作している装置とスタン
バイ系として動作している装置との切替えを行う場合
に、情報の欠落や重複等の瞬断を起こさないように切替
えることを可能にした2重化AAL1装置の同期化方法
が、特開平9−55752号公報に記載されている。
【0012】上記公報に記載されている2重化AAL1
装置では、アクト系AAL1装置とスタンバイ系AAL
1装置との間を接続する系間信号線と、各系に設けられ
たチャネル単位(1つまたは複数)のセル組立てバッフ
ァとを備えている。
【0013】同期化を行う場合には、系間信号線を介し
てそれぞれのセル組立てバッファ単位に、セル組立てバ
ッファ内の蓄積データがSAR−PDUペイロードの最
終バイトとなっている状態、すなわち次にセル組立てバ
ッファに入力するタイムスロットがSAR−PDUペイ
ロードの先頭データとなる状態であり、予め取り決めら
れたSAR−PDUヘッダのSC値(例えば、「0」)
となるタイミングで、アクト系AAL1装置からスタン
バイ系AAL1装置に対して同期化を実行するセル組立
てバッファ番号を通知する。
【0014】その通知を受けたスタンバイ系AAL1装
置は次のSTMフレームの該当タイムスロットからセル
組立てバッファへSTMデータの取込みを開始すること
によって、アクト系AAL1装置の出力ATMセルとス
タンバイ系AAL1装置の出力ATMセルとを一致さ
せ、以下同様の処理を全てのチャネルに対して順次行う
ことで、アクト系AAL1装置とスタンバイ系AAL1
装置とが同期化される。
【0015】上述したように、この方法ではSTMフレ
ームの特定タイムスロットを予め取り決められたSAR
−PDUヘッダのSC値(例えば、「0」)のSAR−
PDUペイロード部の先頭バイトから割り付けられるタ
イミングを待ってセル化を開始することを特徴としてい
る。また、この方法によれば、アクト系とスタンバイ系
とのセル組立て状態をSTM信号の瞬断を起こすことな
く一致させることができ、データの損失あるいは重複な
しで、アクト系とスタンバイ系との系切替えを行うこと
ができる。
【0016】
【発明が解決しようとする課題】上述した従来の2重化
AAL1装置では、STMフレームの特定タイムスロッ
トを予め取り決められたSAR−PDUヘッダのSC値
(例えば、「0」)のSAR−PDUペイロード部の先
頭バイトから割り付けられるタイミングを待ってセル化
を開始しているので、スタンバイ系AAL1装置を同期
化するのに時間がかかるとという問題がある。
【0017】また、従来の2重化AAL1装置では、S
TMフレームの特定タイムスロットを予め取り決められ
たSAR−PDUヘッダのSC値(例えば、「0」)の
SAR−PDUペイロード部の先頭バイトから割り付け
られるタイミングを待ってセル化を開始しているので、
スタンバイ系AAL1装置を同期化することができるフ
レーム周期がSTMデータの同一チャネルのタイムスロ
ット数によって変動するという問題がある。
【0018】その問題の詳細について、図12を用いて
説明する。図12はSAR−PDUペイロードの部分を
抜き出して、SAR−PDUヘッダのSC値の1周期
(「0」〜「7」)毎に列べた図であり、太線で囲まれ
た部分は同じフレームのデータを表している。
【0019】STMフレームの特定タイムスロットをフ
レームの先頭タイムスロットとし、フレームの先頭タイ
ムスロットをSAR−PDUヘッダのSC値が「0」の
SAR−PDUペイロードの先頭バイトから割り付ける
こととした場合、フレームの先頭タイムスロットをSC
値が「0」のATMセルのSAR−PDUペイロードの
先頭バイトに割り付けることができるフレームの周期
は、“SC値1周期のSAR−PDUペイロードのバイ
ト数とSTMデータ1フレームの同一チャネルのタイム
スロット数との最小公倍数をSTMデータ1フレームの
同一チャネルのタイムスロット数で割った値”となる。
【0020】すなわち、STMデータ1フレームの同一
チャネルのタイムスロット数によって、フレームの先頭
タイムスロットをSC値が「0」のATMセルのSAR
−PDUペイロードの先頭バイトに割り付けることがで
きるフレームの周期が変わってくる。
【0021】図12(a)はSTMデータ1フレームの
同一チャネルのタイムスロット数が470(SAR−P
DUペイロード10個分のデータ)とした時のATMセ
ルへの割り付け図である。SC値1周期のSAR−PD
Uペイロードのバイト数は376バイトでSTMデータ
1フレームのタイムスロット数が470であるので、そ
の2つの値の最小公倍数は1880となり、1880を
STMデータ1フレームの同一チャネルのタイムスロッ
ト数の470で割った値は4となる。
【0022】すなわち、図12(a)に示すように、フ
レームの先頭タイムスロットをSC値が「0」のATM
セルのSAR−PDUペイロードの先頭バイトに割り付
けることができるフレームの周期は4となる。
【0023】図12(b)はSTMデータ1フレームの
同一チャネルのタイムスロット数が423(SAR−P
DUペイロード9個分のデータ)とした時のATMセル
への割り付け図である。SC値1周期のSAR−PDU
ペイロードのバイト数は376バイトでSTMデータ1
フレームの同一チャネルのタイムスロット数が423で
あるので、その2つの値の最小公倍数は3384とな
り、3384をSTMデータ1フレームのタイムスロッ
ト数の423で割った値は8となる。
【0024】すなわち、図12(b)に示すように、フ
レームの先頭タイムスロットをSC値が「0」のATM
セルのSAR−PDUペイロードの先頭バイトに割り付
けることができるフレームの周期は8となる。
【0025】上記のように、STMデータ1フレームの
同一チャネルのタイムスロット数によって、フレームの
特定タイムスロットを予め取り決められたSAR−PD
UヘッダのSC値(例えば「0」)のSAR−PDUペ
イロード部の先頭バイトから割り付けることができるフ
レーム周期が変わってくる。そのため、STMデータ1
フレームの同一チャネルのタイムスロット数によって
は、フレームの特定タイムスロットを予め取り決められ
たSAR−PDUヘッダのSC値(例えば「0」)のS
AR−PDUペイロード部の先頭バイトから割り付ける
ことができるフレーム周期が数百フレームになることも
あり、スタンバイ系AAL1装置を同期化するのに時間
がかかってしまう。
【0026】そこで、本発明の目的は上記の問題点を解
消し、データの損失あるいは重複なしに系切替えを行う
ための同期化に要する時間を短縮することができ、ST
Mデータ1フレームの同一チャネルのタイムスロット数
にかかわらず同期化に要する時間を一定にすることがで
きる2重化AAL1装置及びそれに用いる同期化方法を
提供することにある。
【0027】
【課題を解決するための手段】本発明による第1の2重
化AAL1装置は、アクト系及びスタンバイ系の2重化
構成をとり、前記アクト系及び前記スタンバイ系各々で
STM(Syncronous Transfer M
ode)データをATM(Asyncronous T
ransfer Mode)セルに変換する2重化AA
L1(ATMAdaptation Layer Ty
pe 1)装置であって、自系が前記アクト系の時に前
記STMデータの特定タイムスロットが割り付けられた
前記ATMセルのSC(Sequence Coun
t)値情報及びSAR−PDU(Segmentati
on And Reassembly−Protoco
lData Unit)ペイロードへの割り付け位置情
報を抽出する手段と、自系が前記スタンバイ系の時に前
記アクト系で抽出されたSC値情報及び割り付け位置情
報から次のフレームの前記STMデータの特定タイムス
ロットが割り付けられる前記ATMセルのSC値及び前
記SAR−PDUペイロードへの割り付け位置を計算す
る手段とを前記アクト系及び前記スタンバイ系各々に備
えている。
【0028】本発明による第2の2重化AAL1装置
は、アクト系及びスタンバイ系の2重化構成をとり、前
記アクト系及び前記スタンバイ系各々でSTM(Syn
cronous Transfer Mode)データ
をATM(Asyncronous Transfer
Mode)セルに変換する2重化AAL1(ATMA
daptation Layer Type 1)装置
であって、自系が前記アクト系の時にポインタを挿入し
た前記ATMセルのSC(SequenceCoun
t)値情報及びそのポインタ値情報を抽出する手段と、
自系が前記スタンバイ系の時に前記アクト系で抽出され
たSC値情報及び前記ポインタ値情報から次のフレーム
の前記STMデータの特定タイムスロットが割り付けら
れる前記ATMセルのSC値及びSAR−PDU(Se
gmentation AndReassembly−
Protocol Data Unit)ペイロードへ
の割り付け位置を計算する手段とを前記アクト系及び前
記スタンバイ系各々に備えている。
【0029】本発明による第3の2重化AAL1装置
は、アクト系及びスタンバイ系の2重化構成をとり、前
記アクト系及び前記スタンバイ系各々でSTM(Syn
cronous Transfer Mode)データ
をATM(Asyncronous Transfer
Mode)セルに変換する2重化AAL1(ATMA
daptation Layer Type 1)装置
であって、前記STMデータの特定タイムスロットが割
り付けられた前記ATMセルのSC(Sequence
Count)値情報とSAR−PDU(Segmen
tationAnd Reassembly−Prot
ocol Data Unit)ペイロードへの割り付
け位置情報を抽出する手段と、その抽出されたSC値情
報及び割り付け位置情報から次のフレームの前記STM
データの特定タイムスロットが割り付けられる前記AT
MセルのSC値及び前記SAR−PDUペイロードへの
割り付け位置を計算する手段とを前記アクト系及び前記
スタンバイ系各々に備え、自系が前記アクト系の時に前
記ATMセルのSC値及び前記SAR−PDUペイロー
ドへの割り付け位置を計算して前記スタンバイ系に通知
するようにしている。
【0030】本発明による第4の2重化AAL1装置
は、アクト系及びスタンバイ系の2重化構成をとり、前
記アクト系及び前記スタンバイ系各々でSTM(Syn
cronous Transfer Mode)データ
をATM(Asyncronous Transfer
Mode)セルに変換する2重化AAL1(ATMA
daptation Layer Type 1)装置
であって、ポインタを挿入した前記ATMセルのSC
(Sequence Count)値情報及びそのポイ
ンタ値情報を抽出する手段と、その抽出されたSC値情
報及び前記ポインタ値情報から次のフレームの前記ST
Mデータの特定タイムスロットが割り付けられる前記A
TMセルのSC値及びSAR−PDU(Segment
ationAnd Reassembly−Proto
col Data Unit)ペイロードへの割り付け
位置を計算する手段とを前記アクト系及び前記スタンバ
イ系各々に備え、自系が前記アクト系の時に前記ATM
セルのSC値及び前記SAR−PDUペイロードへの割
り付け位置を計算して前記スタンバイ系に通知するよう
にしている。
【0031】本発明による第1の2重化AAL1装置の
同期化方法は、アクト系及びスタンバイ系の2重化構成
をとり、前記アクト系及び前記スタンバイ系各々でST
M(Syncronous Transfer Mod
e)データをATM(Asyncronous Tra
nsfer Mode)セルに変換する2重化AAL1
(ATM Adaptation Layer Typ
e 1)装置の同期化方法であって、前記アクト系は、
同期化要求の受付時に該当フレームの前記STMデータ
の特定タイムスロットが割り付けられた前記ATMセル
のSC(SequenceCount)値情報及びSA
R−PDU(Segmentation AndRea
ssembly−Protocol Data Uni
t)ペイロードへの割り付け位置情報を抽出して前記ス
タンバイ系に通知し、前記スタンバイ系は、前記アクト
系からの前記SC値情報及び前記割り付け位置情報から
次のフレームの前記STMデータの特定タイムスロット
が割り付けられる前記ATMセルのSC値及び前記SA
R−PDUペイロードへの割り付け位置を計算し、その
位置に次のフレームの前記STMデータの特定タイムス
ロットを割り付けるようにしている。
【0032】本発明による第2の2重化AAL1装置の
同期化方法は、アクト系及びスタンバイ系の2重化構成
をとり、前記アクト系及び前記スタンバイ系各々でST
M(Syncronous Transfer Mod
e)データをATM(Asyncronous Tra
nsfer Mode)セルに変換する2重化AAL1
(ATM Adaptation Layer Typ
e 1)装置の同期化方法であって、前記アクト系は、
同期化要求の受付時にポインタが挿入された前記ATM
セルのSC(Sequence Count)値情報及
びそのポインタ値情報を抽出して前記スタンバイ系に通
知し、前記スタンバイ系は、前記アクト系からの前記ポ
インタが挿入された前記ATMセルのSC値情報及び前
記ポインタ値情報から次のフレームの前記STMデータ
の特定タイムスロットが割り付けられる前記ATMセル
のSC値及びSAR−PDU(Segmentatio
n And Reassembly−Protocol
Data Unit)ペイロードへの割り付け位置を
計算し、その位置に次のフレームの前記STMデータの
特定タイムスロットを割り付けるようにしている。
【0033】本発明による第3の2重化AAL1装置の
同期化方法は、アクト系及びスタンバイ系の2重化構成
をとり、前記アクト系及び前記スタンバイ系各々でST
M(Syncronous Transfer Mod
e)データをATM(Asyncronous Tra
nsfer Mode)セルに変換する2重化AAL1
(ATM Adaptation Layer Typ
e 1)装置の同期化方法であって、前記アクト系は、
同期化要求の受付時に該当フレームの前記STMデータ
の特定タイムスロットが割り付けられた前記ATMセル
のSC(SequenceCount)値情報及びSA
R−PDU(Segmentation AndRea
ssembly−Protocol Data Uni
t)ペイロードへの割り付け位置情報を抽出して次のフ
レームの前記STMデータの特定タイムスロットが割り
付けられる前記ATMセルのSC値及び前記SAR−P
DUペイロードへの割り付け位置を計算し、その計算結
果を前記スタンバイ系に通知し、前記スタンバイ系は、
前記アクト系からの割り付け位置に次のフレームの前記
STMデータの特定タイムスロットを割り付けるように
している。
【0034】本発明による第4の2重化AAL1装置の
同期化方法は、アクト系及びスタンバイ系の2重化構成
をとり、前記アクト系及び前記スタンバイ系各々でST
M(Syncronous Transfer Mod
e)データをATM(Asyncronous Tra
nsfer Mode)セルに変換する2重化AAL1
(ATM Adaptation Layer Typ
e 1)装置の同期化方法であって、前記アクト系は、
同期化要求の受付時にポインタが挿入された前記ATM
セルのSC(Sequence Count)値情報及
びそのポインタ値情報を抽出して次のフレームの前記S
TMデータの特定タイムスロットが割り付けられる前記
ATMセルのSC値及びSAR−PDU(Segmen
tation AndReassembly−Prot
ocol Data Unit)ペイロードへの割り付
け位置を計算し、その計算結果を前記スタンバイ系に通
知し、前記スタンバイ系は、前記アクト系からの割り付
け位置に次のフレームの前記STMデータの特定タイム
スロットを割り付けるようにしている。
【0035】すなわち、本発明の2重化AAL1装置
は、STMデータの特定のタイムスロットが割り付けら
れたATMセルのSC値情報とSAR−PDUペイロー
ドへの割り付け位置情報(以下、SC値情報及びSAR
−PDUペイロードへの割り付け位置情報を同期化情報
とする)とを抽出する手段と、その抽出した同期化情報
を両系AAL1装置間で送受信する手段と、受信した同
期化情報から次のSTMデータの該当タイムスロットが
割り付けられるセルのSC値とSAR−PDUペイロー
ドへの割り付け位置とを計算する手段を有している。
【0036】また、本発明の2重化AAL1装置では、
構造化データ転送のプロトコルを使用する場合におい
て、ポインタを挿入したセルのSC値情報とそのポイン
タ値情報とを同期化情報とすることも可能である。
【0037】本発明の2重化AAL1装置では、STM
データの特定のタイムスロットが割り付けられたATM
セルのSC値情報及びSAR−PDUペイロードへの割
り付け位置情報、または構造化データ転送のプロトコル
を使用した場合のポインタが挿入されたATMセルのS
C値情報及びポインタ値情報から次のSTMデータの該
当タイムスロットが割り付けられるセルのSC値及びS
AR−PDUペイロードへの割り付け位置を計算してい
る。
【0038】このため、STMフレームの特定タイムス
ロットを予め取り決められたSAR−PDUヘッダのS
C値(例えば「0」)のSAR−PDUペイロード部の
先頭バイトから割り付けられるタイミングを待つ必要が
ない。また、STMデータ1フレームの同一チャネルの
タイムスロット数にかかわらず、同期化に要する時間を
一定にすることが可能となる。
【0039】
【発明の実施の形態】次に、本発明の実施例について図
面を参照して説明する。図1は本発明の一実施例による
2重化AAL1装置の構成を示すブロック図である。図
1において、本発明の一実施例による2重化AAL1装
置はアクト系AAL1装置1とスタンバイ系AAL1装
置2とによる2重化構成となっている。これらアクト系
AAL1装置1及びスタンバイ系AAL1装置2各々は
STM形式の信号をATM形式の信号に変換するAAL
1処理機能を有する同一回路構成の装置である。
【0040】アクト系AAL1装置1及びスタンバイ系
AAL1装置2はそれぞれCPU3に接続され、上位装
置インタフェース部11,21と、同期化情報送受信部
12,22と、演算処理部13,23と、セル化装置部
14,24と、STM信号入力端子111,112と、
ATM信号出力端子113,114とから構成されてい
る。
【0041】上位装置インタフェース部11,21はC
PU3からの命令を自装置内の各機能ブロックへ伝達す
る。セル化装置部14,24はSTMデータをATMセ
ルに変換する。同期化情報送受信部12,22は上位装
置インタフェース部11、21からの指示でセル化装置
部14,24から同期化情報を抽出し、他系との間で同
期化情報を送受信する。
【0042】演算処理部13,23は同期化情報送受信
部12,22から送られてくる同期化情報から次のST
Mデータの該当タイムスロットが割り付けられるセルの
SC値とSAR−PDUペイロードへの割り付け位置と
を計算する。STM信号入力端子111,112はST
M信号(データ信号、フレーム信号、クロック信号)を
入力し、ATM信号出力端子113,114はATM信
号(データ信号、フレーム信号、クロック信号)を出力
する。
【0043】図2は本発明の一実施例における同期化情
報の定義を示す図である。図2において、同期化情報と
はSTMデータの特定のタイムスロットが割り付けられ
たATMセルのSC値情報601と、SAR−PDUペ
イロード604への割り付け位置情報602とからな
る。また、構造化データ転送のプロトコルを使用する場
合においては、ポインタを挿入したセルのSC値情報6
01とそのポインタ値情報603とを同期化情報とする
ことも可能である。
【0044】次に、SAR−PDUペイロード604へ
の割り付け位置情報602の定義について説明する。S
AR−PDUペイロード604の先頭バイト位置に
「0」、その次のバイト位置に「1」というようにSA
R−PDUペイロード604のバイト位置にバイト位置
番号605を割り当て、STMデータの特定のタイムス
ロットが割り付けられたバイト位置番号605をSAR
−PDUペイロード604への割り付け位置情報602
と定義する。
【0045】図3は本発明の一実施例において1フレー
ム内の同一チャネルのバイト数を説明するためのSTM
データの構造を示す図である。図3においては、演算処
理部13,23で必要となるSTMデータにおける要素
を示している。
【0046】本発明の一実施例では1フレーム内の同一
チャネルのタイムスロット数(以下、TBCとする)7
01が演算処理部13,23で必要となる。したがっ
て、1フレームの全てのタイムスロットを1チャネルと
して扱う場合、TBC701は全タイムスロット数とな
る。
【0047】図4は本発明の一実施例におけるATMセ
ル1周期でのSTMデータバイト数を説明するための図
である。図4(a)は非構造化データ転送(UDT)時
の1周期のSTMデータバイト数を示しており、図4
(b)は構造化データ転送(SDT)時の1周期のST
Mデータバイト数を示している。図4においては演算処
理部13,23で必要となるATMセルにおける要素を
示しており、AAL1では8個のATMセルで1周期と
いう構造を持っている。
【0048】非構造化データ転送時において、全てのA
TMセルのSAR−PDUペイロードは47バイト固定
となるので、ATMセル1周期でのSTMデータバイト
数は376(=8×47)バイトとなる。
【0049】構造化データ転送時にはポインタを含むA
TMセルがATMセル1周期に1回必ず挿入されるの
で、ATMセル1周期でのSTMデータバイト数は必ず
375(=7×47+46)バイトとなる。
【0050】本発明の一実施例ではATM1周期のST
Mデータバイト数(以下、SBCと呼ぶ)801が演算
処理部13,23で必要となる。したがって、非構造化
データ転送時にはSBC801が376となり、構造化
データ転送時にはSBC801が375となる。
【0051】図5は本発明の一実施例における2重化A
AL1装置の同期化処理を示す図であり、図6は本発明
の一実施例におけるATMセル1周期毎にATMセルに
割り付けられたSTMデータを抜き出してつなげた構造
を示す図である。これら図1〜図6を参照して本発明の
一実施例によるセル化処理の同期化方法について説明す
る。
【0052】以下、STMデータの全てのタイムスロッ
トを1つのチャネルとして処理し、かつフレームの先頭
タイムスロットが割り付けられたセルのSC値情報60
1とSAR−PDUペイロードへの割り付け位置情報6
02とを同期化情報とする場合のセル化処理の同期化方
法について説明する。
【0053】CPU3から同期化要求901がアクト系
AAL1装置1の上位インタフェース部11に入力され
ると、上位インタフェース部11は同期化情報送受信部
12に対して同期化指示902を通知する。同期化指示
902を受けた同期化情報送受信部12はセル化装置部
14に対して同期化情報抽出指示903を通知する。同
期化情報抽出指示903を受けたセル化装置部14は次
のフレームパルス(図5の「AF2」907)の入力を
待つ。
【0054】次のフレームパルス(図5の「AF2」9
07)を受信すると、セル化装置部14は「AF2」フ
レームの先頭バイト「TS0」908が割り付けられた
セルのSC値情報601とSAR−PDUペイロードへ
の割り付け位置情報602とを抽出(同期化情報抽出9
04)する。
【0055】その同期化情報は同期化情報送受信部12
を介してスタンバイ系AAL1装置2の同期化情報送受
信部22へ転送される。同期化情報を受信したスタンバ
イ系AAL1装置2の同期化情報送受信部22はその同
期化情報を演算処理部23へ転送する。
【0056】この演算処理部23での演算方法(演算処
理905)について図6を参照して説明する。図6にお
いて、太線で囲まれた部分はAF2フレームを表し、斜
線部はAF2フレームの先頭タイムスロット「TS0」
908が割り付けられた位置1001を表し、横線部は
SF3フレームの先頭タイムスロット「TS0」910
が割り付けられる位置1002を表し、RBC1003
は(n+3)周期におけるAF2フレームのタイムスロ
ット数を表す。RBC1003は同期化情報と要素TB
C701とSBC801とを基に、 RBC=MOD([TBC−{(7−SC)×47+
(n+1)}]/SBC) という式で表される。ここで、MOD([TBC−
{(7−SC)×47+(n+1)}]/SBC)は、
“[TBC−{(7−SC)×47+(n+1)}]を
SBCで割った余り”を表し、SCは同期化情報のSC
値情報601、nはSAR−PDUペイロードへの割り
付け位置情報602を表している。
【0057】このRBC1003から、非構造化データ
転送の場合のSF3フレームの先頭タイムスロット「T
S0」910が割り付けられるATMセルのSC値とS
AR−PDUペイロードへの割り付け位置とは、 SC値=MOD(QUTIENT(RBC/47)/
8) SAR−PDUペイロードへの割り付け位置=MOD
(RBC/47) という式で表される。ここで、QUTIENT(RBC
/47)は“RBCを47で割った商の整数部”を表し
ている。
【0058】また、構造化データ転送の場合のSF3フ
レームの先頭タイムスロット「TS0」910が割り付
けられるATMセルのSC値とSAR−PDUペイロー
ドへの割り付け位置とは、 SC値=MOD(QUTIENT((RBC/47)+
1)/8) SAR−PDUペイロードへの割り付け位置=MOD
(RBC/47)+1 という式で表される。
【0059】次に、演算処理部23での演算処理結果で
ある「SF3」フレームの先頭タイムスロット「TS
0」910が割り付けられるATMセルのSC値とSA
R−PDUペイロードへの割り付け位置とをセル化装置
部24へ転送する。セル化装置部24では「SF3」フ
レームパルス909を受信すると、「SF3」フレーム
の先頭タイムスロット「TS0」910以降のSTMデ
ータを前記演算処理結果であるSC値のATMセルのS
AR−PDUペイロードへの割り付け位置から割り付け
ていくこと(セル化開始906)によって、アクト系A
AL1装置1とスタンバイ系AAL1装置2とが同期化
される。
【0060】図7は本発明の他の実施例による2重化A
AL1装置の構成を示すブロック図である。図7におい
て、本発明の他の実施例による2重化AAL1装置は、
同期化指示902が演算処理部13に入力され、かつ同
期化情報抽出指示903が演算処理部13から出力され
てセル化装置14に入力されるようにした以外は図1に
示す本発明の一実施例による2重化AAL1装置と同様
の構成となっており、同一構成要素には同一符号を付し
てある。
【0061】図8は本発明の他の実施例による2重化A
AL1装置の同期化処理を示す図である。これら図7及
び図8を参照して本発明の他の実施例によるセル化処理
の同期化方法について説明する。
【0062】以下、STMデータの全てのタイムスロッ
トを1つのチャネルとして処理し、かつフレームの先頭
タイムスロットが割り付けられたセルのSC値情報60
1とSAR−PDUペイロードへの割り付け位置情報6
02とを同期化情報とする場合のセル化処理の同期化方
法について説明する。
【0063】CPU3から同期化要求901がアクト系
AAL1装置1の上位装置インタフェース部11に入力
されると、上位装置インタフェース部11は演算処理部
13に対して同期化指示902を通知する。同期化指示
902を受けた演算処理部13はセル化装置部14に対
して同期化情報抽出指示903を通知する。同期化情報
抽出指示903を受けたセル化装置部14は次のフレー
ムパルス(図8の「AF2」907)の入力を待つ。
【0064】次のフレームパルス(図8の「AF2」9
07)を受信すると、セル化装置部14は「AF2」フ
レームの先頭バイト「TS0」908が割り付けられた
セルのSC値情報601とSAR−PDUペイロードへ
の割り付け位置情報602とを抽出(同期化情報抽出9
04)する。
【0065】その同期化情報は演算処理部13へ転送さ
れ、演算処理部13では「SF3」フレームの先頭タイ
ムスロット「TS0」910が割り付けられるATMセ
ルのSC値とSAR−PDUペイロードへの割り付け位
置とを演算する。演算処理部13での演算処理について
は本発明の一実施例と同じであるので、ここでの説明は
省略する。
【0066】アクト系AAL1装置1の演算処理部13
で演算された「SF3」フレームの先頭タイムスロット
「TS0」910が割り付けられるATMセルのSC値
とSAR−PDUペイロードへの割り付け位置とは同期
化情報送受信部12を介してスタンバイ系AAL1装置
2の同期化情報送受信部22へ転送される。
【0067】スタンバイ系AAL1装置2の同期化情報
送受信部22は受信した計算結果をセル化装置部24へ
転送する。セル化装置部24では「SF3」フレームパ
ルス909を受信すると、「SF3」フレームの先頭タ
イムスロット「TS0」910以降のSTMデータを前
記演算処理結果であるSC値のATMセルのSAR−P
DUペイロードへの割り付け位置から割り付けていくこ
と(セル化開始906)によって、アクト系AAL1装
置1とスタンバイ系AAL1装置2とが同期化される。
【0068】このように、同期化要求を受けてからスタ
ンバイ系AAL1装置2でSTMデータをATMセルに
変換する処理を開始する際に、演算処理部23で現在の
フレームの特定タイムスロットの割り付け位置情報から
次のフレーム特定タイムスロットの割り付け位置を計算
することによって、同期化要求を受けてから2フレーム
で同期化することができるため、アクト系AAL1装置
1とスタンバイ系AAL1装置2との同期化に要する時
間を従来の技術よりも短縮することができ、STMデー
タ1フレームの同一チャネルのタイムスロット数にかか
わらず、同期化に要する時間を一定にすることができ
る。
【0069】尚、上記の説明では同期化情報としてST
Mデータの特定タイムスロットが割り付けられたATM
セルのSC値情報とSAR−PDUペイロードへの割り
付け位置情報とを用いる場合について述べたが、構造化
データ転送の場合、同期化情報としてポインタが割り付
けられたATMセルのSC値情報とポインタ値情報とを
用いることができる。
【0070】また、上記の説明では1フレーム内の全て
のタイムスロットが1つのチャネルとして処理される場
合について述べたが、1フレーム内に複数のチャネルの
タイムスロット[64kbpsデータや多元化(64k
×n)データ]が存在し、そのチャネル毎にATMセル
化する場合にも適用することができる。
【0071】
【発明の効果】以上説明したように本発明によれば、ア
クト系及びスタンバイ系の2重化構成をとり、アクト系
及びスタンバイ系各々でSTMデータをATMセルに変
換する2重化AAL1装置において、アクト系が、同期
化要求の受付時に該当フレームのSTMデータの特定タ
イムスロットが割り付けられたATMセルのSC値情報
及びSAR−PDUペイロードへの割り付け位置情報を
抽出してスタンバイ系に通知し、スタンバイ系が、アク
ト系からのSC値情報及び割り付け位置情報から次のフ
レームのSTMデータの特定タイムスロットが割り付け
られるATMセルのSC値及びSAR−PDUペイロー
ドへの割り付け位置を計算し、その位置に次のフレーム
のSTMデータの特定タイムスロットを割り付けること
によって、データの損失あるいは重複なしに系切替えを
行うための同期化に要する時間を短縮することができ、
STMデータ1フレームの同一チャネルのタイムスロッ
ト数にかかわらず同期化に要する時間を一定にすること
ができるという効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例による2重化AAL1装置の
構成を示すブロック図である。
【図2】本発明の一実施例における同期化情報の定義を
示す図である。
【図3】本発明の一実施例において1フレーム内の同一
チャネルのバイト数を説明するためのSTMデータの構
造を示す図である。
【図4】(a)は本発明の一実施例における非構造化デ
ータ転送時の1周期のSTMデータバイト数を示す図、
(b)は本発明の一実施例における構造化データ転送時
の1周期のSTMデータバイト数を示す図である。
【図5】本発明の一実施例における2重化AAL1装置
の同期化処理を示す図である。
【図6】本発明の一実施例におけるATMセル1周期毎
にATMセルに割り付けられたSTMデータを抜き出し
てつなげた構造を示す図である。
【図7】本発明の他の実施例による2重化AAL1装置
の構成を示すブロック図である。
【図8】本発明の他の実施例による2重化AAL1装置
の同期化処理を示す図である。
【図9】従来のSTMデータの構造を示す図である。
【図10】(a)は従来のSARサブレイヤの構造を示
す図、(b)は従来のSAR−PDUヘッダの構造を示
す図、(c)は従来の非ポインタセルの構造を示す図、
(d)は従来のポインタセルの構造を示す図である。
【図11】従来の同期化されていない2重化AAL1装
置での問題を示す図である。
【図12】(a)は従来のSTMデータ1フレームのタ
イムスロット数が470の時のATMセルへの割り付け
を示す図、(b)は従来のSTMデータ1フレームのタ
イムスロット数が423の時のATMセルへの割り付け
を示す図である。
【符号の説明】
1 アクト系AAL1装置 2 スタンバイ系AAL1装置 3 CPU 11,21 上位装置インタフェース部 12,22 同期化情報送受信部 13,23 演算処理部 14,24 セル化装置部 111,112 STM信号入力端子 113,114 ATM信号入力端子
───────────────────────────────────────────────────── フロントページの続き (72)発明者 白石 賢 東京都港区芝五丁目7番1号 日本電気株 式会社内 Fターム(参考) 5K030 HA10 HB15 JA06 LA15 LB11 LE14 MB13 MD02

Claims (12)

    【特許請求の範囲】
  1. 【請求項1】 アクト系及びスタンバイ系の2重化構成
    をとり、前記アクト系及び前記スタンバイ系各々でST
    M(Syncronous Transfer Mod
    e)データをATM(Asyncronous Tra
    nsferMode)セルに変換する2重化AAL1
    (ATM Adaptation Layer Typ
    e 1)装置であって、自系が前記アクト系の時に前記
    STMデータの特定タイムスロットが割り付けられた前
    記ATMセルのSC(Sequence Count)
    値情報及びSAR−PDU(Segmentation
    And Reassembly−Protocol D
    ata Unit)ペイロードへの割り付け位置情報を
    抽出する手段と、自系が前記スタンバイ系の時に前記ア
    クト系で抽出されたSC値情報及び割り付け位置情報か
    ら次のフレームの前記STMデータの特定タイムスロッ
    トが割り付けられる前記ATMセルのSC値及び前記S
    AR−PDUペイロードへの割り付け位置を計算する手
    段とを前記アクト系及び前記スタンバイ系各々に有する
    ことを特徴とする2重化AAL1装置。
  2. 【請求項2】 前記アクト系は、同期化要求の受付時に
    該当フレームの前記STMデータの特定タイムスロット
    が割り付けられた前記ATMセルのSC値情報及び前記
    SAR−PDUペイロードへの割り付け位置情報を抽出
    して前記スタンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの前記SC値情
    報及び前記割り付け位置情報から次のフレームの前記S
    TMデータの特定タイムスロットが割り付けられる前記
    ATMセルのSC値及び前記SAR−PDUペイロード
    への割り付け位置を計算し、その位置に次のフレームの
    前記STMデータの特定タイムスロットを割り付けるよ
    うにしたことを特徴とする請求項1記載の2重化AAL
    1装置。
  3. 【請求項3】 アクト系及びスタンバイ系の2重化構成
    をとり、前記アクト系及び前記スタンバイ系各々でST
    M(Syncronous Transfer Mod
    e)データをATM(Asyncronous Tra
    nsferMode)セルに変換する2重化AAL1
    (ATM Adaptation Layer Typ
    e 1)装置であって、自系が前記アクト系の時にポイ
    ンタを挿入した前記ATMセルのSC(Sequenc
    e Count)値情報及びそのポインタ値情報を抽出
    する手段と、自系が前記スタンバイ系の時に前記アクト
    系で抽出されたSC値情報及び前記ポインタ値情報から
    次のフレームの前記STMデータの特定タイムスロット
    が割り付けられる前記ATMセルのSC値及びSAR−
    PDU(Segmentation And Reas
    sembly−Protocol Data Uni
    t)ペイロードへの割り付け位置を計算する手段とを前
    記アクト系及び前記スタンバイ系各々に有することを特
    徴とする2重化AAL1装置。
  4. 【請求項4】 前記アクト系は、同期化要求の受付時に
    前記ポインタが挿入された前記ATMセルのSC値情報
    及び前記ポインタ値情報を抽出して前記スタンバイ系に
    通知し、 前記スタンバイ系は、前記アクト系からの前記ポインタ
    が挿入された前記ATMセルのSC値情報及び前記ポイ
    ンタ値情報から次のフレームの前記STMデータの特定
    タイムスロットが割り付けられる前記ATMセルのSC
    値及び前記SAR−PDUペイロードへの割り付け位置
    を計算し、その位置に次のフレームの前記STMデータ
    の特定タイムスロットを割り付けるようにしたことを特
    徴とする請求項3記載の2重化AAL1装置。
  5. 【請求項5】 アクト系及びスタンバイ系の2重化構成
    をとり、前記アクト系及び前記スタンバイ系各々でST
    M(Syncronous Transfer Mod
    e)データをATM(Asyncronous Tra
    nsferMode)セルに変換する2重化AAL1
    (ATM Adaptation Layer Typ
    e 1)装置であって、前記STMデータの特定タイム
    スロットが割り付けられた前記ATMセルのSC(Se
    quence Count)値情報とSAR−PDU
    (Segmentation And Reassem
    bly−Protocol Data Unit)ペイ
    ロードへの割り付け位置情報を抽出する手段と、その抽
    出されたSC値情報及び割り付け位置情報から次のフレ
    ームの前記STMデータの特定タイムスロットが割り付
    けられる前記ATMセルのSC値及び前記SAR−PD
    Uペイロードへの割り付け位置を計算する手段とを前記
    アクト系及び前記スタンバイ系各々に有し、自系が前記
    アクト系の時に前記ATMセルのSC値及び前記SAR
    −PDUペイロードへの割り付け位置を計算して前記ス
    タンバイ系に通知するようにしたことを特徴とする2重
    化AAL1装置。
  6. 【請求項6】 前記アクト系は、同期化要求の受付時に
    該当フレームの前記STMデータの特定タイムスロット
    が割り付けられた前記ATMセルのSC値情報及び前記
    SAR−PDUペイロードへの割り付け位置情報を抽出
    して次のフレームの前記STMデータの特定タイムスロ
    ットが割り付けられる前記ATMセルのSC値及び前記
    SAR−PDUペイロードへの割り付け位置を計算し、
    その計算結果を前記スタンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの割り付け位置
    に次のフレームの前記STMデータの特定タイムスロッ
    トを割り付けるようにしたことを特徴とする請求項5記
    載の2重化AAL1装置。
  7. 【請求項7】 アクト系及びスタンバイ系の2重化構成
    をとり、前記アクト系及び前記スタンバイ系各々でST
    M(Syncronous Transfer Mod
    e)データをATM(Asyncronous Tra
    nsferMode)セルに変換する2重化AAL1
    (ATM Adaptation Layer Typ
    e 1)装置であって、ポインタを挿入した前記ATM
    セルのSC(Sequence Count)値情報及
    びそのポインタ値情報を抽出する手段と、その抽出され
    たSC値情報及び前記ポインタ値情報から次のフレーム
    の前記STMデータの特定タイムスロットが割り付けら
    れる前記ATMセルのSC値及びSAR−PDU(Se
    gmentation And Reassembly
    −Protocol Data Unit)ペイロード
    への割り付け位置を計算する手段とを前記アクト系及び
    前記スタンバイ系各々に有し、自系が前記アクト系の時
    に前記ATMセルのSC値及び前記SAR−PDUペイ
    ロードへの割り付け位置を計算して前記スタンバイ系に
    通知するようにしたことを特徴とする2重化AAL1装
    置。
  8. 【請求項8】 前記アクト系は、同期化要求の受付時に
    前記ポインタが挿入された前記ATMセルのSC値情報
    及び前記ポインタ値情報を抽出して次のフレームの前記
    STMデータの特定タイムスロットが割り付けられる前
    記ATMセルのSC値及び前記SAR−PDUペイロー
    ドへの割り付け位置を計算し、その計算結果を前記スタ
    ンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの割り付け位置
    に次のフレームの前記STMデータの特定タイムスロッ
    トを割り付けるようにしたことを特徴とする請求項7記
    載の2重化AAL1装置。
  9. 【請求項9】 アクト系及びスタンバイ系の2重化構成
    をとり、前記アクト系及び前記スタンバイ系各々でST
    M(Syncronous Transfer Mod
    e)データをATM(Asyncronous Tra
    nsferMode)セルに変換する2重化AAL1
    (ATM Adaptation Layer Typ
    e 1)装置の同期化方法であって、 前記アクト系は、同期化要求の受付時に該当フレームの
    前記STMデータの特定タイムスロットが割り付けられ
    た前記ATMセルのSC(SequenceCoun
    t)値情報及びSAR−PDU(Segmentati
    on AndReassembly−Protocol
    Data Unit)ペイロードへの割り付け位置情
    報を抽出して前記スタンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの前記SC値情
    報及び前記割り付け位置情報から次のフレームの前記S
    TMデータの特定タイムスロットが割り付けられる前記
    ATMセルのSC値及び前記SAR−PDUペイロード
    への割り付け位置を計算し、その位置に次のフレームの
    前記STMデータの特定タイムスロットを割り付けるよ
    うにしたことを特徴とする同期化方法。
  10. 【請求項10】 アクト系及びスタンバイ系の2重化構
    成をとり、前記アクト系及び前記スタンバイ系各々でS
    TM(Syncronous Transfer Mo
    de)データをATM(Asyncronous Tr
    ansferMode)セルに変換する2重化AAL1
    (ATM AdaptationLayer Type
    1)装置の同期化方法であって、 前記アクト系は、同期化要求の受付時にポインタが挿入
    された前記ATMセルのSC(Sequence Co
    unt)値情報及びそのポインタ値情報を抽出して前記
    スタンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの前記ポインタ
    が挿入された前記ATMセルのSC値情報及び前記ポイ
    ンタ値情報から次のフレームの前記STMデータの特定
    タイムスロットが割り付けられる前記ATMセルのSC
    値及びSAR−PDU(Segmentation A
    nd Reassembly−Protocol Da
    ta Unit)ペイロードへの割り付け位置を計算
    し、その位置に次のフレームの前記STMデータの特定
    タイムスロットを割り付けるようにしたことを特徴とす
    る同期化方法。
  11. 【請求項11】 アクト系及びスタンバイ系の2重化構
    成をとり、前記アクト系及び前記スタンバイ系各々でS
    TM(Syncronous Transfer Mo
    de)データをATM(Asyncronous Tr
    ansferMode)セルに変換する2重化AAL1
    (ATM AdaptationLayer Type
    1)装置の同期化方法であって、 前記アクト系は、同期化要求の受付時に該当フレームの
    前記STMデータの特定タイムスロットが割り付けられ
    た前記ATMセルのSC(SequenceCoun
    t)値情報及びSAR−PDU(Segmentati
    on AndReassembly−Protocol
    Data Unit)ペイロードへの割り付け位置情
    報を抽出して次のフレームの前記STMデータの特定タ
    イムスロットが割り付けられる前記ATMセルのSC値
    及び前記SAR−PDUペイロードへの割り付け位置を
    計算し、その計算結果を前記スタンバイ系に通知し、前
    記スタンバイ系は、前記アクト系からの割り付け位置に
    次のフレームの前記STMデータの特定タイムスロット
    を割り付けるようにしたことを特徴とする同期化方法。
  12. 【請求項12】 アクト系及びスタンバイ系の2重化構
    成をとり、前記アクト系及び前記スタンバイ系各々でS
    TM(Syncronous Transfer Mo
    de)データをATM(Asyncronous Tr
    ansferMode)セルに変換する2重化AAL1
    (ATM AdaptationLayer Type
    1)装置の同期化方法であって、 前記アクト系は、同期化要求の受付時にポインタが挿入
    された前記ATMセルのSC(Sequence Co
    unt)値情報及びそのポインタ値情報を抽出して次の
    フレームの前記STMデータの特定タイムスロットが割
    り付けられる前記ATMセルのSC値及びSAR−PD
    U(Segmentation AndReassem
    bly−Protocol Data Unit)ペイ
    ロードへの割り付け位置を計算し、その計算結果を前記
    スタンバイ系に通知し、 前記スタンバイ系は、前記アクト系からの割り付け位置
    に次のフレームの前記STMデータの特定タイムスロッ
    トを割り付けるようにしたことを特徴とする同期化方
    法。
JP2000144239A 2000-05-17 2000-05-17 2重化aal1装置及びそれに用いる同期化方法 Expired - Fee Related JP3487806B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2000144239A JP3487806B2 (ja) 2000-05-17 2000-05-17 2重化aal1装置及びそれに用いる同期化方法
US09/858,637 US6882650B2 (en) 2000-05-17 2001-05-17 Dual AAL1 device and synchronization method used therewith
US11/071,578 US7061922B2 (en) 2000-05-17 2005-03-04 Dual AAL1 device and synchronization method used therewith
US11/379,915 US7613194B2 (en) 2000-05-17 2006-04-24 Synchronizing conversion of data signals between devices
US11/842,122 US7710980B2 (en) 2000-05-17 2007-08-20 Synchronization system and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000144239A JP3487806B2 (ja) 2000-05-17 2000-05-17 2重化aal1装置及びそれに用いる同期化方法

Publications (2)

Publication Number Publication Date
JP2001326653A true JP2001326653A (ja) 2001-11-22
JP3487806B2 JP3487806B2 (ja) 2004-01-19

Family

ID=18650925

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000144239A Expired - Fee Related JP3487806B2 (ja) 2000-05-17 2000-05-17 2重化aal1装置及びそれに用いる同期化方法

Country Status (2)

Country Link
US (4) US6882650B2 (ja)
JP (1) JP3487806B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324833A (ja) * 2005-05-18 2006-11-30 Nec Corp 冗長構成システム、通信処理装置及びそれらに用いる送達非確認コネクション切替方法

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3487806B2 (ja) * 2000-05-17 2004-01-19 日本電気株式会社 2重化aal1装置及びそれに用いる同期化方法
JP2002354027A (ja) 2001-05-25 2002-12-06 Nec Commun Syst Ltd リアセンブリ手段、サーキットエミュレーションサービス装置及びatm同期制御方法
SE0201008D0 (sv) * 2002-04-03 2002-04-03 Teracom Ab A method and a system for synchronising digital data streams
WO2005086802A2 (en) 2004-03-08 2005-09-22 Proxense, Llc Linked account system using personal digital key (pdk-las)
US8352730B2 (en) 2004-12-20 2013-01-08 Proxense, Llc Biometric personal data key (PDK) authentication
US8219129B2 (en) * 2006-01-06 2012-07-10 Proxense, Llc Dynamic real-time tiered client access
US11206664B2 (en) 2006-01-06 2021-12-21 Proxense, Llc Wireless network synchronization of cells and client devices on a network
FR2898229B1 (fr) * 2006-03-06 2008-05-30 Eads Secure Networks Soc Par A Synchronisation cryptographique entrelacee
US8412949B2 (en) 2006-05-05 2013-04-02 Proxense, Llc Personal digital key initialization and registration for secure transactions
US9269221B2 (en) 2006-11-13 2016-02-23 John J. Gobbi Configuration of interfaces for a location detection system and application
WO2009062194A1 (en) 2007-11-09 2009-05-14 Proxense, Llc Proximity-sensor supporting multiple application services
US8171528B1 (en) 2007-12-06 2012-05-01 Proxense, Llc Hybrid device having a personal digital key and receiver-decoder circuit and methods of use
US9251332B2 (en) 2007-12-19 2016-02-02 Proxense, Llc Security system and method for controlling access to computing resources
US8508336B2 (en) 2008-02-14 2013-08-13 Proxense, Llc Proximity-based healthcare management system with automatic access to private information
US11120449B2 (en) 2008-04-08 2021-09-14 Proxense, Llc Automated service-based order processing
JP5413654B2 (ja) * 2009-06-29 2014-02-12 日本電気株式会社 回線エミュレーション方法および装置
US9418205B2 (en) 2010-03-15 2016-08-16 Proxense, Llc Proximity-based system for automatic application or data access and item tracking
US8918854B1 (en) 2010-07-15 2014-12-23 Proxense, Llc Proximity-based system for automatic application initialization
US9265450B1 (en) 2011-02-21 2016-02-23 Proxense, Llc Proximity-based system for object tracking and automatic application initialization
US20130250755A1 (en) * 2012-02-09 2013-09-26 TruCom, LLC Real-Time Dynamic Failover For Redundant Data Communication Network
US9405898B2 (en) 2013-05-10 2016-08-02 Proxense, Llc Secure element as a digital pocket

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06169320A (ja) * 1992-10-02 1994-06-14 Toshiba Corp Atmセル化装置
US5428609A (en) * 1994-01-03 1995-06-27 At&T Corp. STM-to-ATM converters
JP2770786B2 (ja) * 1995-06-05 1998-07-02 日本電気株式会社 構造化データの多重atm/stm変換装置
JP3014621B2 (ja) 1995-08-15 2000-02-28 沖電気工業株式会社 2重化stm/atm変換装置の同期化方法
JPH09214518A (ja) * 1996-02-07 1997-08-15 Fujitsu Ltd 同期転送モード/非同期転送モード変換伝送路終端装置
JP3185922B2 (ja) * 1998-04-16 2001-07-11 日本電気株式会社 2重化構成aal終端装置および同期化方法
US6585666B2 (en) * 1998-10-13 2003-07-01 The Administrators Of The Tulane Educational Fund Arthroscopic diagnostic probe to measure mechanical properties of articular cartilage
JP3570967B2 (ja) 2000-05-10 2004-09-29 日本電気株式会社 2重化aal1変換装置及びそれに用いる同期化方法
JP3487806B2 (ja) * 2000-05-17 2004-01-19 日本電気株式会社 2重化aal1装置及びそれに用いる同期化方法
US6478801B1 (en) * 2001-07-16 2002-11-12 Third Millennium Engineering, Llc Insertion tool for use with tapered trial intervertebral distraction spacers

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006324833A (ja) * 2005-05-18 2006-11-30 Nec Corp 冗長構成システム、通信処理装置及びそれらに用いる送達非確認コネクション切替方法
JP4492435B2 (ja) * 2005-05-18 2010-06-30 日本電気株式会社 冗長構成システム、通信処理装置及びそれらに用いる送達非確認コネクション切替方法

Also Published As

Publication number Publication date
US7613194B2 (en) 2009-11-03
US20060193326A1 (en) 2006-08-31
JP3487806B2 (ja) 2004-01-19
US20080043753A1 (en) 2008-02-21
US6882650B2 (en) 2005-04-19
US7710980B2 (en) 2010-05-04
US7061922B2 (en) 2006-06-13
US20010043596A1 (en) 2001-11-22
US20050201389A1 (en) 2005-09-15

Similar Documents

Publication Publication Date Title
JP3487806B2 (ja) 2重化aal1装置及びそれに用いる同期化方法
EP0462540B1 (en) Switch-back system for asynchronous transfer mode network
US20040047367A1 (en) Method and system for optimizing the size of a variable buffer
US20030227906A1 (en) Fair multiplexing of transport signals across a packet-oriented network
JPH11261603A (ja) Atm通信網とそのインバ―スマルチプレクス方法
US6445683B1 (en) Host system for base station
JPH1065681A (ja) 多重化装置
JPH08102750A (ja) データ構造のビット速度を動的に変更する方法
JP3185922B2 (ja) 2重化構成aal終端装置および同期化方法
JPH07221762A (ja) パケット処理方法および通信インターフェイス装置
US6928080B2 (en) Transporting variable length ATM AAL CPS packets over a non-ATM-specific bus
JP3055530B2 (ja) Atmをstmデータに変換するaal1終端装置の2重化方法及びその構成
EP0757503A2 (en) Device and method for the implementation of protocol functions of the ATM adaptation layer (AAL1) in a B-ISDN network
JP2005516476A (ja) 可変ビットレートリアルタイムサービス用のatmアダプテーションレイヤ2の実装方法
JP3570967B2 (ja) 2重化aal1変換装置及びそれに用いる同期化方法
JP3608528B2 (ja) Atmセルとstmデータの変換装置
EP1407565B1 (en) Method and apparatus for converting data packets between a higher bandwidth network and lower bandwidth network
JP3139470B2 (ja) インタフェース変換装置
JPH05268256A (ja) Atmにおける付加情報伝送方式
JPH08102761A (ja) プロトコル変換装置およびプロトコル変換方法
JPH11112510A (ja) 回線終端装置
JP3536790B2 (ja) Aal1信号伝送による導通確認システム及びその方法
JP2001127746A (ja) タイミング伝送方式
JPH11261602A (ja) Atm装置及びatmパケット構成方法
KR20010076608A (ko) 한빛 에이스 에이티엠 스위치를 기반으로 하는 엠피엘에스레이블교환라우터 시스템에서 아이피 패킷처리 프로세서의에이티엠 스위치 정합장치

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071031

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081031

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091031

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091031

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101031

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111031

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121031

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131031

Year of fee payment: 10

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees