JP2001100701A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2001100701A
JP2001100701A JP27519399A JP27519399A JP2001100701A JP 2001100701 A JP2001100701 A JP 2001100701A JP 27519399 A JP27519399 A JP 27519399A JP 27519399 A JP27519399 A JP 27519399A JP 2001100701 A JP2001100701 A JP 2001100701A
Authority
JP
Japan
Prior art keywords
signal
clock
liquid crystal
horizontal
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27519399A
Other languages
English (en)
Inventor
Shogo Ogawa
正吾 小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Mitsubishi Electric Visual Systems Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Mitsubishi Electric Visual Systems Corp filed Critical NEC Mitsubishi Electric Visual Systems Corp
Priority to JP27519399A priority Critical patent/JP2001100701A/ja
Publication of JP2001100701A publication Critical patent/JP2001100701A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 コンピュータの起動直後に表示される黒色背
景に文字だけが表示された画面での自動調整を回避する
液晶表示装置を提供。 【解決手段】 判別手段13が判別して受信1回目でそ
の解像度が特定モードの場合のみ、サンプリングクロッ
クの周波数及び、映像信号とサンプリングクロックの位
相の調整を実行し、位置検出手段11より入力した検出
値と右位置検出手段12より入力した検出値とにより1
水平表示期間に相当するクロック数を算出させ、算出値
が判別手段13より入力した表示モードの水平解像度に
等しくなるようにクロック発生回路9の分周値を制御す
る。また、映像信号とサンプリングクロックの位相調整
は、映像信号の立ち上がり時の検出値がLOWの時は遅
延量を減少、検出値がHIGHの時は遅延量を増加して
検出値が反転する遅延量を求め、この遅延量からさらに
サンプリングクロックの半周期分遅延する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶表示装置に係
り、特に、CRT表示装置の駆動用アナログ映像信号を
出力するコンピュータに接続して画像を表示する液晶表
示装置に関する。
【0002】
【従来の技術】従来の液晶表示装置は、図8に示すよう
に、水平同期信号H及び垂直同期信号Vに基づいて出力
されるアナログ映像信号RGBが所定のレベルにするた
めの増幅回路2,3,4を経て、A/D変換回路5,
6,7でアナログ/デジタル変換された後、液晶パネル
1に供給され、左位置検出手段11は、水平同期信号H
が入力してから最も早い時刻に到来するまでの映像信号
の間隔を、計数パルス発生回路19からの計数パルスで
検出してスタート信号を出力する。
【0003】また、クロック検出回路18は、信号の高
域成分のみを抜き出す高域通過フィルタ、増幅器、遅延
素子群及びゲート回路より形成され、映像信号に含まれ
るドットクロック周波数に対応した信号成分を検出し、
クロック発生回路9がクロック検出回路18の出力に基
づき基準発振周波数を分周するとともにクロック検出回
路18の出力信号と位相が一致したサンプリングクロッ
クを発生する。
【0004】さらに、右位置検出手段12は、水平表示
期間内の映像信号の終了時点を計数パルス発生回路19
が発生する計数パルスを用いて検出し、演算手段15が
左位置検出手段11及び右位置検出手段12の出力より
映像信号の出力期間を検出し、クロック発生回路9が映
像信号の出力期間で基本クロックの発振周波数を補正す
る。
【0005】従って、判別手段13に水平同期信号H及
び垂直同期信号Vより表示モードの変化を検出させ、ク
ロック発生回路9が判別手段13が検出した表示モード
の変化に応じてサンプリングクロックの周波数を制御
し、メモリ16は、表示左右位置などに相当する標準的
な計数値を保持し、演算手段15に電源投入時のメモリ
16から計数値を読み出した計数値に基づいてクロック
発生回路9及び左位置検出手段11の初期値を設定さ
せ、かつクロック発生回路9及び左位置検出手段11の
設定値がスイッチ17を介して外部からも設定できる。
【0006】
【発明が解決しようとする課題】上述のように、従来の
液晶表示装置は、映像信号に含まれるドットクロックを
検出し、検出したドットクロックの信号成分に基づいて
サンプリングクロックの周波数と位相を調整するため、
輝度や色が画面全体に均一な映像信号が入力された場
合、ドットクロック分を正確に検出できず調整誤差が生
ずるという課題があった。
【0007】また、従来の液晶表示装置は、水平同期信
号から映像信号の最初の立上がりまでの期間及び水平同
期信号から1水平期間内の映像信号の最後の立ち下がり
までの期間を計数パルス発生回路が出力する計数パルス
を用いて計測するため、クロック発生回路と計数パルス
発生回路の2つのパルス信号発生回路が必要であり、コ
ストが高くなるという課題があった。
【0008】さらに、従来の液晶表示装置は、表示モー
ドの変化に基づいてサンプリングクロックの周波数を調
整するため、ユーザが好みの画面に調整した後に一時的
に表示モードを切り替えて再びもとの表示モードに戻し
た場合、画面調整が行なわれてユーザが調整した画面状
態には戻らず、かつコンピュータの起動直後にあらわれ
る黒色背景に文字だけが表示された画面でも調整が実行
される場合、画面右端まで文字が表示されていないため
に表示右位置の検出ができず調整誤差が大きくなるとい
う課題があった。
【0009】従って、本発明の目的は、コンピュータの
起動直後に表示される画面での自動調整を回避する液晶
表示装置を提供することにある。
【0010】
【課題を解決するための手段】上述の課題を解決するた
めに、本発明の液晶表示装置は、水平同期信号及び垂直
同期信号に基づいて出力された映像信号を表示する液晶
パネルと、この液晶パネルに映像信号を表示するための
基準となるドットクロックを上記水平同期信号から生成
するクロック発生回路と、このクロック発生回路で生成
したドットクロックと上記映像信号との位相を制御して
上記液晶パネルにクロック信号を送出する遅延回路と、
この遅延回路から送出されたクロック信号により、上記
水平同期信号の1水平期間内の映像信号の最初の立ち上
がり及び最後の立ち下がりの期間を検出する左位置検出
手段及び右位置検出手段と、この左位置検出手段で検出
された1水平期間内の最初の映像信号の立ち上がりのレ
ベルを検出するレベル検出手段と、上記水平同期信号及
び垂直同期信号から上記映像信号が標準モードか特定モ
ードかを判別する判別手段と、この判別手段が特定モー
ドと判別した時のみ、上記左位置検出手段及び右位置検
出手段からの出力信号によって1水平表示期間のクロッ
ク数を算出し、上記1水平表示期間のクロック数が上記
特定モードの水平解像度に等しくなるよう上記クロック
発生回路を制御して上記ドットクロックの周波数を調整
し、かつ上記レベル検出手段からの出力信号に基づいて
上記遅延回路の遅延量を調整する演算手段とで構成され
たことを特徴とする。
【0011】
【発明の実施の形態】次に、本発明の一実施の形態によ
る液晶表示装置を図面を参照して説明する。
【0012】図1は、本発明の一実施の形態による液晶
表示装置のブロック構成図である。
【0013】図2は、本発明の一実施の形態による液晶
表示装置のクロック発生回路のブロック構成図である。
【0014】図3は、本発明の一実施の形態による液晶
表示装置の左位置検出手段の検出値を示すタイミングチ
ャートである。
【0015】図4は、本発明の一実施の形態による液晶
表示装置の右位置検出手段の検出値を示すタイミングチ
ャートである。
【0016】図6は、本発明の一実施の形態による液晶
表示装置の演算手段の動作を示すフローチャートであ
る。
【0017】図7は、本発明の一実施の形態による液晶
表示装置の遅延回路の調整動作を示すタイミングチャー
トである。
【0018】本発明の一実施の形態による液晶表示装置
は、図1〜図7に示すように、外部から入力されるアナ
ログ映像信号R,G,Bのレベルを増幅する増幅回路
2,3,4と、アナログ映像信号R,G,Bをアナログ
/デジタル変換するA/D変換回路5,6,7と、増幅
回路2,3,4から出力されたアナログ映像信号R,
G,Bを合成する合成回路8と、水平同期信号Hに同期
したクロック信号を発生するとともに周波数調整可能な
クロック発生回路9と、このクロック発生回路9から出
力されたサンプリングクロックと映像信号との位相を制
御する遅延回路10と、水平同期信号Hから映像信号の
最初の立ち上がりまでの期間のサンプリングクロック数
を検出し、画像表示開始位置を与えるスタート信号を発
生する左位置検出手段11と、水平同期信号Hから1水
平期間内の映像信号の最後の立ち下がりまでの期間のサ
ンプリングクロック数を検出する右位置検出手段12
と、水平同期信号Hと垂直同期信号Vから映像信号の表
示モードを判別する判別手段13と、水平同期信号入力
後最初の映像信号立ち上がり時のサンプリングクロック
のレベルを検出するレベル検出手段14と、クロック発
生回路9と遅延回路10と左位置検出手段11を外部か
ら制御するために操作するスイッチ17と、左位置検出
手段11と右位置検出手段12と判別手段13とレベル
検出手段14とスイッチ17からの出力値に基づいてク
ロック発生回路9と遅延回路10と左位置検出手段11
を制御する演算手段15と、クロック発生回路9と遅延
回路10と左位置検出手段11の調整値を記憶するメモ
リ16と、A/D変換回路5,6,7から出力されるデ
ジタル映像信号と水平同期信号Hと垂直同期信号Vとサ
ンプリングクロックとスタート信号を入力することによ
り画像を表示する液晶パネル1とで構成される。
【0019】次に、本発明の一実施の形態による液晶表
示装置の動作を図面を参照して説明する。
【0020】本発明の一実施の形態による液晶表示装置
の動作は、図1〜図7に示すように、入力されたアナロ
グ映像信号R,G,Bが増幅回路2,3,4で適当なレ
ベルに変換された後、合成回路8とA/D変換回路5,
6,7に入力され、A/D変換回路5,6,7では、入
力されたアナログ映像信号R,G,Bをクロック発生回
路9が発生するサンプリングクロックに基づいてアナロ
グ/デジタル変換し、かつ液晶パネル1に送られ、合成
回路8で合成されたアナログ映像信号は左位置検出手段
11、右位置検出手段12及びレベル検出手段14に送
り、入力された水平同期信号Hは、液晶パネル1、クロ
ック発生回路9、左位置検出手段11、右位置検出手段
12及び判別手段13に送られ、入力された垂直同期信
号Vは、液晶パネル1と判別手段13に送られる。
【0021】また、クロック発生回路9は、図2に示す
ように、位相比較器20、積分回路21、VCO22、
分周器23より形成され、位相比較器20が水平同期信
号Hと分周器23から出力されるパルス信号の位相を比
較して位相のずれに応じたパルス幅のパルス信号を出力
し、このパルス信号が積分回路21で電圧に変換され、
VCO22が積分回路21からの出力電圧に応じた周波
数のクロック信号を出力し、分周器23が制御信号に基
づいた分周値でVCO22のクロック信号の周波数を分
周して位相比較器20に入力され、水平同期信号HとV
CO22が出力するクロック信号の位相が同じになるよ
うに調整し、水平同期信号と同期したクロック信号をク
ロック発生回路9が発生し、かつ分周器23の分周値を
外部から制御することにより、発生するクロック信号の
周波数を制御できる。
【0022】さらに、左位置検出手段11は、図3に示
すように、水平同期信号Hが入力してから最初に映像信
号が立ち上がるまでの期間に相当するサンプリングクロ
ック数STRを検出し、画像表示開始位置を与えるスタ
ート信号を生成して液晶パネル1に送るとともに、検出
値STRを演算手段15に送り、かつ右位置検出手段1
2は、図4に示すように、水平同期信号Hが入力してか
ら1水平期間内で映像信号が最後に立ち下がるまでの期
間に相当するサンプリングクロック数STPを検出し、
検出値STPを演算手段15に送る。
【0023】一方、判別手段13は、水平同期信号Hと
垂直同期信号Vの各周波数より表示モードを判別して判
別結果を演算手段15に送り、かつレベル検出手段14
は、図5に示すように、水平同期信号Hが入力してから
最初の映像信号の立ち上がり時のサンプリングクロック
のレベルを検出し、検出値CLVを演算手段15に送
る。
【0024】その後、演算手段15は、図6に示すよう
に、判別手段13が判別した表示モードが受信1回目で
その解像度が特定モード(図では解像度が1024×7
68の表示モード)の場合のみ、分周器23の分周値の
調整と遅延回路10の遅延量の調整を実行し、分周器2
3の分周値の調整は、左位置検出手段11より入力した
検出値STRと右位置検出手段12より入力した検出値
STPより1水平表示期間に相当するサンプリングクロ
ック数ACT(=STP−STR)を算出し、ACTが
判別手段13より入力した表示モードの水平解像度に等
しくなるようにクロック発生回路9の分周器23を制御
することにより行われ、遅延回路10の遅延量の調整
は、レベル検出手段14の検出値CLVがLOWの時は
遅延量を減少、検出値CLVがHIGHの時は遅延量を
増加を繰り返し、CLVが反転する遅延量を求め、その
遅延量からさらにサンプリングクロックの半周期分遅延
した位相に遅延量を制御して行われ、図7に示すよう
に、CLVが反転する遅延量では映像信号の立ち上がり
とサンプリングクロックの立ち下がりが一致する位相で
あり、その位相から1画素表示期間の半分の期間だけ位
相をずらすことにより映像信号とサンプリングクロック
の最適な位相が得られる。
【0025】従って、左位置検出手段11が出力するス
タート信号、分周器23の分周値及び遅延回路10の遅
延量は、スイッチ17を操作することにより、外部より
再調整でき、映像信号受信時に自動調整された左位置検
出手段11が出力するスタート信号、分周器23の分周
値及び遅延回路10の遅延量またはスイッチ17を操作
して設定されたスタート信号、分周器23の分周値及び
遅延回路10の遅延量は、表示モードと対応させてメモ
リ16に保存され、次回同様な表示モードを受信したと
きに呼び出されて設定される。
【0026】
【発明の効果】以上説明したように、本発明の液晶表示
装置によれば、水平表示期間のサンプリングクロック数
が水平同期信号と垂直同期信号から判別した水平解像度
に一致するようにサンプリングクロックの周波数を調整
するので、輝度や色が画面全体に均一な映像信号が入力
された場合でもサンプリングクロックの周波数を高精度
に調整でき、かつ水平同期期間内での映像信号の最初の
立ち上がりとサンプリングクロックの立ち下がりが一致
するように映像信号とサンプリングクロックの位相を調
整した後、サンプリングクロックの半周期分位相をずら
した状態に映像信号とサンプリングクロックの位相を調
整するので、輝度や色が画面全体に均一な映像信号が入
力された場合、映像信号とサンプリングクロックの位相
を高精度に調整できる効果がある。
【0027】また、本発明の液晶表示装置によれば、水
平同期信号から映像信号の最初の立ち上がりまでの期間
及び水平同期信号から1水平期間内の映像信号の最後の
立ち下がりまでの期間をサンプリングクロックを用いて
計測するため、他に計数用のパルス信号発生回路を設け
る必要がなく、部品コストを削減でき、かつ表示モード
の変化に基づき、各表示モードの最初の受信時に自動的
に画面調整を実行するので、ユーザが調整せずにコンピ
ュータへ接続した時点で最適な画像を表示できるととも
に、コンピュータに接続した後でユーザが好みの画像に
調整した場合、画面状態を保持できる効果がある。
【0028】さらに、本発明の液晶表示装置によれば、
特定の表示モードに限定して自動的に画面調整を実行す
るので、コンピュータの起動時に一時的に表示される黒
色背景に文字だけが表示された画面などの調整誤差が大
きくなる可能性のある画面での自動調整の実行を回避で
きる効果がある。
【図面の簡単な説明】
【図1】本発明の一実施の形態による液晶表示装置のブ
ロック構成図である。
【図2】本発明の一実施の形態による液晶表示装置のク
ロック発生回路のブロック構成図である。
【図3】本発明の一実施の形態による液晶表示装置の左
位置検出手段の検出値を示すタイミングチャートであ
る。
【図4】本発明の一実施の形態による液晶表示装置の右
位置検出手段の検出値を示すタイミングチャートであ
る。
【図6】本発明の一実施の形態による液晶表示装置の演
算手段の動作を示すフローチャートである。
【図7】本発明の一実施の形態による液晶表示装置の遅
延回路の調整動作を示すタイミングチャートである。
【図8】従来の液晶表示装置のブロック構成図である。
【符号の説明】
1 表示パネル 2,3,4 増幅回路 5,6,7 A/D変換回路 8 合成回路 9 クロック発生回路 10 遅延回路 11 左位置検出手段 12 右位置検出手段 13 判別手段 14 レベル検出手段 15 演算手段 16 メモリ 17 スイッチ 18 クロック検出回路 19 計数パルス発生回路 20 位相比較器 21 積分回路 22 VCO 23 分周器
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成11年11月24日(1999.11.
24)
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】図面の簡単な説明
【補正方法】変更
【補正内容】
【図面の簡単な説明】
【図1】本発明の一実施の形態による液晶表示装置のブ
ロック構成図である。
【図2】本発明の一実施の形態による液晶表示装置のク
ロック発生回路のブロック構成図である。
【図3】本発明の一実施の形態による液晶表示装置の左
位置検出手段の検出値を示すタイミングチャートであ
る。
【図4】本発明の一実施の形態による液晶表示装置の右
位置検出手段の検出値を示すタイミングチャートであ
る。
【図5】本発明の一実施の形態による液晶表示装置のレ
ベル検出手段の検出動作を示すタイミングチャートであ
る。
【図6】本発明の一実施の形態による液晶表示装置の演
算手段の動作を示すフローチャートである。
【図7】本発明の一実施の形態による液晶表示装置の遅
延回路の調整動作を示すタイミングチャートである。
【図8】従来の液晶表示装置のブロック構成図である。
【符号の説明】 1 表示パネル 2,3,4 増幅回路 5,6,7 A/D変換回路 8 合成回路 9 クロック発生回路 10 遅延回路 11 左位置検出手段 12 右位置検出手段 13 判別手段 14 レベル検出手段 15 演算手段 16 メモリ 17 スイッチ 18 クロック検出回路 19 計数パルス発生回路 20 位相比較器 21 積分回路 22 VCO 23 分周器
フロントページの続き Fターム(参考) 2H093 NA80 NC21 NC24 NC29 NC49 NC59 ND01 5C006 AA02 AA22 AC02 AF52 AF72 BC12 BC16 BF07 BF14 BF23 FA08 FA43 FA52 5C080 AA10 BB05 CC03 DD22 DD27 EE32 FF09 JJ02 JJ04 JJ07 KK02

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 水平同期信号及び垂直同期信号に基づい
    て出力された映像信号を表示する液晶パネルと、この液
    晶パネルに映像信号を表示するための基準となるドット
    クロックを上記水平同期信号から生成するクロック発生
    回路と、このクロック発生回路で生成したドットクロッ
    クと上記映像信号との位相を制御して上記液晶パネルに
    クロック信号を送出する遅延回路と、この遅延回路から
    送出されたクロック信号により、上記水平同期信号の1
    水平期間内の映像信号の最初の立ち上がり及び最後の立
    ち下がりの期間を検出する左位置検出手段及び右位置検
    出手段と、この左位置検出手段で検出された1水平期間
    内の最初の映像信号の立ち上がりのレベルを検出するレ
    ベル検出手段と、上記水平同期信号及び垂直同期信号か
    ら上記映像信号が標準モードか特定モードかを判別する
    判別手段と、この判別手段が特定モードと判別した時の
    み、上記左位置検出手段及び右位置検出手段からの出力
    信号によって1水平表示期間のクロック数を算出し、上
    記1水平表示期間のクロック数が上記特定モードの水平
    解像度に等しくなるよう上記クロック発生回路を制御し
    て上記ドットクロックの周波数を調整し、かつ上記レベ
    ル検出手段からの出力信号に基づいて上記遅延回路の遅
    延量を調整する演算手段とで構成されたことを特徴とす
    る液晶表示装置。
JP27519399A 1999-09-28 1999-09-28 液晶表示装置 Pending JP2001100701A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27519399A JP2001100701A (ja) 1999-09-28 1999-09-28 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27519399A JP2001100701A (ja) 1999-09-28 1999-09-28 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2001100701A true JP2001100701A (ja) 2001-04-13

Family

ID=17551988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27519399A Pending JP2001100701A (ja) 1999-09-28 1999-09-28 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2001100701A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100442002B1 (ko) * 2000-09-29 2004-07-30 엔이씨-미쓰비시덴키 비쥬얼시스템즈 가부시키가이샤 화상표시장치
US8325824B2 (en) 2005-11-03 2012-12-04 Samsung Electronics Co., Ltd. Computer and monitor, display environment adjustment system and method comprising the same

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0968954A (ja) * 1995-09-01 1997-03-11 Wacom Co Ltd 液晶ディスプレイ付き座標入力装置
JPH1039838A (ja) * 1996-07-23 1998-02-13 Sharp Corp 液晶表示装置の駆動回路
JPH10161598A (ja) * 1996-11-28 1998-06-19 Nec Corp 液晶表示装置
JPH1195714A (ja) * 1997-09-22 1999-04-09 Sony Corp 位相調整装置及び位相調整方法並びに表示装置及び表示方法
JPH11161236A (ja) * 1997-11-26 1999-06-18 Sharp Corp インタフェース装置
JPH11177847A (ja) * 1997-12-10 1999-07-02 Matsushita Electric Ind Co Ltd 画像調整方法および自動画像調整装置
JPH11175033A (ja) * 1997-12-12 1999-07-02 Matsushita Electric Ind Co Ltd 液晶表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0968954A (ja) * 1995-09-01 1997-03-11 Wacom Co Ltd 液晶ディスプレイ付き座標入力装置
JPH1039838A (ja) * 1996-07-23 1998-02-13 Sharp Corp 液晶表示装置の駆動回路
JPH10161598A (ja) * 1996-11-28 1998-06-19 Nec Corp 液晶表示装置
JPH1195714A (ja) * 1997-09-22 1999-04-09 Sony Corp 位相調整装置及び位相調整方法並びに表示装置及び表示方法
JPH11161236A (ja) * 1997-11-26 1999-06-18 Sharp Corp インタフェース装置
JPH11177847A (ja) * 1997-12-10 1999-07-02 Matsushita Electric Ind Co Ltd 画像調整方法および自動画像調整装置
JPH11175033A (ja) * 1997-12-12 1999-07-02 Matsushita Electric Ind Co Ltd 液晶表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100442002B1 (ko) * 2000-09-29 2004-07-30 엔이씨-미쓰비시덴키 비쥬얼시스템즈 가부시키가이샤 화상표시장치
US8325824B2 (en) 2005-11-03 2012-12-04 Samsung Electronics Co., Ltd. Computer and monitor, display environment adjustment system and method comprising the same

Similar Documents

Publication Publication Date Title
EP0805430B1 (en) Video adapter and digital image display apparatus
JP4182124B2 (ja) 画像表示装置、ドットクロック位相調整回路及びクロック位相調整方法
JP3220023B2 (ja) 液晶表示装置
JP3867296B2 (ja) 画像再生装置、プロジェクタ、画像再生システム及び情報記憶媒体
JP2001042841A (ja) 液晶ディスプレイの画面自動調整装置及びその方法
JP2000298447A (ja) 画素同期回路
JP2003202828A (ja) 表示装置
JP2001100701A (ja) 液晶表示装置
US7327401B2 (en) Display synchronization signal generation apparatus and method in analog video signal receiver
KR100393068B1 (ko) 액정 디스플레이 시스템의 샘플링 클록신호의 위상 제어장치 및 방법
JP2000206951A (ja) スキャンコンバ―タ及びスキャンコンバ―ト方法
JP2004144842A (ja) マトリクス型ディスプレイ装置およびマトリクス型ディスプレイ装置におけるサンプリングクロック自動調整方法
JP3427298B2 (ja) ビデオ信号変換装置およびlcd装置
KR100266167B1 (ko) 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법
JPH08263032A (ja) 画面位置自動調整装置
KR100299591B1 (ko) 영상 크기를 자동으로 조정할 수 있는 평판디스플레이 장치 및 그의 조정방법
JP3814955B2 (ja) テレビジョン受信機用同期信号生成回路およびテレビジョン受信機
JPH10228266A (ja) 液晶表示装置
JPH1049103A (ja) 表示制御装置
JP2002023725A (ja) 映像信号処理装置及び映像出力機器
JP2002278495A (ja) サンプリング位相調整回路
JP2001013944A (ja) サンプリングクロック発生装置、及びサンプリングクロックの発生制御プログラムが格納された記憶媒体
JP3402184B2 (ja) サンプリングクロック発生装置
KR100265705B1 (ko) 영상 자동 조절 기능을 구비한 평판 디스플레이 장치 및 그의제어 방법
JP3518317B2 (ja) 画像表示装置におけるドットクロック自動再生装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060801

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20060802

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20071017

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20080501

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080501

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20090617

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091117

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100323