KR100266167B1 - 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법 - Google Patents

샘플링 주파수 및 샘플링 위치 조정장치와 조정방법 Download PDF

Info

Publication number
KR100266167B1
KR100266167B1 KR1019980027028A KR19980027028A KR100266167B1 KR 100266167 B1 KR100266167 B1 KR 100266167B1 KR 1019980027028 A KR1019980027028 A KR 1019980027028A KR 19980027028 A KR19980027028 A KR 19980027028A KR 100266167 B1 KR100266167 B1 KR 100266167B1
Authority
KR
South Korea
Prior art keywords
signal
sampling
sampling clock
data
input
Prior art date
Application number
KR1019980027028A
Other languages
English (en)
Other versions
KR20000007611A (ko
Inventor
김한진
장광수
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019980027028A priority Critical patent/KR100266167B1/ko
Publication of KR20000007611A publication Critical patent/KR20000007611A/ko
Application granted granted Critical
Publication of KR100266167B1 publication Critical patent/KR100266167B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0102Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving the resampling of the incoming video signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 입력 아날로그 영상신호를 디지털 신호로 변환하는데 있어서 유효한 입력 화소 데이터를 손상시키지 않고 디지털 신호로 변환하도록 한 샘플링 주파수 및 위치에 관한 것이다.
본 발명의 샘플링 주파수 및 샘플링 위치 조정장치 및 방법은 입력신호를 샘플링 클럭에 따라 디지털 신호로 변환하는데 있어서 디지털 신호에서 신호의 존재영역을 검색하여 존재영역에서 화소데이터를 검출하여, 입력신호의 수평 해상도를 화소 데이터와 비교하여 그 차에 따라 샘플링 클럭을 조정하게 된다.
본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치 및 방법에 의하면 입력 아날로그 영상신호를 디지털 영상신호로 변환하는데 있어서 입력신호의 액티브 비디오 영역을 검출함으로써 샘플링 주파수를 정확하게 제어하고 샘플링된 데이터를 비교함으로써 샘플링 위치를 조정하므로 입력 아날로그 영상신호를 정확한 샘플링 위치에서 디지털 영상신호로 변환할수 있다.

Description

샘플링 주파수 및 샘플링 위치 조정장치와 조정방법(Adjusting Apparatus Of Sampling Frequency And Sampling Position and Adjusting Methods Thereof)
본 발명은 화상을 표시하기 위한 표시장치 및 표시방법에 관한 것으로, 특히 입력 아날로그 영상신호를 디지털 신호로 변환하는데 있어서 유효한 입력 화소 데이터를 손상시키지 않고 디지털 신호로 변환하도록 한 샘플링 주파수 및 위치에 관한 것이다.
평판 표시장치(Flat Panel Display : 이하 "FPD"라 함), 특히 액정 표시장치(LCD)의 수요가 급증하는 추세에 있어서 FPD에는 입력 아날로그 영상 신호를 디지털 신호로 변환하여 FPD의 특성에 적합하게 영상신호의 포맷 변환을 수행하여 표시하는 영상처리장치들이 개발·적용되고 있다. 이를 위해서는 샘플링 주파수 및 샘플링 위치를 정확히 조정하여야만 하는데 현재까지 샘플링 주파수 및 위치를 자동적으로 조정할 수는 없고, 단지 모니터의 온 스크린 디스플레이(On Screen Display)를 이용한 사용자 인터페이스(User Interface) 개념으로 수동 조정만이 가능하였다. 샘플링 주파수 및 위치를 조정하는 것은 수평 동기신호의 시간 내에 포함된 비디오 화소수가 아날로그적으로 입력되기 때문에 화소수를 카운트할 수가 없고 또한 수평 동기신호를 구성하는 신호의 화소수가 비디오 카드나 비디오 신호 발생기마다 다소 차이가 나기 때문이다. 사용자의 측면에서, 음극선관(CRT)과 같이 아날로그적인 조정방법에 익숙해져 있는 일반 사용자들은 LCD와 같이 디지털로 구동되는 표시소자의 특성 및 신호처리에 익숙하지 못하므로 디지털로 구동되는 표지장치에 있어서 샘플링 주파수 및 샘플링 위치가 자동적으로 조정될 수 있는 방안이 요구되고 있다.
따라서, 본 발명의 목적은 입력 아날로그 영상신호를 정확하게 디지털 형태로 변환하도록한 를 제공 하는데 있다.
본 발명의 다른 목적은 입력 아날로그 영상신호의 샘플링 주파수 및 샘플링 위치를 자동적으로 판별하는데 있다.
본 발명의 또 다른 목적은 정확한 샘플링 주파수 및 샘플링 위치를 판별하여 액티브 비디오 영역을 검출하도록 하며 이를 이용하여 자동적으로 수평 위치 조정할 수 있도록 한 샘플링 주파수 및 샘플링 위치를 자동적으로 판별하는데 있다.
도 1은 본 발명의 제1 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정장치를 나타내는 블럭도.
도 2는 본 발명의 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정방법의 처리수순을 단계적으로 나타내는 흐름도.
도 3은 본 발명의 샘플링 주파수 및 샘플링 위치 조정방법을 나타내는 타이밍도.
도 4는 샘플링 클럭이 잘못 설정되어 샘플링된 디지털 신호가 표시패널에 표시되는 상태를 나타내는 도면.
도 5는 본 발명의 제2 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정장치를 나타내는 블럭도.
도 6은 도 2에 도시된 수평 동기신호와 데이터 검색 로직의 출력신호를 나타내는 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
2 : 입력레벨 인터페이스부 4 : 아날로그/디지털 변환기
6 : 메모리 8 : 신호포맷 변환부
10 : 위상 고정 루프 12 : 데이터 랫치/로직부
14 : 동기신호 처리부 16 : 클럭 튜닝부
18 : 제어부 20 : FPD 구동부
22 : FPD
상기 목적을 달성하기 위하여 본 발명의 샘플링 주파수 및 샘플링 위치 조정장치는 샘플링 클럭을 생성하는 샘플링 클럭 생성수단과, 입력신호를 샘플링 클럭에 따라 디지털 신호로 변환하기 위한 아날로그/디지털 변환수단과, 디지털 신호를 표시패널의 해상도에 적합하게 변환하기 위한 신호포맷 변환수단과, 디지털 신호에서 신호의 존재영역을 검색하여 상기 존재영역에서 화소데이터를 검출하기 위한 데이터 랫치/로직수단과, 입력신호의 수평 해상도를 화소 데이터와 비교하여 그 차에 따라 샘플링 클럭을 조정하도록 샘플링 클럭 생성수단을 제어하기 위한 제어수단을 구비한다.
본 발명의 샘플링 주파수 및 샘플링 위치 조정방법은 입력신호를 샘플링 클럭에 따라 디지털 신호로 변환하는 단계와, 디지털 신호에서 신호의 존재영역을 검색하여 존재영역에서 화소데이터를 검출하는 단계와, 입력신호의 수평 해상도를 화소 데이터와 비교하여 그 차에 따라 샘플링 클럭을 조정하는 단계를 포함한다.
상기 목적외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 1 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명 하기로 한다.
도 1은 본 발명에 제1 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정장치를 나타내는 블록도로써, 도 1의 구성에서 본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치는 아날로그 영상신호가 입력되는 입력레벨 인터페이스부(2)와, 아날로그 영상신호를 디지털 신호로 변환하기 위한 아날로그/디지털 변환기(Analog to Digital Converter : 이하 "ADC"라 함)(4)와, 1 수평 라인분의 디지털 영상신호를 저장하기 위한 메모리(6)와, 디지털 영상신호를 표시소자의 해상도 특성에 적합하게 디지털 영상 신호의 포맷을 변환하기 위한 신호 포맷 변환부(8)와, 샘플링 클럭을 생성하여 ADC(4)에 공급하기 위한 위상 고정 루프(Phase Lock Loop : 이하 "PLL"이라 함)(10)와, 유효한 영상신호가 존재하는 영역에서 몇 개의 화소수가 존재하는지를 검출하기 위한 데이터 랫치/로직부(12)와, 입력 영상신호의 수평 해상도에 따라 PLL 데이터를 변환하여 PLL(10)을 제어하기 위한 제어부(18)와, 입력된 수평 동기신호와 수직 동기신호에 따라 입력 신호 정보를 생성하여 제어부(18)에 공급하기 위한 동기신호 처리부(14)를 구비한다.
입력레벨 인터페스부(2)는 입력라인(1)과 ADC(4)에 공통으로 접속된다. 입력레벨 인터페이스부(2)는 입력라인(1)으로부터 전송되는 아날로그 형태의 입력 영상신호를 ADC(4)에 적합한 신호레벨로 레벨정합하게 된다. ADC(4)는 PLL(10)과 입력레벨 인터페이스부(2)에 공통으로 접속됨과 아울러 메모리(6)에 접속된다. ADC(4)는 PLL(10)로부터 입력되는 샘플링 클럭에 따라 입력레벨 인터페이스부(2)로부터 공급되는 아날로그 형태의 영상신호를 디지털 형태의 신호로 변환한다. 메모리(6)는 ADC(4)와 제어부(11)에 공통으로 접속됨과 아울러 데이터 랫치/로직부(12)에 공통으로 접속된다. 메모리(12)에는 제어부(18)로부터 공급되는 판독/기록 제어신호에 따라 1 수평라인분의 영상이 저장된다. 신호포맷 변환부(8)는 메모리(6)와 제어부(18)에 공통으로 접속됨과 아울러 FPD 구동부(20)에 접속된다. 이 신호포맷 변환부(8)는 메모리(6)로부터 입력되는 디지털 영상 데이터를 제어부(18)의 제어에 의해 해당 FPD(22)의 해상도에 적합하게 신호 변환하게 된다. 신호포맷 변환부(20)에서 변환된 신호는 FPD 구동부(20)에 공급되어 FPD(22)에서 표시된다. PLL(10)은 수평 동기신호가 입력되고 제어부(18)와 ADC(4)에 공통으로 접속된다. 이 PLL(10)은 입력되는 수평 동기신호를 주파수 체배하여 샘플링 클럭을 생성한다. PLL(10)의 체배 비율은 제어부(10)로부터 입력되는 PLL 데이터에 의해 변하게 된다. 데이터 랫치/로직부(12)는 메모리(6)와 제어부(18)에 공통으로 접속되어 메모리(6)로부터 입력되는 데이터를 랫치(Latch)하여 신호의 존재영역(이하 "액티브 영역"이라 함)을 검색하여 액티브 영역에서 몇 개의 화소신호가 포함되었는지를 검출하여 검출된 화소정보를 제어부(18)에 공급한다. 제어부(18)는 동기신호 처리부(14)와 데이터 랫치/로직부(12)에 접속됨과 아울러 PLL(10)과 메모리(6)에 공통으로 접속되어 동기신호(14)로부터 공급되는 입력 신호 정보를 분석하고 입력 신호의 수평 해상도를 검출하여 검출된 수평 해상도와 데이터 랫치/로직부(12)로부터 공급되는 수평 화소 데이터를 비교하여 이들 데이터가 서로 다르게 되면 PLL 데이터를 변화시켜 PLL(10)의 체배 비율을 변화시키게 된다.
본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치는 샘플링 위치가 정확하게 되도록 샘플링 위치를 조정하기 위한 클럭 튜닝부(16)를 구비한다. 클럭 튜닝부(16)는 PLL(10)과 제어부(18)에 공통으로 접속되어 제어부(18)의 제어에 의해 입력 아날로그 영상신호의 샘플링 위치가 정확하게 되도록 샘플링 클럭의 위상을 미세하게 조정하여 입력 아날로그 영상신호가 정확한 샘플링 위치로 아날로그/디지털 변환되도록 한다.
도 2는 본 발명의 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정방법을 단계적으로 나타내는 흐름도를 도시한 것으로써 제어부(18)에 의해 수행된다.
도 2에 있어서, 도 1에 도시된 샘플링 주파수 및 샘플링 위치 조정장치를 결부하여 설명하기로 한다.
먼저, 제어부(18)는 동기신호 처리부(14)로부터 입력되는 입력 신호 정보에 의해 입력 신호의 수평/수직 동기신호에 따라 입력 영상신호의 해상도 모드를 판별하게 된다.(S1 단계) 제어부(18)는 입력 영상신호의 해상도 모드가 판별되면 그 해상도 모드에 따른 PLL 데이터를 PLL(10)에 공급하여 PLL(10)을 셋팅하게 된다. 그러면 PLL(10)은 기본 샘플링 주파수로 샘플링 클럭을 발생하게 된다.(S2 단계) 그리고 제어부(18)는 샘플링 크럭에 의해 입력 아날로그 영상신호가 아날로그/디지털 변환되어 데이터 랫치/로직부(12)에 의해 검출된 액티브 영역의 화소수를 분석하게 된다.(S3 단계) 제어부(18)는 액티브 영역의 화소수와 기본 액티브 영역의 화소수를 비교하여 그 차의 절대치가 "1"이 되면(S4 단계)(즉, 검출된 액티브 영역의 화소수에 비하여 기본 액티브 영역 화소수가 하나가 많거나 적게되면) 클럭 튜닝부(16)를 제어하여 샘플링 위치를 최적 위치로 조정하게 된다.(S5 단계) S4 단계에서 검출된 액티브 영역 화소수와 기본 화소수의 차가 1이 아닌 것으로 판별되면 제어부(18)는 S2 및 S3 단계를 재수행한다. S5 단계가 수행되면 제어부(18)는 검출된 액티브 영역 화소수와 기본 화소수가 동일한 가를 판별한 후(S6 단계), 검출된 액티브 영역 화소수에 따라 수평 위치를 조정하게 된다.(S7 단계) S6 단계에서 검출된 액티브 영역 화소수와 기본 화소수가 동일하지 않은 것으로 판별되면 제어부(18)는 S2 및 S3 단계를 재수행한다.
이와 같은 샘플링 주파수 및 샘플링 위치 조정방법을 도 3을 결부하여 상세히 설명하기로 한다. 도 3에 있어서, (a)는 1 수평 동기신호, (b)는 1 수평 동기신호 내에 포함된 입력 아날로그 영상신호, (C)는 1 수평 동기신호 내에서 발생되는 샘플링 클럭, (d)는 1 수평 동기신호의 구간과 액티브 영역의 구간 및 (e)는 입력 아날로그 영상신호와 샘플링 클럭에서 점선으로 나타낸 부분의 부분확대도를 각각 나타낸다. 일반적으로, 모든 비디오 카드나 비디오 신호 발생기의 출력신호는 일정 화소수에 대응하는 해상도를 가지게 된다. 즉, 1 수평 라인 내의 액티브 영역 화소수는 도 3의 (d)와 같이 n1(예를 들면, 액티브 영역의 화소수는 VGA의 경우 640, SVGA의 경우 800, XGA의 경우 1024, SXGA는 1280 등)으로 고정되어 있다. 그러나 1 수평 라인 내의 전체 화소수 n0는 입력 영상신호의 각 신호원에 따라 차이가 나게 된다. 따라서, n1/n0의 비는 신호원에 따라 차이가 나게 되므로 n0를 입력신호에 따라 변화시켜야 한다. 이러한 조정방법은 종래에는 사용자에 의해 수동으로만 조정이 가능하였다. 본 발명에서는 제어부(18)에 의해 PLL(10)이 1 수평 동기신호를 기준으로하여 수파수 체배하여 입력신호에 따라 n0 개의 샘플링 클럭을 를 자동적으로 생성하게 된다.
n0가 정확하게 조정되지 못한 경우 FPD 패널에 표시되는 상태를 도 4를 결부하여 설명한다. 도 4에 있어서, (a)는 1 수평 동기신호 내에 포함된 수평 총화소수 n0와 액티브 영역 화소수 n1을, (b)는 n1 보다 작은 n3 개의 총 화소수 n3를 갖는 샘플링 클럭을, (c)는 n3 개의 수평 총화소수를 가지는 샘플링 클럭에 의해 FPD 패널에서 표시되는 상태를 각각 나타낸다. 도 4에서 알 수 있는 바와 같이 n0의 총화소수를 가지지 못하고 n3 개의 총화소수를 가지는 샘플링 클럭을 이용하여 입력 아날로그 영상을 디지털 형태로 변환하여 FPD에 표시하게 되면 n1/n3가 n1/n0 보다 크게 되어 n1의 수평 해상도를 갖는 FPD 패널에 표시될 때는 항상 n1 개의 데이터를 디스플레이 하게 되므로 샘플링 클럭의 오차에 의해 실제 액티브 영역이 n2 만큼으로 샘플링 되지 못하고 블랙 데이터로 표시되는 인액티브영역이 양측에 위치하는 n1 개로 샘플링되어 (c)와 같이 화면이 작아진 것처럼 보이게 된다.
샘플링 위치가 잘못되는 경우, ADC(4)는 입력 비디오 신호의 피크 레벨을 정확히 샘플링하지 못하고 낮은 레벨의 신호를 샘플링하여 아날로그/디지털 변환하게 된다. 도 3의 (e)에서 알 수 있는 바, 입력 비디오 신호에서 피크레렐 위치인 P1이 정확한 샘플링 위치인데도 불구하고 샘플링 위치가 잘못 조정되어 P10의 위치에서 샘플링되는 경우 클럭지터(Clock jitter)에 의한 Δt만큼 샘플링 클럭이 변하게 되므로 샘플링 되는 지점에서 샘플링되는 비디오 신호 레벨이 양자화 기준레벨보다 크거나 작은 경우에 따라 데이터가 존재하거나 존재하지 않는 것으로 샘플링될 수 있다. 이 경우, 잘못된 샘플링 위치에 따라 아날로그/디지털 변환된 1 수평 라인 내의 액티브 영역 화소수 데이터는 입력 비디오 신호의 그것보다 ±1의 차가 나타난다. 따라서, 제어부(18)는 클럭 튜닝부(16)를 제어하여 PLL(10)로부터 생성되는 샘플링 클럭의 위상을 가변하여 입력 비디오 신호의 피크레벨 지점에 대응하는 P1의 샘플링 위치에서 입력 비디오 신호가 샘플링되도록 한다.
도 5는 본 발명의 제2 실시예에 따른 샘플링 주파수 및 샘플링 위치 조정장치를 나타내는 블록도이다.
도 5의 구성에서, 본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치는 아날로그 영상신호를 샘플링 클럭에 따라 디지털 신호로 변환하기 위한 ADC(4)와, 입력신호와 비교 기준 데이터를 비교하기 위한 데이터 검색 로직(24)과, 샘플링 클럭에 동기되어 입력 액티브 영역 화소수를 계수하기 위한 카운터(28)와, 1 수평 라인에 포함된 액티브 영역의 계수값이 저장되는 제1 랫치(26)와, 샘플링 샘플링 클럭을 생성하기 위한 PLL(10)과, 샘플링되는 액티브 영역 화소수를 검출하고 검출된 액티브 영역 화소수가 입력 액티브 영역 화소수와 틀린 경우 PLL 데이터를 가변하는 제어부(18)와, 데이터 검색 로직(24)의 비교 기준 데이터로서 제어부(18)에 의해 설정된 비교값을 저장하기 위한 제2 랫치(30)를 구비한다. 데이터 검색 로직(24)은 ADC(4), PLL(10), 제1 랫치(26), 제2 랫치(30) 및 카운터(28)에 공통으로 접속되어 제어부(18)에 의해 설정된 비교값을 랫치(24)로부터 입력 받아 랫치신호와 ADC(4)로부터의 데이터 신호를 비교하여 ADC(4)로부터 공급되는 입력 신호가 크면 카운터 제어신호 DS1과 랫치 클럭 DS2를 생성한다. 이들 DS1과 DS2 신호는 도 6의 파형도에서 알 수 있는 바와 같이, DS1은 (a)의 수평 동기신호의 시작점으로부터 액티브 영역의 화소 데이터가 처음 검출되는 시점까지 하이레벨을 유지하게 된다. 이 DS1 신호는 카운터(28)의 인에이블 신호로써 공급된다. DS2 신호는 비교 때마다 하이레벨이 되어 랫치 클럭으로써 제1 랫치(26)에 공급된다. 카운터(28)는 데이터 검색 로직부(24)와 제1 랫치(26)에 공통으로 접속되고 샘플링 클럭과 수평 동기신호가 공급된다. 카운터(28)는 DS1의 하강구간부터 인에이블되어 샘플링 클럭에 동기되어 계수값을 증가시키게 된다. 제1 랫치(26)는 데이터 검색 로직부(24), 카운터(28) 및 제어부(18)에 공통으로 접속되어 액티브 영역동안 DS2에 따라 저장되는 랫치 데이터가 갱신(Update)된다. 제어부(18)는 PLL(10), 클럭 튜닝부(16), 제1 및 제2 랫치(26,30)에 공통으로 접속되어 수평 동기신호에 동기되어 제1 랫치(26)로부터 랫치 데이터를 로드(load)하여 샘플링되는 액티브 영역 화소수를 검출하고 이 검출된 화소수가 입력 액티브 영역 화소수와 다르게 되면 PLL(10)에 공급되는 PLL 데이터를 변화시켜 1 수평 라인 주기 내의 샘플링 클럭수를 변화시키게 된다. 또한, 제어부(18)는 입력 영상의 최적위치에서 샘플링 되도록 클럭 튜닝부(16)를 제어함으로써 샘플링 클럭의 위상을 조정하게 된다.
상술한 바와 같이, 본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법은 입력 아날로그 영상신호를 디지털 영상신호로 변환하는데 있어서 입력신호의 액티브 비디오 영역을 검출함으로써 샘플링 주파수를 정확하게 제어하고 샘플링된 데이터를 비교함으로써 샘플링 위치를 조정하므로 입력 아날로그 영상신호를 정확한 샘플링 위치에서 디지털 영상신호로 변환할수 있는 장점이 있다. 그리고 본 발명에 따른 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법은 입력 아날로그 영상신호의 샘플링 주파수 및 샘플링 위치를 자동적으로 판별할 수 있고 샘플링 주파수 및 샘플링 위치를 자동적으로 조정함으로써 보다 간편한 사용자 인터페이스를 구현할 수 있게 된다.
이상 설명한 내용을 통해 당업자 라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (8)

  1. 샘플링 클럭을 생성하는 샘플링 클럭 생성수단과,
    입력신호를 상기 샘플링 클럭에 따라 디지털 신호로 변환하기 위한 아날로그/디지털 변환수단과,
    상기 디지털 신호를 표시패널의 해상도에 적합하게 변환하기 위한 신호포맷 변환수단과,
    상기 디지털 신호에서 신호의 존재영역을 검색하여 상기 존재영역에서 화소데이터를 검출하기 위한 데이터 랫치/로직수단과,
    상기 입력신호의 수평 해상도를 상기 화소 데이터와 비교하여 그 차에 따라 상기 샘플링 클럭을 조정하도록 상기 샘플링 클럭 생성수단을 제어하기 위한 제어수단을 구비하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정장치.
  2. 제 1 항에 있어서,
    상기 입력신호가 피크레벨에서 샘플링되도록 상기 샘플링 클럭의 위상을 조정하기 위한 클럭튜닝수단을 추가로 구비하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정장치.
  3. 제 1 항에 있어서,
    데이터 랫치/로직수단은 상기 디지털 신호가 저장되는 메모리와,
    상기 메모리에 저장된 상기 디지털 신호의 존재영역을 검색하고 상기 존재영역 내의 화소수 데이터를 검출하기 위한 로직부를 추가로 구비하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정장치.
  4. 제 1 항에 있어서,
    데이터 랫치/로직수단은 상기 입력신호와 상기 제어수단으로부터 설정된 기준 비교 데이터를 비교하기 위한 데이터 검색수단과,
    상기 샘플링 클럭에 동기되어 상기 존재영역 내의 화소수를 계수하기 위한 카운터와,
    상기 존재영역 내의 화소수가 계수된 계수값이 저장되는 제1 랫치와,
    상기 기준 비교 데이터를 저장하기 위한 제2 랫치를 추가로 구비하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정장치.
  5. 입력신호를 샘플링 클럭에 따라 디지털 신호로 변환하는 단계와,
    상기 디지털 신호에서 신호의 존재영역을 검색하여 상기 존재영역에서 화소데이터를 검출하는 단계와,
    상기 입력신호의 수평 해상도를 상기 화소 데이터와 비교하여 그 차에 따라 상기 샘플링 클럭을 조정하는 단계를 포함하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정방법.
  6. 제 5 항에 있어서,
    상기 입력신호가 피크레벨에서 샘플링되도록 상기 샘플링 클럭의 위상을 조정하는 단계를 추가로 포함하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정방법.
  7. 제 5 항에 있어서,
    상기 입력신호의 해상도 모드를 판별하는 단계와,
    상기 해상도 모드에 따라 상기 샘플링 클럭의 주파수를 셋팅하는 단계를 추가로 포함하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정방법.
  8. 제 5 항에 있어서,
    상기 샘플링 클럭을 조정하는 단계는 상기 화소 데이터와 상기 수평 해상도를 비교하여 그 차의 절대치가 "1"이 되면 샘플링 위치를 조정하는 것을 특징으로 하는 샘플링 주파수 및 샘플링 위치 조정방법.
KR1019980027028A 1998-07-04 1998-07-04 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법 KR100266167B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980027028A KR100266167B1 (ko) 1998-07-04 1998-07-04 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980027028A KR100266167B1 (ko) 1998-07-04 1998-07-04 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법

Publications (2)

Publication Number Publication Date
KR20000007611A KR20000007611A (ko) 2000-02-07
KR100266167B1 true KR100266167B1 (ko) 2000-09-15

Family

ID=19543163

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980027028A KR100266167B1 (ko) 1998-07-04 1998-07-04 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법

Country Status (1)

Country Link
KR (1) KR100266167B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10917104B2 (en) 2018-11-15 2021-02-09 Hyundai Autron Co., Ltd. ADC sampling and resource usage optimization method using active variable sampling and active variable phase control

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100676529B1 (ko) * 2005-06-08 2007-01-30 엘지전자 주식회사 영상표시기기 및 그 제어방법
KR101573916B1 (ko) * 2014-12-16 2015-12-02 (주)넥스트칩 영상 수신 방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10917104B2 (en) 2018-11-15 2021-02-09 Hyundai Autron Co., Ltd. ADC sampling and resource usage optimization method using active variable sampling and active variable phase control

Also Published As

Publication number Publication date
KR20000007611A (ko) 2000-02-07

Similar Documents

Publication Publication Date Title
US7286126B2 (en) Apparatus for and method of processing display signal
US5917461A (en) Video adapter and digital image display apparatus
US6097437A (en) Format converter
US20100302220A1 (en) Liquid crystal display and driving method thereof
JP3867296B2 (ja) 画像再生装置、プロジェクタ、画像再生システム及び情報記憶媒体
US6812915B2 (en) Liquid crystal display device
KR100596586B1 (ko) 액정 디스플레이 장치의 화면상태 자동조정장치 및 그 방법
US6597370B1 (en) Apparatus and method for compensating clock phase of monitor
KR100320461B1 (ko) 모니터의 동기신호 처리장치 및 방법
KR100266167B1 (ko) 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법
KR20070091399A (ko) 클록 복원 회로 및 그를 포함한 화상 신호 수신기 및 액정표시 장치
KR100299591B1 (ko) 영상 크기를 자동으로 조정할 수 있는 평판디스플레이 장치 및 그의 조정방법
KR100266222B1 (ko) 모니터 디스플레이용 신호 처리장치
JP3427298B2 (ja) ビデオ信号変換装置およびlcd装置
JPH10319913A (ja) 表示装置
KR20000013224A (ko) 액정표시장치의 블록 구동 노이즈 제거방법 및 장치
KR980004293A (ko) 평판 디스플레이 장치
KR100261583B1 (ko) 샘플링 제어기능을 갖는 액정 디스플레이 모니터
KR100265703B1 (ko) 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터
KR100299845B1 (ko) 엘씨디모니터의자동미세조정시자동코스설정방법
JPH07219486A (ja) 液晶表示装置
KR100516052B1 (ko) 블랭크구간을이용한비디오패러미터의전송방법
KR20010060463A (ko) Lcd 모니터의 화면조정장치 및 방법
JPH08263032A (ja) 画面位置自動調整装置
KR100277025B1 (ko) 모니터의 모드 검색방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070418

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee