KR100266222B1 - 모니터 디스플레이용 신호 처리장치 - Google Patents
모니터 디스플레이용 신호 처리장치 Download PDFInfo
- Publication number
- KR100266222B1 KR100266222B1 KR1019980012315A KR19980012315A KR100266222B1 KR 100266222 B1 KR100266222 B1 KR 100266222B1 KR 1019980012315 A KR1019980012315 A KR 1019980012315A KR 19980012315 A KR19980012315 A KR 19980012315A KR 100266222 B1 KR100266222 B1 KR 100266222B1
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- signal
- counter
- period
- synchronization
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명은 액정표시장치(LCD) 또는 음극선관(CRT) 등에 화상을 디스플레이함에 있어서, 별도의 키(Key) 조작없이 자동적으로 입력신호에 대응하도록 한 모니터 디스플레이용 신호 처리장치에 관한 것이다.
본 발명의 모니터 디스플레이용 신호 처리장치는 카운터 클럭을 공급하는 카운터클럭 발생부와, 입력동기신호가 공급되어 카운터클럭에 동기를 맞추어 입력 동기신호를 시스템 클럭으로 출력하는 제1 동기 처리부와, 동기 처리부에 접속되어 시스템 클럭의 주기를 검출하는 주기 검출수단과, 카운터클럭 발생부 및 주기 검출수단에 공통으로 접속되어 검출된 시스템 클럭의 주기에 따라 카운터클럭의 주기를 가변시키는 제어수단과, 동기 처리부에 접속되어 시스템 클럭에 따라 제2 클럭신호를 발생하여 제2 클럭신호에 따라 입력되는 비디오 신호를 신호보간하여 디스플레이하는 디스플레이수단을 구비한다.
본 발명의 모니터 디스플레이용 신호 처리장치는 별도의 키 설정 없이 다양하게 입력되는 입력신호에 자동적으로 대응하여 디스플레이할 수 있다.
Description
본 발명은 화상 표시장치에 관한 것으로, 특히 액정표시장치(LCD) 또는 음극선관(CRT) 등에 화상을 디스플레이함에 있어서, 별도의 키(Key) 조작없이 자동적으로 입력신호에 대응하도록 한 모니터 디스플레이용 신호 처리장치에 관한 것이다.
통상의 액정표시장치(LCD) 또는 음극선관(CRT) 등 화상 표시장치는 다양한 주파수로 입력되는 비디오 데이터를 각 모드에 따라 적절히 디스플레이하도록 신호처리하는 신호처리장치가 마련되어 있다.
통상의 모니터 디스플레이용 신호처리장치는 도 1에 도시한 것과 같이, 동기신호가 입력되는 위상 동기 루프부(이하 "PLL부"라 함)(8), PLL부(8)에 접속된 클럭발생부(10), 동기신호가 입력되고 클럭발생부(10)에 키(Key)를 공급하는 제어부(12)와, 비디오 데이터가 공급되고 클럭발생부(10) 및 제어부(12)에 공통으로 접속된 비디오 처리부(2)와, 비디오 처리부(2) 및 클럭발생부(10)에 공통으로 접속된 비디오 출력부(4)와, 비디오 출력부(4) 및 클럭발생부(10)에 공통으로 접속된 디스플레이부(6)를 구비한다.
제어부(12)는 입력 모드를 설정하도록 키(Key)를 생성하여 클럭 발생부(10)에 공급한다. 클럭발생부(10)는 이 키에 의해 선택적으로 다른 주파수를 갖는 클럭신호를 PLL부(8), 비디오 처리부(2), 비디오 출력부(4) 및 디스플레이부(6)에 공통으로 공급하게 된다. 그러면 이 클럭신호에 따라서 비디오 처리부(2)는 자신에게 입력되는 비디오 신호를 처리해야 할 신호의 범위를 설정하거나 동기(Sync)를 맞춘 후, 제어부(12)의 제어에 의해 비디오 신호를 적절하게 처리하여 비디오 출력부(4)에 공급하게 된다. 비디오 출력부(4)는 비디오 처리부(2)로부터의 신호를 클럭 발생부(10)로부터 공급되는 클럭신호에 동기를 맞추어 디스플레이부(4)에 공급하게 된다. 그러면 디스플레이부(6)는 시스템의 목적에 따라 안정된 디스플레이를 할 수 있도록 클럭발생부(10)로부터 공급되는 클럭신호에 동기를 맞추어 비디오 출력부(4)로부터의 신호를 디스플레이하게 된다.
이와 같이, 종래의 모니터 디스플레이용 신호 처리장치는 제어부(12) 즉, 마이크로 컴퓨터에 의해 입력 모드에 따라 설정된 키에 의해 입력되는 비디오 신호를 신호처리하고 있다. 그러나 현재 모니터에 적용되는 입력신호를 보게 되면 해상도에 따라 NTCS, VGA, SVGA, XGA, SXGA, UXGA 등 매우 다양한 형태로 입력되고 있다. 특히 SVGA 이상에서는 입력되는 비디오 신호의 주파수는 매우 다양하게 나타날 수 있기 때문에 제어부(12) 즉, 마이크로 컴퓨터에서 각 모드에 따라 키를 설정하기가 어렵게 되고 있다. 또한 이처럼 다양한 형태의 입력신호 각각에 대하여 키를 설정함으로써 메모리의 용량에 한계가 있음은 물론 신호처리하는 과정이 매우 복잡하게 된다.
따라서, 본 발명의 목적은 별도의 키 설정 없이 다양한 모드로 입력되는 입력신호를 자동적으로 디스플레이할 수 있도록 한 모니터 디스플레이용 신호 처리장치를 제공하는데 있다.
도 1은 통상의 모니터 디스플레이용 신호 처리장치를 개략적으로 나타내는 블록도.
도 2는 본 발명의 실시예에 따른 모니터 디스플레이용 신호 처리장치를 나타내는 개략적인 블록도.
도 3은 도 2에서 각 블록의 출력 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
2,32 : 비디오 처리부 4 : 비디오 출력부
6,34 : 디스플레이부 8,18 : PLL부
10,24 : 클럭 발생부 12,26 : 제어부
14,16 : 동기 처리부 20 : 카운터 발생부
22 : 카운터 산출부 28 : 인터폴레이션부
30 : 비디오 출력부
상기 목적을 달성하기 위하여, 본 발명의 모니터 디스플레이용 신호 처리장치는 카운터클럭을 공급하는 카운터클럭 발생부와, 입력동기신호가 공급되어 카운터클럭에 동기를 맞추어 입력 동기신호를 시스템 클럭으로 출력하는 제1 동기 처리부와, 동기 처리부에 접속되어 시스템 클럭의 주기를 검출하는 주기 검출수단과, 카운터클럭 발생부 및 주기 검출수단에 공통으로 접속되어 검출된 시스템 클럭의 주기에 따라 카운터클럭의 주기를 가변시키는 제어수단과, 동기 처리부에 접속되어 시스템 클럭에 따라 제2 클럭신호를 발생하여 제2 클럭신호에 따라 입력되는 비디오 신호를 신호보간하여 디스플레이하는 디스플레이수단을 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 잇점들은 첨부한 도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 실시예들을 첨부한 도 2 및 도 3을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 실시예에 따른 모니터 디스플레이용 신호 처리장치를 개략적으로 나타낸 블록도를 도시한 것이다.
도 2에 있어서, 본 발명의 모니터 디스플레이용 신호 처리장치의 각 블록에서의 출력파형을 도시한 도 3을 결부하여 설명하기로 한다.
도 2의 구성에서, 본 발명의 모니터 디스플레이용 신호 처리장치는 동기신호가 입력되는 제1 동기 처리부(14)와, 리셋신호가 공급되는 제어부(26)와, 비디오 신호가 공급되는 비디오 처리부(32)와, 제어부(26)에 공통으로 접속된 카운터 발생부(20) 및 카운터 산출부(22)와, 제1 동기 처리부(14), 카운터 발생부(20) 및 카운터 산출부(22)에 공통으로 접속된 제2 동기 처리부(16)와, 제 1 동기 처리부(14)에 접속된 PLL부(18)와, PLL부(18)에 접속된 클럭발생부(24)와, 클럭발생부(24)에 접속된 인터폴레이션 처리부(28)와, 클럭발생부(24) 및 인터폴레이션 처리부(28)에 공통으로 접속된 비디오 출력부(30)와, 클럭발생부(24), 인터폴레이션 처리부(28)및 비디오 출력부(30)에 공통으로 접속된 디스플레이부(34)를 구비한다.
동기신호(Sync)와 비디오 신호가 각각 제1 동기 처리부(14)와 비디오 처리부(32)에 입력되어 지면, 리셋신호에 의해서 제어부(26) 즉, 마이크로 컴퓨터가 리셋됨과 동시에 카운터 발생부(20)가 리셋되어 동작하기 시작한다. 이에 따라 카운터 발생부(20)에서는 카운터클럭(CLKcnt)이 제1 동기 처리부(14)에 공급된다. 그러면 제1 동기 처리부(14)는 자신에게 입력되는 동기신호(Syncsystem)와 카운터클럭(CLKcnt)간의 동기화를 이루어서 시스템 동기신호(Sync)를 발생시켜 제2 동기 처리부(16)와 PLL부(18)에 공통으로 공급하게 된다. 제2 동기 처리부(16)는 시스템 동기신호(Syncsystem)에서 폴링에지(Falling Edge)와 폴링에지 사이의 한 주기를 카운터 발생부(20)로부터 공급되는 카운터클럭(CLKcnt)으로 계수하게 된다. 카운터 산출부(22)는 시스템 동기신호(Syncsystem)의 한 주기동안에 계수된 카운터 개수(Ncnt)를 산출하여 제어부(26)에 공급하게 된다. 제어부(26)는 카운터 산출부(22)로부터 입력되는 카운터의 개수(Ncnt)를 판독하여 카운터 발생부(20)로 카운터 정보(Dcnt)를 피드백하여 공급한다. 카운터 발생부(20)는 이 카운터 정보(Dcnt)에 따라 카운터클럭(CLKcnt)의 주기를 변화시키게 됨으로써 입력모드에 따라 시스템 동기신호(Syncsystem)가 안정되게 보완되도록 한다. 이와 같이, 동기신호의 주기를 검출하여 조정함으로써 종래에 각 입력모드에 할당하는 별도의 키가 필요없이 시스템 동기신호(Syncsystem)는 도 3의 파형도와 같이 자동적으로 입력모드에 정확히 동기되어서 PLL부(18)와 클럭 발생부(24)에 공급된다. PLL부(18)로부터의 신호는 자신에게 입력되는 시스템 동기신호(Syncsystem)에 따라 임의의 주파수로 클럭 발생부(24)로 공급되어지게 되고, 클럭 발생부(24)는 입력신호 모드에 적합한 클럭 신호를 각 모드에 설정된 주파수로 인터폴레이션 처리부(28), 비디오 출력부(30) 및 디스플레이부(34)에 공급하게 된다. 인터폴레이션 처리부(28)는 비디오 처리부(32)로부터 입력되는 입력 비디오 신호를 클럭신호의 동기에 맞추어 신호보간 또는 라인보간하여 비디오 출력부(30)로 공급하게 된다. 그러면 비디오 출력부(30)는 이 신호를 디스플레이부(34)에 공급하게 되고 디스플레이부(34)는 비디오 출력부(30)로부터의 비디오 신호를 클럭 발생부(24)로부터의 클럭신호에 동기시켜 디스플레이하게 된다.
이와 같이, 본 발명에 따른 모니터 디스플레이용 신호 처리장치는 입력신호를 자동적으로 디스플레이 시스템에 적용함으로써, 제어부(26)에서 별도의 키가 불필요하게 된다. 이에 따라, 제어부(26)에서의 불필요한 소프트웨어 용량을 줄일 수 있게됨으로 시스템 설계의 단순화를 꾀할 수 있게 된다. 또한 사용자의 시스템 사용이 보다 간단 명료해지게 된다.
상술한 바와 같이, 본 발명의 모니터 디스플레이용 신호 처리장치는 별도의 키 설정 없이 다양하게 입력되는 입력신호에 자동적으로 대응하여 디스플레이할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
Claims (3)
- 카운터클럭을 공급하는 카운터클럭 발생부와,입력동기신호가 공급되어 상기 카운터클럭에 동기를 맞추어 상기 입력 동기신호를 시스템 클럭으로 출력하는 제1 동기 처리부와,상기 동기 처리부에 접속되어 상기 시스템 클럭의 주기를 검출하는 주기 검출수단과,상기 카운터클럭 발생부 및 상기 주기 검출수단에 공통으로 접속되어 상기 검출된 시스템 클럭의 주기에 따라 상기 카운터클럭의 주기를 가변시키는 제어수단과,상기 동기 처리부에 접속되어 상기 시스템 클럭에 따라 제2 클럭신호를 발생하여 상기 제2 클럭신호에 따라 입력되는 비디오 신호를 신호보간하여 디스플레이하는 디스플레이수단을 구비한 것을 특징으로 하는 모니터 디스플레이용 신호처리장치.
- 제 1 항에 있어서,상기 주기 검출수단은 상기 제1 동기 처리부와 상기 카운터클럭 발생부에 공통으로 접속되어 상기 카운터클럭에 따라 상기 시스템 클럭의 한 주기를 검출하는 제2 동기 처리부와,상기 제2 동기 처리부에 접속되어 상기 시스템 클럭의 한 주기 동안 검출된 카운터클럭을 계수하여 그 계수정보를 상기 제어수단에 공급하는 모니터 디스플레이용 신호처리장치.
- 제 1 항에 있어서,상기 주기 검출수단은 상기 시스템 클럭에서 폴링에지와 폴링에지사이의 한 주기동안을 상기 카운터클럭으로 계수하여 상기 시스템 클럭의 한 주기를 검출하는 것을 특징으로 하는 모니터 디스플레이용 신호처리장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980012315A KR100266222B1 (ko) | 1998-04-07 | 1998-04-07 | 모니터 디스플레이용 신호 처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980012315A KR100266222B1 (ko) | 1998-04-07 | 1998-04-07 | 모니터 디스플레이용 신호 처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990079633A KR19990079633A (ko) | 1999-11-05 |
KR100266222B1 true KR100266222B1 (ko) | 2000-09-15 |
Family
ID=19535959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980012315A KR100266222B1 (ko) | 1998-04-07 | 1998-04-07 | 모니터 디스플레이용 신호 처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100266222B1 (ko) |
-
1998
- 1998-04-07 KR KR1019980012315A patent/KR100266222B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990079633A (ko) | 1999-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20100110062A1 (en) | Metod for Synchronizing Display of Images in a Multi-Display Computer System | |
US6577322B1 (en) | Method and apparatus for converting video signal resolution | |
US6812915B2 (en) | Liquid crystal display device | |
CN112562597B (zh) | 具有动态背光调整机制的显示器控制装置及方法 | |
KR100320461B1 (ko) | 모니터의 동기신호 처리장치 및 방법 | |
KR20030006022A (ko) | Out-of 레인지 모드 디스플레이 장치 및 방법 | |
JP4017335B2 (ja) | 映像信号の有効期間検出回路 | |
KR100266222B1 (ko) | 모니터 디스플레이용 신호 처리장치 | |
KR100935821B1 (ko) | 도트 클럭 생성 회로, 반도체 디바이스, 및 도트 클럭 생성방법 | |
JPH06149177A (ja) | 情報処理装置 | |
KR100266167B1 (ko) | 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법 | |
KR100263165B1 (ko) | 비디오 모드 판별장치 | |
KR980004293A (ko) | 평판 디스플레이 장치 | |
KR100229928B1 (ko) | 액정 모니터의 동기신호 유무 표시 방법 및 그 장치 | |
KR100299591B1 (ko) | 영상 크기를 자동으로 조정할 수 있는 평판디스플레이 장치 및 그의 조정방법 | |
JPH09297555A (ja) | ドットクロック再生装置 | |
JP2713063B2 (ja) | デジタル画像生成装置 | |
JPH07219486A (ja) | 液晶表示装置 | |
KR100569714B1 (ko) | 박막 트랜지스터 데이터 출력장치 및 디스플레이 모드 설정방법 | |
KR100294265B1 (ko) | 콤퍼지트 타입 동기 신호를 이용하여 화소 클럭을 발생하는 액정 디스플레이 장치 | |
JPH08263032A (ja) | 画面位置自動調整装置 | |
KR100277041B1 (ko) | 모드 검색장치 | |
KR20010081557A (ko) | 평면 모니터의 동기신호 안정화장치 | |
JPH01221798A (ja) | 平面表示装置 | |
KR20040008824A (ko) | 디지털 디스플레이장치의 수평 동기 신호 보정 장치 및 그방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070418 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |