KR100277041B1 - 모드 검색장치 - Google Patents

모드 검색장치 Download PDF

Info

Publication number
KR100277041B1
KR100277041B1 KR1019970071977A KR19970071977A KR100277041B1 KR 100277041 B1 KR100277041 B1 KR 100277041B1 KR 1019970071977 A KR1019970071977 A KR 1019970071977A KR 19970071977 A KR19970071977 A KR 19970071977A KR 100277041 B1 KR100277041 B1 KR 100277041B1
Authority
KR
South Korea
Prior art keywords
signal
input
mode
inverter
generating
Prior art date
Application number
KR1019970071977A
Other languages
English (en)
Other versions
KR19990052489A (ko
Inventor
정대호
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019970071977A priority Critical patent/KR100277041B1/ko
Publication of KR19990052489A publication Critical patent/KR19990052489A/ko
Application granted granted Critical
Publication of KR100277041B1 publication Critical patent/KR100277041B1/ko

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 발명은 디지털 처리의 모니터에 있이서 안정한 모드변환이 되도록 한 모드 검색장치에 관한 것이다.
본 발명의 모드 검색장치는 입력라인으로부터 입력되는 입력 동기신호와 구동회로로부터 표시패널 쪽으로 입력되는 출력 동기신호의 위상을 비교하여 진위의 해상도모드 변환여부를 검출하며 진위의 해상도모드 변환여부에 따라 서로 다른 논리 값을 가지는 모드상태 신호를 생성하는 위상비교수단과, 입력라인으로부터 입력되는 비디오신호에 포함된 수평 및 수직 동기신호를 검출하여 검출결과에 따라 입력 비디오신호의 해상도모드가 변환되면 구동회로를 오프시키기 위한 인버터오프신호를 발생하는 제어수단과, 인버터오프신호와 모드상태 신호에 근거하여 진위의 해상도모드 변환기간에 구동회로를 일시적으로 오프시키기 위한 제어신호 발생수단을 구비한다.
본 발명의 모드 검색장치는 디지털 처리의 모니터에 있어시 모드 검색을 신속히 함으로써 입력화상을 표시할 때 화면의 이상현상을 제거하여 시스템을 안정화 시킬 수 있다.

Description

모드 검색장치
본 발명은 모니터와 같은 표시장치에 관한 것으로, 특히 디지털 처리의 모니터에 있어서 안정한 모드변환이 되도록 한 모드 검색장치에 관한 것이다.
최근, 영상매체는 시청자에게 고해상도의 화상을 제공하기 위한 방안으로 기 전의 아날로그(Ana1og) 영상신호 대신에 정보의 압축이 용이한 디지털(Digital) 영 상신호로 비디오 신호를 표시하고 있는 추세에 있다. 이에 따라, 디지털 영상신호로 비디오 신호를 표시하는 영상 표시장치로 박막화가 가능하고 아울러 해상도가 뛰어나 최근, 업무용 또는 가정용으로 개발되어 시판되고 있는 액정 표시 장치 (Liquid Crystal Display ; 이하 “LCD”라 함)의 개발이 가속화되고 있다. 퍼스널 컴퓨터(PC)용 모니터 디스플레이 시스템의 모드 검색은 수평, 수직 동기신호의 주파수와 수평, 수직 동기신호의 극성을 기준으로 판단하고 있으며 이를 기초로 하여 수평, 수직 동기신호의 위치 및 크기 등의 모드 데이터를 변환하게 된다. 통상, LCD와 같은 디지틸 처리의 모니터의 경우, 출력되는 신호의 포맷 즉, 해상도(Resolution)는 정해져 있기 때문에 입력신호의 해상도에 관계없이 출력 해상도는 항상 일정하게 된다. 여기서, 입력신호의 해상도를 출력 해상도로 변환하는 과정에서 위상 동기 루프(Phase Lock Loop : 이하 "PLL"이라 함) 데이터 등과 같이 데이터들을 변환하여 주어야 한다. 이 PLL은 제1도와 같이, 순환 루우프를 이루도록 접속된 위상 비교기(2), 전압 제어 발진기(Voltage Control Oscillator : 이하 "VCO"라 함)(4), 곱셈기(6) 및 나눗셈기(8)로 이루어진다. 위상 비교기(2)는 입력 동기신호와 나눗셈기(8)로부터 분주된 구형파 신호를 비교하여 그 위상차에 해당하는 전압 신호를 발생하게 된다. VCO(4)는 위상 비교기(2)로부터의 입력신호에 따라 자체에서 발생되는 출력 동기신호의 주파수를 조절하게 된다. LCD와 같은 디지털 처리의 디스플레이 장치에서 정해진 출력 동기신호에 따라 입력되는 영상신호를 디스플레이하기 때문에 다양한 종류의 입력 동기신호를 마이크로 프로세서(도시하지 않음)에서 검출하여 곱셈기(6)와 나눗셈기(8)의 데이터를 출력 동기신호에 맞게 조정하게 되다. 그러나 마이크로 프로세서에서 수평, 수직 동기신호의 주파수를 판단하는데 소요되는 시간이 모드변환시의 시간보다 길기 때문에 입력된 새로운 모드는 이전 입력신호의 입력 모드의 타이밍 데이터로 인해 오버 플로우(Over flow) 또는 언더 플로우(Under flow)가 발생하여 잠시 동안 화면이 깨지는 문제점이 발생하게 된다. 한편, 음극선관(CRT)모니터와 같은 아날로그 디스플레이 장치에는 모드변환시 편향 및 고압의 프로텍션이나 직류-직류 변환기의 프로텍션 기능이 있기 때문에 이러한 현상을 거의 무시할 수 있다.
따라서, 본 발명의 목적은 LCD와 같은 디지털 처리의 모니터에 있어서 모드검색을 신속히 함으로써 입력화상을 표시할 때 화면의 이상현상을 제거하여 시스템을 안정화시키도록 한 모드 검색장치를 제공하는데 있다.
제1도는 위상 동기 루프(PLL)를 나타내는 블록도.
제2도는 본 발명의 실시예에 따른 모드 검색장치를 개략적으로 나타내는 블록도.
제3도는 제2도의 모드 검색장치를 상세히 나타내는 상세 회로도.
제4도는 제2도 및 제3도에서 입력 동기신호와 출력 동기신호의 파형을 나타내는 파형도.
* 도면의 주요부분에 대한 부호의 설명
2 : 위상 비교기 4 : 전압 제어 발진기
6 : 곱셈기 8 : 나눗셈기
9 : 입출력 동기 위상 비교기 10 : 제어신호 발생부
12 : 인버터 14 : D 플립/플롭
16 : AND 게이트 Rl,R2,R3 : 저항
C1,C2 : 캐패시터 Q1 : 트랜지스터
상기 목적을 달성하기 위하여, 본 발명의 모드 검색장치는 입력라인으로부터 입력되는 입력 동기신호와 구동회로로부터 표시패널 쪽으로 입력되는 출력 동기신호의 위상을 비교하여 진위의 해상도모드 변환여부를 검출하며 진위의 해상도모드 변환여부에 따라 서로 다른 논리 값을 가지는 모드상태 신호를 생성하는 위상비교 수단과, 입력라인으로부터 입력되는 비디오신호에 포함된 수평 및 수직 동기신호를 검출하여 검출결과에 따라 입력 비디오신호의 해상도모드가 변환되면 구동회로를 오프시키기 위한 인버터오프 신호를 발생하는 제어수단과, 인버터오프신호와 모드상태 신호에 근거하여 진위의 해강도모드 변환기간에 구돔회로를 일시적으로 오프시키기 위한 제어신호 발생수단을 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 잇점들은 첨부한 도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 실시예들을 첨부만 제2도 및 제3도를 참조하여 상세히 설명하기로 한다.
제2도는 본 발명의 실시예에 따른 모드 검색장치를 개략적으로 나타내는 블록도를 도시한 것이다.
제2도를 참조하면, 본 발명의 모드 검색장치는 PLL 입력 동기신호 및 출력 동기신호가 공급되는 입출력 동기 위상 비교기(9)와, 입출력 동기 위상 비교기(9)에 접속된 제어신호 발생부(10)를 구비한다.
입출력 동기 위상 비교기(9)는 PLL 입력 동기신호와 출력 동기신호를 비교하여 동일한 모드일 경우 이전 상태의 논리 값을 유지하여 출력하게 되고 새로운 모드가 입력됨에 따라 특정 논리 값을 출력하게 된다. 제어신호 발생부(10)는 입출력 동기 위상 비교기(9)의 출력 신호 논리 값에 따라 비디오 뮤트 및 온/오프 상태로 절환하는 역할을 하게 된다.
이를 위하여, 입출력 동기 위상 비교기(9)는 제3도와 같이 PLL 출력 동기신호의 위상을 반전시키는 인버터(12)와, PLL 입력 동기신호와 위상이 반전된 출력 동기신호가 공급되는 D 플립/플롭(14)을 구비한다. D 플립/플롭의 클럭단자(CLK)에 PLL 출력 동기신호의 위상이 반전되어 공급된다. PLL 입력 동기신호는 D 플립/플롭(14)의 D 단자에 반전된 위상으로 공급된다. D 플립/플롭(14)은 PLL 출력 동기 신호의 라이징 에지 즉, 위상 반전되기 전의 폴링 에지에서 PLL 입력신호를 샘플링하게 된다. 제4도와 같은 파형을 갖게 되는 PLL 입력 및 출력 동기신호가 D 플립/플롭(14)에 공급된다면 PLL 출력 동기신호의 폴링에지에서 샘플링되어 (D 플립/플롭에서는 인버터(12)에 의해 라이징 에지에서 샘플링된다) PLL 입력 동기신호는 하이에서 로우의 논리 값으로 반전되어 공급된다. 그러면 D 플립/플롭(14)의 출력(Q′)은 하이의 논리 값으로 출력된다. 이 경우는 모드 안정화 상태로서 즉, PLL이 락킹상태일 때의 위상을 나타낸다. 이와 달리, 모드 변환시는 PLL 입력 동기신호가 샘플링 될 때 로우에서 하이의 논리 값으로 반전된다. 이 때의 D 플립/플롭(14)의 출력(Q′)은 로우의 논리 값으로 출력된다. 결과적으로, 입출력 동기 위상 비교기(9)는 PLL 입력 동기신호와 PLL 출력 동기신호의 위상이 달라질 때, 즉 모드 변환시에 로우의 논리 값을 제어신호 발생부(10)에 공급하고 모드 안정화 상태에 하이의 논리 값을 제어신호 발생부(10)에 공급하게 된다.
제어신호 발생부(10)는 D 플립/플롭(14)의 출력단에 병렬 접속된 제1 캐패시터(C1) 및 제2 저항(R2)과, 제1 캐패시터(C1) 및 제2 저항(R2)에 자신의 베이스단자가 접속된 npn 형 바이폴라 트랜지스터(이하 "트랜지스터"라 함)(Ql)와, 트랜지 스터(Q1)의 컬렉터단자와 공통전압원(Vcc) 사이에 접속되는 제3 저항(R3)과 트랜지 스터(Q1)의 컬렉터단자와 기저전압원(GND) 사이에 접속된 제2 캐패시터(C2)와, 제3저항(R3) 및 제2 캐패시터(C2)에 공통으로 접속된 AND 게이트(16)를 구비한다.
제1 캐패시터(Cl) 및 제2 저항(R2)는 RC 시정수가 적절히 조정되어 D 플립/플롭(14)의 출력신호의 응답속도를 가속시키는 역할을 한다. 트랜지스터(Q1)는 자 신의 베이스에 공급되는 신호레벨에 따라 공통전원(Vcc)의 신호패스를 절환하는 역할을 하게 된다. 이를 자세히 하면, 모드 변환시에 자신의 베이스단자에 로우논리를 가지는 D 플립/플롭(14)의 출력신호가 공급되면 트랜지스터(01)는 턴오프된다.그러면 공통전압(Vcc)은 제3 저항(R3)을 경유하여 AND 게이트(16)에 공급된다. 이와 달리, D 플립/플롭(14)의 출력신호가 하이레벨을 유지하는 모드 안정화 상태에서 트랜지스터(Q1)는 자신의 베이스단자에 공급되는 신호가 하이레벨로 변하게 됨에 따라 턴온된다. 그러면 공통전압(Vcc)은 제3 저항(R3)을 경유하여 기저 전압원(GND) 쪽으로 바이패스되며, AND 게이트(16)의 출력신호는 로우논리값으로 변하게된다. AND 게이트(16)의 다른 입력신호는 마이컴(11)으로부터 공급된다. 마이컴(11)은 입력라인(도시하지 않음)에 포함된 수평 동기신호 및 수직 동기신호를 검출하여 현재 입력되는 비디오 신호의 해상도 모드를 판단하고 입력신호의 해상도가 변하는 기간에 표시패널을 구동시키기 위한 구동회로의 인버터(도시하지 않음)를 일시적으로 오프시키기 위한 인버터 온/오프신호를 제어신호 발생부(10)에 공급하게 된다. AND 게이트(16)는 마이콤(11)과 트랜지스터(Q1)로부터 공급되는 두 입력 신호를 논리곱 연산하여 모드변환시 표시패널의 화면을 일시적으로 오프시키기 위한 인버터 온/오프 제어신호를 발생하며, 이 인버터 온/오프 제어신호를 인버터에 공급하게 된다. 이를 상세히 하면, 마이컴(11)으로부터 입력되는 인버터 온/오프 신호의 논리 값이 하이논리를 유지하는 기간(즉, 마이컴(11)이 모드변환기간으로 판단할 때)에 제1 노드(n1)로부터 공급되는 신호의 논리 값이 로우일 때(즉, 실제로는 모드 안정화 상태일 때) AND 게이트(16)로부터 출력되는 인버터 온/오프 제어신호는 로우논리를 갖게 된다. 그러면 인버터는 온 상태를 유지하여, 표시패널은 현재의 해상도 모드를 유지하여 화상 또는 영상을 표시하게 된다. 이와 달리, 마이컴(11)으로부터 입력되는 인버터 온/로프신호의 논리 값이 하이논리를 유지하는 기간(즉, 마이컴(11)이 모드변환기간으로 판단할 때)에 제1 노드(n1)로부터 공급되는 신호의 논리 값이 하이일 때(즉, 실제로 모드 변환 상태일 때) AND 게이트(16)로부터 출력되는 인버터 온/오프 제어신호는 하이논리를 갖게 된다. 그러면 인버터는 턴-오프되며, 표시패널의 화면은 오프된다. 이 때, 마이컴(11)으로부터 입력되는 인버터 온/오프신호의 논리 값이 로우로 반전되면(즉, 마이컴(11)이 모드 안정화 상태로 판단할 때) AND 게이트(16)의 논리 값은 로우의 논리 값을 유지하게 되어 인버터는 온 상태를 유지하게 된다. 이와 같이, 본 발명의 모드 검색장치는 모드 상태를 하드웨어적으로 신속히 검출하여 인버터를 제어하게 된다. 한편 비디오 뮤트 해제시간의 제어는 소프트웨어적으로 적절히 조절할 수 있다.
결과적으로, 본 발명의 모드 검색장치는 모드 변환시 PLL 입력 동기신호와 출력 동기신호의 위상이 달라지는 것을 이용하여 인버터를 턴오프함으로써 비디오 뮤트 상태로 전환하게 된다. 이에 따라, 종래 발생하던 모드 변환시에 화면을 디스플레이할 때의 오버 플로우나 언더 플로우와 같은 화면 이상현상을 제거하여 시스템이 안정화된다. 또한 마이컴으로부터의 제어신호와, 모드변환 유무상태를 나타내는 신호의 논리 값으로 비디오 뮤트 상태를 결정지음으로써 하드웨어와 소프트웨어 뮤트를 다 같이 제어하게 된다.
상술한 바와 같이, 본 발명의 모드 검색장치는 디지털 처리의 모니터에 있어서 모드 검색을 신속히 함으로써 입력화상을 표시할 때 화면의 이상현상을 제거하여 시스템을 안정화시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (3)

  1. 표시패널과, 상기 표시패널을 구동시키기 위한 구동신호를 발생하는 구동회로를 구비하는 디지털 표시장치에 있어서, 입력라인으로부터 입력되는 입력 동기신호와 상기 구동회로로부터 상기 표시 패널쪽으로 입력되는 출력 동기신호의 위상을 비교하여 진위의 해상도모드 변환여부를 검출하며 상기 진위의 해상도모드 변환여부에 따라 서로 다른 논리 값을 가지는 모드상태 신호를 생성하는 위상 비교수단과, 상기 입력라인으로부터 입력되는 비디오신호에 포함된 수평 및 수직 동기신호를 검출하여 그 검출결과에 따라 입력 비디오신호의 해상도모드가 변환되면 상기 구동회로를 오프시키기 위한 인버터오프신호를 발생하는 제어수단과, 상기 인버터오프신호와 상기 모드상태 신호에 근거하여 상기 진위의 해상도 모드 변환기간에 상기 구동회로를 일시적으로 오프시키기 위한 제어신호 발생수단을 구비한 것을 특징으로 하는 모드 검색장치.
  2. 제1항에 있어서, 상기 위상비교수단은 상기 출력 동기신호의 특정 시점에 상기 입력 동기신호를 샘플링하여 위상을 비교함으로써 상기 모드 변환상태를 나타내는 특정 논리 값의 상기 모드상태 신호를 상기 제어신호 발생수단에 공급하는 것을 특징으로 하는 모드 검색장치.
  3. 제1항에 있어서, 상기 제어신호 발생수단은 공통전압이 공급되고 상기 위상비교수단에 접속되어 상기 모드상태 신호의 논리 값에 따라 상기 공통전압의 신호패스를 절환하는 절환수단과, 상기 절환수단에 접속되어 상기 절환수단의 출력신호를 가속하는 시정수수단과, 상기 절환수단, 상기 시정수수단 및 상기 제어수단에 공통으로 접속되어 상기 모드상태 신호와 상기 제어수단으로부터의 인버터 온/오프신호를 논리곱 연산하여 상기 구동회로의 인버터를 온/오프시키기 위한 제어신호를 생성하는 앤드 게이트를 구비한 것을 특징으로 하는 모드 검색장치.
KR1019970071977A 1997-12-22 1997-12-22 모드 검색장치 KR100277041B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970071977A KR100277041B1 (ko) 1997-12-22 1997-12-22 모드 검색장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970071977A KR100277041B1 (ko) 1997-12-22 1997-12-22 모드 검색장치

Publications (2)

Publication Number Publication Date
KR19990052489A KR19990052489A (ko) 1999-07-15
KR100277041B1 true KR100277041B1 (ko) 2001-01-15

Family

ID=66090471

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970071977A KR100277041B1 (ko) 1997-12-22 1997-12-22 모드 검색장치

Country Status (1)

Country Link
KR (1) KR100277041B1 (ko)

Also Published As

Publication number Publication date
KR19990052489A (ko) 1999-07-15

Similar Documents

Publication Publication Date Title
JP2942750B2 (ja) ディジタル表示装置におけるクロック再生のための方法及び装置
KR100259265B1 (ko) 자동 코오스 조정 기능을 갖는 평판 디스플레이 장치
US5959691A (en) Digital display apparatus having image size adjustment
US6300982B1 (en) Flat panel display apparatus and method having on-screen display function
US6285402B1 (en) Device and method for converting scanning
KR100315246B1 (ko) 디지털 표시 장치용 위상 동기 루프 회로
JP2537013B2 (ja) 液晶表示装置用のドット・クロック生成装置
JPH11161220A (ja) デジタル表示装置
KR100277041B1 (ko) 모드 검색장치
US5544202A (en) Synchronization apparatus
US5999026A (en) Resynchronization device
KR980004293A (ko) 평판 디스플레이 장치
JPH11194738A (ja) 映像表示装置のサンプリングクロック調整回路
JP2002006823A (ja) ディスプレイ装置
KR100230779B1 (ko) 영상신호 처리기의 동기신호 변환회로
US7184096B2 (en) Method and circuit for providing a horizontal scan signal for a television set
JPH07219486A (ja) 液晶表示装置
KR890004992B1 (ko) 비디오신호를 입력신호로 하는 전자발광 모니터 구동회로
KR100277025B1 (ko) 모니터의 모드 검색방법 및 장치
JPH1188156A (ja) クロック生成用pll回路
JPH11184422A (ja) 同期信号処理回路および方法、表示装置、記憶媒体
KR100266222B1 (ko) 모니터 디스플레이용 신호 처리장치
JPH1169263A (ja) 垂直ブランキング生成回路
JPH07226860A (ja) Pll回路
JPH04328470A (ja) 周波数判別回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060911

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee