JPH11175033A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JPH11175033A
JPH11175033A JP9342458A JP34245897A JPH11175033A JP H11175033 A JPH11175033 A JP H11175033A JP 9342458 A JP9342458 A JP 9342458A JP 34245897 A JP34245897 A JP 34245897A JP H11175033 A JPH11175033 A JP H11175033A
Authority
JP
Japan
Prior art keywords
video signal
liquid crystal
clock
signal
dot clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9342458A
Other languages
English (en)
Other versions
JP3460555B2 (ja
Inventor
Kazuhiro Yamada
和洋 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP34245897A priority Critical patent/JP3460555B2/ja
Publication of JPH11175033A publication Critical patent/JPH11175033A/ja
Application granted granted Critical
Publication of JP3460555B2 publication Critical patent/JP3460555B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】 液晶表示装置のサイズ調整、ドットクロック
位相調整、位置調整をすべて自動にすることを目的とす
る。 【解決手段】 映像検出手段5の結果をもとに最初にサ
イズ調整を自動で行い、その次にクロック位相自動調整
3を用いてクロック位相調整を自動で行い、最後に映像
検出手段5の結果をもとに位置調整を自動で行うことで
3つの調整をすべて自動で行うことを可能にする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は入力されたアナログ
映像信号を液晶パネルに表示する液晶表示装置に関する
ものである。
【0002】
【従来の技術】従来、入力映像信号の映像スタート位置
とエンド位置を検出し、その検出結果から、表示位置と
水平方向のサイズを自動調整する技術として特開平5−
35240号に記載されたものが知られている。この技
術は検出したスタート位置をもとに映像のスタートを表
示デバイスの左端に合わせることで表示位置を調整する
もので(以下自動位置調整とする)、また、検出したス
タート位置とエンド位置の差分が入力映像信号のsyn
c幅とフロントポーチとバックポーチを除いた期間(以
下アクティブビデオ期間とする)と一致するようにPL
L手段にてドットクロックを再生することで表示サイズ
を調整する(以下自動サイズ調整)ものである。
【0003】さらに液晶表示装置において、再生したド
ットクロックと映像信号の位相があっていない場合に、
クロック位相を自動調整し最適な位相にする技術(以下
自動クロック位相調整とする)として、特開平7−21
9485号に記載されたものが知られている。これはあ
るフレームとnフレーム後の映像データを比較し、その
データが一致するように再生したドットクロックの位相
を調整し、再生したドットクロックで入力されたアナロ
グ映像信号をA/D変換する際に映像信号の立ち上がり
エッジや立ち下がりエッジのトランジェント部分をサン
プリングしないように調整するものである。
【0004】
【発明が解決しようとする課題】従来の液晶表示装置の
自動位置調整、自動サイズ調整、自動クロック位相調整
において各々の自動調整が独立に行われてきた。しか
し、液晶表示装置においてはこの3つの自動調整が独立
に行われても、液晶パネルに正確に映像信号を映し出す
ことはできない。位置調整を行った後にクロック位相を
変えると、クロックをもとに生成する液晶パネルの水平
同期信号と映像信号との位相が変化し、その結果液晶パ
ネルに表示される映像位置が位置調整を行った状態から
ずれてしまう。また入力信号のドットクロック再生が正
しく行われていない場合、クロック位相調整を行って
も、映像信号のトランジェント部分をサンプリングして
しまう箇所が発生し、自動クロック位相調整で最適な調
整ができない。
【0005】本発明は、自動位置調整、自動サイズ調
整、自動クロック位相調整を最適な順序で行うことで、
正確に映像信号を液晶パネルに映し出すことを目的とす
る。
【0006】
【課題を解決するための手段】この課題を解決するため
に本発明は、入力映像信号の映像スタート位置とエンド
位置を検出する映像検出手段と、入力映像信号のドット
クロックを再生するPLL手段と、前記PLL手段の出
力であるドットクロックをカウントするカウンタと、前
記PLL手段の出力であるドットクロックと入力映像信
号の位相を最適に自動調整するクロック位相自動調整手
段と、制御手段から構成されたもののである。
【0007】
【発明の実施の形態】本発明は、入力映像信号の水平総
ドット数を自動調整し、次に映像信号とドットクロック
の位相を自動調整し、最後に映像信号を液晶パネルの表
示領域に自動的に映し出すことで、液晶パネルの表示領
域に入力映像信号を正確に映し出すことを可能にしたも
のであり、入力映像信号を正確に液晶パネルに映し出す
ことを可能とするという作用を有する。
【0008】さらに、本発明は、入力されたアナログ映
像信号をデジタル信号に変換するA/D変換手段と前記
A/D変換手段の出力であるデジタル映像信号の映像ス
タート位置とエンド位置を検出する映像検出手段と、入
力映像信号のドットクロックを再生するPLL手段と、
前記PLL手段の出力であるドットクロックをカウント
するカウンタと、前記PLL手段の出力であるドットク
ロックと入力映像信号の位相を最適に自動調整するクロ
ック位相自動調整手段と、液晶パネルの水平同期信号を
発生しパネルに出力するパルス発生手段と、制御手段か
ら構成された液晶表示装置で、入力映像信号を液晶パネ
ルに正確に映し出すことを可能とする作用を有する。
【0009】以下、本発明の実施の形態について、図1
から図3を用いて説明する。 (実施例1)図1は本発明の一実施例における液晶表示
装置のブロック構成図を示す。図1において、A/D変
換手段1は入力されたアナログ映像信号をデジタル信号
に変換するもので、PLL手段2は入力映像信号のドッ
トクロックを再生するもので、クロック位相調整手段3
は前記PLL手段2の出力であるドットクロックと入力
映像信号の位相を最適に自動調整するもので、カウンタ
4はPLL手段2の出力であるドットクロックをカウン
トするもので、映像検出手段5は入力映像信号の映像ス
タート位置とエンド位置を検出するもので、パルス発生
手段6は液晶パネルに出力する水平同期信号を発生する
もので、制御手段7は前記PLL手段2、クロック位相
調整手段3、映像検出手段5、パルス発生手段6を制御
するものである。
【0010】PLL手段2のブロック構成図を図2に示
す。図2において位相比較手段8は入力された2つの信
号の立ち上がりエッジの位相に応じてハイレベルとロー
レベルの電圧を出力するもので、加算手段9は前記位相
比較手段8の出力に外部からの調整電圧を加算するもの
で、ループフィルタ10は前記加算手段9の出力を平滑
するもので、電圧制御発振手段11は前記ループフィル
タ10の出力電圧に応じた周波数のクロックを発生する
もので、分周手段12は前記電圧制御発振手段11の出
力クロックを外部から任意の分周比で分周し、分周した
パルスを出力する。位相比較手段7の入力には入力信号
の水平同期信号と、分周手段11の出力の分周パルスを
入力する。分周手段12に分周比nを設定すると電圧制
御発振手段11の出力は水平同期信号をn分周したクロ
ックが出力される。
【0011】次に映像検出手段4の構成を図3に示す。
図3において立ち上がりエッジ検出手段13は入力され
た信号の立ち上がり位置を検出し、立ち下がりエッジ検
出手段14は入力された信号の立ち下がり位置を検出す
る。スタート位置出力手段15は立ち上がりエッジ検出
手段13の出力でカウンタ12の出力を取り出すもの
で、エンド位置出力手段16は立ち下がりエッジ検出手
段14の出力でカウンタ12の出力をとりだすものであ
る。映像検出手段4の各波形を図4に示す。図4では水
平同期信号と映像信号のアクティブビデオを示してい
る。PLL手段2において分周比をnに設定した場合、
カウンタ出力は図に示す様に出力される。映像信号のス
タートが立ち上がりエッジ検出手段13で検出され、そ
のときに1クロックのパルスを出力する。スタート位置
検出手段15では立ち上がりエッジ検出手段13の出力
パルスが発生したときのカウンタ出力を保持し出力す
る。同様にエンド位置検出手段16は立ち下がりエッジ
検出手段14の出力パルスが発生したときのカウンタ出
力を保持し出力する。図4ではスタート位置検出結果は
3であり、エンド位置検出結果はn−7となる。本発明
において自動位置調整、自動サイズ調整、自動クロック
位相調整の3つの調整のうち最初に行うのは自動サイズ
調整である。
【0012】まず、自動サイズ調整の動作を説明する。
サイズ調整とは入力信号のドットクロックを正確に再生
することである。例えば、VESA(Video Electric Standa
rd Asosiation)で規定しているXGA信号は水平総ドッ
ト数が1344でアクティブビデオ数は1024であ
り、ドットクロックは水平同期信号を1344分周した
ものである。液晶表示装置で水平同期信号からドットク
ロックを再生する際に分周比を1344より大きくする
と液晶パネルに表示される映像信号は左右に縮んで表示
され、逆に1344より小さい分周比でクロック再生を
すると左右に伸びて表示される。自動サイズ調整ではま
ず分周比nでクロック再生する。その後映像検出手段4
で映像のスタート位置とエンド位置を検出し、検出結果
を制御手段7に送り制御手段7でエンドとスタートの差
分を算出する。算出結果がaとなった場合前記の例であ
げたXGA信号のドットクロックを再生するときは以下
の式から制御手段7で分周比を求める。 分周比=1024×n/a 算出した分周比は1344となり、制御手段7でこの分
周比をPLL手段2に設定することでPLL手段2で出
力するドットクロックは、正確に映像信号のドットクロ
ックを再生したものとなる。
【0013】次に行う調整は自動クロック位相調整であ
る。クロック位相自動調整手段3では映像信号とドット
クロックの位相を検出する。位相差が大きいときには検
出結果の電圧が高くなる。検出結果は制御手段7に送ら
れ、制御手段7からPLL手段2の加算手段9に加算電
圧を出力される。PLL手段2で再びクロックの位相が
調整される。以上の動作を繰り返し、クロック位相自動
調整手段の出力が0に近くなりドットクロックと映像の
位相が合うことになる。
【0014】最後に調整するのは位置調整である。クロ
ック位相調整を行った後に再び映像検出手段5からスタ
ート位置を検出する。スタート位置検出結果を制御手段
7に送る。制御手段7ではスタート位置検出結果をもと
に、パルス発生手段6でパネルの水平同期信号を生成す
る。パネルの水平同期信号はスタート位置の直前に発生
するように制御手段7からパルスを発生させる制御信号
を出力する。例えば図4の例ではカウンタ値が3の時に
映像信号がスタートするため液晶パネルの水平同期信号
はカウンタが2の時に出力するように設定する。但し、
液晶パネルによっては水平同期信号から一定のクロック
数mをおいてビデオがスタートするように設定しなけれ
ばならないものなどは、カウンタ値が2−mのところに
設定する。
【0015】
【発明の効果】以上のように本発明によれば、自動サイ
ズ調整、自動クロック位相調整、自動位置調整の順で各
自動調整を行うことで、サイズ、クロック位相、位置を
すべて自動で調整できるという有利な効果が得られる。
【図面の簡単な説明】
【図1】本発明の一実施例における液晶表示装置のブロ
ック構成図
【図2】本発明のPLL手段2のブロック構成図
【図3】本発明の映像検出手段のブロック構成図
【図4】本発明の映像検出手段の各波形図
【符号の説明】
1 A/D変換手段 2 PLL手段 3 クロック位相自動調整手段 4 カウンタ 5 映像検出手段 6 パルス発生手段 7 制御手段
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI G09G 5/00 520 G09G 5/00 520V H04N 5/66 102 H04N 5/66 102B

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 入力映像信号の水平総ドット数を自動調
    整し、次に映像信号とドットクロックの位相を自動調整
    し、最後に映像信号を液晶パネルの表示領域に自動的に
    映し出すことで、液晶パネルの表示領域に入力映像信号
    を正確に映し出すことを可能にした液晶表示装置。
  2. 【請求項2】 入力されたアナログ映像信号をデジタル
    信号に変換するA/D変換手段と、前記A/D変換手段
    の出力であるデジタル映像信号の映像スタート位置とエ
    ンド位置を検出する映像検出手段と、入力映像信号のド
    ットクロックを再生するPLL手段と、前記PLL手段
    の出力であるドットクロックをカウントするカウンタ
    と、前記PLL手段の出力であるドットクロックと入力
    映像信号の位相を最適に自動調整するクロック位相自動
    調整手段と、前記カウンタの出力を入力とし、液晶パネ
    ルの水平同期信号を発生しパネルに出力するパルス発生
    手段と、制御手段より構成されるとともに、入力映像信
    号の水平総ドット数を自動調整し、次に、映像信号と再
    生したドットクロックの位相を自動調整し、最後に液晶
    パネルに映し出す位置を自動調整する順序で自動調整を
    行うことで、正確に液晶パネルに映像を表示することを
    可能にする液晶表示装置。
JP34245897A 1997-12-12 1997-12-12 液晶表示装置 Expired - Fee Related JP3460555B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34245897A JP3460555B2 (ja) 1997-12-12 1997-12-12 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34245897A JP3460555B2 (ja) 1997-12-12 1997-12-12 液晶表示装置

Publications (2)

Publication Number Publication Date
JPH11175033A true JPH11175033A (ja) 1999-07-02
JP3460555B2 JP3460555B2 (ja) 2003-10-27

Family

ID=18353906

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34245897A Expired - Fee Related JP3460555B2 (ja) 1997-12-12 1997-12-12 液晶表示装置

Country Status (1)

Country Link
JP (1) JP3460555B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001100701A (ja) * 1999-09-28 2001-04-13 Nec Mitsubishi Denki Visual Systems Kk 液晶表示装置
JP2005148557A (ja) * 2003-11-18 2005-06-09 Sony Corp 表示装置および投射型表示装置
US6924796B1 (en) 1999-12-09 2005-08-02 Mitsubishi Denki Kabushiki Kaisha Dot-clock adjustment method and apparatus for a display device, determining correctness of dot-clock frequency from variations in an image characteristic with respect to dot-clock phase
US8310431B2 (en) 2007-02-08 2012-11-13 Nec Display Solutions, Ltd. Image display apparatus and frequency adjustment method thereof

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001100701A (ja) * 1999-09-28 2001-04-13 Nec Mitsubishi Denki Visual Systems Kk 液晶表示装置
US6924796B1 (en) 1999-12-09 2005-08-02 Mitsubishi Denki Kabushiki Kaisha Dot-clock adjustment method and apparatus for a display device, determining correctness of dot-clock frequency from variations in an image characteristic with respect to dot-clock phase
JP2005148557A (ja) * 2003-11-18 2005-06-09 Sony Corp 表示装置および投射型表示装置
US7880709B2 (en) 2003-11-18 2011-02-01 Sony Corporation Display and projection type display
US8310431B2 (en) 2007-02-08 2012-11-13 Nec Display Solutions, Ltd. Image display apparatus and frequency adjustment method thereof

Also Published As

Publication number Publication date
JP3460555B2 (ja) 2003-10-27

Similar Documents

Publication Publication Date Title
JP4182124B2 (ja) 画像表示装置、ドットクロック位相調整回路及びクロック位相調整方法
JP4612758B2 (ja) 映像信号処理装置
JP3722628B2 (ja) 自動クロック位相調整装置及び自動クロック位相調整方法及びそれを用いた表示装置
JP2008197141A (ja) 画像表示装置及びその周波数調整方法
KR200204617Y1 (ko) Lcd모니터의 수직화면 제어장치
JP3460555B2 (ja) 液晶表示装置
JPH07219485A (ja) 液晶表示装置
JP2001249637A (ja) 表示装置
US6411267B1 (en) Monitor adjustment by data manipulation
JP3306183B2 (ja) 信号波形表示装置及び表示方法
JPH07219486A (ja) 液晶表示装置
JP2000231366A (ja) 画像表示装置
JPH09297555A (ja) ドットクロック再生装置
JPH07253761A (ja) 画面歪補正回路
JP2713063B2 (ja) デジタル画像生成装置
JP3248403B2 (ja) ディジタルコンバーゼンス装置
JP3191771B2 (ja) ドットクロック位相調整方法および装置
JPH0659643A (ja) 液晶表示装置の歪補正方法
JP2000194326A (ja) 液晶表示装置
JP3518215B2 (ja) 映像表示装置
JP2002258824A (ja) 同期周波数の変換回路
JPH09146502A (ja) 液晶表示装置の自動表示調整方法
JPH0482480A (ja) 表示装置
JPH0635408A (ja) 画面水平位置一定化回路
JPH08140019A (ja) 画像表示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees