JP2000122887A - ハードウェア異常検出方法 - Google Patents
ハードウェア異常検出方法Info
- Publication number
- JP2000122887A JP2000122887A JP10298573A JP29857398A JP2000122887A JP 2000122887 A JP2000122887 A JP 2000122887A JP 10298573 A JP10298573 A JP 10298573A JP 29857398 A JP29857398 A JP 29857398A JP 2000122887 A JP2000122887 A JP 2000122887A
- Authority
- JP
- Japan
- Prior art keywords
- hardware
- data
- abnormality
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
きるハードウェアの異常検出方法を提供する。 【解決手段】 マイクロコンピュータ1と出力回路2お
よび入力回路3で構成されるシステムにおいて、ハード
ウェアに、データを書込むデータ書込み手段5と、書込
まれたデータを読出すデータ読出し手段6と、読出した
データとデータを比較して異常の有無を判定する比較・
判定手段7を有するシステム4を用いて、所定のタイミ
ングでハードウェアの異常の有無をチェックして、未然
に異常を防ぐものである。
Description
ータ等を用いたハードウェアの異常検出方法に関し、特
に、ハードウェアの異常の有無のチェックに関するもの
である。
本的にはCPU1と、書込データを出力する出力回路
(出力レジスタ等)2、読込データを入力する入力回路
(入力レジスタ等)3という構成をとっている。
来例では、出力レジスタ2等の出力側ハードウェアでは
出力のみを、入力側ハードウェア3では入力のみの処理
を行っており、異常の判定はシステムで他との関係で判
断されることになるので、異常と判断されてもハードウ
ェアの何処が異常か分からない。また、異常箇所があっ
てもそのまま異常に動作してしまうという問題があっ
た。そこで、本発明は、事前に各ハードウェアの入出力
動作チェックを実施して、ハードウェアの異常箇所を未
然に検出対処できるハードウェア異常検出方法を提供す
ることにある。
め、本願発明は、マイクロコンピュータと出力回路およ
び入力回路等で構成されるシステムにおいて、データを
書き込むデータ書込み手段と、書込まれた前記データを
読出すデータ読出し手段と、読出したデータと前記デー
タを比較して前記ハードウェアの異常の有無を判定する
比較・判定手段を有することを特徴としている。以上の
構成のように、それぞれのハードウェアがデータの入力
と出力の両方ができるように、入出力チェックを実施す
ることによって、ハードウェアの出力が確実に動作する
かの異常を未然に判別して対処し、異常動作を防ぐこと
ができる。
て図を参照して説明する。図1は本発明の実施の形態に
係るブロック図である。図1において、1はCPU、2
は出力回路(レジスタ等)、3は入力回路(レジスタ
等)で、1〜3は従来回路と同じである。
ば、1例として、次のような異常検査用のデータ データ(1) 55h=01010101b を、出力回路2に書込み、続いて、データ読出し手段6
により出力回路2に書込んだデータをそのまま読出し
て、データを比較して異常の有無を判定する。次に、別
のデータ 別のデータ(2) AAh=10101010b を出力回路2に書込み、再度読出して同様にデータを比
較・判定する。 このように必要な場合は、更に、別の
データを用意して入出力チェックを継続する。以上のチ
ェックにより異常が発見された場合は、I/Oとデータ
を特定して対処する。続いて、次のアドレス(番地)に
ついても、同じようなデータ(前番地では1、2の2種
類のデータを使用)を用いた入出力チェックを、ハード
ウェアの全出力について実施して、異常のアドレスと、
データを特定して対処する。なお、以上の説明ではハー
ドウェアとして入出力回路2、3を対象としたが、入出
力レジスタに接続する入出力、メモリというような構成
をとっても、同一扱いとなる。以上のようなハードウェ
アの入出力チェックによって、異常箇所があれば特定し
て対処することによって、未然に異常動作を防止でき
る。タイミングについては、立ち上げ時等が考えられ
る。このように本実施の形態によれば、入出力チェック
を各種のデータを用いてハードウェアの入出力全体を実
施する異常検出方法も、他に開示されている先行技術の
入出力チェック方式に比較して特色はあるが、本発明の
特色はこうした入出力チェックの手法を用いて、未然に
(事前に)ハードウェア等システムの異常を防止するシ
ステムの構築も大きな部分を占めている。
ハードウェアの入出力チェックを可能にして、異常の発
生を防止できるように構成したので、ハードウェアの入
出力チェックにより出力が確実に動作しているかどうか
の判別がつき、異常動作を未然に防ぐことができる効果
がある。
Claims (1)
- 【請求項1】 マイクロコンピュータと出力回路および
入力回路等で構成されるシステムにおいて、 データを書き込むデータ書込み手段と、書込まれた前記
データを読出すデータ読出し手段と、読出したデータと
前記データを比較して前記ハードウェアの異常の有無を
判定する比較・判定手段を有するハードウェア異常検出
方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10298573A JP2000122887A (ja) | 1998-10-20 | 1998-10-20 | ハードウェア異常検出方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10298573A JP2000122887A (ja) | 1998-10-20 | 1998-10-20 | ハードウェア異常検出方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2000122887A true JP2000122887A (ja) | 2000-04-28 |
Family
ID=17861501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10298573A Pending JP2000122887A (ja) | 1998-10-20 | 1998-10-20 | ハードウェア異常検出方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2000122887A (ja) |
-
1998
- 1998-10-20 JP JP10298573A patent/JP2000122887A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000122887A (ja) | ハードウェア異常検出方法 | |
JP2002244934A (ja) | メモリ監視装置および方法 | |
US20070179635A1 (en) | Method and article of manufacure to persistently deconfigure connected elements | |
JPS5911452A (ja) | パリテイチエツク回路の試験方式 | |
JPH05158804A (ja) | Ramチェック方法 | |
JPH0793225A (ja) | メモリチェック方式 | |
JPS60549A (ja) | メモリ試験方式 | |
JP2008269115A (ja) | メモリチェック装置及びメモリチェック方法 | |
JP2871966B2 (ja) | 障害検出回路検査システム | |
JPS6319046A (ja) | レジスタ試験方式 | |
JPH07302226A (ja) | メモリ不正アクセス検出回路 | |
JPH03126147A (ja) | 外部記憶装置のテスト方式 | |
JP2001307498A (ja) | メモリチェック装置及びメモリチェック方法並びに記憶媒体 | |
JP2001216201A (ja) | データ処理装置 | |
JPH0778731B2 (ja) | 情報処理装置 | |
JPH05113936A (ja) | メモリエラー検出方法 | |
JPH064412A (ja) | ローカルメモリ検査訂正回路 | |
JPH04101253A (ja) | メモリのecc回路の動作試験方式 | |
JPH08106398A (ja) | データ変換回路 | |
JPH01282658A (ja) | 共通バス誤り検出方式 | |
JPH038039A (ja) | メモリ固定障害の検出回路 | |
JPH07160539A (ja) | マイクロコンピュータ | |
JPH03125246A (ja) | メモリテスト装置 | |
JPH02133843A (ja) | メモリエラー検出方式 | |
JPH0359740A (ja) | メモリ障害検出方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050811 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060324 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070905 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071102 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20071129 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080716 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080912 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20080918 |
|
A912 | Removal of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20081226 |