HU189017B - Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására - Google Patents

Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására Download PDF

Info

Publication number
HU189017B
HU189017B HU452683A HU452683A HU189017B HU 189017 B HU189017 B HU 189017B HU 452683 A HU452683 A HU 452683A HU 452683 A HU452683 A HU 452683A HU 189017 B HU189017 B HU 189017B
Authority
HU
Hungary
Prior art keywords
control
central
wiring harness
control unit
parallel
Prior art date
Application number
HU452683A
Other languages
English (en)
Other versions
HUT35865A (en
Inventor
Sandor Bartok
Ferenc Banki
Tibor Forro
Agnes Hajduk
Gabor Kelen
Zoltan Nyitrai
Andras Revai
Original Assignee
Mta Koezponti Fizikai Kutato Intezet,Hu
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mta Koezponti Fizikai Kutato Intezet,Hu filed Critical Mta Koezponti Fizikai Kutato Intezet,Hu
Priority to HU452683A priority Critical patent/HU189017B/hu
Publication of HUT35865A publication Critical patent/HUT35865A/hu
Publication of HU189017B publication Critical patent/HU189017B/hu

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Az eljárás során a számítógépet egy párhuzamos vezérlő egység segítségével mikróutasításokkal teszteljük oly módon, hogy a számítógép központi egységének belső regisztereit és adatútjait írjuk, olvassuk és az eredményeket ellenőrizzük. Amenynyíben hibát találunk, megkeressük egy hibabehatároló program segítségével a hibás alkatrészt és a hibát elhárítjuk. Miután valamennyi mikróutasítá-; sokkal való tesztelést befejeztünk, a párhuzamos i vezérlő egységet kontroll, vagy szatelite üzemmódba kapcsoljuk. Az elrendezésnek A központi vezetékkötegre csatlakozó memória vezérlő egysége (13), operatív memóriája (15), perifériái (16), központi vezérlő egysége (11) és központi aritmetikai egysége (12), továbbá központi vezetékkötegre (A), valamint ellenőrző vezetékkötegre (D) kapcsolódó párhuzamos vezérlője (17) van. A központi vezérlő egység (11), a központi aritmetikai egység (12), és a memória vezérlő egység (13) az ellenőrző vezetékköteggel (D) is össze van kötve. A központi vezérlő egység (11), a központi aritmetikai egység (12), és a memória vezérlő egység (13) láncba van kötve.

Description

A találmány tárgya eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására. . '
Mint ismeretes a digitális számítógépek általánosan vezérlő-, aritmetikai-, memória vezérlő egysé- 5 gekből, operatív tárolókból és perifériákból állnak, melyek egy közős központi vezetékkötegen kapcsolódnak egymáshoz. A számítógép működése során előre megírt sorrend szerint utasítások milliárdjait hajtja végre. A digitális számítógépek — így példa- 10 ul - a TPA 11/40 - általános tartozéka egy kitüntetett terminál, az úgynevezett konzol terminál.
A rendszer központi vezetékkötegén ennek a terminálnak fix címe van. A gépen futó operációs rendszer számára ennek felhasználásával lehet párán- 15 csókát adni, illetve az operációs rendszer üzenetei is ezen a terminálon jelennek meg.
Nagyon fontos problémák egy számítógéppel kapcsolatban meggyőződni a számítógép üzemképességéről, illetve hiba esetén a hiba okának lokali- 20 zációja, ilyen megoldást ismertet a T/26 462 közzétételi számú magyar találmányi bejelentés, mely alkalmas a hiba felderítésére és lokalizálására. Az ismert megoldás alkalmas arra, hogy ellenőrizze a számítógép üzemképességét, feltárja az esetleges 2®| hibákat, arra azonban nem képes, hogy az üzemközbeni meghibásodásokat kijelezze. További probléma a számítógépeknél, hogy a központi vezetékköteg elektromos terhelhetősége megszabja a konfiguráció bővítési lehetőségeit, valamint a lassú 30 perifériák működése jelentősen korlátozza a gépek sebességét.
A'találmánnyal célunk a fentiekben vázolt nehézségek egyidejű kiküszöbölése, oly módon, hogy az __ ismert megoldások előnyös tulajdonságait megtartsuk.
A találmánnyal megoldandó feladat ennek megfelelően egy olyan eljárás és elrendezés kialakítása,; mely a fenti célkitűzéseknek maradéktalanul eleget 40 tesz.
A találmány alapja az a felismerés, hogy a feladat egyszerűen megoldódik, ha egy szatelite gépet alkalmassá teszünk arra, hogy párhuzamos vezérlőként működjön. 45
A találmány szerinti eljárás egy olyan ismert eljárás továbbfejlesztése, melynek során a számítógépet egy párhuzamos vezérlő egység segítségével mikróutasításokkal teszteljük, oly módon, hogy a számítógép központi egységének belső regisztereit 50 és adatútjait írjuk, olvassuk és az eredményeket ellenőrizzük, és amennyiben hibát találunk, megkeressük egy hibabehatároló program segítségével a hibás alkatrészt és a hibát elhárítjuk.
A továbbfejlesztés vagyis a találmány abban van, 55 hogy miután valamennyi mikróutasításokkal való tesztelést befejeztünk, a párhuzamos vezérlő egységet kontrol, vagy szatelite üzemmódba kapcsoljuk.
A találmány értelmében célszerű, ha kontroll üzemmódba kapcsolva a számítógépen futó prog- 60 ram címeket folyamatosan figyeljük és amennyiben az előírt programúitól eltér a számítógép (hibás működés) a párhuzamos vezérlő segítségével hibajelzést-generálunk és/vagy leállítjuk a számítógép működését. 65 ] A találmány szerinti elrendezés egy olyan ismert : elrendezés továbbfejlesztése, melynek központi vezetékkötegre csatlakozó memória vezérlő egysége, operatív memóriája, perifériái, központi vezérlő 5 egysége és központi aritmetikai egysége van. A központi vezérlő egység, a központi aritmetikai egység, és a memória vezérlő egység az ellenőrző vezetékköteggel is össze van kötve. A központi vezérlő egység, a központi aritmetikai egység, és a 10 memória vezérlő egység láncba van kötve.
A továbbfejlesztés, vagyis a találmány abban van, hogy az elrendezésnek a központi vezetékkötegre, valamint az ellenőrző vezetékkötegre kapcsolódó párhuzamos vezérlője van.
A találmány értelmében célszerű, ha a párhuzamos vezérlőnek párhuzamos vezetékkötegre kapcsolódó párhuzamos illesztője, központi egysége, memória egysége, háttértár egységei, perifériás egységei és konzol egysége van. A párhuzamos illesztő a központi vezetékkötegre és az ellenőrző vezetékkötegre is rá van kötve.
Nevezetesen célszerű, ha a párhuzamos illesztőnek órajel vezetékkötegre és adat vezetékkötegre kapcsolódó párhuzamos illesztő- egysége, első ve25 zérlő egysége, második vezérlő egysége, órajel generátora, és harmadik vezérlő egysége van. A párhuzamos illesztő egység ki/bemenetei részben a párhuzamos vezetékkötegre, részben pedig vezérlő vezetékkötegen keresztül a harmadik vezérlő egység 30 ki/bemeneteire vannak kötve. Az első vezérlő egység ki/bemenetei részben ellenőrző vezetékkötegre, részben pedig első cím vezetékkötegen keresztül a harmadik vezérlő egység további ki/bemeneteire vannak csatlakoztatva. A második vezérlő egység 0 ki/bemenetei részben a központi vezetékkötegre, részben pedig a második, cím vezetékkötegen keresztül a harmadik vezérlő egység még további ki/ bemenetelre vannak kötve.
4Q Célszerű továbbá, ha az első vezérlő egységnek ellenőrző illesztő részegysége, ellenőrző címtárolója és ellenőrző adattárolója van. Az ellenőrző illesztő részegység bemenetel órajel vezetékkötegre, ki/ bemenetel pedig az ellenőrző vezetékkötegre, vala45 mint az ellenőrző cím tároló és az ellenőrző adattároló ki/bemeneteire vannak kötve. Az ellenőrző címtároló kimenete az adatcím vezetékkötegen keresztül az ellenőrző adattároló bemenetelre, további ki/bemenetei pedig az első cím vezetékkötegre vannak csatlakoztatva. Az ellenőrző adattároló további ki/bemenetei az adat vezetékkötegre vannak kötve.
Nevezetesen célszerű még az is, ha a második vezérlő egységnek központi illesztő részegysége, 55 központi címtárolója és központi adattárolója van. A központi illesztő részegység bemenetel órajel vezetékkötegre, ki/bemenetei pedig a központi vezetékkötegre, valamint a központi címtároló és a központi adattároló ki/bemeneteire vannak kötve, θθ A központi címtároló kimenete az adatot címző vezetékkötegen keresztül a központi adattároló bemenetelre, további ki/bemenetei pedig második cím vezetékkötegre vannak csatlakoztatva. A központi adattároló további ki/bemenetei az adat vezetékkö65 tegre vannak kötve.
189 017
Célszerű továbbá még az is, ha a harmadik vezérlő egységnek cím figyelő részegysége, átmeneti tárolója, párhuzamos vezérlő részegysége és adatot vezérlő részegysége van. A cím figyelő részegység bemenetel az ellenőrző cím vezetékkötegen keresztül az átmeneti tároló kimeneteire, kimenete hiba vezetéken keresztül a párhuzamos vezérlő részegységre, ki/bemenetei pedig az első cím vezetékkötegre és a második cím vezetékkötegre vannak csatlakoztatva. A párhuzamos vezérlő részegység beme- 1 netei az órajel vezetékkötegen keresztül az átmeneti tároló és az adatot vezérlő részegység bemenetelre, ki/bemenetei pedig a vezérlő vezetékkötegen keresztül az adatot vezérlő részegység ki/bemeneteire vannak kötve. _ 1
A találmányt részletesebben rajz alapján ismertetjük, amelyen az ismert elrendezést és a találmány szerinti elrendezés néhány példakénti kiviteli alakját tüntettük fel. A rajzon az
1. ábra az ismert elrendezés felépítése; a 2
2. ábra a találmány szerinti elrendezés példakénti kiviteli alakja; a
3. ábra a találmány szerinti párhuzamos vezérlő példakénti kiviteli alakja; a
4. ábra a találmány szerinti párhuzamos illesztő 2 példakénti kiviteli alakja; az
5. ábra a találmány szerinti első vezérlő egység példakénti kiviteli alakja; a
6. ábra a találmány szerinti második vezérlő egy- a ség példakénti kiviteli alakja; a
7. ábra a találmány szerinti harmadik vezérlő egység példakénti kiviteli alakja.
A rajzon azonos hivatkozási számok hasonló részleteket jelölnek. Az egyirányú kapcsolatokat g nyíllal a kétirányú kapcsolatokat kettős nyíllal je-! lezzük. i
Az ismert elrendezést az 1. ábra alapján ismertetjük, melynek A központi vezetékkötegre csatlakozó 13 memória vezérlő egysége, 14 intelligens rend- 4 szerhozzáférési illesztője, 15 operatívmemóriája, 16 perifériái, 11 központi vezérlő egysége és 12 központi aritmetikai egysége van. A 11 központi vezér-1 lő egység, a 12 központi aritmetikai egység, és a 13 memória vezérlő egység D ellenőrző vezetékköteg- 4 gél is össze van kötve. A 11 központi vezérlő egység, a ,2 központi aritmetikai egység, és 13 memória vezérlő egység láncba van kötve.
A tesztelés során a 14 intelligens rendszerhozzáférési illesztő előállít egy jelcsoportot, mely a jelcso- 5 port cimrészből, vezérlőrészből és parancsrészből áll. Ezután a jelcsoport címrészével kiválsztia a 1L központi vezérlő egység vagy a 12 központi aritmetikai egység egy áramkörét a D ellenőrző vezetékkötegen keresztül, majd a kiválasztott áramkörnek > továbbítjuk a vezérlőrészt a parancsrésszel együtt ugyancsak a D ellenőrző vezetékkötegen keresztül. Ezután a parancsrészt módosítva újra kiadjuk a címet és az áramkör állapotát kiolvassuk a D ellenőrző vezetékkötegen keresztül, majd az így kiolvasott értéket összehasonlítjuk a vezérlőrésszel. Amennyiben egyezés van újabb jelcsoportot generál a 14 intelligens rendszerhozzáférési illesztő.
A találmány szerinti elrendezést a 2. ábra alapján ismertetjük, mely az ismerttől abban tér el, hogy az elrendezésnek 14 intelligens rendszerhozzáférési illesztő helyett A központi vezetékkötegre, valamint D ellenőrző vezetékkötegre kapcsolódó 17 párhu5 zamos vezérlője van.
A találmány szerinti elrendezés működése megegyezik az 1. ábra alapján bemutatott ismert megoldás működésével, azzal a különbséggel, hogy a tesztelés befejezése után a 17 párhuzamos vezérlő kontroll vagy szatelite üzemmódban dolgozik. Szatelite üzemmódban a 17 párhuzamos vezérlő már ellenőrzött - tesztelt - számítógép intelligens önj álló feladat megoldásra alkalmas egységként működik. Kontroll üzemben a 17 párhuzamos vezérlő továbbra is ellenőrző üzemmódban működik oly módon, hogy figyelt a számítógép futását, hogy az f egymás után következő címek az előre megadott program utat követik-e, amennyiben ettől eltérő , címet ad ki a számítógép a 17 párhuzamos vezérlő : ezt jelzi és/vagy leállítja a számítógépet.
A találmány szerinti 17 párhuzamos vezérlőt a 3.
ábra alapján ismertetjük. A 17 párhuzamos vezérj lőnek E párhuzamos vezetékkötegre kapcsolódó 18 j párhuzamos illesztője, 19 központi egysége, 20 me’ Imória egysége, 21 háttértár egységei, 22 perifériás egységei és 23 konzol egysége van. A 18 párhuza! mos illesztő A központi vezetékkötegre és a D el! lenőrző vezetékkötegre is rá van kötve.
' A találmány szerinti 17 párhuzamos vezérlő működése a következő. A tesztelés során a 19 központi egység a 20 memória egység segítségével generálja , a jelcsoportot, melyet az E párhuzamos vezetékkötegen keresztül a 18 párhuzamos illesztőnek továb. bit, miután a 18 párhuzamos illesztő jelzi a 19 központi egységnek, hogy működését befejezte, vagyis a jelcsoportot a ismert módon a D ellenőrző vezetékkötegre adta. A 19 központi egység módo sítja a parancsrészt és azt is átadja az E párhuzamos , vezetékkötegen keresztül a 18 párhuzamos illesztőnek. A 18 párhuzamos illesztő ezután kiadja a módosított jelcsoportot a D ellenőrző vezetékkötegre <és beveszi a D ellenőrző vezetékkötegről a választ, ; melyet összehasonlít a parancsrésszel. Amennyiben i i a kettő megegyezik az E párhuzamos vezetékkötegen keresztül jelzi a 19 központi egységnek, aminek hatására a 19 központi egység generálja az újabb jelcsoportot. Ha az ellenőrzés során eltérés mutatkozik a 19 központi egység kiértékeli a jelcsoportot és meghatározza a hibás alkatrészt, majd a 23 konzol egységen keresztül kiírja a meghibásodott áramkör típusát és helyét^ - hogy azt gyorsan ki lehessen cserélni -.
Szatelite üzemmódban a számítógép alárendelt — segéd — számítógépeként működik a 17 párhuzamos vezérlő kontroll üzemmódban a 20 memória egységben tárolt program paraméterek alapján a 19 központi egység meghatározza a számítógép várha1 tó soron következő programcímét, azt E párhuza1 mos vezetékkötegen keresztül továbbítja a 18 párhuzamos illesztőnek és amennyiben a várt cím jelenik meg az A központi vezetékkötegen a 18 párhuzamos illesztő ezt jelzi a 19 központi egységnek, aminek hatására a 19 központi egység előállítja az új címet. Ha eltérést jelez a 18 párhuzamos illesztő
-3189 C 7 a 19 központi egység ellenőrzi, hogy az eltérés normál programelágazásból ered, vagy hardware és/ vagy software és/vagy adat hibából ered-e és hiba esetén erről jelzést ad és/vagy leállítja a számítógép működését.
A találmány szerinti 18 párhuzamos illesztőt a 4. ábra alapján ismertetjük. A 18 párhuzamos illesztőnek O órajel vezetékkötegre és F adat vezetékkötegre kapcsolódó 24 párhuzamos illesztő egysége, 25 első vezérlő egysége, 26 második vezérlő egysége, 27 órajel generátora és 28 harmadik vezérlő egysége van. A 24 párhuzamos illesztő egység ki/ bemenetei részben az E párhuzamos vezetékkötegre, részben pedig M vezérlő vezetékkötegen keresztül a 28 harmadik vezérlő egység ki/bemeneteire vannak kötve. A 25 első vezérlő egység ki/bemenelei részben D ellenőrző vezetékkötegre, részben pedig G első cím vezetékkötegen keresztül a 28 harmadik vezérlő egység további ki/bemeneteire vannak csatlakoztatva. A 26 második vezérlő egység ki/bemenetei részben az A központi vezetékkötegre, részben pedig K második cím vezetékkötegen keresztül a 28 harmadik vezérlő egység még további ki/bemeneteire vannak kötve.
A találmány szerinti 18 párhuzamos illesztő működése a következő. A 19 központi egységtől az E párhuzamos vezetékkötegen keresztül érkező jelcsoportot a 24 párhuzamos illesztő egység veszi és kiadja az F adat vezetékkötegre, valamint az M vezérlő vezetékkötegen keresztül jelzi a 28 harmadik vezérlő egységnek, hogy a jelcsoport megérkezett. Ennek hatására a 28 harmadik vezérlő egység letárolja a jelcsoportot és a G első cím vezetékkötegen keresztül a 25 első vezérlő egységet utasítja a jelcsoport bevételére az F adat vezetékkötegről és kiadását a D ellenőrző vezetékkötegre. Miután a 25 első vezérlő egység a G első cím vezetékkötegen keresztül jelezte a 28 harmadik vezérlő egységnek, hogy a jelcsoportot kiadta a 28 harmadik vezérlő egység M vezérlő vezetékkötegen és a 24 párhuzamos illesztő egységen keresztül jelzést ad az E párhuzamos vezetékkötegre, hogy a jelcsoportot továbbította. Ennek hatására az E párhuzamos vezetékkötegen a 24 párhuzamos illesztő egységen és M vezérlő vezetékkötegen keresztül megérkezik a módosított jelcsoport a 28 harmadik vezérlő egységhez, mely már az új parancsrészt tartalmazza. Ezalatt a D ellenőrző vezetékkötegen a 25 első vezérlő egységen és az F adat vezetékkötegen át a válasz is megérkezik a számítógéptől a 25 első vezérlő egységhez. A 28 harmadik vezérlő egység összehasonlítja a módosított jelcsoportot a válasz jelcsoporttal, amennyiben a kettő megegyezik egy jelzést ad az M vezérlő vezetékkötegen és a 24 párhuzamos illesztő egységen keresztül az E párhuzamos vezetékkötegre, hogy az ellenőrzést folytatni lehet, amenynyiben a két jel nem egyzik meg a már ismertetett úton egy hibajelzést küld az E párhuzamos vezetékkötegre. Az eredeti jelcsoportot mindaddig tárolja a 28 harmadik vezérlő egység míg egy újabb ellenőrzési ciklus nem indul, addig a jelcsoportot bármikor ki lehet olvasni a 28 harmadik vezérlő egységből. ·
Kontroll üzem esetén az E párhuzamos vezeték4 kötegen és a 24 párhuzamos illesztő egységen keesztül a 28 harmadik vezérlő egységbe érkezik az adat, mely a várható soronkövetkező címe a számítógépnek, mely A központi vezetékkötegen, 26 második vezérlő egységen és K második cím vezetékkötegen keresztül érkezik a 28 harmadik vezérlő egységbe. A két címet a 28 harmadik vezérlő egység összehasonlítja és egyezés, illetve hiba esetén jelet továbbít a már ismertetett módon az E párhuzamos vezetékköteg felé. Szatelita üzemmód esetén a 28 harmadik vezérlő egység szerepe csak a 24 párhuzamos illesztő egység és a 26 második vezérlő egység közötti összeköttetést biztosítása.
A találmány szerinti 25 első vezérlő egységet az
5. ábra alapján ismertetjük. A 25 első vezérlő egységnek 29 ellenőrző illesztő részegysége, 30 ellenőrző címtárolója és 31 ellenőrző adattárolója van. A 29 ellenőrző illesztő részegység bemenetei O órajel vezetékkötegre, ki/bemenetei pedig a D ellenőrző vezetékkötegre, valamint a 30 ellenőrző címtároló és a 31 ellenőrző adattároló ki/bemeneteire vannak kötve. A 30 ellenőrző cimtároló kimenete az N adatcím vezetékkötegen keresztül a 31 ellenőrző adattároló bemenetelre, további- ki/bemenetei pedig a G első cím vezetékkötegre vannak csatlakoztatva. A 31 ellenőrző adattároló további ki/bemenetei az F adat vezetékkötegre vannak kötve.
A találmány szerinti 25 első vezérlő egység működése során vezérlőrésze az F adat vezetékkötegen keresztül a 31 ellenőrző adattárolóba a jelcsoport címrésze és parancsrésze pedig a 30 ellenőrző címtárolóba kerül letárolásra és a parancsrész tartalmától függően kerül továbbításra a 29 ellenőrző illesztő részegységen keresztül. A vezérlőrész továbbításának irányát minden esetben a 30 ellenőrző címtárolóban őrzött parancsrész határozza meg. Természetesen a 31 ellenőrző adattároló és a 30 ellenőrző címtároló feltöltése a 29 ellenőrző illesztő részegységen keresztül a D ellenőrző vezetékkötegről is történhet.
A találmány szerinti 26 második vezérlő egységet a 6. ábra alapján ismertetjük. A 26 második vezérlő egységnek 32 központi illesztő részegysége, 33 központi címtárolója és 34 központi adattárolója van. A 32 központi illesztő részegység bemenetei O órajel vezetékkötegre, ki/bemenetei pedig az A központi vezetékkötegre, valamint a 33 központi címtároló és a 34 központi adattároló ki/bemeneteire vannak kötve. A 33 központi címtároló kimenetei az R adatot címző vezetékkötegen keresztül a 34 központi adattároló bemenetelre, további ki/bemenetei pedig K második cím vezetékkötegre vannak csatlakoztatva. A 34 központi adattároló további ki/bemenetei az F adat vezetékkötegre vannak kötve.
A találmány szerinti 26 második vezérlő egység működése során a címet és a vezérlést a K második cím vezetékkötegen keresztül a 33 központi címtárolóba az adatot pedig az F adat vezetékkötegen keresztül a 34 központi adattárolóba írjuk az adat továbbítási irányát az R adatot címző vezetékkötegen keresztül a vezérlőrész határozza meg. Természetesen a 33 központi címtároló, és 34 központi adattároló feltöltése a 32 központi illesztő részegy-41
189 017 ségen keresztül A központi vezetékkötegről is történhet.
A találmány szerinti 28 harmadik vezérlő egyseget a 7. ábra alapján ismertetjük. A 28 harmac k. vezérlő egységnek 36 cím figyelő részegysége, :-5( átmeneti tárolója, 38 párhuzamos vezérlő részegysége és 37 adatot vezérlő részegysége van. A 36 cin figyelő részegység bemenetei P ellenőrző cím vezetékkötegen keresztül a 35 átmeneti tároló kimeneteire, kimenete h hiba vezetéken keresztül a 38 párhuzamos vezérlő részegységre, ki/bemenetei pedig a G első cím vezetékkötegre és a K. második cím vezetékkötegre vantíak csatlakoztatva. A 38 párhu-; zamos vezérlő részegység bemenetei az O órajel vezetékkötegen keresztül a 35 átmeneti tároló és a 37 adatot vezérlő részegység bemenetelre, ki/bemenetei pedig az M vezérlő vezetékkötegen keresztül a 37 adatot vezérlő részegység ki/bemeneteire vannak kötve.
A találmány szerinti 28 harmadik vezérlő egység működése során az 35 átmeneti tárólóbá tárolja a jelcsoportot vagy az ellenőrzendő címet. Cím figyelés esetén a 36 cím figyelő részegység hasonlítja össze a G első cím vezetékkötegen, illetve a K má- ) sodik cím vezetékkötegen keresztül érkező címet a‘ 35 átmeneti tárolóba tárolttal, hiba esetén hiba jelzést generál h hiba vezetéken keresztül a 38 párhuzamos vezérlő részegység számára, mely M ve- zérlő vezetékkötegen keresztül vezérli az 37 adatot , vezérlő részegységet és 24 párhuzamos illesztő egy- 11 séget. Természetesen az 37 adatot vezérlő részegység is az M vezérlő vezetékkötegen keresztül fejti ki a hatását.
A találmány szerinti eljárás és elrendezés előnyeit , az alábbiakban foglalhatjuk össze:
- számítógép üzemképességének az ellenőrzése, ~ hiba feltárása,
- üzemközbeni ellenőrzés, (a találmány alkalmazása lehetővé teszi, hogy szakítsunk az eddigi , szakmai hiedelemmel, miszerint „kisebb kapacitású számítógéppel üzem közben nagyobb kapacitású gépet ellenőrizni nem lehet”),
- szatelite üzemmód.

Claims (5)

Szabadalmi igénypont
1. Eljárás digitális számítógépek párhuzamos vezérlésének kialakítására, melynek során a számítógépet egy párhuzamos vezérlő egység segítségével mikróutasításokkal teszteljük oly módon, hogy a számítógép központi egységének belső regisztereit és adatútjait írjuk, olvassuk és az eredményeket ellenőrizzük, amennyiben hibát találunk megkeressük egy hibabehatároló program segítségével a hibás alkatrészt és a hibát elhárítjuk, azzal jellemezve, hogy miután valamennyi mikróutasításokkal való tesztelést befejeztünk, a párhuzamos vezérlő egységet kontroll, vagy szatelite üzemmódba kapcsoljuk.
(2. ábra) 0 , 4. A 3. igénypont szerinti elrendezés, azzal jellemezve, hogy a párhuzamos vezérlőnek (17) párhuzamos vezetékkötegre (E) kapcsolódó párhuzamos illesztője (18), központi egysége (19), memória egysége (20), háttértár egységei (21), perifériás egységei
5 (22) és konzol egysége (23) van, a párhuzamos illesztő (18) a központi vezetékkötegre (A) és az ellenőrző vezetékkötegre (D) is rá van kötve, ι (3. ábra) : 5. A 4. igénypont szerinti elrendezés, azzal jelleD \ mezve, hogy a párhuzamos illesztőnek (18) órajel ] vezetékkötegre (D) és adat vezetékkötegre (F) kapi csolódó párhuzamos illesztő egysége (24), első vezérlő egysége (25), második vezérlő egysége (26), 5 j órajel generátora (27) és harmadik vezérlő egysége :(28) van, a párhuzamos illesztő egység (24) ki/ ; bemenetei részben a párhuzamos vezetékkötegre (E), részben pedig vezérlő vezetékkötegen (M) keresztül a harmadik vezérlő egység (28) ki/bemeneterj ire vannak kötve, az első vezérlő egység (25) ki/ bemenetei részben ellenőrző vezetékkötegre (D), részben pedig első cím vezetékkötegen (G) keresztül a harmadik vezérlő egység (28) további ki/ bemenetelre vannak csatlakoztatva, a második ve5 zérlő egység (26) ki/bemenetei részben a központi vezetékkötegre (A), részben pedig második cím vezetékkötegen (K) keresztül a harmadik vezérlő egy: ség (28) még további ki/bemeneteire vannak kötve.
2. Az 1. igénypont szerinti eljárás, azzal jellemezve, hogy kontroll üzemmódba kapcsolva a számítógépen futó program címeket folyamatosan figyeljük és amennyiben az előírt programúttól eltér a számítógép (hibás működés) a párhuzamos vezérlő segítségével hibajelzést generálunk és/vagy leállítjuk a számítógép működését.
3. Elrendezés digitális számítógépek párhuzamos
5 vezérlésének kialakítására, előnyösen qz 1. vagy 2. igénypont szerinti eljárás foganatosítására, melynek központi vezetékkötegre csatlakozó memória vezérlő egysége, operatív memóriája, perifériái, központi vezérlő egysége és központi aritmetikai
0 egysége van, a központi vezérlő egység, a központi aritmetikai egység és a memória vezérlő ellenőrző vezetékköteggel is össze van kötve, valamint a központi vezérlő egység, központi aritmetikai egység és a memória vezérlő egység láncba van kötve, azzal
5 jellemezve, hogy az elrendezésnek a központi vezetékkötegre (A), valamint az ellenőrző vezetékkötegre (D) kapcsolódó párhuzamos vezérlője (17) van.
(4. ábra)
3
6. Az 5. igénypont szerinti elrendezés, azzal jellemezve, hogy az első vezérlő egységnek (25) ellenőrző illesztő részegysége (29), ellenőrző címtárolója (30) és ellenőrző adattárolója (31) van, az ellenőrző illesztő részegység (29) bemenetei órajel vezetékkö5 tegre (O), ki/bemenetei pedig az ellenőrző vezetékkötegre (D), valamint az ellenőrző címtároló (30) és az ellenőrző adattároló (31) ki/bemeneteire vannak kötve, az ellenőrző címtároló (30) kimenete az adatcím vezetékkötegen (N) kérésziül az ellenőrző 3 adattároló (31) bemenetelre, további ki/bemenetei pedig az első cím vezetékkötegre (G) vannak csatlakoztatva, az ellenőrző adattároló (31) további ki/ bemenetei az adat vezetékkötegre (F) vannak kötve.
5 (5. ábra)
189 017
7. Az 5. vagy 6. igénypont szerinti elrendezés, azzal jellemezve, hogy a második vezérlő egységnek (26) központi illesztő részegysége (32), központi címtárolója (33) és központi adattárolója (34) van, a központi illesztő részegység (32) bemenetel órajel vezetékkötegre (Öj, ki/beménetei pedig a központi vezetékkötegre (A), valamint a központi címtároló (33) és a központi adattároló (34) ki/bemeneteire vannak kötve, a központi címtároló (33) kimenetei az adatot címző vezetékkötegen (R) keresztül a központi adattároló (33) bemenetelre, további ki/ bemenetel pedig második cím vezetékkötegre (K) vannak csatlakoztatva, a központi adattároló (34) további ki/bemenetei az adat vezetékkötegre (F) vannak kötve.
(6. ábra)
8. Az 5 — 7. igénypontok bármelyike szerinti elrendezés, azzaljellemezve, hogy a harmadik vezérlő egységnek (28) cím figyelő részegysége (36), átmeneti tárolója (35), párhuzamos vezérlő részegysége (38) és adatot vezérlő részegysége (37) van, a cím
5 figyelő részegység (36) bemenetel ellenőrző cím vezetékkötegen (P) keresztül az átmeneti tároló (35) kimeneteire, kimenete hiba vezetéken (h) keresztül a párhuzamos vezérlő részegységre (38), ki/beme: netei pedig az első cím vezetékkötegre (G) és a 10: második cím vezetékkötegre (K) vannak csatlakoztatva, a párhuzamos vezérlő részegység (38) bemenetel az órajel vezetékkötegen (O) keresztül az átmeneti tároló (35) és az adatot vezérlő részegység (37) bemenetelre, ki/bemenetei pedig a vezérlő ve15 zetékkötegen (M) keresztül az adatot vezérlő részegység (37) ki/bemeneteire vannak kötve.
HU452683A 1983-12-30 1983-12-30 Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására HU189017B (hu)

Priority Applications (1)

Application Number Priority Date Filing Date Title
HU452683A HU189017B (hu) 1983-12-30 1983-12-30 Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
HU452683A HU189017B (hu) 1983-12-30 1983-12-30 Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására

Publications (2)

Publication Number Publication Date
HUT35865A HUT35865A (en) 1985-07-29
HU189017B true HU189017B (hu) 1986-06-30

Family

ID=10968210

Family Applications (1)

Application Number Title Priority Date Filing Date
HU452683A HU189017B (hu) 1983-12-30 1983-12-30 Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására

Country Status (1)

Country Link
HU (1) HU189017B (hu)

Also Published As

Publication number Publication date
HUT35865A (en) 1985-07-29

Similar Documents

Publication Publication Date Title
JPS5851292B2 (ja) 診断/デバツク計算システム
JPH0314033A (ja) マイクロプロセッサ比較チェック機能の検査方式
EP0198568A2 (en) Data capture logic system
HU189017B (hu) Eljárás és elrendezés digitális számítógépek párhuzamos vezérlésének kialakítására
JPH08278924A (ja) アダプタ診断システム
JP2765659B2 (ja) データ処理装置の自己テスト方式
JPS63148498A (ja) 自己診断機能を具備した記憶装置
JPH079636B2 (ja) バス診断装置
JPH01209502A (ja) プログラマブルコントローラの増設バスチェック装置
JPS5911452A (ja) パリテイチエツク回路の試験方式
JPH05265886A (ja) 情報処理システム
JPH05165737A (ja) メモリ試験方式
JPS6278647A (ja) チャネルの障害処理試験方式
JPS59111551A (ja) 動作記録装置
JPH0498555A (ja) バス・インターフェース検査を行う電子機器
JPS58213264A (ja) コネクタの接続状態判定装置
JPH06208479A (ja) 情報処理装置の診断方式
JPS61286770A (ja) 故障診断装置
JPH0512063A (ja) 論理回路設計装置
JPH06214822A (ja) ディジタル信号処理装置
JPH01127980A (ja) 論理回路パッケージ
JPH02122335A (ja) Ras回路の試験方法
JPS6123263A (ja) 試験方式
JP2000194577A (ja) 故障検出回路
JPH04220752A (ja) 入出力装置

Legal Events

Date Code Title Description
HU90 Patent valid on 900628
HMM4 Cancellation of final prot. due to non-payment of fee