FR2551282A1 - Systeme de traitement d'image - Google Patents

Systeme de traitement d'image Download PDF

Info

Publication number
FR2551282A1
FR2551282A1 FR8413362A FR8413362A FR2551282A1 FR 2551282 A1 FR2551282 A1 FR 2551282A1 FR 8413362 A FR8413362 A FR 8413362A FR 8413362 A FR8413362 A FR 8413362A FR 2551282 A1 FR2551282 A1 FR 2551282A1
Authority
FR
France
Prior art keywords
data
image
signal
line
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8413362A
Other languages
English (en)
Other versions
FR2551282B1 (fr
Inventor
Shinobu Arimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP58158452A external-priority patent/JPS6051076A/ja
Priority claimed from JP58158456A external-priority patent/JPS6051060A/ja
Priority claimed from JP58158454A external-priority patent/JPS6051075A/ja
Application filed by Canon Inc filed Critical Canon Inc
Publication of FR2551282A1 publication Critical patent/FR2551282A1/fr
Application granted granted Critical
Publication of FR2551282B1 publication Critical patent/FR2551282B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00912Arrangements for controlling a still picture apparatus or components thereof not otherwise provided for
    • H04N1/00915Assigning priority to, or interrupting, a particular operation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/002Specific input/output arrangements not covered by G06F3/01 - G06F3/16
    • G06F3/005Input arrangements through a video camera
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32561Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
    • H04N1/32566Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor at the transmitter or at the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Image Processing (AREA)

Abstract

L'INVENTION CONCERNE LES SYSTEMES DE LECTURE ET DE REPRODUCTION D'IMAGE. UN SYSTEME DE TRAITEMENT D'IMAGE COMPORTE NOTAMMENT UNE LIGNE BUS D'ORDINATEUR1-11 A LAQUELLE EST CONNECTE UN CONTROLEUR DE COMMUNICATION9 OU UN DISPOSITIF ANALOGUE, UN LECTEUR D'IMAGE1, UN ADAPTATEUR DE LECTEUR-IMPRIMANTE3 COMPRENANT UN COMPRESSEUR DE DONNEES, UN CONVERTISSEUR SERIE-PARALLELE, UNE UNITE DE RETABLISSEMENT DE DONNEES ET UN CONVERTISSEUR PARALLELE-SERIE, ET UNE UNITE CENTRALE DE TRAITEMENT4 ET UN CONTROLEUR DESTINES A SELECTIONNER LES DONNEES PROVENANT DU LECTEUR D'IMAGE OU DU CONTROLEUR DE COMMUNICATION. APPLICATION A LA BUREAUTIQUE.

Description

I
La présente invention concerne un système de traitement d'image numérique.
Un système de traitement d'image tel qu'un copieur
numérique ou un système de télécopie, a été proposé récemment.
Un tel appareil comporte un élément transducteur à accumulation tel qu'un dispositif de détection d'image à l'état solide, par exemple un dispositif à couplage de charges, destiné à lire une image et à convertir un signal analogique en un signal numérique De signal numérique obtenu est traité et il est transmis 10 par une ligne de transmission numérique ou bien il est utilisé pour reproduire une image au moyen d'une imprimante à faisceau
laser ou d'un appareil analogue.
Pour transmettre et accumuler des signaux d'image, un appareil de traitement d'image numérique de ce type exige
un matériel spécial de traitement, d'émission et d'enregistrement.
Ceci nécessite un équipement de traitement d'image, en plus d'un autre équipement de traitement d'image pour le traitement de texte ou le traitement par un ordinateur Une 20 telle augmentation de la quantité de matériel conduit à une réduction de l'espace disponible dans un équipement de bureau
de ce type, rend le maniement difficile et augmente le'coût.
On connaît un procédé classique pour la compression
et l'extension de données d'image numériques, dans le but de 25 réduire la quantité de données transmises.
Cependant, dans un appareil d'enregistrement numérique, les exigences de rapidité et de qualité élevée de l'image, ainsi qu'une augmentation de la quantité de données à manipuler, font qu'il est nécessaire d'accomplir un traite30 ment rapide du signal d'image Il est cependant techniquement difficile dans ces conditions de procéder en temps réel à la compression, l'extension et la transmission de signaux d'image
numériques lus.
En outre, en présence d'une configuration d'image 35 particulière, la quantité de données d'image peut augmenter sous l'effet de la compression des données Par exemple, dans le procédé de codage par plage unidimensionnel de Huffman Modifié, 2 bits de données consistant en I bit noir et 1 bit
blanc sont convertis en données à 9 bits au moment du codage. 5 Cette augmentation de la quantité de données peut conduire à un dépassement de la capacité de transfert d'une ligne de transmission ou du temps d'occupation prévu pour la ligne.
Lorsque la densité d'éléments d'image ou la vitesse
de traitement d'image diffère entre un lecteur d'image et un 10 enregistreur d'image, la connexion du lecteur d'image à l'enregistreur d'image pour l'échange des données d'image numériques est très difficile ou impossible.
L'invention a pour but de procurer un système de
traitement d'image qui soit exempt dés difficultés indiquées 15 ci-dessus.
Un autre but de l'invention est de procurer un appareil de traitement d'information qui puisse accomplir à la fois un traitement d'image et un autre traitement d'information.
Un autre but encore de l'invention est de procurer un système-de traitement d'information qui puisse accomplir un traitement d'image et un traitement d'information qui
n'est pas associé au traitement d'image, en utilisant un système informatique.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui minimise le temps d'occupation d'un bus par des données d'image dans-un système de
bus d'un ordinateur.
Un autre but encore de l'invention est de procurer 30 un système de traitement d'image qui transfère des données d'image lues vers un bus d'ordinateur, pour enregistrer ou transmettre les données sous la forme de données d'image
comprimées qu'on utilise pour l'impression.
Un autre but encore de l'invention est de procurer 35 un système de traitement d'image qui comprime des données
d'image lues et prélève les données sur un bus d'ordinateur.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse décoder des données d'image reçues par un bus d'ordinateur, et imprimer ces données conformément à l'image reçue. Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse effectuer une
lecture d'image et un transfert de données vers un bus d'ordinateur,en temps réel.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse transférer des données d'image à partir d'un bus d'ordinateur et imprimer
une image en temps réel.
Un autre but encore de l'invention est de réaliser 15 un système de traitement d'image qui comporte un bus d'ordinateur transmettant des données d'image avec priorité.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse être adapté de façon appropriée lorsque la vitesse de lecture ou d'impres20 sion d'une image n'est pas aussi élevée que la vitesse de
transfert de données d'un bus d'ordinateur.
Un autre but encore de l'invention est de procurer
un système de traitement d'image qui permette le codage ou le décodage de signaux d'image numériques rapides, à haute 25 densité, sans exiger une mémoire de grande capacité.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse effectuer une transmission ou un traitement sans augmentation de la quantité de signaux d'image de données, tels que des signaux numé30 riques, qui ont été traités par le procédé d'oscillation pour reproduire une image tramée, conduisant habituellement à de
mauvaises performances de codage.
Un autre but encore de l'invention est de procurer un système de traitement d'image qui puisse transmettre des 35 données d'image entre un lecteur d'image et un enregistreur
d'image ayant des densités d'élément d'image, des quantités de données et/ou des cadences de signal d'image différentes.
Un autre but de l'invention est de procurer un système de traitement d'image qui permette une sélection entre 5 la compression ou la noncompression ou un mode de compression.
Un autre but encore de l'invention est de procurer un lecteur d'image qui puisse être connecté à un système de
bus d'ordinateur.
Un autre but encore de l'invention est de procurer une imprimante d'image ou un émetteur d'image qui puisse être
connecté à un système de bus d'ordinateur.
D'autres caractéristiques et avantages de l'invention seront mieux compris à la lecture de la description qui 15 va suivre d'un mode de réalisation préféré et en se référant
aux dessins annexés sur lesquels: La figure 1 est un schéma synoptique montrant un système de traitement d'image conforme à l'invention; Les figures 2, 2 A-2 C forment un schéma de circuit 20 détaillé de l'adaptateur de lecteur/imprimante du système conforme à l'invention; Les figures 3, 4 et 6 sont des diagrammes séquentiels destinés à l'explication du fonctionnement du système de l'invention; Les figures 5 a 5 c sont des diagrammes montrant les données transmises; Les figures 7- 1 à 7-3 sont des organigrammes destinés à l'explication de la transmission des données dans le système conforme à l'invention; et Les figures 8-1 et 8-2 sont des représentations destinées à l'explication des états d'utilisation du bus
dans le système conforme à l'invention.
On voit sur la figure I un schéma synoptique applicable à un système de traitement d'image conforme à l'in35 vention.
Un lecteur I lit un original avec un capteur d'image à dispositif & couplage de charges(DCC),effectue une conversion analogique/numérique, une correction de teinte et un traitement de numérisation ou une opération similaire, et il applique un signal d'image numérique à un circuit externe. Une imprimante 2 forme une image numérique sur une feuille de papier d'impression, et consiste par exemple en une imprimante à faisceau laser Le lecteur 1 et l'imprimante 2 peuvent être directement connectés ensemble pour constituer 10 un copieur Dans le mode de réalisation de l'invention, le lecteur 1 et l'imprimante 2 sont connectés par l'intermédiaire d'une interface pour procurer en outre une fonction de télécopie, sans exiger une modification importante dans le lecteur
I ou l'imprimante 2.
Un adaptateur lecteur-imprimante ou LI, 3, consiste en un convertisseur qui convertit le signal d'image numérique échangé entre le lecteur 1 et l'imprimante 2 en un signal qui peut être manipulé aisément au moyen d'un bus d'ordinateur 1-11 Le bus d'ordinateur 1-11 peut être un MULTIBUS fourni 20 par Intel Corporation, et il a une cadence de transmission maximale de plusieurs millions de mots par seconde Une unité centrale de traitement (UCT) 4, une mémoire 5, un contrôleur de disque 6, un circuit de commande de ligne 9 et l'adaptateur
LI 3, sous la forme de cartes, sont connectés ensemble par 25 l'intermédiaire du bus d'ordinateur 1-11.
Les données d'image d'origine lues par le lecteur 1 sont converties par l'adaptateur LI 3 et sont enregistrées dans la mémoire 5 Si nécessaire, les données sont enregistrées sur un disque magnétique 7 ou une disquette 8, par l'intermédiaire du contrôleur de disque 6 Les données enregistrées sont émises vers la ligne de télécommunication par l'intermédiaire du circuit de commande de ligne 9 (un modem
ou un dispositif analogue) et d'un coupleur 10.
Les données d'origine reçues par la ligne de télé35 communication sont enregistrées dans la mémoire 5 par l'in-
termédiaire du coupleur 10 et du circuit de commande de ligne 9, et elles sont ensuite enregistrées, si nécessaire, sur le disque magnétique 7 ou la disquette 8, par l'intermédiaire du
contrôleur de disque 6 Les données enregistrées sont émises 5 vers l'imprimante 2 par l'intermédiaire de l'adaptateur LI 3, pour imprimer une image sur une feuille de papier d'impression.
L'UCT principale 4 commande d'une manière centralisée
une série d'opérations de télécopie, de la manière décrite cidessus.
Les figures 2 A-2 C sont un schéma de circuit de l'adaptateur LI 3 du système représenté sur la figure 1 Un lecteur 1-1 émet des données d'image numériques série pour
chaque ligne lue, en compagnie d'un signal de synchronisation.
Le lecteur 1-1 accomplit un balayage principal avec un DCC d'une ligne et un balayage secondaire en déplaçant le DCC ou
un système de projection d'image par rapport à l'autre de ces éléments, à une vitesse prédéterminée L'opération de lecture est accomplie avec une résolution de 157,5 bits/cm dans la direction du balayage principal comme dans la direction du ba20 layage secondaire.
Un compresseur de données ou une unité de compression de données 1-2 comprime les données d'image VIDEO ayant le format de bit correspondant à la sortie du lecteur 1-1, en employant un codage ou une opération analogue Dans ce 25 mode de réalisation, on utilise un circuit connu de codage par plage Un convertisseur série-parallèle (qu'on appellera ci- après convertisseur S HP) 1-3 convertit les données d'image en série par bit VIDEO en données parallèles Des mémoires tampons doubles (mémoires vives) 1-4, 1-5 et 1-6, 1-7, ont des 30 capacités prévues pour enregistrer des données d'image correspondant à une ligne, obtenues par l'intermédiaire du compresseur de données 1-2 et du convertisseur S -P 1- 3 On fait fonctionner les mémoires tampons de façon que pendant que les données d'image sont écrites dans la mémoire 1-4 ( 1-6), les 35 données d'image soient lues dans la mémoire 1-5 ( 1-7) Des compteurs d'adresse d'écriture 1-8 et 1-9 comptent des adresses d'écriture de données pour les mémoires tampons doubles respectives Un comparateur 1-10 compare les valeurs des données provenant du compresseur d'image 1-2 avec les données de conversion provenant du convertisseur S-P 1-3 Un signal de sortie du comparateur 1-10 commande un sélecteur 1-26 de façon à appliquer à un MULTIBUS (bus d'ordinateur) I-11 les données d'image converties provenant d'un circuit logique de conversion et contenant une plus faible quantité de données Les données d'image converties sont appliquées aux mémoires et à d'autres éléments représentés sur la figure 1, par l'intermédiaire du bus d'ordinateur, à une vitesse prédéterminée du
système informatique.
La section de décodage ou de rétablissement des
données d'image comprimées présente la configuration suivante.
Des mémoires tampons doubles 1-30 et 1-31 sont prévues pour synchroniser le transfert de données à partir du bus d'ordinateur 1-11, faisant fonction de source de données comprimées, et pour la lecture des données comprimées par un circuit lo20 gique de rétablissement Une demande de données est appliquée sur le bus d'ordinateur 1-11 en synchronisme avec le fonctionnement d'un compteur d'adresse de lecture 1-41 Un circuit logique de sélection de décodeur 1-32 détermine les propriétés
des données comprimées lues dans la mémoire tampon double, et 25 il sélectionne un circuit logique de rétablissement à utiliser.
Une unité de rétablissement de données 1-33 correspond au
compresseur de données 1-2 Un convertisseur parallèle-série (qu'on appellera convertisseur P S) 1-34 correspond au convertisseur S-*P 1-3.
En relation avec l'unité de rétablissement décrite ci-dessus, une mémoire vive 1-35 permet la lecture du signal d'image en série par bit et la conversion de la densité
d'éléments d'image dans la direction du balayage auxiliaire.
Une imprimante 1-45 reproduit un signal de sortie de la mé35 moire vive 135.
Dans ce mode de réalisation, la compression des données d'image est accomplie en synchrnnisme avec un signal de synchronisation HSYNC correspondant à un signal de lecture d'une ligne provenant du lecteur 1-1 Le rétablissement de l'image est accompli en synchronisme avec un signal de synchronisation D-HSYNC (correspondant à une fin de balayage d'un faisceau correspondant à une ligne dans une imprimante à faisceau laser) qui provient de l'imprimante 1-45 Lorsque le signal de synchronisation qui est appliqué au compresseur ou à 10 l'unité de rétablissement est transmis sélectivement et est appliqué à ce dispositif, on peut effectuer une conversion de densité des éléments d'image, ainsi qu'un agrandissement ou une réduction de l'image Les moyens de transmission sélective du signal de synchronisation qui sont utilisés dans ce but consistent en un circuit logique de porte de validation vidéo
HSYNC, 1-12, ou en un circuit logique de porte D-HSYNC, 1-36.
On décrira ci-après le mode de fonctionnement du
système de ce mode de réalisation.
Circuit de compression La partie de circuit qui se trouve du c 8 té gauche de la ligne en trait mixte (un trait cour Vdeux traits longs) sur les figures 2 A-2 C, est un circuit de compression Un signal d'image numérique provenant du lecteur 1-1 est traité et transféré vers le bus d'ordinateur 1-11 La figure 3 montre 25 un signal de sortie du lecteur 1- 1 et un format de signal de celui-ci. Le signal provenant du lecteur 1-1 comprend un signal HSYNC, qui est un signal interne pour chaque ligne, une horloge de transfert de données d'image HORIOGE VIDEO, un signal d'image série VIDEO, et un signal VALIDATION VIDEO qui indique que le signal d'image est effectif dans un intervalle
d'une ligne entre les signaux HSYNC courant et suivant.
Le signal HSYNC correspondant à un temps d'horloge est généré en synchronisme avec le signal HORLOGE VIDEO De 35 lecteur utilisé dans ce mode de réalisation a une longueur maximale de balayage principal de 21,6 cm et une résolution d'environ 157,5 bits/cm Des données d'image à 3400 bits sont
donc transmises en tant que données d'image d'une ligne.
L'intervalle (intervalle d'image effectif) de niveau haut du signal VALIDATION VIDEO correspond donc à 3400 impulsions du
signal HORILOGE VIDEO.
Ces signaux sont appliqués au compresseur de données 1-2 et au convertisseur S P 1-3 qui préparent indépendamment des données parallèles Les données codées provenant du com10 presseur de données 1-2 sont écrites dans les mémoires tampons doubles 1-4 et 1-5, tandis que les données parallèles provenant du convertisseur S P 1-3 sont écrites dans les mémoires tampons doubles 1-6 et 1-7 Les compteurs d'adresse d'écriture 1-8 et 1-9 commandent l'opération d'écriture dans les mémoires 15 tampnns doubles 1-4 à 1-7 Chaque compteur est initialisé par le signal VALIDATION VIDEO Le compteur 1-8 est actionné par les signaux d'horloge en synchronisme avec le codage de l'image par le compresseur de données 1- 2 Le compteur 1-9 est actionné par les signaux d'horloge en synchronisme avec l'opéra20 tion de conversion du convertisseur S -P 1-3 L'opération de commutation des mémoires tampons doubles est accomplie par les sélecteurs d'adresse ou sélecteurs de données 1-18, 1-19, 1-20, 1-21, 1- 22 et 1-23 lorsqu'une bascule 1-13 change d'état, pour chaque ligne Les données d'adresse de lecture sont transmises 25 à partir du bus d'ordinateur, par l'intermédiaire d'une mémoire tampon d'adresse 1-29 Chaque mémoire tampon est ainsi lue en
synchronisme avec les données présentes sur le bus d'ordinateur, et les données lues sont transmises.
Le fonctionnement du circuit du compresseur décrit 30 ci-dessus est illustré par le diagramme séquentiel représenté sur la figure 4 Le convertisseur S-P 1-3 convertit un signal d'image en un signal à 14 bits en parallèle Par conséquent, le convertisseur S -P 1-3 applique un signal d'horloge au compteur d'adresse d'écriture 1-9 lorsqu'il a reçu 14 im35 pulsions du signal HORIOGE VIDEO Dans ce cas, le compteur compte de O à 42, en conformité avec les 3400 impulsions du signal HORLOGE VIDEO par ligne Les 3400 impulsions du signal HORLOGE VIDEO correspondent à une capacité de mémoire de 256 mots Lorsque la résolution est réduite de moitié, et lors5 qu'on effectue une conversion série-parallèle à une cadence de 79 bits/cm, le compte du compteur d'adresse est changé après la réception de 28 impulsions d'horloge, et il est incrémenté jusqu'à 122 à la réception de 3400 impulsions du signal HORLOGE VIDEO De cette manière, le compteur d'adresse 10 de conversion S-'P 1-9 effectue une opération de comptage normale en une période du balayage principal Cependant, le compteur d'adresse d'écriture 1-8 pour les données de compression par plage fonctionne d'une manière différente Le compresseur d'image 1-2 code le nombre d'impulsions du signal 15 HORLOGE VIDEO correspondant au maintien dans un état, et il fournit un signal correspondant Le signal d'entrée d'horloge qui est appliqué au compteur d'adresse d'écriture 1-8 change donc chaque fois que l'état du signal d'horloge HORLOGE VIDEO change Par conséquent, lorsqu'un signal d'image à 3400 bits 20 correspondant à une ligne est reçu, le compteur d'adresse 1- 8 reçoit 3400 impulsions d'horloge En d'autres termes, pendant que la sortie du compteur d'adresse 1-9 est maintenue à une valeur prédéterminée, la sortie du compteur 1-8 change de I à 3400 On détermine celles des données de conversion provenant 25 de l'unité 1-2 et du convertisseur 1-3 qui sont plus petites que les autres,en comparant les comptes de ces compteurs d'adresse On détermine la quantité de données correspondant à la conversion au moyen du front arrière du signal VALIDATION VIDEO Par conséquent, les comptes provenant des comp30 teurs d'adresse sont mémorisés dans des bascules 1-14 et 1-15 De comparateur 1-10 compare les valeurs provenant des bascules I-14 et 1-15 respectives, et un signal de sortie du comparateur est mémorisé dans une bascule I-25 sous l'effet d'un signal de synchronisation de ligne HSYNC Un sélecteur 35 1-26 effectue la sélection des données à appliquer sur le bus d'ordinateur 1- 11, en fonction de l'état de sortie de la bascule 1-25 Lorsque le nombre d'impulsions d'horloge reçues par le compteur d'adresse 1-8, comptant la longueur de plage, dépasse la capacité ( 256 mots) de la mémoire, le sélecteur I-26 est positionné de façon à sélectionner les données provenant du convertisseur S -P 1-3, conformément à l'autre
signal d'entrée appliqué à une porte OU 1-24.
On décrira en relation avec la figure 5 les données écrites dans les mémoires vives tampons 1-4 à 1-7 Des don10 nées d'une ligne provenant de l'unité 1-2 et du convertisseur 1-3 sont écrites séquentiellement aux adresses 2, 3, etc, sous la forme de données à 16 bits en parallèle, en partant de l'adresse I des mémoires vives 1-4 à 1-7 Les données ont
le format suivant.
Dans le cas des données codées par longueur de plage provenant du compresseur 1-2, les données sont écrites de la manière représentées sur la figure 5 a Les données provenant du convertisseur S HP 1-3 sont écrites dans les mémoires vives 1-6 et 1-7 de la manière représentée sur la fi20 gure 5 b Dans ce cas, " 00 " dans les quatorzième et quinzième
bits indique que les bits O à 13 sont des données d'image.
Lorsque l'écriture des données d'une ligne est terminée, un code d'identification pour un départ d'une ligne est ajouté aux comptes des adresses qui sont mémorisés dans 25 les bascules I-14 et 1-15, et les résultats sont écrits à l'adresse O des mémoires vives Le format pour ces données est celui qui est représenté sur la figure 5 c Plus précisément, un " 1 " est écrit dans le treizième bit des données écrites à l'adresse O des mémoires vives 14 et 15, et un "O" 30 est écrit dans le treizième bit des mémoires vives 1-6 et 1-7 Les quinzième et quatorzième bits constituent un code d'identification qui indique si les données sont des données correspondant à la frontière entre des lignes ou des données
d'image réelles.
De cette manière, l'unité 1-2 et le convertisseur 1-3 écrivent indépendamment les données de conversion dans les mémoires vives sous la dépendance du signal de synchronisation qui est généré pour chaque ligne Cependant, seules les données de l'une de ces catégories sont lues, et-la sélection 5 entre ces catégories de données est faite conformément aux comptes des compteurs d'adresse 1-8 et 1-9 pendant l'opération d'écriture. Sous l'effet d'un signal d'interruption qui est généré par le signal HSYNTC, le bus d'ordinateur 1-11 commence 10 la lecture des données de conversion (données précédentes d'une ligne) correspondant à une ligne écrite dans les mémoires vives La cadence de lecture-doit être suffisamment rapide pour permettre la lecture des données effectives dans les mémoires vives en un seul intervalle du sign L He YNC Le 15 bus d'ordkateur 1-11 émet un signal de demande de lecture de données, provenant d'un circuit logique de demande d'interruption 1-27, vers l'UCT principale 4 ou vers le contrôleur de disque 6, qui identifie le signal reçu et produit les données d'adresse de lecture La lecture des données démarre 20 ainsi à l'adresse O des mémoires vives A l'adresse O est écrit le type de données d'une ligne, aux adresses qui suivent l'adresse O Les données correspondant à cette longueur sont donc lues, et les données lues sont appliquées aux dispositifs de mémoire 5 à 8 ou au circuit de commande de ligne 9 Dans ce 25 cas, la détermination de la longueur des données est faite par l'UCT ou par le contrôleur de disque 6, pour commander l'émission des données d'adresse lues Il n'est donc pas nécessaire
de lire des données inutiles dans les mémoires vives, et on peut minimiser le temps d'occupation du bus d'ordinateur par 30 les données d'image.
On peut ainsi obtenir une durée vide pour chacune
des lignes pendant la transmission de données comprimées, et le bus d'ordinateur peut être libéré pendant une telle durée.
Le bus d'ordinateur peut donc être utilisé pendant une telle 35 durée vide pour la transmission des données du contrôleur de
disque 6, par le circuit de commande de ligne 9.
On décrira ceci plus en détail par la suite.
Les figures 7-1 à 7-3 forment un organigramme montrant le traitement des données par l'UCT principale 4 repré5 sentée sur la figure 1 La figure 71 montre un sous-programme principal pour enregistrer sur le disque, par l'intermédiaire du bus d'ordinateur, les données d'ordinateur ou des données de traitement de texte provenant de la ligne de télécommunication L'UCT principale 4 comporte un contrôleur d'accès di10 rect en mémoire, ou ADM Lorsque le contrôleur d'ADM est connecté, des données reçues à partir de la ligne de télécommunication sont enregistrées dans les disque 7 et 8 ou la mémoire 5, sans passer par l'UCT 4, ou bien les données sont
émises à partir des disques 7 et 8 et de la mémoire 5 vers la 15 ligne de télécommunication sans passer par l'UCT.
Dans l'organigramme représenté sur la figure 7-1, on détermine à l'étape S-1 si les données reçues à partir de la ligne de télécommunication sont enregistrées jusqu'à la capacité maximale dans la mémoire tampon, dans le circuit de 20 commande de ligne 9 Lorsqu'on détermine & l'étape S-1 que la mémoire tampon est pleine, on actionne le contrôleur d'ADM pour transférer les données de ligne présentes dans la mémoire tampon vers le contrôleur de disque 6, par l'intermédiaire du bus 1-11 On écrit ensuite les données de ligne sur les dis25 ques 7 et 8, à l'étape S-2 On répète ensuite les étapes S-I et S-2 pour enregistrer séquentiellement sur les disques les données qui sont reçues par la ligne En outre, du fait qu'on utilise la mémoire tampon, aucun problème n'apparaît, même si la cadence de transfert de données sur le bus est différente 30 de la cadence de transfert de données sur la ligne de télécommunication Lorsque des données sont transférées du disque vers la ligne de télécommunication, par l'intermédiaire du bus, on peut aisément réaliser ce transfert avec la mémoire tampon du contrôleur de disque 6 et le transfert d'ADM, comme 35 il est représenté sur la figure 7-1 On notera que des données de texte provenant d'une machine de traitement de texte ou d'une machine analogue (non représentée) connectée au bus 1-11
peuvent être enregistrées dans les disques et la mémoire.
De cette manière, le bus d'ordinateur 1-11 peut transférer des données d'image entre le lecteur 1 et l'imprimante 2, pendant qu'il transfère une autre information non liée aux données d'image, ou des données de traitement de
texte, vers les disques ou vers le modulateur de ligne.
La figure 7-2 montre un sous-programme d'interrup10 tion destiné à prélever sur le bus 1-11 les données d'image provenant du lecteur 1 Ainsi, dans ce sous-programme, le bus
est occupé dans ce but puis est libéré.
Lorsque le circuit logique de demande d'interruption 1-27 représenté sur la figure 2 génère un signal de de15 mande d'interruption, l'UCT 4 commande le contrôleur d'ADM et interrompt le transfert de données, représenté sur lafigure 7-1, entre la ligne de télécommunication et les disques par l'intermédiaire du bus 1-11 (étape 8-3) Ensuite, i'UCT 4 applique à la mémoire tampon 1-29 les données d'adresse de 20 lecture pour lire des données dans les mémoires vives 1-4 à 1-7 représentées sur la figure 2, afin de lire des données à l'adresse O des mémoires vives et de reconnaître la quantité de données d'image pour une ligne qui sont enregistrées dans les mémoires vives (étape S-4) La quantité reconnue des don25 nées d'image pour une ligne est fixée dans le contrôleur d'ADM, et le transfert de données à partir des mémoires vives de l'adaptateur LI 3 par ADM, est déclenché (étape S-5) On détermine ensuite (étape S-6), conformément à la quantité de données fixée dans le contrôleur d'ADM, si le transfert de 30 données pour
les données d'image d'une ligne a été achevé.
Le transfert de données entre la ligne de télécommunication et les disques reprend ensuite à l'étape S-7, comme il est
représenté sur la figure 7-1.
Des figures 8-1 et 8-2 montrent l'état d'utilisa35 tion du bus d'ordinateur La figure 8-1 montre l'état du bus
dans la séquence d'opérations représentées sur la figure 7-2.
"A" représente la période d'occupation du bus par un transfert de données entre la ligne de télécommunication et le disque, et "B" représente la période d'occupation du bus par 5 le transfert de données entre l'adaptateur LI 3 et la mémoire 5. On notera que la mémoire 5 peut enregistrer des
données correspondant à plusieurs pages de documents normaux.
L'UCT principale 4 peut donc effectuer des opérations d'édi10 tion, comme une annulation partielle ou une synthèse des données de la mémoire 5.
Il est également possible de libérer le bus pour un transfert de données de l'adaptateur LI seulement après l'achèvement d'un transfert de données prédéterminé entre la 15 ligne de communication et le disque On peut réaliser ceci en donnant une faible priorité au circuit logique de demande d'interruption 1-27, de façon qu'aucune interruption ne soit autorisée pendant la période d'ocaupation du bus "A" Dans ce cas, le lecteur I affiche que le bus est dans la période 20 "A", et l'opération de lecture en entrée est interdite, ce qui fait que l'opérateur ne peut pas effectuer un nouveau balayage de lecture du document Lorsque les mémoires vives représentées surles figures 2 A-2 Csontdes mémoires de page capables d'enregistrer la totalité de l'information présente sur 25 le document, la poursuite de l'entrée de l'information de document peut également être autorisée dans la période "A", une opération de balayage du document par le lecteur 1 est autorisée, et les données d'une page sont enregistrées dans les mémoires vives Cependant, la lecture des données pré30 sentes dans les mémoires vives et leur transfert vers le bus est interdite Dans la période "A" ou "B", le transfert ne sera pas interrompu On peut donc transmettre commodément
des données qui exigent une transmission continue.
La configuration de l'adaptateur LI qui est repré35 sentée sur les figures 2 A-2 C convient lorsque la vitesse de
lecture d'image du lecteur 1 est du même ordre de grandeur que la vitesse de transfert de données du bus, mais lui est légèrement inférieure Lorsque la vitesse de lecture du lecteur est très rapide, on doit utiliser pour les mémoires vi5 ves 1-1 à 1-7 des mémoires vives ayant une capacité leur permettant d'enregistrer une page de données.
Conversion de densité d'éléments d'image I On décrira ci-après la conversion de densité d'éléments d'image de données comprimées On peut effectuer une '10 réduction de données d'image, et on peut utiliser pour un lecteur d'image un appareil d'enregistrement ayant une faible
densité d'éléments d'image d'enregistrement.
Lorsqu'une image originale à lire est une image représentant des caractères ou une image semblable, une résolu15 tion élevée de 157,5 bits/cm n'est pas nécessaire Dans un tel cas, si on diminue la résolution, le temps de transfert est raccourci, on peut réduire le'temps d'occupation du bus d'ordinateur, et les mémoires tampons intermédiaires, telles que des disques ou d'autres mémoires, sont utilisées plus efficacement, ce qui procure un avantage économique Lorsque la fonction de réduction d'image n'est pas incorporée dans un enregistreur d'image, il est nécessaire de comprimer les données puis de les émettre par l'émetteur Si l'enregistreur
possède une fonction d'agrandissement et si l'émetteur réduit 25 les données et les émet, on peut réduire la quantité de données transmises.
On peut employer un procédé classique pour réduire la résolution dans la direction du balayage principal Conformément à ce procédé, on change la fréquence de signaux 30 d'horloge d'échantillonnage d'image Plus précisément, on commande la fréquence du signal d'horloge HORLOGE VIDEO correspondant à des données série VIDEO, avant la conversion dans l'unité 1-2 et le convertisseur 1-3 On désigne dans ce
cas la cadence d'horloge par EM 1.
On utilise un circuit logique de porte de valida-
tion de signal vidéo H-SYNC, 1-12, pour réduire l'image dans la direction du balayage principal (pour diminuer la résolution) Le circuit de compression de données d'image décrit ci-dessus est commandé par des signaux HSYNC et VALIDATION 5 VIDEO Par conséquent, lorsque ces signaux correspondant à des données de lignes prédéterminées qui correspondent à une cadence désirée sont transmis par le circuit de porte et ne sont pas appliqués, les données de ces lignes ne sont pas traitées, ce qui échantillonne les données Du fait qu'une 10 demande de lecture de données DEMANDE DONNEES correspondant à ces lignes n'est pas appliquée au bus 111, les données des lignes transmises par le circuit logique de porte ne sont ni
lues ni émises sur le bus.
Pour obtenir des données ayant une résolution dési15 rée, le circuit logique de porte I-12 possède la configuration suivante La porte consiste en un élément d'échantillonnage utilisant une horloge, tel qu'un circuit 7479 TTC qui reçoit un signal HSYNC en tant que signal de synchronisation d'une ligne, sur une borne d'horloge, et qui produit un si20 gnal de porte, pour échantillonner ainsi les signaux HSYNC et VALIDATION VIDEO La cadence d'échantillonnage pour déterminer la résolution (rapport de réduction) est fixée à la valeur EM 2 par des moyens de réglage tels qu'un commutateur (non représenté) On peut fixer arbitrairement la densité 25 d'éléments d'image et le rapport de réduction dans les directions verticale et horizontale en fixant indépendamment
EM 1 et EM 2.
Circuit de rétablissement ou d'extension On décrira ci-après le procédé de rétablissement 30 des données comprimées pour restituer les données d'origine (extension) L'unité de rétablissement rétablit les données fournies par le bus d'ordinateur 1-11 Les données comprimées proviennent du circuit de compression décrit ci-dessus,
mais il n'est pas nécessaire que ce soient celles qui pro35 viennent du compresseur 1-2 connecté au bus d'ordinateur au-
quel l'unité de rétablissement est connectée Les données enregistrées dans la mémoire 5 peuvent être des données provenant du coupleur 10.
Premièrement, le bus d'ordinateur 1-11 écrit des dornnées en une quantité prédéterminée dans l'une des mémoires vives 1-30 et 1-31 Dans ce mode de réalisation, la mémoire vive a une capacité de 256 mots Les mémoires vives 1-20 et 1-31 consistent en mémoires tampons doubles Les mémoires vives fonctionnent donc d'une manière telle que lorsque des données sont écrites dans une mémoire vive, des données sont lues dans l'autre Le circuit logique de sélection de décodeur 1-32 applique un signal d'horloge au compteur d'adresse de lecture 1-41, afin de trouver un signal d'intervalle pour chaque ligne provenant de données enregistrées dans les mé15 moires vives Lorsque le signal d'intervalle d'une ligne est trouvé, du fait que le format de données (figure 5) qui correspond aux données suivantes est écrit dans cet intervalle, un signal est appliqué à un sélecteur I-44 pour sélectionner un décodeur correspondant Le rétablissement des données est 20 déclenché en synchronisme avec un signal de synchronisation G-HSYNC (qu'on décrira ultérieurement), provenant d'une imprimante 1-45 En correspondance avec le compresseur de données 1-2 et le convertisseur S -P 1-3, le circuit de rétablissement de données comporte une unité de rétablissement de 25 données 1-33 et un convertisseur parallèle-série (qu'on appellera convertisseur P-US) 1-34, pour convertir les données parallèles en données série L'unité 1-33 et le convertisseur I-34 sont normalement actionnés sous l'effet du signal de synchronisation G-HSYNC L'unité de restauration ainsi 30 que le convertisseur génèrent un signal de demande de données DEMANDE DONNEES demandant les données suivantes, en réponse à l'opération de rétablissement Le circuit logique de sélection de décodeur 1-32 émet le signal de demande à partir du circuit de rétablissement désigné par le signal d'in35 tervalle de ligne, en tant que signal d'horloge pour le compteur d'adresse de lecture 1-41 De cette manière, un signal vidéo série correspondant à une ligne est appliqué à l'imprimante 1-45 Ceci est représenté sur la figure 4 T Un signal d'horloge HORLOGE VIDEO-D provenant d'un circuit de 5 génération d'horloge 1-42 est généré sous l'effet d'un signal de synchronisation D-HSYNC provenant de l'imprimante 1-45, et un signal d'image série VIDEO-D ainsi qu'un signal VALIDATION VIDEO-D sont produits sous l'effet de ce signal
de synchronisation.
Le circuit logique de sélection de décodeur 1-32 émet un signal de demande de données à partir de l'unité de rétablissement, vers le compteur d'adresse de lecture 1-41, pour prélever les données suivantes Cependant, si les données reçues consistent en un signal d'intervalle de ligne, 15 les données ne sont pas appliquées à l'unité de rétablissement, et on attend le signal de synchronisation de ligne D-HSYNC suivant Le sélecteur de données 1-40 est alors 1 acé dans un état prédéterminé et les données suivantes sont
appliquées à l'unité-de rétablissement.
Lorsque les données lues dans l'une des mémoires tampons doubles sont achevées (épuisées), le compteur 1-41 applique un signal de comptage en sens croissant à une bascule 1-37, de façon à permuter les opérations de lecture et d'écriture des deux mémoires vives Simultanément, pour transférer des données comprenant 256 mots, le compteur 1-41 applique un signal de comptage en sens croissant pour 256
adresses au circuit logique de demande d'interruption 1-27.
Du fait que la quantité maximale de données par ligne est d'environ 256 mots, la période du signal d'inter30 ruption qui est appliquée au bus d'ordinateur 1-11 devient plus longue que l'intervalle du signal de synchronisation d'une ligne, D-HSYNC, provenant de l'imprimante 1-45 On doit donc utiliser un système de bus d'ordinateur ayant une vitesse de transfert minimale de 256 mots par période de ligne Par conséquent, plus le bus est rapide, plus langue est la durée vide pour chaque ligne après le transfert des 256 mots de données On peut donc effectuer pendant cette
durée vide d'autres opérations de traitement et de transmission d'information.
On décrira ceci en relation avec les figures 7-1 à 7-3 et 8-1 et 8-2 La figure 7-3 est un organigramme d'un sous-programme d'interruption destiné au transfert de données
d'image vers l'imprimante 2.
Lorsque le circuit logique de demande d'interrup10 tion 1-27 produit un signal de demande d'interruption, I'UCT 4 interrompt le transfert de données, représenté sur la figure 7-1, entre la ligne de télécommunication et le disque par l'intermédiaire du bus de commande 1- 11, en commandant le contrôleur d'ADM (étape S-8) Ensuite, des données à 256 15 mots à enregistrer dans les mémoires vives 1-30 et 1-31 sont chargées dans le contrôleur d'ADM Les données d'adresse d'écriture pour écrire les données d'image dans les mémoires vives 1-30 et 1-31 sont appliquées ensuite à la mémoire tampon d'adresse 1-29, représentée sur la figure 2 Le transfert 20 de données à partir de la mémoire 5 vers les mémoires vives de l'adaptateur LI 3 par ADM est ensuite déclenché (étape S-9) On détermine l'achèvement du transfert de données à 256 mots à partir de la quantité de données chargée dans le contrôleur d'ADM, et on arrête alors le transfert de données 25 de la mémoire 5 vers les mémoires vives (étape S-10) Le transfert de données entre la ligne de télécommunication et
le disque reprend alors (étape S-11).
La figure 8-2 montre l'état d'utilisation du bus dans l'organigramme représenté sur la figure 7-3 Une période 30 A correspond au transfert de données entre la ligne de télécommunication et le disque, et une période C correspond au transfert de données d'impression de la mémoire 5 vers
l'adaptateur LI 3.
Lorsque le transfert de données entre la ligne de 35 télécommunication et le disque est terminé, le circuit logi-
que de demande d'interruption I-27 est validé et le bus peut être libéré pour le transfert des données -'impression Dans ce cas, la période d'occupation "A" est affichée dans la section d'affichage d'imprimante de 1 'UCT principale 4, pour empêcher l'entrée d'une instruction d'impression Lorsque le bus est ainsi dans la période A ou C, le transfert de données n'est pas interrompu, ce qui procure une communication et une
impression commodes.
Il est également possible de diriger vers un dispo10 sitif d'affichage tel qu'un écran cathodique des données enregistrées dans la mémoire vive 1-35, afin de présenter une
image conforme aux données enregistrées dans la mémoire 5.
On peut commodément effectuer l'opération ci-dessus lorsque la cadence de transfert de données du bus est équi15 valente ou légèrement inférieure à la vitesse d'impression de l'imprimante 2 Lorsque la vitesse d'impression de l'imprimante 2 est notablement supérieure à la cadence de transfert
du bus, les mémoires vives 1-30 et 1-31 doivent avoir une capacité leur permettant d'enregistrer des données correspon20 dant à une page.
Conversion de densité d'éléments d'image II les moyens de conversion de densité d'éléments d'image dans l'unité de rétablissement fonctionnent de la
manière suivante.
On effectue la conversion de la densité d'éléments
d'image dans la direction du balayage principal en échantillonnant des signaux d'horloge de base provenant des moyens de génération d'horloge 142, de façon à échantillonner les données d'image Dans ce cas, on échantillonne le signal de 30 sortie et les données série provenant de l'unité de rétablissement de données 1-33 et du convertisseur P->S 1-34.
Les données de conversion de densité sont fixées à DM 1 par
un commutateur de prépositionnement ou un dispositif analogue.
La conversion de la densité d'éléments d'image dans la direc35 tion du balayage auxiliaire s'effectue par les moyens sui-
vants Lorsqu'une image est produite avec un agrandissement 1/1 au moyen d'une imprimante ayant une résolution supérieure à celle des données transférées, ou bien est produite avec une imprimante ayant la même résolution que les données trans5 férées, les données rétablies correspondant à la même ligne sont produites plusieurs fois Dans ce but, on utilise une mémoire de ligne, c'est-à-dire la méioire vive 1-35, après le sélecteur de données 1-44 La mémoire vive I-35 fonctionne sous la dépendance d'un siglral de sortie d'un compteur d'adres10 se de mémoire vive 1-43 qui fonctionne en synchronisme avec un signal de synchronisation D-ESYNC (signal de détection de faisceau BD) provenant de l'imprimante Après que le signal de sortie provenant du sélecteur 1-44 a été enregistré une fois dans cette mémoire vive, il peut être lu dans celb-ci Lors15 que les données de la même ligne doivent être produites plusieurs fois, le circuit logique de porte de D-HSYNC 1-36 applique continuellement un signal de sélection DS au sélecteur 1-44, de façon que le signal de sortie provenant de la mémoire vive 1-35 soit le signal d'entrée de donnéesappliqué au sé20 lecteur 1-44 Lorsque les mêmes données sont produites, on n'utilise pas les données provenant de l'unité de rétablissement de données 1-33 Par conséquent, le circuit de porte de D-HSYNC I-36 est commandé de façon que le signal de synchronisation GHSYNC qui est normalement appliqué à l'unité de rétablissement de données 1-33 soit bloqué Le signal de sélection DS à appliquer au sélecteur 1-44 est produit en synchronisme avec le fonctionnement de la porte La période de transmission par la porte est proportionnelle à des données de conversion par agrandissement DM 2 qui sont prépositionnées. 30 On peut prépositionner DM 2 indépendamment de DMI de façon à changer le rapport d'agrandissement entre la longueur et la largeur de l'original Le circuit logique de porte de D-HSYNC 1-36 pour l'obtention d'une résolution désirée (agrandissement) présente la même configuration que le circuit logique 35 de porte de H-SYNC 1-12 Du fait que le circuit logique de sélection de décodeur 1-32 ne reçoit pas pendant cette période de transmission de la porte un signal G-HSYNC, le signal d'entrée d'horloge appliqué au compteur d'adresse de lecture 1-41 est arrêté Par conséquent, la lecture des mémoires vives tampons n'est pas effectuée, et l'appareil est placé dans le mode d'attente pendant que les données demeurent enregistrées à l'intérieur Pendant ce temps, le bus d'ordinateur 1-11 est libéré et utilisé pour d'autres dispositifs, représentés sur
la figure 1 Lorsque la période de transmission de la porte 10 arrive à son terme, le circuit logique de sélection de décodeur 1-32 fait démarrer la lecture et le décodage des données de la ligne suivante, sous l'effet du signal G-HSYNC suivant.
L'unité 1-33 ou le convertisseur 1-34 produit un signal DEFONDE DONNEES a chaque fin de décodage d'un mot, et un si15 gnal d'horloge est appliqué au compteur d'adresse de lecture I-41 pour lire des données provenant des mémoires vives Lorsque le circuit logique de sélection de décodeur 32 détermine que les données provenant des mémoires vives indiquent une fin de données-correspondant à une ligne, l'application des 20 données suivante correspondant à une ligne à l'unité de restauration de données 133 ou au convertisseur P S 1-54 est interdite, et l'appareil est placé dans le mode d'attente par le signal G-HSYNC Lorsque la lecture des données est effectuée jusqu'à ce que la mémoire vive 1-30 soit vide, la lectu25 re des données dans la mémoire vive 1-31 est effectuée à la
suite, et l'enregistrement dans la mémoire vive 1-30 des données provenant du bus est déclenché Ceci s'effectue conformément aux données d'adresse d'écriture reçues par le bus.
Lorsqu'on doit reproduire une image avec un agran30 dissement 1/1 au moyen d'une imprimante ayant une résolution inférieure à celle des données transférées par le bus 1-11,
ou au moyen d'une imprimante ayant la même résolution que les données transférées, on doit échantillonner la ligne.
Ceci est effectué par le circuit logique de sélection de dé35 codeur 1-32 Plus précisément, le signal d'intervalle de li-
gne est sauté de façon à obtenir la résolution représentée par les données M-2 Lorsqu'on doit effectuer une reproduction d'image au moyen d'une imprimante ayant une résolution égale à la moitié de celle des données transférées, lorsque le déco5 dage des données correspondant à une ligne est terminé (on peut déterminer que cette condition est réalisée lorsque le signal d'intervalle de ligne suivant est appliqué au circuit logique de sélection de décodeur 1-32), on saute la ligne suivante Des signaux d'horloge sont appliqués au compteur 10 d'adresse de lecture 1-41 jusqu'à la réception du signal de limite de ligne suivant Les données correspondant à des intervalles d'une ligne peuvent alors être appliquées à l'unité
de rétablissement de données 1-33.
Dans le mode de réalisation ci-dessus, on fait fonctionner le compresseur 1-2 et le convertisseur 1-3 conformément aux données d'image On peut cependant effectuer une sélection entre des premier et second procédés de codage
ou de compression différents (par exemple le procédé de conversion MH et le procédé de conversion MYR), en fonction de la 20 quantité de données à convertir.
On notera que dans ce cas des convertisseurs correspondants peuvent être incorporés dans le circuit de rétablissement On peut sélectionner manuellement le mode de
fonctionnement du compresseur de données 1-2 et du convertis25 seur 1-3 Dans ce cas, la section de commande de l'UCT principale peut comporter une touche d'entrée de sélection destinée à la commande de cette opération.
Dans le mode de réalisation ci-dessus, le bus d'ordinateur est libéré après l'achèvement du traitement d'une 30 ligne, lorsque des données sont codées et décodées Le bus peut cependant être libéré après la transmission de données correspondant à un ensemble de lignes ou après la transmission de données d'une page On peut ainsi réduire un échange complexe de signaux de commande entre l'UCT principale et
d'autres éléments, par le bus Dans ce cas, un signal de de-
2 $ 51282
mande d'interruption est appliqué au bus d'ordinateur dans l'état libéré, pour empêcher l'utilisation du bus par un autre équipement ayant une priorité inférieure, afin de transférer des données de priorité supérieure Dans ces conditons, des 5 données d'image sont transmises et peuvent être enregistrées dans un appareil d'enregistrement pratiquement en continuité avec la lecture de l'image originale On peut donc réduire le temps de traitement du système On peut appliquer le mode de réalisation de l'invention à l'enregistrement dans une mémoire 10 de toutes les données de l'image lue On peut comprimer ou décoder de la manière nécessaire les données enregistrées dans
la mémoire.
Il va de soi que de nombreuses modifications peuvent être apportées au dispositif et au procédé décrits et 15 représentés, sans sortir du cadre de l'invention.
REVETDICAT IO;TN
1 Système de,raitement d'image, caract'risé en ce qu'il comprend: une ligne bus d'ordinateur ( 1-11); des moyens de traitement d'image ( 2, 3) destin's ' traiter des données d'image provenant de la ligne bus d'ordinateur ( 1-11); des moyens de traitement d'infornation ( 4, 5, 6, 9) connectés à la ligne bus d'ordi nteur ( 1-1) et diféerents des moyens de traitement d'image ( 2, 3); et des mtoyens de validation destinés à autoriser le transert de données a partir des moyens 10 de traitement d'information ( 4, 5, 6, 9) vers la ligne bus d'ordinateur ( 1-11), lorsque les données d'image provenant de la ligne bus d'ordinateur ne sont pas appliquées aux moyens
de traitement d'image ( 2, 3).
2 Système selon la revendication 1, caractérisé 15 en ce que les moyens de traitement d'image comprennent des moyens ( 2) destinés à imprimer une image en conformité avec
les données d'image.
3 Système selon la revendication 1, caractérisé en ce que les moyens de traitement d'image comprennent des 20 moyens ( 3) destinés à décoder des données codées en données
d'éléments d'image.
4 Système selon la revendication 1, caractérisé en ce que les moyens de traitement d'image comprennent des
moyens ( 1-3) destinés à convertir des données d'image paral25 lèles en données d'image série.
Système selon la revendication 1, caractérisé en ce que les moyens de validation libèrent la ligne bus ( 1-11) chaque fois que la transmission d'une quantité prédéterminée de données d'image est achevée 6 Système de traitement d'image,caractérisé en ce qu'il comprend: des moyens ( 2, 3) destinés à traiter et à reproduire une image conformément à des données d'éléments d'image série; des moyens ( 3) destinés à convertir des données parallèles pour former les dormées d'éléments d'image série; et des moyens de validation ( 3) destinés à autoriser
2551 Z 82
le transfert vers les moyens de conversion des données parallèles provenant d'une ligne bus d'ordinateur ( 1-11) qui est connectée à des moyens de traitement d'information ( 4, 5, 6, 9). 7 Système de traitement d'image, caractérisé en ce qu'il comprend: des moyens ( 2, 3) destinés à traiter et à reproduire une image conformément à des données d'éléments d'image; des moyens ( 3) destinés à coder des données codées pour former des données d'éléments d'image; et des moyens de validation ( 3) destinés à autoriser le transfert des données codées vers les moyens de codage, à partir d'une ligne bus d'ordinateur ( 1-11) à laquelle sont connectés des moyens
de traitement d'information ( 4, 5, 6, 9).
8 Système selon l'une quelconque des revendica15 tions 6 et 7, caractérisé en ce que les moyens de validation comprennent une mémoire destinée à enregistrer des données conformément à des données d'adresse reçues à partir de la ligne bus ( 1-11), et en ce que les données enregistrées dans
cette mémoire sont lues conformément aux données d'adresse, 20 en synchronisme avec le fonctionnement des moyens de traitement et de reproduction ( 2, 3).
9 Système selon l'une quelconque des revendications I à 8, caractérisé en ce que-les moyens de traitement
d'information comprennent l'un au moins des éléments sui25 vants: un contrôleur d'unité de disques ( 6), un contrôleur
de ligne de télécommunication ( 9) et un équipement de traitement de texte.
Système selon l'une quelconque des revendications I à 8, caractérisé en ce qu'il comprend en outre l'un 30 au moins des éléments suivants: des moyens d'enregistrement
( 7, 8), des moyens d'impression ( 2) et des moyens de transmission ( 9, 10) pour les données d'image à transférer vers
la ligne bus d'ordinateur ( 1-11).
11 Système de traitement d'image, caractérisé en 35 ce qu'il comprend: des moyens ( 2, 3) destinés à traiter et à reproduire une image; des moyens-( 3) destinés à décoder des données codées, pour former des données d'éléments d'image; et des moyens destinés à appliquer les données d'éléments d'image aux moyens de traitement et de reproduction ( 2, 3), sans qu'une opération de décodage prédéterminée soit effectuée par les moyens de décodage.
12 Système selon l'une quelconque des revendications 1 à 11, caractérisé en ce qu'il comprend en outre des
moyens de conversion de densité d'éléments d'image ( 3).
13 Procédé de traitement d'image, caractérisé en ce que des données d'image sont reproduites par différents procédés de décodage, conformément à un type des données d'image. 14 Procédé selon la revendication 13, caractérisé 15 en ce que le décodage comprend le décodage de données codées
pour former des données série.
Procédé de traitement d'image,caractérisé en ce que des données transférées sont décodées au moyen d'un signal de synchronisation provenant d'une imprimante ( 2) lorsque les données d'image sont transférées par une ligne bus d'ordinateur ( 1-11) à laquelle sont connectés des moyens de traitement d'information ( 4, 5, 6, 9), et une image est
reproduite par l'imprimante ( 2).
16 Procédé de traitement d'image, caractérisé en 25 ce qu'on diminue une densité d'éléments d'image avant la
transmission de données d'image, et on augmente la densité d'éléments d'image avant l'impression des données d'image.
FR8413362A 1983-08-30 1984-08-29 Systeme de traitement d'image Expired - Fee Related FR2551282B1 (fr)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP58158452A JPS6051076A (ja) 1983-08-30 1983-08-30 画像処理装置
JP58158456A JPS6051060A (ja) 1983-08-30 1983-08-30 データ処理装置
JP58158454A JPS6051075A (ja) 1983-08-30 1983-08-30 画像処理方法

Publications (2)

Publication Number Publication Date
FR2551282A1 true FR2551282A1 (fr) 1985-03-01
FR2551282B1 FR2551282B1 (fr) 1994-05-13

Family

ID=27321349

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8413362A Expired - Fee Related FR2551282B1 (fr) 1983-08-30 1984-08-29 Systeme de traitement d'image

Country Status (5)

Country Link
US (1) US5008949A (fr)
CA (1) CA1249364A (fr)
DE (1) DE3431985C2 (fr)
FR (1) FR2551282B1 (fr)
GB (1) GB2148561B (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2601474A1 (fr) * 1986-07-08 1988-01-15 Pragma Dispositif pour l'echange d'informations entre un telecopieur et un micro-ordinateur
FR2682788A1 (fr) * 1991-10-18 1993-04-23 Visi Solutions Systeme de video surveillance.

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61294587A (ja) * 1985-06-24 1986-12-25 Toshiba Corp 画像処理装置
JPH07106652B2 (ja) * 1988-08-13 1995-11-15 キヤノン株式会社 印刷装置
JPH0591313A (ja) * 1991-09-27 1993-04-09 Minolta Camera Co Ltd フアクシミリ装置
JP3109939B2 (ja) * 1993-04-22 2000-11-20 キヤノン株式会社 画像通信装置及び方法
US6094453A (en) * 1996-10-11 2000-07-25 Digital Accelerator Corporation Digital data compression with quad-tree coding of header file
US7869462B2 (en) * 1999-06-03 2011-01-11 Panasonic Corporation Broadcast system and method therefor
JP4794029B2 (ja) * 1999-06-03 2011-10-12 パナソニック株式会社 放送システムおよび方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2374796A1 (fr) * 1976-12-19 1978-07-13 Ricoh Kk Emetteur-recepteur de fac-simile
FR2465273A1 (fr) * 1979-09-11 1981-03-20 Anvar Multiprocesseur interactif pour la saisie et le traitement d'images

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3394352A (en) * 1965-07-22 1968-07-23 Electronic Image Systems Corp Method of and apparatus for code communication
US3751582A (en) * 1971-12-08 1973-08-07 Addressograph Multigraph Stored program facsimile control system
US4394774A (en) * 1978-12-15 1983-07-19 Compression Labs, Inc. Digital video compression system and methods utilizing scene adaptive coding with rate buffer feedback
US4376933A (en) * 1979-02-22 1983-03-15 Xerox Corporation Circuit for compacting data
US4442543A (en) * 1979-09-10 1984-04-10 Environmental Research Institute Bit enable circuitry for an image analyzer system
SE448922B (sv) * 1980-10-21 1987-03-23 Ibm Svenska Ab Metod for behandling av videodata vid ett optiskt teckenidentifieringssystem jemte en anordning for teckenidentifiering i en optisk dokumentlesare
JPS5771063A (en) * 1980-10-22 1982-05-01 Toshiba Corp Conversion and storage system for picture information
CA1184310A (fr) * 1981-02-25 1985-03-19 Mize Johnson, Jr. Systeme a multiprocesseur pour bureau
JPH0693738B2 (ja) * 1981-10-09 1994-11-16 株式会社東芝 文書画像認識編集装置
IT1155650B (it) * 1982-03-19 1987-01-28 Olivetti & Co Spa Metodo ed apparecchiatura di compressione e decompressione di informazioni digitali di immagini
GB2120429B (en) * 1982-04-29 1985-10-09 Honeywell Inf Systems Computer system with bus cycle sharing
JPS5911063A (ja) * 1982-07-12 1984-01-20 Ricoh Co Ltd フアクシミリ装置
JPS5930363A (ja) * 1982-08-11 1984-02-17 Ricoh Co Ltd フアクシミリの伝送制御方式
US4533956A (en) * 1982-09-17 1985-08-06 Minnesota Mining And Manufacturing Co. Apparatus for converting facsimile coded data to video data

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2374796A1 (fr) * 1976-12-19 1978-07-13 Ricoh Kk Emetteur-recepteur de fac-simile
FR2465273A1 (fr) * 1979-09-11 1981-03-20 Anvar Multiprocesseur interactif pour la saisie et le traitement d'images

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE PROCEEDINGS OF THE INTERNATIONAL JOINT CONFERENCE ON PATTERN RECOGNITION, Munich, 19-22 octobre 1982, pages 258-261, IEEE, New York, US; K. INAGAKI et al.: "MACSYM: An event-driven parallel processor for document pattern understanding" *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2601474A1 (fr) * 1986-07-08 1988-01-15 Pragma Dispositif pour l'echange d'informations entre un telecopieur et un micro-ordinateur
FR2682788A1 (fr) * 1991-10-18 1993-04-23 Visi Solutions Systeme de video surveillance.

Also Published As

Publication number Publication date
US5008949A (en) 1991-04-16
CA1249364A (fr) 1989-01-24
GB2148561B (en) 1988-04-20
GB8421879D0 (en) 1984-10-03
GB2148561A (en) 1985-05-30
DE3431985A1 (de) 1985-03-14
DE3431985C2 (de) 2001-11-08
FR2551282B1 (fr) 1994-05-13

Similar Documents

Publication Publication Date Title
US4325085A (en) Method and apparatus for adaptive facsimile compression using a two dimensional maximum likelihood predictor
FR2546694A1 (fr) Appareil de traitement d'images
FR2635627A1 (fr) Machine de telecopie dotee d'un mode de correction d'erreur
FR2551282A1 (fr) Systeme de traitement d'image
FR2702914A1 (fr) Dispositif de codage de suites d'images constituées d'images de nature film et d'images de nature vidéo, et dispositif de décodage correspondant.
FR2551236A1 (fr) Systeme de traitement d'image
FR2569068A1 (fr) Appareil de decodage de codes d'image obtenus par un processus de compression
JPH10271300A (ja) 画像複写装置
FR2551283A1 (fr) Systeme de traitement d'images
JPS60163570A (ja) フアクシミリ装置
KR100644639B1 (ko) 인쇄 라인 수에 따라 인쇄 속도를 결정하여 화상을인쇄하는 인쇄 방법 및 장치
JP3938019B2 (ja) 記録装置及び記録方法
JP3926030B2 (ja) 画像形成装置
JPS62268234A (ja) 通信端末装置
JP2000278641A (ja) 動画処理装置及び動画処理方法
EP0395507B1 (fr) Système d'émission-réception pour la transmission d'images couleur animées et du son à partir de canaux indépendants
JPS6228628B2 (fr)
JPS59144274A (ja) 白ラインスキツプ型フアクシミリ装置
JPH09284436A (ja) 画像処理装置
EP0011543A1 (fr) Procédé pour enregistrer sur un support matériel à deux dimensions une image de télévision et moyens pour le mettre en oeuvre
JPH0844875A (ja) 符号化処理装置
JP3311168B2 (ja) 留守録機能付電話装置
FR2616608A1 (fr) Procede de commande d'un telecopieur par ordinateur et installation de telecopie commandee par ordinateur
JP2527824B2 (ja) ファクシミリ画像の録画再生方式
JPH0373666A (ja) 画像処理装置

Legal Events

Date Code Title Description
ST Notification of lapse