DE69315364D1 - Verfahren zum Testen einer integrierten Schaltung und eine integrierte Schaltung mit einer Vielzahl von Funktionskomponenten und Verbindungs- und Schalter-Testkomponenten in verbindenden Kanälen zwischen Funktionskomponenten - Google Patents

Verfahren zum Testen einer integrierten Schaltung und eine integrierte Schaltung mit einer Vielzahl von Funktionskomponenten und Verbindungs- und Schalter-Testkomponenten in verbindenden Kanälen zwischen Funktionskomponenten

Info

Publication number
DE69315364D1
DE69315364D1 DE69315364T DE69315364T DE69315364D1 DE 69315364 D1 DE69315364 D1 DE 69315364D1 DE 69315364 T DE69315364 T DE 69315364T DE 69315364 T DE69315364 T DE 69315364T DE 69315364 D1 DE69315364 D1 DE 69315364D1
Authority
DE
Germany
Prior art keywords
integrated circuit
functional components
components
channel
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69315364T
Other languages
English (en)
Other versions
DE69315364T2 (de
Inventor
Cornelis Hermanus Van Berkel
Maria Elizabeth Roncken
Ronald Wilhelm Johan J Saeijs
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV, Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of DE69315364D1 publication Critical patent/DE69315364D1/de
Application granted granted Critical
Publication of DE69315364T2 publication Critical patent/DE69315364T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318558Addressing or selecting of subparts of the device under test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/267Reconfiguring circuits for testing, e.g. LSSD, partitioning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
DE69315364T 1992-02-18 1993-02-10 Verfahren zum Testen einer integrierten Schaltung und eine integrierte Schaltung mit einer Vielzahl von Funktionskomponenten und Verbindungs- und Schalter-Testkomponenten in verbindenden Kanälen zwischen Funktionskomponenten Expired - Fee Related DE69315364T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP92200455 1992-02-18

Publications (2)

Publication Number Publication Date
DE69315364D1 true DE69315364D1 (de) 1998-01-08
DE69315364T2 DE69315364T2 (de) 1998-05-28

Family

ID=8210432

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69315364T Expired - Fee Related DE69315364T2 (de) 1992-02-18 1993-02-10 Verfahren zum Testen einer integrierten Schaltung und eine integrierte Schaltung mit einer Vielzahl von Funktionskomponenten und Verbindungs- und Schalter-Testkomponenten in verbindenden Kanälen zwischen Funktionskomponenten

Country Status (9)

Country Link
US (1) US5590275A (de)
EP (1) EP0556894B1 (de)
JP (1) JPH0666894A (de)
KR (1) KR100284626B1 (de)
CN (1) CN1082302C (de)
BR (1) BR9300579A (de)
CZ (1) CZ383292A3 (de)
DE (1) DE69315364T2 (de)
SG (1) SG44012A1 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1060304C (zh) * 1996-01-25 2001-01-03 深圳市华为技术有限公司 程控交换设备的整机测试装置和方法
US5898886A (en) * 1996-11-19 1999-04-27 Advanced Micro Devices, Inc. Multimedia devices in computer system that selectively employ a communications protocol by determining the presence of the quaternary interface
US6199182B1 (en) * 1997-03-27 2001-03-06 Texas Instruments Incorporated Probeless testing of pad buffers on wafer
DE69822694T2 (de) 1997-04-25 2004-08-12 Matsushita Electric Industrial Co., Ltd., Kadoma Verfahren zum prüfgerechten Entwurf, Verfahren zur Prüfsequenzerzeugung und integrierte Halbleiterschaltung
US6405335B1 (en) 1998-02-25 2002-06-11 Texas Instruments Incorporated Position independent testing of circuits
US6728915B2 (en) 2000-01-10 2004-04-27 Texas Instruments Incorporated IC with shared scan cells selectively connected in scan path
US6769080B2 (en) 2000-03-09 2004-07-27 Texas Instruments Incorporated Scan circuit low power adapter with counter
JP5213982B2 (ja) * 2011-03-30 2013-06-19 アンリツ株式会社 移動体通信端末試験システム、解析方法、及び解析プログラム

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494066A (en) * 1981-07-02 1985-01-15 International Business Machines Corporation Method of electrically testing a packaging structure having n interconnected integrated circuit chips
US4556471A (en) * 1983-10-14 1985-12-03 Multi-Arc Vacuum Systems Inc. Physical vapor deposition apparatus
NL8303536A (nl) * 1983-10-14 1985-05-01 Philips Nv Geintegreerde schakeling op grote schaal welke verdeeld is in isochrone gebieden, werkwijze voor het machinaal ontwerpen van zo een geintegreerde schakeling, en werkwijze voor het machinaal testen van zo een geintegreerde schakeling.
US5005136A (en) * 1988-02-16 1991-04-02 U.S. Philips Corporation Silicon-compiler method and arrangement
EP0350538B1 (de) * 1988-07-13 1993-12-01 Koninklijke Philips Electronics N.V. Speichergerät, das einen zur Ausführung einer Selbstprüfung adaptierten statischen RAM-Speicher enthält und integrierte Schaltung, die als eingebauten statischen RAM-Speicher ein solches Gerät enthält
NL8900151A (nl) * 1989-01-23 1990-08-16 Philips Nv Werkwijze voor het testen van een schakeling, alsmede schakeling geschikt voor een dergelijke werkwijze.
US5043986A (en) * 1989-05-18 1991-08-27 At&T Bell Laboratories Method and integrated circuit adapted for partial scan testability
US5079696A (en) * 1989-09-11 1992-01-07 Sun Microsystems, Inc. Apparatus for read handshake in high-speed asynchronous bus interface
US5132974A (en) * 1989-10-24 1992-07-21 Silc Technologies, Inc. Method and apparatus for designing integrated circuits for testability
US5119480A (en) * 1989-11-13 1992-06-02 International Business Machines Corporation Bus master interface circuit with transparent preemption of a data transfer operation
EP0434137B1 (de) * 1989-12-19 1997-04-02 Koninklijke Philips Electronics N.V. Anordnung zum Aufteilen und Testen von Submodulschaltkreisen von integrierten Schaltkreisen
NL9000544A (nl) * 1990-03-09 1991-10-01 Philips Nv Schrijf-erkenningscircuit bevattende schrijfdetector en bistabiel element voor vier-fase hand-shake signalering.
JP2627464B2 (ja) * 1990-03-29 1997-07-09 三菱電機株式会社 集積回路装置
US5166604A (en) * 1990-11-13 1992-11-24 Altera Corporation Methods and apparatus for facilitating scan testing of asynchronous logic circuitry

Also Published As

Publication number Publication date
BR9300579A (pt) 1993-08-24
CN1080447A (zh) 1994-01-05
KR930018280A (ko) 1993-09-21
EP0556894A1 (de) 1993-08-25
JPH0666894A (ja) 1994-03-11
CZ383292A3 (en) 1994-03-16
EP0556894B1 (de) 1997-11-26
KR100284626B1 (ko) 2001-03-15
US5590275A (en) 1996-12-31
DE69315364T2 (de) 1998-05-28
SG44012A1 (en) 1997-11-14
CN1082302C (zh) 2002-04-03

Similar Documents

Publication Publication Date Title
DE69030528D1 (de) Verfahren und Anordnung zum Testen von Schaltungsplatten
DE68918040D1 (de) Integrierte Halbleiterschaltung mit Ein- und Ausgangsanschlüssen, die einen unabhängigen Verbindungstest erlauben.
DE69030015D1 (de) Verfahren und Vorrichtung zur Prüfung von integrierten Schaltungen mit zahlreichen Anschlüssen
DE3884039T2 (de) Verbindungsverfahren zum Testen und Montieren von elektronischen Bauelementen.
DE69019402T2 (de) Prüfverfahren und -gerät für integrierte Schaltungen.
ATE208125T1 (de) Modulare steuerungsanlage mit integriertem feldbusanschluss
DE69429741D1 (de) Analoge, selbstständige Prüfbusstruktur zum Testen integrierter Schaltungen auf einer gedruckten Leiterplatte
ATE95926T1 (de) Testvorrichtung fuer gedruckte schaltungskarten und ihre anwendung fuer das testen von gedruckten schaltungskarten, in form einer multiplex- demultiplexeinrichtung fuer numerische signale.
DE69315364D1 (de) Verfahren zum Testen einer integrierten Schaltung und eine integrierte Schaltung mit einer Vielzahl von Funktionskomponenten und Verbindungs- und Schalter-Testkomponenten in verbindenden Kanälen zwischen Funktionskomponenten
DE69016509D1 (de) Integrierte Halbleiterschaltungsanordnung mit Testschaltung.
DE69031291T2 (de) Testmethode, Testschaltung und integrierter Halbleiterschaltkreis mit Testschaltung
DE3881447D1 (de) Vorrichtung zum anschliessen von karten mit integrierten schaltungen.
DE3788842D1 (de) Anordnung von Anschlüssen für eine integrierte Schaltung mit variabler Breite.
FI934327A0 (fi) Foerfarande foer testning av en integrerad krets samt en integrerad krets
ES2033281T3 (es) Circuito, su aplicacion y metodo de prueba para una red de comunicaciones.
DE69021105T2 (de) Verfahren und Gerät zur Prüfung von integrierten Schaltungen mit hoher Geschwindigkeit.
DE69430304T2 (de) Anordnung zum testen von verbindungen mit pulling-widerständen
KR960706079A (ko) 전기 접속부재를 전기적으로 테스팅하기 위한 장치(device for electrically testing an electrical connection member)
EP0319433A3 (de) Präzisionsausrichtungsvorrichtung
DE68909185T2 (de) Antistatische Maske zum Gebrauch mit elektronischem Testgerät.
DE50311749D1 (de) Verfahren zur Überwachung von Leistungshalbleiterbauelementen
DE69119140T2 (de) Mit integrierten Schaltungen versehene Prüfvorrichtung für eine gedruckte Schaltung und Anwendung dieser Vorrichtung zum Prüfen einer solchen gedruckten Schaltung
DE69712597D1 (de) Scheibe mit opto-elektronischen Schaltkreisen und Testschaltkreisen, und Verfahren zum Testen der Scheibe
DE68922939D1 (de) Halbleiterbauelement mit Schaltkreiskomponenten unter symmetrischem Einfluss unerwünschter Störungen.
DK0805539T3 (da) Kredsløbsarrangement for trefaset højspændingskabel

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: KONINKLIJKE PHILIPS ELECTRONICS N.V., EINDHOVEN, N

8339 Ceased/non-payment of the annual fee