DE3147948A1 - "anordnung mit integrierten schaltungen" - Google Patents
"anordnung mit integrierten schaltungen"Info
- Publication number
- DE3147948A1 DE3147948A1 DE19813147948 DE3147948A DE3147948A1 DE 3147948 A1 DE3147948 A1 DE 3147948A1 DE 19813147948 DE19813147948 DE 19813147948 DE 3147948 A DE3147948 A DE 3147948A DE 3147948 A1 DE3147948 A1 DE 3147948A1
- Authority
- DE
- Germany
- Prior art keywords
- conductors
- supply
- arrangement
- metal
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Layout of the interconnection structure
- H01L23/5286—Arrangements of power or ground buses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8025860A FR2495835A1 (fr) | 1980-12-05 | 1980-12-05 | Dispositif a circuits integres a reseau metallique d'interconnexion, et procede de fabrication de ce dispositif |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3147948A1 true DE3147948A1 (de) | 1982-07-08 |
Family
ID=9248719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19813147948 Ceased DE3147948A1 (de) | 1980-12-05 | 1981-12-03 | "anordnung mit integrierten schaltungen" |
Country Status (6)
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS594050A (ja) * | 1982-06-30 | 1984-01-10 | Fujitsu Ltd | 半導体装置 |
JPH0290651A (ja) * | 1988-09-28 | 1990-03-30 | Nec Corp | 半導体集積回路 |
GB2263018B (en) * | 1991-03-23 | 1995-06-21 | Sony Corp | Static random access memories |
GB2254487B (en) * | 1991-03-23 | 1995-06-21 | Sony Corp | Full CMOS type static random access memories |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1298194B (de) * | 1964-12-23 | 1969-06-26 | Ibm | Elektrische Schaltungsplatte |
DE2165844A1 (de) * | 1971-12-31 | 1973-07-05 | Garjainow | Integrierte schaltung |
DE2822011A1 (de) * | 1978-05-19 | 1979-11-22 | Fujitsu Ltd | Halbleitervorrichtung und verfahren zu deren herstellung |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50134385A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) * | 1974-04-09 | 1975-10-24 |
-
1980
- 1980-12-05 FR FR8025860A patent/FR2495835A1/fr active Granted
-
1981
- 1981-07-23 GB GB8122774A patent/GB2089121B/en not_active Expired
- 1981-07-27 NL NL8103541A patent/NL8103541A/nl not_active Application Discontinuation
- 1981-11-05 JP JP56177773A patent/JPS57113259A/ja active Pending
- 1981-12-03 DE DE19813147948 patent/DE3147948A1/de not_active Ceased
- 1981-12-03 IT IT25429/81A patent/IT1139897B/it active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1298194B (de) * | 1964-12-23 | 1969-06-26 | Ibm | Elektrische Schaltungsplatte |
DE2165844A1 (de) * | 1971-12-31 | 1973-07-05 | Garjainow | Integrierte schaltung |
DE2822011A1 (de) * | 1978-05-19 | 1979-11-22 | Fujitsu Ltd | Halbleitervorrichtung und verfahren zu deren herstellung |
Non-Patent Citations (1)
Title |
---|
Ryden, W.D. u. Labuda, E.F.: A Metallization Providing Two Levels of Interconnect for Beam-Leaded Silicon Integrated Circuits. In: IEEE Journal of Solid-State Circuits, Bd. SC-12, Nr. 4, Aug. 1977, S. 376-382 * |
Also Published As
Publication number | Publication date |
---|---|
FR2495835B1 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1985-04-12 |
GB2089121B (en) | 1985-02-27 |
NL8103541A (nl) | 1982-07-01 |
IT8125429A0 (it) | 1981-12-03 |
FR2495835A1 (fr) | 1982-06-11 |
GB2089121A (en) | 1982-06-16 |
JPS57113259A (en) | 1982-07-14 |
IT1139897B (it) | 1986-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2554965C2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
DE2542518C3 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
EP0004289B1 (de) | Verfahren zum Verbinden einer ersten integrierten Schaltungsvorrichtung mit einer Anzahl von Verbindungspunkten mit einer zweiten integrierten Schaltungsvorrichtung | |
DE69508835T2 (de) | Dreidimensionale Verbindung von Gehäusen elektronischer Bausteine wobei gedruckte Schaltungen angewendet werden | |
DE2247902A1 (de) | Gedruckte schaltungsplatte und verfahren zu deren herstellung | |
DE69006252T2 (de) | Elektrischer Steckerstift und Verfahren zu seiner Herstellung. | |
DE3339957A1 (de) | Verfahren zur herstellung eines halbleiterbauelementes | |
DE3913221A1 (de) | Halbleiteranordnung | |
DE1614872A1 (de) | Vielschichtiges Leitungssystem mit ohmischen Kontakten fuer integrierte Schaltkreise | |
DE69620273T2 (de) | Verfahren zur Herstellung von Abstandshaltern auf einer elektrischen Leiterplatte | |
DE102013203638A1 (de) | Metall-Verbinderprofil, Solarmodul und Verfahren zu dessen Herstellung | |
DE1807127A1 (de) | Aufbau und Herstellungsverfahren fuer elektrische Verbindungen | |
DE3544539C2 (de) | Halbleiteranordnung mit Metallisierungsmuster verschiedener Schichtdicke sowie Verfahren zu deren Herstellung | |
DE3782380T2 (de) | Elektrische bauteile mit angefuegten leitenden verbindungsstuecken. | |
EP0152557B1 (de) | Halbleiterbauelement mit höckerartigen, metallischen Anschlusskontakten und Mehrlagenverdrahtung | |
DE102004027176A1 (de) | Verfahren zum Herstellen von Halbleiterbauteilen | |
EP4141923A1 (de) | Leistungshalbleiterbauteil und verfahren zur herstellung eines leistungshalbleiterbauteils | |
DE69105070T2 (de) | Verfahren zum Herstellen eines isolierenden Substrats für Halbleiterbauelemente und eine dazu verwendete, mit einem Muster versehene, Metallplatte. | |
DE3147948A1 (de) | "anordnung mit integrierten schaltungen" | |
DE69609921T2 (de) | Herstellungsverfahren einer halbleiteranordnung geeignet zur oberflächenmontage | |
DE1564066A1 (de) | Verfahren zum Herstellen elektrischer Kontakte auf der Oberflaeche elektronischer Bauelemente | |
DE10030442B4 (de) | Verbindungselement in einem integrierten Schaltkreis | |
EP1692476A1 (de) | Bauelement und verfahren zu dessen herstellung | |
EP0056472A2 (de) | Elektronische Dünnschichtschaltung | |
DE69929766T2 (de) | Verfahren zur elektrischen Verbindung von auf einem IC montierten IGBTs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
8128 | New person/name/address of the agent |
Representative=s name: PRINZ, E., DIPL.-ING. LEISER, G., DIPL.-ING., PAT. |
|
8131 | Rejection |