DE2408402A1 - Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit - Google Patents

Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit

Info

Publication number
DE2408402A1
DE2408402A1 DE19742408402 DE2408402A DE2408402A1 DE 2408402 A1 DE2408402 A1 DE 2408402A1 DE 19742408402 DE19742408402 DE 19742408402 DE 2408402 A DE2408402 A DE 2408402A DE 2408402 A1 DE2408402 A1 DE 2408402A1
Authority
DE
Germany
Prior art keywords
semiconductor
semiconductor layer
areas
layer
circuit unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19742408402
Other languages
German (de)
English (en)
Inventor
Dan Russell Boyd
Anthony Gerard Dervan
Jerry Wayne Zimmer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raytheon Co
Original Assignee
Raytheon Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raytheon Co filed Critical Raytheon Co
Publication of DE2408402A1 publication Critical patent/DE2408402A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H10P50/644
    • H10P95/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Element Separation (AREA)
  • Bipolar Transistors (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
DE19742408402 1973-02-21 1974-02-21 Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit Pending DE2408402A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US33449873A 1973-02-21 1973-02-21

Publications (1)

Publication Number Publication Date
DE2408402A1 true DE2408402A1 (de) 1974-08-22

Family

ID=23307490

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19742408402 Pending DE2408402A1 (de) 1973-02-21 1974-02-21 Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit

Country Status (4)

Country Link
JP (1) JPS49115688A (enExample)
CA (1) CA1013867A (enExample)
DE (1) DE2408402A1 (enExample)
GB (1) GB1461943A (enExample)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8103986A (nl) * 1980-08-29 1982-03-16 Tokyo Shibaura Electric Co Geintegreerde halfgeleiderschakeling en werkwijze voor het vervaardigen daarvan.
EP0041776A3 (en) * 1980-05-14 1983-12-21 Fujitsu Limited Method of manufacturing a semiconductor device comprising an isolation structure
EP0044082A3 (en) * 1980-07-16 1984-09-26 Kabushiki Kaisha Toshiba Method of manufacturing a semiconductor device comprising a dielectric insulating region
WO1996024161A1 (en) * 1995-01-30 1996-08-08 The Whitaker Corporation Electronic device and process for making same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153345A (en) * 1979-05-18 1980-11-29 Fujitsu Ltd Manufacture of semiconductor device
US4630343A (en) * 1981-03-16 1986-12-23 Fairchild Camera & Instrument Corp. Product for making isolated semiconductor structure
DE3273863D1 (en) * 1981-03-16 1986-11-20 Fairchild Camera Instr Co Low temperature melting binary glasses for leveling surfaces of integrated circuits containing isolation grooves
US4492717A (en) * 1981-07-27 1985-01-08 International Business Machines Corporation Method for forming a planarized integrated circuit

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0041776A3 (en) * 1980-05-14 1983-12-21 Fujitsu Limited Method of manufacturing a semiconductor device comprising an isolation structure
EP0044082A3 (en) * 1980-07-16 1984-09-26 Kabushiki Kaisha Toshiba Method of manufacturing a semiconductor device comprising a dielectric insulating region
NL8103986A (nl) * 1980-08-29 1982-03-16 Tokyo Shibaura Electric Co Geintegreerde halfgeleiderschakeling en werkwijze voor het vervaardigen daarvan.
DE3134110A1 (de) * 1980-08-29 1982-04-08 Tokyo Shibaura Denki K.K., Kawasaki, Kanagawa Integrierte halbleiterschaltung
WO1996024161A1 (en) * 1995-01-30 1996-08-08 The Whitaker Corporation Electronic device and process for making same

Also Published As

Publication number Publication date
CA1013867A (en) 1977-07-12
GB1461943A (en) 1977-01-19
JPS49115688A (enExample) 1974-11-05

Similar Documents

Publication Publication Date Title
DE2954501C2 (enExample)
DE1903961C3 (de) Integrierte Halbleiterschaltung und Verfahren zu ihrer Herstellung
DE3545040C2 (de) Verfahren zur Herstellung einer vergrabenen Schicht und einer Kollektorzone in einer monolithischen Halbleitervorrichtung
DE2928923C2 (enExample)
DE1764155C3 (de) Verfahren zum Herstellen eines Halbleiterbauelementes aus einem Siliciumkörper
DE2749607C3 (de) Halbleiteranordnung und Verfahren zu deren Herstellung
DE2441432B2 (de) Verfahren zur Herstellung eines VMOS-Transistors
DE2019655C2 (de) Verfahren zur Eindiffundierung eines den Leitungstyp verändernden Aktivators in einen Oberflächenbereich eines Halbleiterkörpers
DE2133184A1 (de) Verfahren zum Herstellen von Halbleiterbauteilen
DE2926334C2 (enExample)
DE3223230A1 (de) Halbleitervorrichtung und verfahren zu ihrer herstellung
DE1808928A1 (de) Halbleiterbauelement und Verfahren zu dessen Herstellung
DE3013559A1 (de) Halbleitervorrichtung und verfahren zu ihrer herstellung
DE2655917A1 (de) Integrierte schaltung
DE3109074C2 (enExample)
DE1296263B (de) Verfahren zur Herstellung eines Transistors und nach diesem Verfahren hergestellter Transistor
DE1539090B1 (de) Integrierte Halbleiteranordnung und Verfahren zu ihrer Herstellung
DE1489250A1 (de) Halbleitereinrichtung und Verfahren zu ihrer Herstellung
DE1414538A1 (de) Unterschiedliche Leitfaehigkeitszonen aufweisende Halbleiteranordnung und Verfahren zu dessen Herstellung
DE2408402A1 (de) Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit
DE2031831A1 (de) Halbleiterdiode und Verfahren zu ihrer Herstellung
DE2044863A1 (de) Verfahren zur Herstellung von Schottkydioden
DE2942508A1 (de) Lichtemittierende diode und verfahren zu ihrer herstellung
DE2608813C3 (de) Niedrigsperrende Zenerdiode
DE69009820T2 (de) Halbleiteranordnung mit eindimensionalen Dotierungsleitern und Verfahren zur Herstellung einer derartigen Halbleiteranordnung.

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee