DE2014155A1 - Verfahren zur Herstellung einer Halb leiterstruktur sowie nach diesem Verfahren hergestellte Halbleiterstruktur - Google Patents
Verfahren zur Herstellung einer Halb leiterstruktur sowie nach diesem Verfahren hergestellte HalbleiterstrukturInfo
- Publication number
- DE2014155A1 DE2014155A1 DE19702014155 DE2014155A DE2014155A1 DE 2014155 A1 DE2014155 A1 DE 2014155A1 DE 19702014155 DE19702014155 DE 19702014155 DE 2014155 A DE2014155 A DE 2014155A DE 2014155 A1 DE2014155 A1 DE 2014155A1
- Authority
- DE
- Germany
- Prior art keywords
- mask
- layer
- zone
- semiconductor body
- oxide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/291—Oxides or nitrides or carbides, e.g. ceramics, glass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes) consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Bipolar Transistors (AREA)
- Electrodes Of Semiconductors (AREA)
- Weting (AREA)
- Bipolar Integrated Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US81310569A | 1969-04-03 | 1969-04-03 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2014155A1 true DE2014155A1 (de) | 1971-04-15 |
Family
ID=25211462
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19702014155 Pending DE2014155A1 (de) | 1969-04-03 | 1970-03-24 | Verfahren zur Herstellung einer Halb leiterstruktur sowie nach diesem Verfahren hergestellte Halbleiterstruktur |
Country Status (6)
| Country | Link |
|---|---|
| JP (1) | JPS505915B1 (OSRAM) |
| BE (1) | BE748240A (OSRAM) |
| DE (1) | DE2014155A1 (OSRAM) |
| FR (1) | FR2038223B1 (OSRAM) |
| GB (1) | GB1300727A (OSRAM) |
| NL (1) | NL7004130A (OSRAM) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2729171A1 (de) * | 1976-06-28 | 1977-12-29 | Motorola Inc | Verfahren zur herstellung von integrierten schaltungen |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3200019A (en) * | 1962-01-19 | 1965-08-10 | Rca Corp | Method for making a semiconductor device |
| FR1520515A (fr) * | 1967-02-07 | 1968-04-12 | Radiotechnique Coprim Rtc | Circuits intégrés comportant des transistors de types opposés et leurs procédésde fabrication |
-
1970
- 1970-03-23 GB GB03904/70A patent/GB1300727A/en not_active Expired
- 1970-03-23 NL NL7004130A patent/NL7004130A/xx unknown
- 1970-03-24 DE DE19702014155 patent/DE2014155A1/de active Pending
- 1970-03-31 JP JP45026915A patent/JPS505915B1/ja active Pending
- 1970-03-31 BE BE748240D patent/BE748240A/xx unknown
- 1970-04-02 FR FR7011998A patent/FR2038223B1/fr not_active Expired
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2729171A1 (de) * | 1976-06-28 | 1977-12-29 | Motorola Inc | Verfahren zur herstellung von integrierten schaltungen |
Also Published As
| Publication number | Publication date |
|---|---|
| FR2038223A1 (OSRAM) | 1971-01-08 |
| GB1300727A (en) | 1972-12-20 |
| JPS505915B1 (OSRAM) | 1975-03-08 |
| BE748240A (fr) | 1970-09-30 |
| FR2038223B1 (OSRAM) | 1977-03-18 |
| NL7004130A (OSRAM) | 1970-10-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0001550B1 (de) | Integrierte Halbleiteranordnung für eine Bauelementstruktur mit kleinen Abmessungen und zugehöriges Herstellungsvefahren | |
| DE2618445C2 (de) | Verfahren zum Herstellen eines bipolaren Transistors | |
| DE2615754C2 (OSRAM) | ||
| EP0001574B1 (de) | Halbleiteranordnung für Widerstandsstrukturen in hochintegrierten Schaltkreisen und Verfahren zur Herstellung dieser Halbleiteranordnung | |
| DE2707693C3 (de) | Verfahren zum Herstellen von dotierten Zonen einer bestimmten Leitungsart in einem Halbleitersubstrat mittels Ionenimplantation | |
| DE2744059A1 (de) | Verfahren zur gemeinsamen integrierten herstellung von feldeffekt- und bipolar-transistoren | |
| DE2521568A1 (de) | Verfahren zum herstellen von integrierten halbleiterbauelementen | |
| EP0010633A1 (de) | Verfahren zur Herstellung sehr schmaler Dosierungsgebiete in einem Halbleiterkörper sowie Verwendung dieses Verfahrens bei der Erzeugung von voneinander isolierten Halbleiterkörperbereichen, Bipolar-Halbleiteranordnungen, integrieten Injektionslogikschaltungen und doppelt diffundierten FET-Halbleiteranordnungen | |
| DE7233274U (de) | Polykristalline siliciumelektrode fuer halbleiteranordnungen | |
| EP0025854A1 (de) | Verfahren zum Herstellen von bipolaren Transistoren | |
| DE2019655C2 (de) | Verfahren zur Eindiffundierung eines den Leitungstyp verändernden Aktivators in einen Oberflächenbereich eines Halbleiterkörpers | |
| DE3242736A1 (de) | Verfahren zum herstellen feldgesteuerter elemente mit in vertikalen kanaelen versenkten gittern, einschliesslich feldeffekt-transistoren und feldgesteuerten thyristoren | |
| DE2813673A1 (de) | Verfahren zur herstellung einer halbleiteranordnung | |
| DE2449012A1 (de) | Verfahren zur herstellung von dielektrisch isolierten halbleiterbereichen | |
| DE2633714C2 (de) | Integrierte Halbleiter-Schaltungsanordnung mit einem bipolaren Transistor und Verfahren zu ihrer Herstellung | |
| DE2640981C2 (de) | Verfahren zur Herstellung von Halbleiteranordnungen durch Ionenimplantation | |
| DE2615438A1 (de) | Verfahren zur herstellung von schaltungskomponenten integrierter schaltungen in einem siliziumsubstrat | |
| DE2617293C3 (de) | Verfahren zur Herstellung eines Halbleiterbauelements | |
| DE2718449A1 (de) | Verfahren zur herstellung einer halbleiteranordnung und durch dieses verfahren hergestellte anordnung | |
| DE4240205A1 (en) | High breakdown voltage device esp. bipolar transistor - has low impurity concn. link layer between base and external base layers | |
| DE1814747C2 (de) | Verfahren zum Herstellen von Feldefekttransistoren | |
| DE2616857A1 (de) | Verfahren zur herstellung von halbleiterbauelementen | |
| DE2738961A1 (de) | Verfahren zur herstellung einer integrierten halbleiterschaltung mit luftisolation | |
| DE2111633A1 (de) | Verfahren zur Herstellung eines Oberflaechen-Feldeffekt-Transistors | |
| DE2752335A1 (de) | Verfahren zur herstellung eines sperrschicht-feldeffekttransistors |