DE1616398A1 - Schaltungsanordnung zur Verzoegerung von Analogsignalen - Google Patents
Schaltungsanordnung zur Verzoegerung von AnalogsignalenInfo
- Publication number
- DE1616398A1 DE1616398A1 DE19681616398 DE1616398A DE1616398A1 DE 1616398 A1 DE1616398 A1 DE 1616398A1 DE 19681616398 DE19681616398 DE 19681616398 DE 1616398 A DE1616398 A DE 1616398A DE 1616398 A1 DE1616398 A1 DE 1616398A1
- Authority
- DE
- Germany
- Prior art keywords
- circuit arrangement
- capacitor
- transistor
- arrangement according
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 25
- 230000015654 memory Effects 0.000 claims description 7
- 230000003111 delayed effect Effects 0.000 claims description 6
- 230000002123 temporal effect Effects 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 2
- 108010074506 Transfer Factor Proteins 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/26—Time-delay networks
- H03H11/265—Time-delay networks with adjustable delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/184—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
- G11C19/186—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET using only one transistor per capacitor, e.g. bucket brigade shift register
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/188—Organisation of a multiplicity of shift registers, e.g. regeneration, timing or input-output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/04—Shift registers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Networks Using Active Elements (AREA)
- Processing Of Color Television Signals (AREA)
- Amplifiers (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Electronic Switches (AREA)
Description
A.-Nr.1207/63 PLI/Go/Kuc
26.1.1968
F Ä Il N 8 S H GHBH, Darmstadt, Am Alten Bahnhof 6
Schaltungsanordnung zur Verzögerung von Analogsignalen
Zusatz zu DBP. (F 53 536/IXd/2lg)
Die Erfindung betrifft eine Anordnung zur Verzögerung von
Analogsignalen.
Das DBP..... ..(F 53 536 IXd/2lg) betrifft eine Schaltungsanordnung zur Verzögerung von Analogsignalen mit einer
iteihe von Analogspeichern, die durch aktive Bauelemente verbunden
sind, welche im Takt von Steuerimpulsen, deren Folgefrequenz mindestens doppelt so groß wie die höchste zu übertragende
Frequenz des Analogsignals ist, die Informationen von einem Speicher in den nächsten überführen. Vorzugsweise
werden die aktiven Bauelemente zur Überführung der Informationen von einem Speicher in den nächsten durch Transistoren
in Basisgrundschaltung verwirklicht. Hierbei ist jedoch
die Kollektor-Basis-Kapazität der Transistoren schädlich für die Übertragung hoher Frequenzen, was noch genauer erläutert
werden soll.
Aufgabe der vorliegenden Erfindung ist es, den Frequenzgang einer derartigen Schaltungsanordnung zu verbessern.
Hierzu wird bei einer Schaltungsanordnung zur Verzögerung von
Analogsignalen, bei der eine Reihe von Speichern durcli aktive
Bauelemente verbunden ist, welche im Takt von Steuerimpulsen,
deren Folgefrequenz mindestens doppelt so groß wie die höchste
zu übertragende Frequenz des Analogsignals ist, die Informationen von einem Speicher in den nächsten überführen, gemäß
R.-Nr.1207/68
DBP ,.... (F 53 536 I2d/21g), erfindungsgemäß jeweils
ein Belag einer Reihe von als Speicher dienenden Kondensatoren abwechselnd mit gegenphasigen Rechteckimpulsen beaufschlagt,
der andere Belag jedes Kondensators ist iiiit dem Emitter je eines Transistors verbunden, dessen Basis an den
einen und dessen Kollektor an den anderen Belag des folgenden Kondensators angeschlossen ist.
Die Erfindung soll nun anhand der Äusführungsbeispiele darstellenden
Figuren näher erläutert werden. Von diesen zeigt:
Figur 1 eine bereits vorgeschlagene Schaltungsanordnung
gemäß DBP .(F 53 536 IXd/21g) ,
Figur 2 eine erfindungsgemäße Schaltungsanordnung,
Figur 3 eine andere Schaltungsanordnung gemäß der Erfindung. In den Figuren sind gleiche Schaltelemente mit gleichen
Bezugszeichen versehen.
Der Schaltungsanordnung nach Figur 1 wird bei 1 das zu verzögernde
Signal zugeführt. Den Kondensatoren 11,31... werden Rechteckimpulse zugeführt, die gegenphasig zu denjenigen
Impulsen sind, die dem Kondensator 21 und jedem zweiten folgenden Kondensator zugeführt werden. Während der Zeit,
in der der positiv gerichtete Impuls am Kondensator 11 liegt, arbeitet der Transistor 12 in Basisgrundschaltung. Hierbei
ist vorausgesetzt, daß die bei 1 zugeführte Eingangsspannung negativer als das Massepotential ist. Eine dem Momentanwert
des Eingangssignals entsprechende Ladung fließt in den Kondensator 11. Während der Zeit des negativ gerichteten Steuerimpulses
wird der Kondensator 11 auf negatives Potential gelegt, während der Kondensator 21 positives Potential erhält.
Jetzt arbeitet der Transistor 22 in Basisgrundschaltung, wobei die Ladung des Kondensators 11 in den Kondensator 21
10S327/0076
R.-Nr.1207
übertragen wird. Die Diode 14 verhindert ein Zurückfließen der Ladung des Kondensators 11 über die Kollektor-Basis-Strecke
des Transistors 12. Die in Figur 1 gestrichelt angedeutete Kollektor-Basis-Kapazität 15 des Transistors 12
wird jedoch nicht wie der Kondensator 11 entladen, da dies von der gesperrten Diode 14 verhindert wird. Dadurch wird
bei der folgenden Halbwelle der Steuerspannung die Ladung · des Kondensators 11 nicht nur durch den folgenden Momentanwert
des zu verzögernden Signals bestimmt. Ein Teil der Ladung des Kondensators 11 wird auch von der nicht entladenden
Kollektor-Basis-Kapazität 15 übernommen. Daraus ergibt sich eine Verringerung des Übertragungsfaktors für hohe
Frequenzen.
Die Schaltungsanordnung nach Figur 2 arbeitet nach dem gleichen Prinzip wt*" diejenige nach Figur 1. Um die Verwendung
der Dioden 14,24,34.... «vai umgehen, ist jedoch die Basis
jedes Transistors an die Zuführung der Steuerimpulse desjenigen Kondensators, der auf den Transistor folgt, gelegt.
Daraus ergibt sich, daß die Spannung an der Basis jedes Transistors immer negativer ist als diejenige am Kollektor.
Die Diode 14 kann also entfallen.
Um die Linearität des Übertragungsfaktors der Schaltungsanordnung
zu erhöhen, können die Widerstände 13,23,33..... zwischen die Kollektoren und die Emitter aufeinanderfolgender
Transistoren eingefügt werden.
Bei den Schaltungsanordnungen nach den Figuren 1 und 2 ist die Amplitude der Steuerimpulse durch die zulässige Basis-Emitterspannung
der Transistoren begrenzt. Liegt beispielsweise am Fußpunkt des Kondensators 21 (Figur 1) negative
Spannung, so wird dieser Kondensator über den Traneistor 32
198827/0076
. E.-Nr.1207/63
entladen. Am Ende des negativ gerichteten Steuerimpulses soll der Kondensator entladen sein, damit er bei dem folgenden
positiv gerichteten Impuls auf eine dem nächsten Momentanwert des zu verzögernden Signals entsprechende Ladung gebracht
werden kann. Der transis.torseitige Belag des Kondensators
erreicht also am Ende des negativ gerichteten Impulses bis auf die Durchlaßspannung der Basis-Smitter-Strecke Massepotential.
Zu Anfang des positiv gerichteten Impulses, gelangt dann eine der Amplitude der Steuerimpulse entsprechende Spannung an
den Emitter des Transistors. Da die zulässige Basis-Emitter-Spannung
vieler Transistoren relativ klein (z.B. 5 V) ist, ist die Amplitude der Steuerimpulse begrenzt. Bei der Schaltungsanordnung
nach Figur 2 macht sich diese Begrenzung noch stärker bemerkbar, da hier die Basis des Transistors gleichzeitig
in entgegengesetzter Richtung wie der Emitter gesteuert wird. Um die Verringerung der zulässigen Amplitude der Steuerimpulse
bei der Schaltungsanordnung nach Figur 2 gegenüber der Schaltungsanordnung nach Figur I zumindest teilweise wieder
auszugleichen, können die Basen der Transistoren an Steuerimpulse gelegt werden, deren zeitlicher Verlauf mit denjenigen
an den Kondensatoren übereinstimmt, deren Amplitude jedoch geringer ist. Hierzu ist in Figur 3 eine Schaltungsanordnung
dargestellt, die bis auf die Zuführung der Steuerimpulse der Schaltungsanordnung nach Figur 2 entspricht.
Um die Anteile des verzögerten Signals, die durch die Steuerimpulse
entstehen, auszusieben, ist ein Tiefpaß 10 vorgesehen, dessen Grenzfrequenz oberhalb der höchsten zu übertragenden
Frequenz des Analogsignals und unterhalb der Frequenz der Steuerimpulse liegt. Bei verschiedenen Anwendungen kann jedoch
das verzögerte Signal mit den Jteuerimpuls-Anteilen weitergeleitet
und beispielsweise einer Abfrageschaltung oder einem Haltekreis zugeführt werden. In diesen Fällen kann der Tiefpaß
10 entfallen«·
109827/0076
Claims (4)
1. Schaltungsanordnung zur Verzögerung von Analogsignalen,
bei der eine Reihe von Speichern durch aktive Bauelemente verbunden ist, welche im Takt von Steuerimpulsen, deren
Folgefrequenz mindestens doppelt so groß wie die höchste zu übertragende Frequenz des Analogsignals ist, die Information
von einem Speicher in den nächsten überführen, nach
DBP (F 53 536 IXd/2lg) dadurch gekennzeichnet,
daß jeweils der eine Belag einer Reihe von als Speicher
dienenden Kondensatoren (11,21,31...) abwechselnd mit gegenphasigen
Impulsen beaufschlagt wird und daß der andere Belag jedes Kondensators (11,21,31..,».) mit dem Emitter je eines Transistors
(21,31,.....) verbunden ist, dessen Basis an den einen und dessen Kollektor an den anderen Belag des
nächsten Kondensators (21,31,....) angeschlossen ist/ (Fig.2).
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß in die 3mitterzuleitungen der Transistoren (12,22,32.,,)
je ein Widerstand (14,24,34.....) eingefügt wird,
3. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet,
daß das verzögerte Signal über einen Tiefpaß (10) vom Kollektor des letzten Transistors entnommen wird.
4. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Basis jedes Transistors von Impulseirjgesteuert
wird., deren zeitlicher Verlauf mit demjenigen der Impulse
an dem Kondensator, der auf den Transistor folgt, übereinstimmt, und deren Amplitude geringer ist als diejenige der Impulse
an den Transistoren (Fig.3),
109827/0076
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB5723070A GB1244362A (en) | 1967-09-19 | 1968-09-19 | Charge storage diode circuits for delaying analogue signals |
GB4451768A GB1244361A (en) | 1967-09-19 | 1968-09-19 | Transistor circuits for delaying analogue signals |
GB5723170A GB1244363A (en) | 1967-09-19 | 1968-09-19 | Transistor circuit for delaying analogue signals |
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DEF0053536 | 1967-09-19 | ||
DEF0053813 | 1967-10-18 | ||
DEF0053818 | 1967-10-18 | ||
DEF0054072 | 1967-11-18 | ||
DEF0054687 | 1968-01-31 | ||
DEF0054734 | 1968-02-03 | ||
DEF0054984 | 1968-03-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
DE1616398A1 true DE1616398A1 (de) | 1971-07-01 |
Family
ID=27561647
Family Applications (6)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19671541921 Withdrawn DE1541921B2 (de) | 1967-09-19 | 1967-09-19 | Schaltungsanordnung zum verzoegern von analogsignalen |
DE19671541923 Pending DE1541923A1 (de) | 1967-09-19 | 1967-10-18 | Anordnung zur Verzoegerung von Analogsignalen |
DE19671541924 Pending DE1541924A1 (de) | 1967-09-19 | 1967-11-18 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
DE19681616397 Pending DE1616397A1 (de) | 1967-09-19 | 1968-01-31 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
DE19681616398 Pending DE1616398A1 (de) | 1967-09-19 | 1968-02-03 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
DE19681616402 Pending DE1616402A1 (de) | 1967-09-19 | 1968-03-05 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
Family Applications Before (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19671541921 Withdrawn DE1541921B2 (de) | 1967-09-19 | 1967-09-19 | Schaltungsanordnung zum verzoegern von analogsignalen |
DE19671541923 Pending DE1541923A1 (de) | 1967-09-19 | 1967-10-18 | Anordnung zur Verzoegerung von Analogsignalen |
DE19671541924 Pending DE1541924A1 (de) | 1967-09-19 | 1967-11-18 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
DE19681616397 Pending DE1616397A1 (de) | 1967-09-19 | 1968-01-31 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19681616402 Pending DE1616402A1 (de) | 1967-09-19 | 1968-03-05 | Schaltungsanordnung zur Verzoegerung von Analogsignalen |
Country Status (3)
Country | Link |
---|---|
US (1) | US3712988A (de) |
DE (6) | DE1541921B2 (de) |
NL (1) | NL6813329A (de) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2430649A1 (fr) * | 1978-07-06 | 1980-02-01 | Ebauches Sa | Registre a decalage integre |
NL7902968A (nl) * | 1979-04-17 | 1980-10-21 | Philips Nv | Werkwijze voor het transporteren van lading en inrich- ting voor het uitvoeren van de werkwijze. |
JPH0640440B2 (ja) * | 1982-01-29 | 1994-05-25 | ソニー株式会社 | シフトレジスタ |
-
1967
- 1967-09-19 DE DE19671541921 patent/DE1541921B2/de not_active Withdrawn
- 1967-10-18 DE DE19671541923 patent/DE1541923A1/de active Pending
- 1967-11-18 DE DE19671541924 patent/DE1541924A1/de active Pending
-
1968
- 1968-01-31 DE DE19681616397 patent/DE1616397A1/de active Pending
- 1968-02-03 DE DE19681616398 patent/DE1616398A1/de active Pending
- 1968-03-05 DE DE19681616402 patent/DE1616402A1/de active Pending
- 1968-09-18 NL NL6813329A patent/NL6813329A/xx not_active Application Discontinuation
-
1971
- 1971-04-02 US US00130705A patent/US3712988A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE1541921B2 (de) | 1972-01-05 |
DE1616397A1 (de) | 1971-06-24 |
NL6813329A (de) | 1969-03-21 |
DE1541923A1 (de) | 1971-06-03 |
DE1541924A1 (de) | 1971-06-16 |
US3712988A (en) | 1973-01-23 |
DE1541921A1 (de) | 1971-03-18 |
DE1616402A1 (de) | 1971-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2323478A1 (de) | Datenuebertragungsanordnung | |
DE2310267C2 (de) | Digital/Analog-Umsetzer | |
DE1774082A1 (de) | Schaltungsanordnung zum Ausgleich von Zeitfehlern bei Signalen,vorzugsweise Farbfernsehsignalen,die von einem,vorzugsweise bandfoermigen,Magnetspeicher abgenommen werden | |
DE2363959C3 (de) | Multivibrator | |
EP0025502A1 (de) | Speicherkippschaltung mit Stromverteilungsschaltern | |
DE1616398A1 (de) | Schaltungsanordnung zur Verzoegerung von Analogsignalen | |
DE2031038B2 (de) | ||
DE2230597C3 (de) | Anordnung zur Erzeugung zweier zueinander hilberttransformierter Signale | |
EP0134270A1 (de) | Phasenteiler mit Verriegelung | |
DE2261218C2 (de) | Steuerschaltung zum Ansteuern mindestens einer Windung eines Lagenmeßtransformators | |
DE4231178C2 (de) | Speicherelement | |
DE2039606A1 (de) | Elektrisches,dynamisch betriebenes Speicherelement | |
DE1915700C3 (de) | Schieberegister | |
DE2123513A1 (de) | Bistabiler elektronischer Kreis | |
DE2247189C3 (de) | Bistabiles Schaltelement für Flipflop-Schaltungen in ECL-Schaltkreistechnik | |
DE1537967C3 (de) | Vorstufe zur Unterdrückung von Störimpulsen | |
DE2141714C3 (de) | Einrichtung zur Erkennung von Daten | |
DE1033449B (de) | Aufrufanordnung fuer Speichermatrix | |
DE1090716B (de) | Schaltanordnung fuer die wahlweise UEbertragung eines Impulses nach dem einen oder nach dem anderen zweier Steuerpunkte | |
AT236680B (de) | Schaltungsanordnung zur ungeradzahligen phasenstarren Teilung der Folgefrequenz einer Impulsreihe | |
DE2023290C (de) | Monolithisch integrierbare Flipflop-Schaltung | |
DE2253328C2 (de) | Einrichtung zur Erkennung von Daten | |
AT237345B (de) | Schaltung zur Formung von Impulsen | |
DE1188649B (de) | Speicherschaltung mit einer Tunneldiode | |
DE2129235A1 (de) | Verstaerkeranordnung fuer impulse geringen energieinhalts, insbesondere zur anwendung als leseverstaerker fuer magnetschicht- oder magnetdrahtspeicher |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OHW | Rejection |