DE1086347B - Halbleiteranordnung mit einem Halbleiterkristall - Google Patents
Halbleiteranordnung mit einem HalbleiterkristallInfo
- Publication number
- DE1086347B DE1086347B DES57388A DES0057388A DE1086347B DE 1086347 B DE1086347 B DE 1086347B DE S57388 A DES57388 A DE S57388A DE S0057388 A DES0057388 A DE S0057388A DE 1086347 B DE1086347 B DE 1086347B
- Authority
- DE
- Germany
- Prior art keywords
- diffusion
- semiconductor
- conductivity type
- interfaces
- crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims description 27
- 239000013078 crystal Substances 0.000 title claims description 20
- 238000009792 diffusion process Methods 0.000 claims description 28
- 238000013459 approach Methods 0.000 claims description 3
- 239000012535 impurity Substances 0.000 claims description 3
- 239000000126 substance Substances 0.000 description 12
- 239000000463 material Substances 0.000 description 11
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 3
- 230000005669 field effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000005324 grain boundary diffusion Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/36—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/322—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/914—Doping
- Y10S438/919—Compensation doping
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/914—Doping
- Y10S438/922—Diffusion along grain boundaries
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Bipolar Transistors (AREA)
- Junction Field-Effect Transistors (AREA)
Description
DEUTSCHES
Die Erfindung bezieht sich auf Halbleiteranordnungen und ein Verfahren zu ihrer Herstellung.
Es ist bereits ein Vorschlag für einen Spitzengleichrichter
hoher Stabilität und Leistung bekannt, der einen vorzugsweise zylindrischen Körper aus Halbleitermaterial
aufweist, bei welchem durch eine Mehrzahl linienartiger Kontaktstreifen punktartige Kontakte,
wie sie für die Arbeitsweise eines Spitzengleichrichters charakteristisch sind, geschaffen werden.
"Es ist ferner eine Halbleiteranordnung bekannt, die
eine Mehrzahl paralleler Kristalle enthält, welche eine sie trennende Grenze aufweisen.
Weiter ist eine Halbleiteranordnung bekannt, die einen Bereich von entgegengesetztem Leitfähigkeitstyp an der Vereinigungsstelle zweier Bereiche vom
gleichen Leitfähigkeitstyp aufweist.
Zweck der Erfindung ist es hauptsächlich, eine verbesserte Halbleiteranordnung mit einem Halbleiterkristall sowie ein Verfahren zu ihrer Herstellung zu
schaffen, indem längs Korngrenzen bzw. längs Grenzflächen zwischen einkristallinen Zonen gebildete wirksame
Zonen hergestellt werden. Dabei wird vor allem eine Eignung der Halbleiteranordnung für einen Betrieb
mit relativ hoher Frequenz angestrebt.
Erfindungsgemäß weist der Halbleiterkristall drei einkristalline Bereiche auf, die an drei in einer Linie
sich schneidenden Grenzflächen zusammenhängen, längs der Grenzflächen sind Verunreinigungen derart
eindiffundiert, daß zwei der Diffusionszonen vom einen Leitfähigkeitstyp und die dritte Diffusionszone
vom entgegengesetzten Leitfähigkeitstyp ist, und diese
Diffusionszonen nähern oder berühren sich je nach Wahl der Diffusionszeit oder der Abmessung des
Halbleiterkristalls mehr oder weniger in Richtung der Schnittlinie der drei Grenzflächen.
Es sind, wie noch erläutert wird, auch verschiedene Abwandlungen dieses Grundprinzips möglich.
Die Erfindung ist an Hand der Zeichnung beispielsweise näher erläutert.
Fig. IA bis IC zeigen die Schritte zur Bildung
einer neuartigen Halbleiteranordnung gemäß der Erfindung;
Fig. 2 ist eine graphische Darstellung der Konzentration von Donator- und Akzeptorstoffen als Funktion
der Entfernung längs einer Korngrenze;
Fig. 3 zeigt eine weitere Ausbildung einer Halbleiteranordnung gemäß der Erfindung;
Fig. 4 zeigt noch eine andere Ausführungsform einer Halbleiteranordnung gemäß der Erfindung.
In Kristallen findet eine Diffusion leichter statt, wenn sie längs Korngrenzen statt durch die Masse des
Kristalls hindurch erfolgt. Es wird angenommen, daß dies infolge des schlechten Zusammenhanges zwischen
Atomen an einer Korngrenze der Fall ist. Die Locker-Halbleiteranordming
mit einem Halbleiterkristall
mit einem Halbleiterkristall
Anmelder:
Shockley Transistor Corporation,
Palo Alto, Calif. (V. St. A.)
Palo Alto, Calif. (V. St. A.)
Vertreter: Dipl.-Ing. F. Werdermann, Patentanwalt,
Hamburg 13, Innocentiastr, 30
Hamburg 13, Innocentiastr, 30
Beanspruchte Priorität:
V. St. v. Amerika vom 18. März 1957
V. St. v. Amerika vom 18. März 1957
William Shockley, Los Altos, Calif. (V. St. Α.),
ist als Erfinder genannt worden
ist als Erfinder genannt worden
heit in der Packung oder Zusammenpassung der Atome an der Korngrenze ergibt mehr Raum für die
Atome zu einer gegenseitigen Bewegung. Daher diffundieren Atome schneller und leichter längs Korngrenzen.
Es wurde auch beobachtet, daß eine Diffusion in Korngrenzen eine bevorzugte Richtung hat. Im allgemeinen
erfolgt die bevorzugte Diffusion bei einer geneigten zweifachen Grenze längs Kantenverlagerungen.
Bei Korngrenzen mit großem Winkel geht die Diffusion in allen Richtungen im wesentlichen gleichmäßig
vor sich.
In Fig. 1A ist ein Kristall aus Halbleitermaterial
mit drei Korngrenzen 11, 12 und 13 geziegt. Diese haben die Form eines langgestreckten »Y«, wobei der
untere Schenkel des »Y« wesentlich größer als die beiden Arme ist. Der dargestellte Kristallaufbau kann
durch Verwendung eines Impfkristalls, welcher die erforderlichen Grenzflächen aufweist, gezogen werden, so
daß die Grenzen 11 und 12 Zwillingsgrenzen sind, unter Einstellung eines kleinen Neigungswinkels beim Ziehen,
um Kantenverschiebungen 14 zu erzeugen. Wo die Ebenen der Kantenverschiebungen 11 und 12 sich
treffen, wird eine neue Grenze 13 gebildet. Die Grenze
009 569/338
ist eine Korngrenze mit großem Winkel. Der gezüchtete Kristall wird so geschnitten, daß das dargestellte
Kristallstück gebildet wird, bei welchem sich die Kantenverschiebungen bis zur Oberfläche erstrecken.
Wie vorstehend beschrieben, hat die Diffusion in den Grenzen 11 und 12 eine bevorzugte Richtung, und
zwar in Richtung der Kantenverschiebungen, während die Diffusion im Bereich 13 rasch fortschreitet, und
zwar im allgemeinen in allen Richtungen.
Der in Fig. IA gezeigte Aufbau kann dazu verwendet
werden, um analoge Feldwirkungs- und Flächentransistoren zu bilden.
Durch Auswählen der Abmessungen der Korngrenzen längs der Ebenen 11, 12 und 13., der Konzentration
der Verunreinigungsatome und der Diffusionszeit herrscht die Diffusion längs der Korngrenzen 11,
12 und 13 vor. Die Diffusion kann in dem Aufbau längs der Korngrenzen als im wesentlichen eindimensional
angesehen werden.
Betrachtet man die Kurve, welche die Konzentration von Denator- und Akzeptorstoffen als Funktion
der Entfernung oder Tiefe in das Material hinein für einen zweistufigen Diffusionsprozeß darstellt, nämlich
erstens eine Diffusion der Akzeptorstoffe nach innen für eine gegebene Zeitdauer und dann eine nachfolgende
Diffusion von Donatorstoffen für eine gegebene Zeitdauer, während der die Akzeptorstoffe an der
Oberfläche austreten werden, so zeigt es sich, daß bei einer Tiefe Z1 das Material kompensiert ist. Bei Entfernungen,
die geringer sind als die Tiefe X1, sind die
Donatorstoffe vorherrschend, während bei Entfernungen, die größer sind als X1, die Akzeptorstoffe vorherrschen.
Im Ergebnis erzeugt der Diffusionsprozeß bei flachen Tiefen Material des η-Typs, während bei
größeren Tiefen Material des p-Typs erzeugt wird.
Ein neuartiger, analoger Transistor kann durch Auswählen der Abmessungen bei Fig. 1 derart gebildet
werden, daß die Ebenen 11 und 12 sich bei einer etwa der Entfernung X1 entsprechenden Entfernung
schneiden. Die Ebene 13 hat eine größere Länge, als die Entfernung X1 beträgt, so daß das nahe der Verbindungslinie
der drei Korngrenzenflächen befindliche Material solches des p-Typs ist.
Um den neuartigen, analogen Transistor zu bilden, wird der Kristall gemäß Fig. 1 einer ersten Diffusion
von Akzeptorstoffen für eine vorbestimmte Zeitspanne unterworfen, so daß die Akzeptorstoffe nach innen
diffundieren. Darauf wird der Kristall einer Diffusion in Gegenwart von Donatorstoffen unterworfen. Die
Donatorstoffe diffundieren nach innen, während die Akzeptorstoffe an der Oberfläche entweichen. An der
Schnittstelle der Korngrenzen wird das Material, wenn die Zeiten und Entfernungen richtig gewählt
werden, entsprechend dem Punkt X1 (Fig. 2) kompensiert.
In den Ebenen 11 und 12 werden Bereiche des η-Typs gebildet, da die Entfernungsstrecke kleiner ist
als X1, während in dem Schenkel des »Y« ein Bereich des p-Typs gebildet wird, da der Abstand größer ist
als X1. Das Material des η-Typs erstreckt sich am Fußpunkt des Schenkels nach innen um eine Strecke,
die derjenigen an der Oberseite entspricht.
Anschließend wird das Material von der Außenseite des Kristalls durch Ätzen od. dgl. entfernt, wie es in
Fig. 1C gezeigt ist. Ein Kontakt 16 aus einer entsprechenden
Legierung wird an dem Bereich des p-Typs hergestellt, der an der Korngrenze mit großem
Winkel gebildet wird. Geeignete Kontakte 17 und 18 werden dann an die Bereiche des η-Typs an der Oberseite
angeschlossen. Der sich so ergebende Aufbau ist in Fig. 1 C gezeigt.
Der Aufbau ähnelt einem analogen Transistor, bei dem einer der Bereiche des η-Typs die Rolle einer
Kathode und der andere die Rolle einer Anode spielen kann. Der Bereich des p-Typs wirkt als Gitter zum
Steuern des Trägerflusses von einen Bereich des η-Typs zum anderen.
Durch Steuern der Diffusionszeiten und -konzentrationen können die Aufbauten gemäß Fig. 3 oder 4
erzeugt werden. Bei Fig. 3 hängen die Bereiche des
ίο η-Typs an der Spitze des Bereiches des p-Typs zusammen.
Es ist dies ein Feldwirkungstransistor, bei dem der Zuflußanschluß j und der Abflußanschluß d
an die Bereiche des η-Typs hergestellt werden und der p-Typ-Kanal mit der Torelektrode g gebildet wird. Der
p-Typ-Kanal kann äußerst kurz und schmal gemacht werden, um einen Hochfrequenzbetrieb zu erlauben.
In Fig. 4 erstreckt sich der Kanal des p-Typs nach oben bis zu den beiden Bereichen des η-Typs, trennt
diese und bildet mit ihnen pn-Übergänge. Es wird ein
ao Flächentransistor mit einem Emitter e des n-Typs, einem Kollektor c des η-Typs und einem Basisbereich p
gebildet. Hier kann der Basisbereich zum Zwecke des Hochfrequenzbetriebes relativ kurz gemacht werden.
Die Möglichkeiten zur Anwendung und Ausführung der Erfindung beschränken sich nicht auf die hier im
einzelnen beschriebenen und dargestellten Ausführungsbeispiele; diese sollen nur dem Zweck der Erläuterung
dienen, und insbesondere sind die verschiedenen Abmessungen übertrieben dargestellt, um die Erfindung
möglichst deutlich zu erläutern.
Der Vorteil der gezeigten Bauformen besteht darin, daß die verschiedenen Bereiche äußerst klein gemacht
werden können. Der Block aus Halbleitermaterial, der eine wesentlich kleinere Leitfähigkeit hat als die
arbeitenden Bereiche, dient dazu, diese in einem Abstand voneinander festzuhalten. Unter den Bedingungen
des Betriebes wirkt der Block im wesentlichen als isolierende dielektrische Schicht.
Claims (5)
1. Halbleiteranordnung mit einem Halbleiterkristall, dadurch gekennzeichnet, daß der Halbleiterkristall
drei einkristalline Bereiche aufweist, die an drei in einer Linie sich schneidenden Grenzflächen
zusammenhängen, daß Verunreinigungen längs der Grenzflächen derart eindiffundiert sind,
daß zwei der Diffusionszonen vom einen Leitfähigkeitstyp und die dritte Diffusionszone vom
entgegengesetzten Leitfähigkeitstyp ist und daß diese Diffusionszonen sich je nach Wahl der Diffusionszeit
oder der Abmessung des Halbleiterkristalls mehr oder weniger in Richtung der Schnittlinie
der drei Grenzflächen nähern oder berühren.
2. Halbleiteranordnung nach Anspruch 1, dadurch gekennzeichnet, daß die zwei Diffusionszonen des gleichen Leitfähigkeitstyps sich stellenweise
vereinigen, so daß sie eine einzige Zone bilden, und daß die dritte Diffusionszone einen
pn-übergang damit bildet.
3. Halbleiteranordnung nach Anspruch 1, dadurch gekennzeichnet, daß die dritte Diffusionszone vom entgegengesetzten Leitfähigkeitstyp je
einen pn-übergang mit jeder der beiden anderen Diffusionszonen des einen Leitfähigkeitstyps
bildet.
4. Halbleiteranordnung nach Anspruch 1, dadurch gekennzeichnet, daß sich die drei Diffusions-
zonen nur so weit nähern, daß ein Analogtransistor gebildet wird.
5. Halbleiteranordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß
die Grenzflächen im Halbleiterkristall in der Form eines »Y« angeordnet sind.
In Betracht gezogene Druckschriften:
Deutsche Patentschrift Nr. 935 382;
deutsche Patentanmeldung W 4642 VIIIc/21g (bekanntgemacht
am 30. 8. 1951);
deutsche Auslegeschrift L 16497 VIIIc/21g (bekanntgemacht
am 5. 4. 1956).
Hierzu 1 Blatt Zeichnungen
©009 569/338 7.60
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US646625A US2979427A (en) | 1957-03-18 | 1957-03-18 | Semiconductor device and method of making the same |
Publications (1)
Publication Number | Publication Date |
---|---|
DE1086347B true DE1086347B (de) | 1960-08-04 |
Family
ID=24593798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DES57388A Pending DE1086347B (de) | 1957-03-18 | 1958-03-17 | Halbleiteranordnung mit einem Halbleiterkristall |
Country Status (4)
Country | Link |
---|---|
US (1) | US2979427A (de) |
DE (1) | DE1086347B (de) |
FR (1) | FR1193364A (de) |
GB (1) | GB842403A (de) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL249774A (de) * | 1959-03-26 | |||
US2937114A (en) * | 1959-05-29 | 1960-05-17 | Shockley Transistor Corp | Semiconductive device and method |
US3150299A (en) * | 1959-09-11 | 1964-09-22 | Fairchild Camera Instr Co | Semiconductor circuit complex having isolation means |
US3126505A (en) * | 1959-11-18 | 1964-03-24 | Field effect transistor having grain boundary therein | |
US3242394A (en) * | 1960-05-02 | 1966-03-22 | Texas Instruments Inc | Voltage variable resistor |
US3261984A (en) * | 1961-03-10 | 1966-07-19 | Philco Corp | Tunnel-emission amplifying device and circuit therefor |
NL277811A (de) * | 1961-04-27 | 1900-01-01 | ||
US3234058A (en) * | 1962-06-27 | 1966-02-08 | Ibm | Method of forming an integral masking fixture by epitaxial growth |
BE638316A (de) * | 1962-10-15 | |||
US3332810A (en) * | 1963-09-28 | 1967-07-25 | Matsushita Electronics Corp | Silicon rectifier device |
US3312881A (en) * | 1963-11-08 | 1967-04-04 | Ibm | Transistor with limited area basecollector junction |
US3274462A (en) * | 1963-11-13 | 1966-09-20 | Jr Keats A Pullen | Structural configuration for fieldeffect and junction transistors |
US3413531A (en) * | 1966-09-06 | 1968-11-26 | Ion Physics Corp | High frequency field effect transistor |
JPS5134268B2 (de) * | 1972-07-13 | 1976-09-25 | ||
US4926228A (en) * | 1981-03-30 | 1990-05-15 | Secretary Of State For Defence (G.B.) | Photoconductive detector arranged for bias field concentration at the output bias contact |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE935382C (de) * | 1949-10-06 | 1955-11-17 | Standard Elek Zitaets Ges Ag | Spitzengleichrichter hoher Stabilitaet und Leistung |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL82014C (de) * | 1949-11-30 | |||
US2654059A (en) * | 1951-05-26 | 1953-09-29 | Bell Telephone Labor Inc | Semiconductor signal translating device |
US2795742A (en) * | 1952-12-12 | 1957-06-11 | Bell Telephone Labor Inc | Semiconductive translating devices utilizing selected natural grain boundaries |
US2779877A (en) * | 1955-06-17 | 1957-01-29 | Sprague Electric Co | Multiple junction transistor unit |
-
1957
- 1957-03-18 US US646625A patent/US2979427A/en not_active Expired - Lifetime
-
1958
- 1958-03-17 GB GB8480/58A patent/GB842403A/en not_active Expired
- 1958-03-17 DE DES57388A patent/DE1086347B/de active Pending
- 1958-03-17 FR FR1193364D patent/FR1193364A/fr not_active Expired
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE935382C (de) * | 1949-10-06 | 1955-11-17 | Standard Elek Zitaets Ges Ag | Spitzengleichrichter hoher Stabilitaet und Leistung |
Also Published As
Publication number | Publication date |
---|---|
US2979427A (en) | 1961-04-11 |
FR1193364A (fr) | 1959-11-02 |
GB842403A (en) | 1960-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE1076275B (de) | Halbleiteranordnung mit mindestens einem flaechenhaften pn-UEbergang | |
DE1086347B (de) | Halbleiteranordnung mit einem Halbleiterkristall | |
DE1063007B (de) | Verfahren zum Fortbewegen eines fest-fluessigen Grenzbereichs durch einen Koerper aus schmelzbarem Material zwecks Durchfuehrung einer gelenkten Diffusion | |
DE2932043C2 (de) | Feldgesteuerter Thyristor und Verfahren zu seiner Herstellung | |
DE1210488B (de) | Verfahren zum Herstellen von Halbleiter-bauelementen, insbesondere von Tunnel-Diodenbzw. Esaki-Dioden, mit im Halbleiterkoerper eingebettetem PN-UEbergang | |
DE1246890B (de) | Diffusionsverfahren zum Herstellen eines Halbleiterbauelements | |
DE2055162A1 (de) | Verfahren zur Isolationsbereichbil dung im Halbleitersubstrat einer monohthi sehen Halbleitervorrichtung | |
DE1489031B1 (de) | Transistor mit einem scheibenfoermigen Halbleiterkoerper und Verfahren zu seiner Herstellung | |
DE2419019C3 (de) | Verfahren zum Herstellen eines Sperrschichtfeldeffekttransistors | |
DE1152764B (de) | Unipolartransistor mit einem steuernden pn-UEbergang | |
DE1194062C2 (de) | Verfahren zur Herstellung von Halbleiterkoerpern fuer Halbleiterbauelemente, insbesondere von Halbleiterkoerpern mit abgestufter Verunreinigungsverteilung | |
DE1906479A1 (de) | Halbleitervorrichtung | |
DE1117222B (de) | Verfahren zur Herstellung eines Unipolartransistors | |
DE3851175T2 (de) | Bipolartransistor mit Heteroübergängen. | |
DE1564940B1 (de) | Verfahren zur Herstellung einer Halb leiteranordnung sowie danach hergestellte Anordnung, insbesondere Transistor | |
DE2334417A1 (de) | Halbleiterstrahlungsdetektor und verfahren zu dessen herstellung | |
DE102017106202B4 (de) | Verfahren zum herstellen einer halbleitervorrichtung, umfassend eine ätzung eines halbleitermaterials | |
DE1274243B (de) | Verfahren zur herstellung einer tunneldiode | |
DE1218618B (de) | Diffusionsverfahren zum Herstellen eines Transistors | |
DE1090330B (de) | Halbleiteranordnung mit einem Halbleiterkoerper mit zwei Zonen entgegengesetzten Leitfaehigkeitstyps und je einer Elektrode an den beiden Zonen | |
EP0017021B1 (de) | Verfahren zur Herstellung einer Halbleiteranordnung mit komplementären Transistoren | |
DE2115248A1 (de) | Halbleiterbauelement und Verfahren zu dessen Herstellung | |
DE1035780B (de) | Transistor mit eigenleitender Zone | |
DE7605242U1 (de) | Integrierte monolithische anordnung mit leistungstransistor- und signaltransistorbereichen | |
DE1564940C (de) | Verfahren zur Herstellung einer Halbleiteranordnung sowie danach hergestellte Anordnung, insbesondere Transistor |