DE102016117841A1 - Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung - Google Patents
Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung Download PDFInfo
- Publication number
- DE102016117841A1 DE102016117841A1 DE102016117841.1A DE102016117841A DE102016117841A1 DE 102016117841 A1 DE102016117841 A1 DE 102016117841A1 DE 102016117841 A DE102016117841 A DE 102016117841A DE 102016117841 A1 DE102016117841 A1 DE 102016117841A1
- Authority
- DE
- Germany
- Prior art keywords
- electronic chip
- dissipating body
- heat dissipating
- heat
- pack
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
- 229910052802 copper Inorganic materials 0.000 claims description 58
- 239000010949 copper Substances 0.000 claims description 58
- 239000008393 encapsulating agent Substances 0.000 claims description 58
- 238000000034 method Methods 0.000 claims description 56
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 53
- 238000007788 roughening Methods 0.000 claims description 45
- 239000000758 substrate Substances 0.000 claims description 21
- 238000005530 etching Methods 0.000 claims description 16
- 238000005476 soldering Methods 0.000 claims description 11
- 229910052751 metal Inorganic materials 0.000 claims description 6
- 239000002184 metal Substances 0.000 claims description 6
- 239000002245 particle Substances 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 6
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 238000003466 welding Methods 0.000 claims description 5
- 229910052782 aluminium Inorganic materials 0.000 claims description 3
- 230000001590 oxidative effect Effects 0.000 claims description 3
- 239000002318 adhesion promoter Substances 0.000 claims description 2
- 239000004065 semiconductor Substances 0.000 description 15
- 230000032798 delamination Effects 0.000 description 12
- 150000001875 compounds Chemical class 0.000 description 11
- 238000004382 potting Methods 0.000 description 10
- 238000001816 cooling Methods 0.000 description 9
- 239000000463 material Substances 0.000 description 9
- 125000006850 spacer group Chemical group 0.000 description 8
- 238000005538 encapsulation Methods 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- 230000017525 heat dissipation Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- QPLDLSVMHZLSFG-UHFFFAOYSA-N Copper oxide Chemical compound [Cu]=O QPLDLSVMHZLSFG-UHFFFAOYSA-N 0.000 description 5
- 239000005751 Copper oxide Substances 0.000 description 5
- 229910000431 copper oxide Inorganic materials 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 238000004806 packaging method and process Methods 0.000 description 4
- 229910002601 GaN Inorganic materials 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000001070 adhesive effect Effects 0.000 description 3
- 239000000919 ceramic Substances 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- 239000002253 acid Substances 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 239000007767 bonding agent Substances 0.000 description 2
- 229910010293 ceramic material Inorganic materials 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 239000000356 contaminant Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 238000007373 indentation Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 229910000077 silane Inorganic materials 0.000 description 2
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000008646 thermal stress Effects 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000011324 bead Substances 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000005266 casting Methods 0.000 description 1
- 238000001311 chemical methods and process Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000012809 cooling fluid Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000003599 detergent Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000003112 inhibitor Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910003465 moissanite Inorganic materials 0.000 description 1
- 239000006259 organic additive Substances 0.000 description 1
- 238000010422 painting Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 230000035882 stress Effects 0.000 description 1
- 238000012549 training Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3675—Cooling facilitated by shape of device characterised by the shape of the housing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4871—Bases, plates or heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3171—Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
- H01L23/433—Auxiliary members in containers characterised by their shape, e.g. pistons
- H01L23/4334—Auxiliary members in encapsulations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/49531—Additional leads the additional leads being a wiring board
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49537—Plurality of lead frames mounted in one device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49568—Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/074—Stacked arrangements of non-apertured devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04026—Bonding areas specifically adapted for layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
- H01L2224/331—Disposition
- H01L2224/3318—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/33181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48105—Connecting bonding areas at different heights
- H01L2224/48106—Connecting bonding areas at different heights the connector being orthogonal to a side surface of the semiconductor or solid-state body, e.g. parallel layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/4813—Connecting within a semiconductor or solid-state body, i.e. fly wire, bridge wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4846—Connecting portions with multiple bonds on the same bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73215—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/858—Bonding techniques
- H01L2224/85801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/183—Connection portion, e.g. seal
- H01L2924/18301—Connection portion, e.g. seal being an anchoring portion, i.e. mechanical interlocking between the encapsulation resin and another package part
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3512—Cracking
- H01L2924/35121—Peeling or delaminating
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
Eine Packung (100), die mindestens einen elektronischen Chip (102), einen ersten wärmeabführenden Körper (104), der thermisch mit einer Hauptoberfläche des mindestens einen elektronischen Chips (102) gekoppelt ist und dafür ausgelegt ist, Wärmeenergie von dem mindestens einen elektronischen Chip (102) abzuführen, ein Kapselungsmittel (108), das mindestens einen Teil des mindestens einen elektronischen Chips (102) und einen Teil des ersten wärmeabführenden Körpers (104) verkapselt, wobei mindestens ein Teil einer Oberfläche des ersten wärmeabführenden Körpers (104) aufgeraut ist.
Description
- Hintergrund der Erfindung
- Gebiet der Erfindung
- Die vorliegende Erfindung betrifft Packungen bzw. Packages und Verfahren zum Herstellen einer Packung.
- Beschreibung des Standes der Technik
- Ein Leistungsmodul, zum Beispiel für Automobilanwendungen, stellt eine physische Ummantelung für Leistungskomponenten bereit, üblicherweise für Leistungshalbleitervorrichtungen in Form elektronischer Chips, die eine oder mehrere integrierte Schaltungskomponenten aufweisen. Beispiele für integrierte Schaltungskomponenten von Leistungsmodulen sind ein Bipolartransistor mit isolierter Gate-Elektrode (insulated-gate bipolar transistor (IGBT)) und eine Diode.
- Es gibt potentiell immer noch Verbesserungsbedarf für die Zuverlässigkeit einer Packung bei gleichzeitiger effizienter Wärmeabfuhr.
- Zusammenfassung der Erfindung
- Es kann ein Bedarf an einer Packung bestehen, die eine effiziente Abfuhr von während eines Betriebs erzeugter Wärme erlaubt, während gleichzeitig die Zuverlässigkeit der Packung sichergestellt wird.
- Gemäß einem Ausführungsbeispiel wird eine Packung bereitgestellt, die umfasst: mindestens einen elektronischen Chip, einen ersten wärmeabführenden Körper, der thermisch mit einer ersten Hauptoberfläche des mindestens einen elektronischen Chips verbunden und dafür ausgelegt ist, Wärmeenergie von dem mindestens einen elektronischen Chip abzuführen, ein Kapselungsmittel, das mindestens einen Teil des mindestens einen elektronischen Chips und einen Teil des ersten wärmeabführenden Körpers (insbesondere nur einen Teil, so dass der erste wärmeableitende Körper einen Teil einer Außenfläche der Packung bildet, was im Hinblick auf seine Wärmeabführungsfähigkeit von Vorteil ist) verkapselt, wobei mindestens ein Teil einer Oberfläche des ersten wärmeabführenden Körpers aufgeraut ist.
- Gemäß einem anderen Ausführungsbeispiel wird eine doppelseitig gekühlte Packung bereitgestellt, die umfasst: mindestens einen elektronischen Chip, von dem Wärmeenergie über zwei einander entgegengesetzte Hauptoberflächen der Packung abführbar ist, ein Kapselungsmittel, das mindestens einen Teil des elektronischen Chips verkapselt, und eine elektrisch leitfähige Kontaktstruktur, die sich teilweise innerhalb und teilweise außerhalb der Kapselungsmittel erstreckt und elektrisch mit mindestens einem elektronischen Chip gekoppelt ist, wobei mindestens ein Teil einer Oberfläche der elektrisch leitfähigen Kontaktstruktur innerhalb des Kapselungsmittels aufgeraut (insbesondere mikrogemustert) ist.
- Gemäß einem noch anderen Ausführungsbeispiel wird eine Packung bereitgestellt, die umfasst: einen Chipträger, der eine Kupferoberfläche umfasst, einen Halbleiterchip, der auf dem Chipträger montiert ist, mindestens einen wärmeabführenden Körper, der eine Kupferoberfläche umfasst, die thermisch mit dem Halbleiterchip gekoppelt ist und dafür ausgelegt ist, Wärmeenergie von dem Halbleiterchip zu entfernen, und ein Kapselungsmittel der Art einer Vergussmasse, das mindestens einen Teil des Halbleiterchips, mindestens einen Teil des Chipträgers und mindestens einen Teil des mindestens einen wärmeabführenden Körpers verkapselt, wobei mindestens ein Teil von mindestens einer von den Kupferoberflächen aufgeraut ist.
- Gemäß noch einem weiteren Ausführungsbeispiel wird ein Fahrzeug bereitgestellt, das eine Packung mit den vorstehend erwähnten Merkmalen umfasst.
- Gemäß einem noch anderen Ausführungsbeispiel wird ein Verfahren zur Herstellung einer Packung bereitgestellt, wobei das Verfahren umfasst: thermisches Koppeln eines ersten wärmeabführenden Körpers mit einer ersten Hauptoberfläche mindestens eines elektronischen Chips zum Abführen von Wärmeenergie von dem mindestens einen elektronischen Chip, thermisches Koppeln eines zweiten wärmeabführenden Körpers mit einer zweiten Hauptoberfläche des mindestens einen elektronischen Chips oder mindestens eines weiteren elektronischen Chips zum Abführen von Wärmeenergie von dem mindestens einen elektronischen Chip, Verkapseln von mindestens einem Teil des mindestens einen elektronischen Chips oder des mindestens einen weiteren elektronischen Chips, einem Teil des ersten wärmeabführenden Körpers (insbesondere von nur einem Teil, so dass der erste wärmeabführende Körper einen Teil der Außenfläche der Packung bildet, was von Vorteil ist im Hinblick auf seine Wärmeabführungsfähigkeit) und von einem Teil des zweiten wärmeabführenden Körpers (insbesondere von nur einem Teil, so dass der zweite wärmeabführende Körper einen Teil einer Außenfläche der Packung bildet, was von Vorteil ist im Hinblick auf seine Wärmeabführungsfähigkeit) durch ein Kapselungsmittel, und Aufrauen (insbesondere Mikromustern) von mindestens einem Teil einer Oberfläche mindestens eines des ersten wärmeabführenden Körpers und des zweiten wärmeabführenden Körpers.
- Gemäß einem noch anderen Ausführungsbeispiel wird ein Verfahren zur Herstellung einer Packung bereitgestellt, das umfasst: Konfigurieren mindestens eines elektronischen Chips, so dass Wärmeenergie von dem mindestens einen elektronischen Chip über mindestens eine Hauptoberfläche der Packung abführbar ist, Verkapseln von mindestens einem Teil des mindestens einen elektronischen Chips durch eine Kapselungsmittel, Bereitstellen einer elektrisch leitfähigen Kontaktstruktur, die sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels erstreckt, und die eine Kupferoberfläche aufweist, und die elektrisch mit dem mindestens einen elektronischen Chip gekoppelt ist, und Aufrauen von mindestens einem Teil der Kupferoberfläche der elektrisch leitfähigen Kontaktstruktur innerhalb des Kapselungsmittels.
- Gemäß noch einem noch weiteren Ausführungsbeispiel wird eine Packung mit den vorstehend erwähnten Merkmalen für eine Automobilanwendung verwendet.
- Ein Ausführungsbeispiel kann den Vorteil haben, dass die Abfuhr von Wärme, die von dem einen oder den mehreren Halbleiterchips während des Betriebs der Packung erzeugt wird, als Folge der Bereitstellung eines wärmeabführenden Körpers auf mindestens einer Seite, vorzugsweise auf beiden Seiten von einem oder mehreren elektronischen Chips einer Packung hocheffizient sein kann. Gleichzeitig kann durch die haftungsfördernde und eine Delaminierung unterdrückende Wirkung von mindestens einer aufgerauten metallischen Oberfläche im Inneren der Packung verhindert werden, dass die hohe thermische Belastung, die eine Packung während des Betriebs ertragen muss und die üblicherweise dazu führt, dass die Gefahr einer Delaminierung zwischen dem Kapselungsmittel und weiteren Bestandteilen der Packung besteht, die Zuverlässigkeit der Packung verschlechtert. Eine Delaminierung ist unerwünscht, da sie die Erzeugung kleiner Lücken oder Hohlräume innerhalb der Packung bewirken kann, in die Feuchtigkeit, Schmutz oder andere Fremdstoffe eindringen können. Dies ist im Hinblick auf die Zuverlässigkeit unerwünscht. Es hat sich gezeigt, dass die oberflächliche Aufrauhung einer solchen metallischen, insbesondere Kupferoberfläche die Neigung zur Delaminierung zwischen metallischen Bestandteilen und Kapselungsmittel auch in Anwesenheit einer hohen mechanischen oder thermischen Belastung verringern kann. Infolgedessen kann eine Packung gemäß einem Ausführungsbeispiel der Erfindung auch unter harten Bedingungen eine ausgeprägte Wärmeabführungsfähigkeit mit hoher elektrischer und mechanischer Zuverlässigkeit und Robustheit kombinieren.
- Beschreibung von weiteren Ausführungsbeispielen
- Im Folgenden werden weitere Ausführungsbeispiele für die Packungen, das Fahrzeug und die Verfahren erläutert.
- In einer Ausführungsform kann der erste wärmeabführende Körper (und/oder ein optionaler zweiter wärmeabführender Körper) ein Material mit hoher Wärmeleitfähigkeit umfassen, so dass er in der Lage ist, Wärme effizient von dem einen oder den mehreren elektronischen Chips an die Umgebung der Packung abzuführen. Genauer kann die Wärmeleitfähigkeit von mindestens einem von den wärmeabführenden Körpern als Ganzes oder eines Materials desselben mindestens 10 W/mK, insbesondere mindestens 50 W/mK betragen.
- In einer Ausführungsform umfasst die Packung einen zweiten wärmeabführenden Körper, der thermisch mit einer zweiten Hauptoberfläche des mindestens einen elektronischen Chips und/oder mindestens eines weiteren elektronischen Chips der Packung gekoppelt ist und dafür ausgelegt ist, Wärmeenergie von dem mindestens einen elektronischen Chip und/oder dem mindestens einen weiteren elektronischen Chip zu entfernen. Das Kapselungsmittel kann einen Teil des zweiten wärmeabführenden Körpers (insbesondere nur einen Teil, so dass der zweite wärmeableitende Körper einen Teil einer Außenfläche der Packung bildet, was im Hinblick auf seine Wärmeabführungsfähigkeit von Vorteil ist) bilden. Mindestens ein Teil einer Oberfläche des zweiten wärmeabführenden Körpers kann aufgeraut sein. Die Bereitstellung von zwei wärmeabführenden Körpern ermöglicht eine doppelseitige Kühlarchitektur (siehe beispielsweise
1 und2 ), wobei die gleichzeitige Aufrauhung oder Mikromusterung von Oberflächenabschnitten des wärmeabführenden Körpers oder der wärmeabführenden Körper, der bzw. die mit dem Kapselungsmittel in Kontakt kommen, die mechanische Robustheit der Packung verbessert. - In einer Ausführungsform ist die aufgeraute Oberfläche eine mikrogemusterte Oberfläche. Im Kontext der vorliegenden Anmeldung kann der Begriff „mikrogemustert” insbesondere eine Gestaltung einer aufgerauten Oberfläche bezeichnen, bei der die aufgeraute Oberfläche ein räumliches Muster aus sich abwechselnden Mikrovorsprüngen und Mikroeintiefungen mit einer Abmessung in der Größenordnung von Mikrometern aufweist, insbesondere mit Abmessungen von mindestens 1 μm oder mehr. Es hat sich gezeigt, dass diese Art einer Aufrauhung eine besonders starke Auswirkung auf die Robustheit gegenüber einer Delaminierung hat. Die Mikromusterung kann eine regelmäßige (beispielsweise gitterartige) oder unregelmäßige (beispielsweise zufällige) Anordnung von Mikrovorsprüngen und Mikroeintiefungen umfassen.
- In einer Ausführungsform umfasst die Packung einen Chipträger, auf dem mindestens ein elektronischer Chip montiert ist. Es ist auch möglich, dass mehr als ein Chipträger in der Packung bereitgestellt wird, und/oder dass mehr als ein elektronischer Chip auf ein und demselben Chipträger montiert wird.
- In einer Ausführungsform ist der erste wärmeabführende Körper als Chipträger gestaltet. Bei einer solchen Ausführungsform kann der erste wärmeabführende Körper gleichzeitig zum Tragen des mindestens einen elektronischen Chips und zum Abführen von Wärme aus der Packung dienen, wobei die Wärme von dem Chip bzw. den Chips während des Betriebs der Packung erzeugt wird.
- In einer Ausführungsform umfasst mindestens einer vom ersten wärmeabführenden Körper und vom zweiten wärmeabführenden Körper eine elektrisch isolierende (und vorzugsweise thermisch hochleitende) Schicht mit einer ersten Hauptoberfläche, die von einer ersten elektrisch leitfähigen Schicht bedeckt ist, und mit einer zweiten Hauptoberfläche, die von einer zweiten elektrisch leitfähigen Schicht bedeckt ist. Zum Beispiel kann die elektrisch isolierende Schicht gleichzeitig hoch wärmeleitend sein, was beispielsweise durch die Bereitstellung einer keramischen Schicht bewerkstelligt werden kann. Mindestens eine von den elektrisch leitfähigen Schichten kann eine Kupferschicht sein, die eine hohe Wärmeleitfähigkeit mit einer hohen elektrischen Leitfähigkeit kombiniert. Jedoch ist Aluminium auch eine gute Materialauswahl für mindestens eine von den elektrisch leitfähigen Schichten. Zum Beispiel kann mindestens einer vom ersten wärmeabführenden Körper und vom zweiten wärmeabführenden Körper gestaltet sein als mindestens einer aus der Gruppe, die aus einem Direct Copper Bonding-Substrat (DCB-Substrat) und einem Direct Aluminium Bonding-Substrat (DAB-Substrat) besteht.
- Alternative Chipträger, die für andere Ausführungsformen verwendet werden können, können ein beliebiger Interposer, wie ein Substrat, ein Keramiksubstrat, ein laminares Substrat, ein Leadframe bzw. Anschlussrahmen, ein IMS (Insulated Metal Substrate – isoliertes Metallsubstrat), eine PCB (printed circuit board – Leiterplatte) usw. sein.
- In einer Ausführungsform ist mindestens ein Teil einer elektrisch leitfähigen Oberfläche von mindestens einem vom ersten wärmeabführenden Körper und vom zweiten wärmeabführenden Körper, die in direktem Kontakt mit dem Kapselungsmittel steht, mikrogemustert. Somit kann mindestens ein Teil mindestens einer der vorstehend erwähnten elektrisch leitfähigen Schichten aufgeraut werden, um die Haftung an einem Kapselungsmittel (insbesondere einem Kapselungsmittel von der Art einer Vergussmasse) zu fördern.
- In einer Ausführungsform umfasst die Packung eine elektrisch leitfähige Kontaktstruktur, insbesondere einen Anschlussrahmen, die bzw. der sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels erstreckt (und insbesondere einen oder mehrere freiliegende Anschlussdrähte bildet) und elektrisch mit dem mindestens einen elektronischen Chip gekoppelt wird (beispielsweise durch Drahtbonden). Durch eine solche elektrisch leitfähige Kontaktstruktur kann der mindestens eine elektronische Chip mit einer elektronischen Umgebung der Packung gekoppelt werden. Zu diesem Zweck kann sich ein oder mehrere Beinchen der elektrisch leitfähigen Kontaktstruktur über das Kapselungsmittel hinaus erstrecken. Bei einem Leadframe kann es sich um eine Metallstruktur teilweise innerhalb einer Packung handeln, die zum Übertragen von Signalen vom elektronischen Chip nach außen und/oder umgekehrt ausgelegt ist. Der elektronische Chip innerhalb der Packung oder der elektronischen Komponente kann an dem Leadframe angebracht werden, und dann können Bonddrähte zum Anbringen von Pads des elektronischen Chips an Anschlüssen des Leadframe bereitgestellt werden. Nachfolgend kann der Leadframe in ein Kunststoffgehäuse oder ein anderes Kapselungsmittel eingegossen werden.
- In einer Ausführungsform ist mindestens ein Teil der einer Oberfläche der elektrisch leitfähigen Kontaktstruktur innerhalb des Kapselungsmittels mikrogemustert. Somit ist es zusätzlich oder alternativ zur Aufrauhung von mindestens einem der wärmeabführenden Körper auch möglich, die elektrisch leitfähige Kontaktstruktur aufzurauen, beispielsweise zum Teil oder ganz, um die Haftung zu verbessern und die Delaminierung zu unterdrücken.
- In einer bevorzugten Ausführungsform ist das Kapselungsmittel eine Vergussmasse. Der Grund dafür ist, dass die Delaminierungsneigung zwischen einem Kapselungsmittel von der Art einer Vergussmasse und einer metallischen, insbesondere kupfernen, Oberfläche eines Bestandteils (beispielsweise eines wärmeabführenden Körpers) einer Packung besonders stark ausgeprägt ist. Für das Kapseln durch Umgießen können ein Kunststoffmaterial oder ein Keramikmaterial verwendet werden. Das Kapselungsmittel kann ein Epoxidmaterial umfassen. Füllstoffpartikel (zum Beispiel SiO2, Al2O3, Si3N4, BN, AlN, Diamant usw.) können, zum Beispiel zum Verbessern der Wärmeleitfähigkeit, in einer Matrix auf Epoxidbasis des Kapselungsmittels eingebettet sein.
- In einer Ausführungsform weist die aufgeraute Oberfläche Mikrostrukturen mit Abmessungen in einem Bereich zwischen 0,25 μm und 20 μm, insbesondere in einem Bereich zwischen 1 μm und 4 μm auf. Zum Beispiel kann eine solche Rauigkeit eine Ra-Rauigkeit der Oberfläche betreffen. Wenn die Abmessungen zu klein oder zu groß werden, kann die Auswirkung auf die verbesserte Haftung zu gering werden.
- In einer Ausführungsform ist die mikrogemusterte Oberfläche für die Förderung der Haftung am Kapselungsmittel ausgelegt. Dies kann durch mikroskopische Verzahnung oder Verklammerung zwischen Mikrovorsprüngen der aufgerauten Oberfläche und Material des Kapselungsmittels, das während der Verkapselungsprozedur in Mikroeintiefungen der aufgerauten Oberfläche fließt, bewerkstelligt werden.
- In einer Ausführungsform ist die mikrogemusterte Oberfläche eine Kupferoberfläche. Es hat sich gezeigt, dass die Mikromusterung einer Kupferoberfläche eine besonders wirksame Verbesserung der Haftung innerhalb der Packung ermöglicht, dadurch die Delaminierungsneigung verringert und gleichzeitig einen starken Beitrag zu sowohl einer elektrischen Leitfähigkeit als auch einer Wärmeleitfähigkeit leistet.
- In einer Ausführungsform wird die Mikromusterungsprozedur ausgeführt, bevor der mindestens eine elektronische Chip auf einem Chipträger (insbesondere auf mindestens einem vom ersten wärmeabführenden Körper und vom zweiten wärmeabführenden Körper) montiert wird (insbesondere, bevor er durch mindestens eines von Löten, Schweißen und Drahtbonden daran befestigt wird). Durch diese Maßnahme kann sichergestellt werden, dass die Mikromusterungsprozedur (die eine chemische und/oder mechanische Prozedur sein kann) den empfindlichen elektronischen Chip bzw. die Chips verschlechtert oder beschädigt.
- In einer alternativen Ausführungsform wird die Aufrauhung durchgeführt, nachdem der mindestens eine elektronische Chip auf einem Chipträger, insbesondere auf mindestens einem vom ersten wärmeabführenden Körper und vom zweiten wärmeabführenden Körper montiert worden ist, insbesondere, nachdem er durch mindestens eines von Löten, Schweißen und Drahtbonden daran befestigt worden ist. Wenn ein Chip implementiert wird, der keine anspruchsvollen Kombinationen aus metallischen Materialien an seiner Oberfläche beinhaltet, die dazu neigen können, nach der Aufrauhung des Chips eine Batteriewirkung zu erzeugen, kann es sogar von Vorteil sein, den Chip bereits vor dem Aufrauen zu montieren, so dass die Chip-Oberfläche ebenfalls aufgeraut wird. Dadurch werden die Hafteigenschaften weiter verbessert, da eine etwaige Delaminierung zwischen dem Chip und umgebendem Kapselungsmaterial durch diese Maßnahme verhindert werden kann.
- In einer Ausführungsform wird die Mikromusterung durch Aufrauen der Oberfläche, insbesondere durch mindestens eines von chemischer Aufrauhung und mechanischer Aufrauhung der Oberfläche ausgeführt. Eine chemische Aufrauhung kann durch eine Ätzprozedur, insbesondere durch eine Kombination aus einer Abscheidungs- und einer Ätzprozedur bewerkstelligt werden. Mechanische Aufrauhungsprozeduren können sich ebenfalls auf eine aufzurauende Oberfläche auswirken. Ebenso können eine Laseraufrauhung oder eine Plasmaaufrauhung implementiert werden.
- In einer Ausführungsform wird die Aufrauhung durch Oxidieren eines Teils einer Kupferoberfläche durch eine erste Ätzprozedur und durch anschließendes Entfernen von erzeugtem Kupferoxid durch eine zweite Ätzprozedur ausgeführt werden. Dies führt zu einer schmutzfreien und gut definierten Oberfläche, die gut an einem Vergussmassenmaterial haften kann.
- In einer Ausführungsform wird die aufzurauende Oberfläche vor der Mikromusterung gereinigt. Dadurch können die Hafteigenschaften an der Grenzfläche der Metalloberfläche in Bezug auf das Kapselungsmittel weiter verbessert werden.
- In einer Ausführungsform wird ein Haftvermittler auf die Oberfläche aufgetragen. Durch Auftragen eines zusätzlichen Haftvermittlers, beispielsweise einem Silan, kann die Haftung weiter verbessert werden und die Zuverlässigkeit der Packung kann weiter erhöht werden. Eine solche Kombination aus Aufrauhung und Bereitstellung eines Haftvermittlers ist im Hinblick auf die Unterdrückung einer Delaminierung sehr effizient.
- In einer Ausführungsform werden nach der Mikromusterung Partikel von der mikrogemusterten Oberfläche entfernt, insbesondere durch Desoxidieren. Genauer kann Metalloxid, das während der Mikromusterungsprozedur produziert werden kann, vor der Verkapselung entfernt werden, wodurch die mechanische Robustheit des hergestellten Chip-Gehäuses weiter erhöht wird.
- Eine Aufrauhungsprozedur kann durch ein Ausführungsbeispiel der Erfindung durchgeführt werden wie folgt: Eine Kupferoberfläche kann einer Ätzprozedur unter Verwendung einer Säure (beispielsweise H2SO4) mit einem Zusatz (beispielsweise einem organischen Zusatz), der als lokaler Ätzungshemmer fungiert (d. h. der das Ätzen der Kupferoberfläche lokal blockiert), unterzogen werden. Dies erzeugt ein Muster aus geätzten (Mikroausnehmungen erzeugenden) und ungeätzten (Mikrovorsprünge erzeugenden) Regionen. Es ist auch möglich, dass eine Ätzprozedur ausgeführt wird, die eine Ätzung vorwiegend an Kristallfehlern ermöglicht. Die Ätzung kann das Kupfer in Kupferoxid umwandeln, wodurch jedoch Kupferinseln oder -flecken ungeätzt bleiben. Das Kupferoxid kann (beispielsweise chemisch oder mechanisch) entfernt werden, was eine saubere aufgeraute Kupferoberfläche zum Ergebnis hat.
- In einem Ausführungsbeispiel ist der elektronische Chip als ein Leistungshalbleiterchip konfiguriert. Somit kann der elektronische Chip (wie beispielsweise ein Halbleiterchip) für Leistungsanwendungen zum Beispiel im Automobilbereich verwendet werden und zum Beispiel mindestens einen Bipolartransistor mit isolierter Gate-Elektrode (IGBT) und/oder mindestens einen Transistor eines anderen Typs (wie beispielsweise einen MOSFET, einen JFET usw.) und/oder mindestens eine integrierte Diode aufweisen. Solche integrierten Schaltungselemente können zum Beispiel in Siliziumtechnologie oder auf Basis von Halbleitern mit breiter Bandlücke (wie beispielsweise Siliziumcarbid, Galliumnitrid oder Galliumnitrid auf Silizium) aufgebaut sein. Ein Leistungshalbleiterchip kann einen oder mehrere Feldeffekttransistoren, eine oder mehrere Dioden, Inverterschaltungen, Halbbrücken, Vollbrücken, Treiber, Logikschaltungen, weitere Vorrichtungen usw. umfassen.
- In einer Ausführungsform erfährt der elektronische Chip einen vertikalen Stromfluss. Die Packungsarchitektur gemäß Ausführungsbeispielen der Erfindung ist besonders geeignet für Hochleistungsanwendungen, in denen ein vertikaler Stromfluss gewünscht wird, d. h. ein Stromfluss in einer Richtung senkrecht zu den zwei gegenüberliegenden Hauptoberflächen des elektronischen Chips, von denen eine zum Montieren des elektronischen Chips auf dem Träger verwendet wird.
- In Ausführungsformen kann die elektronische Komponente als eine Halbbrücke, eine Kaskodenschaltung, eine Schaltung, die durch einen Feldeffekttransistor und einen Bipolartransistor gebildet ist, die parallel miteinander verbunden sind, oder eine Leistungshalbleiterschaltung gestaltet sein. Daher ist die Packungsarchitektur gemäß Ausführungsbeispielen mit den Anforderungen sehr unterschiedlicher Schaltungskonzepte kompatibel.
- In einer Ausführungsform ist die elektronische Komponente als eine aus der Gruppe gestaltet, die aus Folgendem besteht: einem mit einem Leadframe verbundenen Leistungsmodul, einer elektronischen „Transistor Outline”-Komponente (TO-Komponente), einer elektronischen „Quad Flat No Leads Package”-Komponente (QFN-Komponente), einer elektronischen „Small Outline”-Komponente (SO-Komponente), einer elektronischen „Small Outline Transistor”-Komponente (SOT-Komponente) und einer elektronischen „Thin More Outline Package”-Komponente (TSOP-Komponente). Daher ist die Packung gemäß einem Ausführungsbeispiel vollständig mit Standard-Packungskonzepten kompatibel (insbesondere vollständig mit Standard-TO-Packungskonzepten kompatibel) und erscheint nach außen wie eine herkömmliche elektronische Komponente, was hoch benutzerfreundlich ist. In einer Ausführungsform ist die Packung als Leistungsmodul, z. B. ein geformtes Leistungsmodul, gestaltet. Zum Beispiel kann es sich bei einem Ausführungsbeispiel der elektronischen Komponente um ein intelligentes Leistungsmodul (IPM) handeln.
- Als Substrat oder Wafer, das oder der die Basis des elektronischen Chips bildet, kann ein Halbleitersubstrat, vorzugsweise ein Siliziumsubstrat, verwendet werden. Alternativ dazu kann ein Siliziumoxid oder ein anderes Isolatorsubstrat bereitgestellt werden. Es ist auch möglich, ein Germaniumsubstrat oder ein III-V-Halbleiter-Material zu implementieren.
- Zum Beispiel können Ausführungsbeispiele in der GaN- oder SiC-Technologie implementiert werden.
- Des Weiteren können Ausführungsbeispiele Standard-Halbleiterbearbeitungstechnologien verwenden, wie beispielsweise geeignete Ätztechnologien (einschließlich isotroper und anisotroper Ätztechnologien, insbesondere Plasmaätzen, Trockenätzen, Nassätzen), Strukturierungstechnologien (die lithographische Masken einbeziehen können), Aufbringungstechniken (wie beispielsweise chemische Gasphasenabscheidung (chemical vapor deposition (CVD)), plasmaunterstützte chemische Gasphasenabscheidung (plasma enhanced chemical vapor deposition (PECVD)), Atomlagenabscheidung (atomic layer deposition (ALD)), Sputtern usw.).
- Die vorstehenden und weitere Aufgaben, Merkmale und Vorteile der vorliegenden Erfindung werden anhand der folgenden Beschreibung und der angehängten Ansprüche in Verbindung mit den begleitenden Zeichnungen ersichtlich, in denen gleiche Teile oder Elemente mit gleichen Bezugsziffern bezeichnet sind.
- Kurze Beschreibung der Zeichnungen
- Die begleitenden Zeichnungen, die eingeschlossen sind, um ein weitergehendes Verständnis von Ausführungsbeispielen bereitzustellen, und einen Anteil der Patentschrift darstellen, veranschaulichen Ausführungsbeispiele.
- Die Zeichnungen:
-
1 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung gemäß einem Ausführungsbeispiel. -
2 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung gemäß einem anderen Ausführungsbeispiel. -
3 bis5 zeigen eine aufgeraute Kupferoberfläche eines Direct-Copper-Bonding-Substrats einer Packung gemäß einem Ausführungsbeispiel in drei unterschiedlichen Vergrößerungen. -
6 zeigt ein Bild eines Abschnitts einer Packung gemäß einem Ausführungsbeispiel, das einen Übergang zwischen einer aufgerauten Kupferoberfläche und einem angrenzenden Kapselungsmittel darstellt. -
7 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung gemäß einem anderen Ausführungsbeispiel. -
8 zeigt eine schematische Ansicht eines Fahrzeugs mit einer Packung gemäß einem Ausführungsbeispiel. - Detaillierte Beschreibung von Ausführungsbeispielen
- Die Veranschaulichung in der Zeichnung ist schematisch.
- Vor der Beschreibung weiterer Ausführungsbeispiele in weiterer Detaillierung werden einige grundlegende Überlegungen der vorliegenden Erfinder zusammengefasst, auf deren Grundlage Ausführungsbeispiele entwickelt wurden, die ein effizientes Kühlen einer zuverlässigen Packung ermöglichen.
- Gemäß einem Ausführungsbeispiel der Erfindung wird eine Haftvermittlerfunktion für eine Packung oder ein Modul durch Aufrauhung einer oder mehrerer oder aller Metallstrukturen vor dem Löten oder Drahtbonden eines oder mehrerer Chips, und insbesondere vor einer Verkapselung bereitgestellt. Durch diese Maßnahme wird eine Haftung zwischen einem Kapselungsmittel (beispielsweise einer Vergussmasse) einerseits und elektrisch leitfähigen Oberflächen (beispielsweise Kupferoberflächen) der Packung andererseits verbessert werden. Dadurch wird die Neigung zu einer thermisch induzierten Delaminierung zwischen Material des Kapselungsmittels und dem Substrat (beispielsweise eines Direct Copper Bonding-Substrats (CCB-Substrats), eines Leadframe usw.) unterdrückt.
- Herkömmlicherweise kann eine DCB- und eine Leadframe-Oberfläche nach dem Löten eines Chips, Leadframes, Abstandhalters usw. gereinigt werden. Durch diese Maßnahme können organische Verunreinigungen von der Oberfläche entfernt werden und/oder in einem Ofenverfahren oxidiert werden, um die Haftung einer Vergussmasse zu verbessern. In diesem Zusammenhang können Haftvermittler der Vergussmasse auf Silanbasis einen Beitrag leisten. Durch die hohe mechanische Spannung, die in Chip-Gehäusen auftreten kann, die eine doppelseitige Kühlung (insbesondere in der vertikalen Richtung) implementieren, kommt es jedoch häufig vor, dass sich die Vergussmasse von der Metalloberfläche solch einer herkömmlich behandelten Packung ablöst. Insbesondere dann, wenn ein Spannungstest (beispielsweise ein TST-Test) ausgeführt wird, werden solche Delaminierungen leicht sichtbar.
- Es ist aus dem Stand der Technik auch bekannt, Haftungsvermittlungsprozeduren anzuwenden, die eine Chemie implementieren. Jedoch sind solche Verfahren für eine Packung von Chips häufig nicht anwendbar, da die verwendete Chemie die elektrische Funktion des elektronischen Chips bzw. der Chips der Packung stören kann.
- Um die oben beschriebenen Nachteile zu überwinden, wird in einem Ausführungsbeispiel der Erfindung eine Kupferoberfläche eines DCB und/oder eines Leadframe einer Packung (insbesondere einer Leistungspackung) auf solche Weise gereinigt und vorab aufgeraut, dass eine mikrogemusterte Oberfläche ausgebildet wird, die – optional zusätzlich zu chemischen Bindungen mit einem Haftvermittler einer Vergussmasse – einen guten mechanischen Formschluss oder eine Verzahnung zwischen Vergussmasse und der mikrogemusterten Kupferoberfläche des ICB und des Leadframe bereitstellt.
- Durch diese Maßnahme kann ein zusätzlicher mechanischer Beitrag zur Haftung zwischen Vergussmasse und Kupferoberflächen eines DCB und eines Leadframe erhalten werden. Darüber hinaus kann durch eine solche Prozedur eine Verschlechterung des einen oder der mehreren elektronischen Chips einer solchen Packung sicher verhindert werden, da die Aufrauhung vor dem Chip-Löten ausgeführt werden kann. Ebenso ist die Implementierung einer Standard-Chip-Metallisierung mit einer solchen Prozedur kompatibel.
- Gemäß einem Ausführungsbeispiel der Erfindung wird eine mikrogemusterte Oberfläche insbesondere auf einem DCB und/oder einem Leadframe eines doppelseitig gekühlten Moduls implementiert (auch wenn andere Ausführungsformen eine einseitige Kühlung betreffen). Von großem Vorteil ist, dass eine solche Aufrauhung oder Mikromusterung vor einer Chip-Lötung, einem Chip-Drahtbonden, einer Leadframe-Lötung, einer Leadframe-Schweißung usw. ausgeführt werden kann. Insbesondere hat sich das Aufrauen einer Kupferoberfläche eines wärmeabführenden Körpers und/oder eines Chipträgers einer Packung während dessen Herstellung als von großem Vorteil hinsichtlich der Verbesserung einer Haftung und der Verhinderung einer Delaminierung erwiesen. In diesem Zusammenhang sollte der Begriff „Aufrauen” breit aufgefasst werden und soll nicht nur ein mechanisches Aufrauen, sondern auch ein chemisches Aufrauen und andere Techniken abdecken, die zur Bildung einer mikrogemusterten Oberfläche führen. Vorteilhafterweise können lose Kupferpartikel, die nach der Aufrauhungsprozedur auf der aufgerauten Oberfläche liegen, vor der Verkapselung entfernt werden, um die Hafteigenschaften weiter zu verbessern.
- Gemäß einem Ausführungsbeispiel der Erfindung kann ein chemisches Verfahren für eine Aufrauhung ausgeführt werden, durch das Korngrenzen der Kupferoberfläche geätzt werden können. Dies kann beispielsweise durch eine Chemie bewerkstelligt werden, die im Handel von Mc Dermid erhältlich ist (Multibond 100). Vor der Aufrauhung wird vorteilhafterweise eine Kupfersäuberungsprozedur ausgeführt, um Defekte aufgrund von Schatteneffekten (die durch einen Schmutzbelag oder dergleichen bewirkt werden können) zu verhindern. Zu diesem Zweck kann beispielsweise ein alkalisches Reinigungsmittel, gefolgt von einer Kupferoxidentfernungsprozedur (beispielsweise MSA) angewendet werden. Danach kann eine Desoxidierung (d. h. eine Entfernung von losen Kupferpartikel) bewerkstelligt werden, die beispielsweise durch eine geeignete Säure (wie H2SO4) ausgeführt werden kann. Davor ist es von Vorteil, eine mögliche Schmutzschicht zu entfernen, die von der Chemie und der Aufrauhungsprozedur bewirkt werden kann (beispielsweise BTA). Es ist auch möglich, eine vollintegrierte Prozedur (Vortauchen, Beschichtungslösung, Nachtauchen, usw.) auszuführen.
- Abgesehen von den beschriebenen Prozeduren ist es möglich, eine mechanische Prozedur (beispielsweise mit einem Strahl von Glaskügelchen), galvanische Prozeduren (beispielsweise die Abscheidung von rohem Kupfer) oder andere Prozeduren, die in der Lage sind, Mikrostrukturen zu erzeugen, auszuführen.
- Von großem Vorteil ist es, wenn das Chip-Löten erst dann ausgeführt wird, wenn die Aufrauhungsprozedur abgeschlossen wurde. Infolgedessen ist es möglich, Standard-Chips zu implementieren.
-
1 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung100 gemäß einem Ausführungsbeispiel. - Die Packung
100 gemäß1 umfasst zwei elektronischen Chips102 , die hier als Leistungshalbleiterchips ausgeführt sind. Der elektronische Chip102 , der auf der linken Seite von1 gezeigt ist, kann ein Dioden-Chip sein, während der auf der rechten Seite von1 gezeigte elektronische Chip102 ein IGBT-Chip sein kann (IGBT: Bipolartransistor mit isolierter Gate-Elektrode). - Ein erster wärmeabführender Körper
104 , der hier als Direct Copper Bonding-Substrat (DCB-Substrat) ausgeführt ist, ist thermisch und mechanisch mit einer ersten Hauptoberfläche der elektronischen Chips102 gekoppelt und bildet einen Teil einer Außenfläche der Packung100 . Der erste wärmeabführende Körper104 ist dafür ausgelegt, während des Betriebs der Packung100 Wärmeenergie von den elektronischen Chips102 zu einem außerhalb der Packung liegenden Kühlkörper und/oder einem Kühlfluid (nicht dargestellt) abzuführen. Der erste wärmeabführende Körper104 umfasst eine zentrale elektrisch isolierende und wärmeleitende Schicht110 , die hier aus keramischem Material besteht, mit einer ersten Hauptoberfläche, die von einer ersten elektrisch leitfähigen Schicht112 bedeckt ist, die hier als Kupferschicht ausgeführt ist, und mit einer entgegengesetzten zweiten Hauptoberfläche, die von einer zweiten elektrisch leitfähigen Schicht114 bedeckt ist, die hier als weitere Kupferschicht ausgeführt ist. Die elektronischen Chips102 sind am ersten wärmeabführenden Körper104 montiert und angelötet und sind durch Bonddrahte170 elektrisch mit der ersten elektrisch leitfähigen Schicht112 verbunden. Somit dient der erste wärmeabführende Körper104 als Chipträger und als Wärmesenke. Die zweite elektrisch leitfähige Schicht114 des ersten wärmeabführenden Körpers104 bildet einen Teil einer Außenfläche der Packung100 und trägt dadurch erheblich zur Wärmeabführung aus den elektronischen Chips102 während des Betriebs der Packung100 bei. - Optionale Abstandhalterkörper
172 , die als Kupferblöcke ausgeführt sein können, sind an obere Hauptoberflächen der elektronischen Chips102 gelötet. - Darüber hinaus ist ein zweiter wärmeabführender Körper
106 über die Abstandhalterkörper172 thermisch mit einer zweiten Hauptoberfläche der elektronischen Chips102 gekoppelt. Ebenso umfasst der zweite wärmeabführende Körper106 eine zentrale elektrisch isolierende und wärmeleitende Schicht110 , die aus Keramik bestehen kann, mit einer ersten Hauptoberfläche, die von einer ersten elektrisch leitfähigen Schicht112 bedeckt ist, die hier als Kupferschicht ausgeführt ist, und mit einer entgegengesetzten zweiten Hauptoberfläche, die von einer zweiten elektrisch leitfähigen Schicht114 bedeckt ist, die hier als weitere Kupferschicht ausgeführt ist. Die erste elektrisch leitfähige Schicht112 des zweiten wärmeabführenden Körpers106 ist auf die Abstandhalterkörper172 gelötet. Die zweite elektrisch leitfähige Schicht114 des zweiten wärmeabführenden Körpers106 bildet einen Teil einer Außenfläche der Packung100 und trägt dadurch erheblich zur Wärmeabführung aus den elektronischen Chips102 während des Betriebs der Packung100 bei. Insgesamt ist der zweite wärmeabführende Körper106 als Wärmesenke zum Abführen von Wärmeenergie aus den elektronischen Chips102 ausgelegt. - Eine elektrisch leitfähige Kontaktstruktur
118 , die hier als Leadframe ausgeführt ist, erstreckt sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels108 und ist über eine Lötverbindung mit der gemusterten ersten elektrisch leitfähigen Schicht112 des ersten wärmeabführenden Körpers104 und über die Bonddrähte170 elektrisch mit den elektronischen Chips102 verbunden. - Ferner umfasst die Packung
100 ein Kapselungsmittel108 der Art einer Vergussmasse, das die elektronischen Chips102 , die Abstandhalterkörper172 , nur einen Teil der elektrisch leitfähigen Kontaktstruktur118 , nur einen Teil des ersten wärmeabführenden Körpers104 und nur einen Teil des zweiten wärmeabführenden Körpers106 verkapselt. Der Teil der elektrisch leitfähigen Kontaktstruktur118 , der vom Kapselungsmittel108 verkapselt wird, dient der elektrischen Kontaktierung der elektronischen Chips102 , während ein anderer Teil der elektrisch leitfähigen Kontaktstruktur118 , der vom Kapselungsmittel108 freigelassen wird, einen oder mehrere Leiterdrähte zur Verbindung mit einem elektronischen Peripheriegerät (nicht dargestellt) bereitstellt. Da sich die elektrisch leitfähige Kontaktstruktur118 teilweise innerhalb und teilweise außerhalb des Kapselungsmittels108 erstreckt und elektrisch mit den elektronischen Chips102 gekoppelt ist, ist sie in der Lage, eine elektrische Kopplung zwischen dem Äußeren und dem Inneren der Packung100 bereitzustellen. - Wie aus einem ersten Detail
174 ersichtlich ist, wird der Teil der Kupferoberfläche des ersten wärmeabführenden Körpers104 , der in direktem Kontakt mit dem Kapselungsmittel108 steht, durch Mikromusterung aufgeraut, siehe die Mikrostrukturen120 . Wie aus einem zweiten Detail176 ersichtlich ist, wird der Teil der Kupferoberfläche des zweiten wärmeabführenden Körpers106 , der in direktem Kontakt mit dem Kapselungsmittel108 steht, durch Mikromusterung aufgeraut, siehe die Mikrostrukturen120 . Wie aus einem dritten Detail178 ersichtlich ist, wird der Teil der Kupferoberfläche der elektrisch leitfähigen Kontaktstruktur118 , der in direktem Kontakt mit dem Kapselungsmittel108 steht, ebenfalls durch Mikromusterung aufgeraut, siehe die Mikrostrukturen120 . - Vorzugsweise weisen die aufgerauten Kupferoberflächen Mikrostrukturen
120 mit Abmessungen in einem Bereich zwischen 1 μm und 4 μm, beispielsweise mit Abmessungen von etwa 2 μm auf. Was ein weiteres Detail190 von1 (das exemplarisch für die elektrisch leitfähige Kontaktstruktur118 ist, das aber auch auf die wärmeabführenden Körper104 ,106 angewendet werden kann) betrifft, so bedeutet dies, dass ein Höhenunterschied zwischen oberen Positionen192 und unteren Positionen194 der Mikrostrukturen120 in einem Bereich zwischen 1 μm und 4 μm liegen kann. Im Gegensatz dazu kann eine glatte Kupferoberfläche beispielsweise eine entsprechende Rauigkeit von 0,1 μm aufweisen. - Aufgrund der Bereitstellung des ersten wärmeabführenden Körpers
104 und des zweiten wärmeabführenden Körpers106 ist die Packung100 für eine doppelseitige Kühlung ausgelegt. Anders ausgedrückt werden die beiden elektronischen Chips102 so mit den beiden wärmeabführenden Körpern104 ,106 verbunden, dass Wärmeenergie von zwei einander entgegengesetzten Oberflächen der Packung100 abgeführt werden kann. Somit ist der Wirkungsgrad der Kühlung der Packung100 sehr hoch. Jedoch wird durch die riesige Wärmemenge, die während des Betriebs der Packung100 durch die Packung100 erzeugt wird, und die Abführung einer solch großen Wärmemenge auch eine hohe thermische Belastung innerhalb der Packung100 erzeugt. Dies führt im Stand der Technik zur Gefahr einer Delaminierung innerhalb der Packung100 . Aufgrund der Aufrauhung der verschiedenen Kupferoberflächen kann jedoch, wie oben beschrieben, die Haftung zwischen dem Kapselungsmittel108 und den angrenzenden Kupferstrukturen (siehe Bezugszahlen104 ,106 ,118 ) deutlich erhöht werden. - Von großem Vorteil ist, dass die Prozedur der Mikromusterung der genannten Kupferoberflächen – während der Herstellung der Packung
100 – ausgeführt werden kann, bevor die elektronischen Chips102 an dem ersten wärmeabführenden Körper104 angelötet oder drahtgebondet werden. Somit kann sichergestellt werden, dass die empfindlichen elektronischen Chips102 von der Aufrauhungsprozedur nicht negativ beeinflusst werden. Die Aufrauhung kann durch Oxidieren eines Teils einer entsprechenden Kupferoberfläche durch eine erste Ätzprozedur und durch eine anschließende Behandlung der so erhaltenen Struktur mit einer zweiten Ätzprozedur, um eine bondfähige und/oder lötfähige und/oder sinterfähige Oberfläche zu erhalten, ausgeführt werden. Die Reproduzierbarkeit und die Qualität der Mikromusterung kann durch Säubern der aufzurauenden Oberfläche vor der Mikromusterung weiter verbessert werden. Um die Haftung zwischen den mikrogemusterten Kupferoberflächen und dem Kapselungsmittel108 weiter zu verbessern, kann ein Haftvermittler124 auf die Grenzfläche aufgetragen werden. Die letztgenannte Maßnahme ist nur für den ersten wärmeabführenden Körper104 gezeigt, kann aber vice versa auch auf den zweiten wärmeabführenden Körper106 und/oder die elektrisch leitfähige Kontaktstruktur118 angewendet werden. Eine weitere Möglichkeit zur weiteren Verbesserung der Haftung ist die Entfernung von Partikel von der mikrogemusterten Oberfläche nach der Mikromusterung, insbesondere durch Desoxidierung. Zum Beispiel kann ein Kupferoxid oder ein anderes Oxid durch eine solche Prozedur entfernt werden. Es kann jedoch auch von Vorteil sein, wenn eine gewisse Kupfermenge auf der Oberfläche verbleibt. - Die Packung
100 kann wie folgt hergestellt werden: Die wärmeabführenden Körpers104 ,106 ebenso wie die elektrisch leitfähige Kontaktstruktur118 können durch Ätzen aufgeraut werden. Danach können die elektronischen Chips102 auf den ersten wärmeabführenden Körper104 gelötet werden. Danach kann eine Verbindung der elektrisch leitfähigen Kontaktstruktur118 mit dem ersten wärmeabführenden Körper104 durch Löten, Drahtbonden usw. bewerkstelligt werden. Dann können die optionalen Abstandhalterkörper172 oben auf die elektronischen Chips102 gelötet werden. Daran kann sich ein Anlöten des zweiten wärmeabführenden Körpers106 an den Abstandhalterkörpern172 anschließen. Danach kann eine Verkapselung durch Gießen ausgeführt werden, so dass das Kapselungsmittel108 die Lücken zwischen den genannten Bestandteilen füllt und Außenflächen der wärmeabführenden Körper104 ,106 unbedeckt lässt. -
2 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung gemäß einem anderen Ausführungsbeispiel. - Die Ausführungsform gemäß
2 unterscheidet sich von der Ausführungsform gemäß1 darin, dass die elektrisch leitfähige Kontaktstruktur118 , die als Leadframe ausgeführt ist, durch Schweißen und durch Bonddrähte170 an beide ersten elektrisch leitfähigen Schichten112 sowohl des ersten wärmeabführenden Körpers104 als auch des zweiten wärmeabführenden Körpers106 gekoppelt wird. Abstandhalterkörper172 werden in der Ausführungsform von2 weggelassen. Ferner koppelt die doppelseitige Kühlarchitektur gemäß2 jeweils einen elektronischen Chip102 mit jeweils nur einem von den wärmeabführenden Körpern104 ,106 . Genauer wird der erste wärmeabführende Körper104 nur mit einem von den elektronischen Chips102 auf einer Unterseite der Packung100 gekoppelt, während der zweite wärmeabführender Körper106 nur dem anderen von den elektronischen Chips102 auf einer Oberseite der Packung100 gekoppelt wird. Beide elektrisch leitfähigen Schichten112 werden gemäß2 gemustert. Was die Ausbildung von Mikrostrukturen120 in der Ausführungsform von2 betrifft, so wird auf die entsprechende Beschreibung von1 verwiesen. -
3 ,4 und5 zeigen eine aufgeraute Kupferoberfläche eines Direct-Copper-Bonding-Substrats als wärmeabführenden Körper104 ,106 einer Packung100 gemäß einem Ausführungsbeispiel in drei unterschiedlichen Vergrößerungen.3 bis5 zeigen eine hohe Homogenität in der aufgerauten Kupferoberfläche. Die DCB-Mikrostruktur ist nach der Aufrauhung des Kupfers gezeigt. -
6 zeigt ein Bild eines Abschnitts einer Packung100 gemäß einem Ausführungsbeispiel, das einen Übergang zwischen einer aufgerauten Kupferoberfläche und einem angrenzenden Kapselungsmittel108 darstellt. -
7 zeigt eine Querschnittsansicht einer doppelseitig gekühlten Packung100 gemäß einem anderen Ausführungsbeispiel. Gemäß7 , die1 ähnelt, werden die Kupferoberflächen der wärmeabführenden Körper104 ,106 , die mit dem Kapselungsmittel108 in Kontakt stehen, mikrogemustert. Die Mikromusterung der elektrisch leitfähigen Kontaktstruktur118 kann in dieser Ausführungsform weggelassen werden. -
8 zeigt eine schematische Ansicht eines Fahrzeugs122 mit einer Packung100 gemäß einem Ausführungsbeispiel. - Spezifischer kann die Leistungspackung
100 einen Anteil eines Steuerblocks152 bilden, der einen Betrieb des Motor/Batterie-Blocks(oder Motor/Akku)-Blocks154 steuert. Somit kann eine Packung100 oder ein Leistungsmodul gemäß einem Ausführungsbeispiel der Erfindung für eine Automobilanwendung verwendet werden. Eine bevorzugte Anwendung solch einer Leistungspackung100 stellt eine Implementierung als eine Inverterschaltung oder ein Wechselrichter für das Fahrzeug122 dar, bei dem es sich um ein elektrisch angetriebenes Fahrzeug handeln kann oder bei dem es sich um ein Hybridfahrzeug handeln kann. Solch ein Inverter kann einen Gleichstrom (direct current (DC)) der Batterie/des Akkus in einen Wechselstrom (alternating current (AC)) zum Antreiben des Elektromotors des Fahrzeugs122 umwandeln. Bei einem Hybridfahrzeug ist es zudem möglich, mechanische Energie mindestens teilweise zurückzugewinnen und sie, durch den Inverter, zurück in elektrische Energie umzuwandeln, um die Batterie wiederaufzuladen. In solch einer Inverteranwendung für Automobile werden während des Betriebs der Leistungspackung100 extreme Wärmemengen erzeugt. Diese Wärme kann durch das oben beschriebene doppelseitige Kühlkonzept effizient abgeführt werden. Es sollte jedoch gesagt werden, dass in anderen Ausführungsformen auch einseitiges Kühlen ausreichend sein kann. - Es sollte beachtet werden, dass der Begriff „umfassend” andere Elemente oder Merkmale nicht ausschließt, und dass „ein” oder „eine” eine Mehrzahl nicht ausschließt. Es können auch Elemente kombiniert werden, die in Zusammenhang mit unterschiedlichen Ausführungsformen beschrieben werden. Es sollte ebenfalls beachtet werden, dass Bezugszeichen nicht als den Umfang der Ansprüche einschränkend zu betrachten sind. Darüber hinaus soll der Umfang der vorliegenden Anmeldung nicht auf die bestimmten, in der Patentschrift beschriebenen Ausführungsformen des Prozesses, der Maschine, Herstellungsweise, gegenständlichen Zusammensetzung, Mittel, Verfahren und Schritte beschränkt sein. Dementsprechend sollen die angehängten Ansprüche innerhalb ihres Umfangs solche Prozesse, Maschinen, Herstellungsweisen, gegenständlichen Zusammensetzungen, Mittel, Verfahren oder Schritte einschließen.
Claims (24)
- Packung (
100 ), umfassend: • mindestens einen elektronischen Chip (102 ); • einen ersten wärmeabführenden Körper (104 ), der thermisch mit einer ersten Hauptoberfläche des mindestens einen elektronischen Chips (102 ) gekoppelt ist und dafür ausgelegt ist, Wärmeenergie von dem mindestens einen elektronischen Chip (102 ) abzuführen; • ein Kapselungsmittel (108 ), das mindestens einen Teil des mindestens einen elektronischen Chips (102 ) und einen Teil des ersten wärmeabführenden Körpers (104 ) verkapselt; • wobei mindestens ein Teil einer Oberfläche des ersten wärmeabführenden Körpers (104 ) aufgeraut ist. - Packung (
100 ) nach Anspruch 1, • einen zweiten wärmeabführenden Körper (106 ) umfassend, der thermisch mit einer zweiten Hauptoberfläche des mindestens einen elektronischen Chips (102 ) oder mindestens eines weiteren elektronischen Chips (102 ) gekoppelt ist und dafür ausgelegt ist, Wärmeenergie von dem mindestens einen elektronischen Chip (102 ) oder dem mindestens einen weiteren elektronischen Chip (102 ) abzuführen; • wobei das Kapselungsmittel (108 ) einen Teil des zweiten wärmeabführenden Körpers (106 ) verkapselt; und • wobei mindestens ein Teil einer Oberfläche des zweiten wärmeabführenden Körpers (106 ) aufgeraut ist. - Packung (
100 ) nach Anspruch 1 oder 2, einen Chipträger (104 ) umfassend, auf dem der mindestens eine elektronische Chip (102 ) montiert ist. - Packung (
100 ) nach Anspruch 3, wobei der erste wärmeabführende Körper (104 ) als der Chipträger (104 ) gestaltet ist. - Packung (
100 ) nach einem der Ansprüche 1 bis 4, wobei mindestens einer vom ersten wärmeabführenden Körper (104 ) und vom zweiten wärmeabführenden Körper (106 ) eine elektrisch isolierende Schicht (110 ) mit einer ersten Hauptoberfläche, die von einer ersten elektrisch leitfähigen Schicht (112 ) bedeckt ist, und mit einer zweiten Hauptoberfläche, die von einer zweiten elektrisch leitfähigen Schicht (114 ) bedeckt ist, umfasst. - Packung (
100 ) nach einem der Ansprüche 1 bis 5, wobei mindestens einer vom ersten wärmeabführenden Körper (104 ) und vom zweiten wärmeabführenden Körper (106 ) als mindestens einer aus der Gruppe, die aus einem Direct Copper Bonding-Substrat (DCB-Substrat) und einem Direct Aluminium Bonding-Substrat (DAB-Substrat) besteht, gestaltet ist. - Packung (
100 ) nach einem der Ansprüche 1 bis 6, wobei mindestens ein Teil einer elektrisch leitfähigen Oberfläche von mindestens einem vom ersten wärmeabführenden Körper (104 ) und vom zweiten wärmeabführenden Körper (106 ), die in direktem Kontakt mit dem Kapselungsmittel (108 ) steht, aufgeraut ist. - Packung (
100 ) nach einem der Ansprüche 1 bis 7, eine elektrisch leitfähige Kontaktstruktur (118 ) umfassend, insbesondere einen Leadframe, der sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels (108 ) erstreckt und der elektrisch mit dem mindestens einen elektronischen Chip (102 ) gekoppelt ist. - Packung (
100 ) nach Anspruch 8, wobei mindestens ein Teil einer Oberfläche der elektrisch leitfähigen Kontaktstruktur (118 ) innerhalb des Kapselungsmittels (108 ) aufgeraut ist. - Packung (
100 ) nach einem der Ansprüche 1 bis 9, wobei die aufgeraute Oberfläche Mikrostrukturen (120 ) mit Abmessungen in einem Bereich zwischen 0,25 μm und 20 μm, insbesondere in einem Bereich zwischen 1 μm und 4 μm, aufweist. - Doppelseitig gekühlte Packung (
100 ), umfassend: • mindestens einen elektronischen Chip (102 ), von dem Wärmeenergie über zwei einander entgegengesetzte Hauptoberflächen der Packung (100 ) abgeführt werden kann; • ein Kapselungsmittel (108 ), das mindestens einen Teil des mindestens einen elektronischen Chips (102 ) verkapselt; • eine elektrisch leitfähige Kontaktstruktur (118 ), die sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels (108 ) erstreckt und die elektrisch mit dem mindestens einen elektronischen Chip (102 ) gekoppelt ist; • wobei mindestens ein Teil einer Oberfläche der elektrisch leitfähigen Kontaktstruktur (118 ) innerhalb des Kapselungsmittels (108 ) aufgeraut ist. - Packung (
100 ) nach Anspruch 11, wärmeabführende Körper (104 ,106 ) umfassend, die thermisch mit dem mindestens einen elektronischen Chip (102 ) gekoppelt sind und dafür ausgelegt sind, Wärmeenergie von dem mindestens einen elektronischen Chip (102 ) abzuführen. - Packung (
100 ) nach Anspruch 12, wobei mindestens einer von den wärmeabführenden Körpern (104 ,106 ) eine mindestens zum Teil aufgeraute Oberfläche aus Metall, insbesondere aus Kupfer, insbesondere innerhalb des Kapselungsmittels (108 ), aufweist. - Fahrzeug (
122 ), eine Packung (100 ) nach einem der Ansprüche 1 bis 13 umfassend. - Verfahren zum Herstellen einer Packung (
100 ), wobei das Verfahren umfasst: • thermisches Koppeln eines ersten wärmeabführenden Körpers (104 ) mit einer ersten Hauptoberfläche von mindestens einem elektronischen Chip (102 ), um Wärmeenergie von dem mindestens einen elektronischen Chip (102 ) abzuführen; • thermisches Koppeln eines zweiten wärmeabführenden Körpers (106 ) mit einer zweiten Hauptoberfläche des mindestens einen elektronischen Chips (102 ) oder mindestens eines weiteren elektronischen Chips (102 ), um Wärmeenergie von dem mindestens einen elektronischen Chip (102 ) oder dem mindestens einen weiteren elektronischen Chip (102 ) abzuführen; • Verkapseln von mindestens einem Teil des mindestens einen elektronischen Chips (102 ), einem Teil des ersten wärmeabführenden Körpers (104 ) und einem Teil des zweiten wärmeabführenden Körpers (106 ) durch ein Kapselungsmittel (108 ); und • Aufrauen mindestens eines Teils einer verkapselten Oberfläche von mindestens einem des ersten wärmeabführenden Körpers (104 ) und des zweiten wärmeabführenden Körpers (106 ). - Verfahren nach Anspruch 15, wobei die Aufrauhung ausgeführt wird, bevor der mindestens eine elektronische Chip (
102 ) auf einem Chipträger (104 ), insbesondere auf mindestens einem vom ersten wärmeabführenden Körper (104 ) und vom zweiten wärmeabführenden Körper (106 ), montiert wird, insbesondere bevor der mindestens eine elektronische Chip (102 ) durch mindestens eines von Löten, Schweißen und Drahtbonden daran befestigt wird. - Verfahren nach Anspruch 15, wobei die Aufrauhung ausgeführt wird, nachdem der mindestens eine elektronische Chip (
102 ) auf einem Chipträger (104 ), insbesondere auf mindestens einem vom ersten wärmeabführenden Körper (104 ) und vom zweiten wärmeabführenden Körper (106 ), montiert worden ist, insbesondere, nachdem der mindestens eine elektronische Chip (102 ) durch mindestens eines von Löten, Schweißen und Drahtbonden daran befestigt worden ist. - Verfahren nach einem der Ansprüche 15 bis 17, wobei das Aufrauen durch mindestens eines von chemischem Aufrauen und mechanischem Aufrauen der Oberfläche durchgeführt wird.
- Verfahren nach einem der Ansprüche 15 bis 18, wobei die Aufrauhung durch Oxidieren eines Teils einer Kupferoberfläche durch eine erste Ätzprozedur und durch eine anschließende Behandlung mit einer zweiten Ätzprozedur, um eine bondfähige und/oder lötfähige und/oder sinterfähige Oberfläche zu erhalten, ausgeführt wird.
- Verfahren nach einem der Ansprüche 15 bis 19, wobei die Oberfläche vor dem Aufrauen gereinigt wird.
- Verfahren nach einem der Ansprüche 15 bis 20, wobei ein Haftvermittler (
124 ) auf die Oberfläche aufgetragen wird. - Verfahren nach einem der Ansprüche 15 bis 21, wobei nach dem Aufrauen Partikel von der aufgerauten Oberfläche entfernt werden, insbesondere durch Desoxidieren.
- Verfahren zum Herstellen einer Packung (
100 ), wobei das Verfahren umfasst: • Konfigurieren von mindestens einem elektronischen Chip (102 ) auf solche Weise, dass Wärmeenergie über mindestens eine Hauptoberfläche der Packung (100 ) von dem mindestens einen elektronischen Chip (102 ) abgeführt werden kann; • Verkapseln von mindestens einem Teil des mindestens einen elektronischen Chips (102 ) durch ein Kapselungsmittel (108 ); • Bereitstellen einer elektrisch leitfähigen Kontaktstruktur (118 ), die sich teilweise innerhalb und teilweise außerhalb des Kapselungsmittels (108 ) erstreckt, die eine Kupferoberfläche aufweist, und die elektrisch mit dem mindestens einen elektronischen Chip (102 ) gekoppelt ist; • Aufrauen von mindestens einem Teil der Kupferoberfläche der elektrisch leitfähigen Kontaktstruktur (118 ) innerhalb des Kapselungsmittels (108 ). - Verfahren zum Verwenden einer Packung (
100 ) nach einem der Ansprüche 1 bis 13 für eine Automobilanwendung, insbesondere als eine Inverterschaltung für ein mindestens teilweise elektrisch angetriebenes Fahrzeug (122 ).
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102016117841.1A DE102016117841A1 (de) | 2016-09-21 | 2016-09-21 | Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung |
KR1020170121305A KR20180032198A (ko) | 2016-09-21 | 2017-09-20 | 접착성을 증진시키기 위해 캡슐화 및 러프닝된 표면을 갖는 패키지 |
CN201710853897.6A CN107863327A (zh) | 2016-09-21 | 2017-09-20 | 具有用于促进粘附的粗糙化包封表面的封装体 |
US15/709,493 US10453771B2 (en) | 2016-09-21 | 2017-09-20 | Package with roughened encapsulated surface for promoting adhesion |
KR1020190085069A KR20190086652A (ko) | 2016-09-21 | 2019-07-15 | 접착성을 증진시키기 위해 캡슐화 및 러프닝된 표면을 갖는 패키지 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102016117841.1A DE102016117841A1 (de) | 2016-09-21 | 2016-09-21 | Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102016117841A1 true DE102016117841A1 (de) | 2018-03-22 |
Family
ID=61302275
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102016117841.1A Ceased DE102016117841A1 (de) | 2016-09-21 | 2016-09-21 | Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung |
Country Status (4)
Country | Link |
---|---|
US (1) | US10453771B2 (de) |
KR (2) | KR20180032198A (de) |
CN (1) | CN107863327A (de) |
DE (1) | DE102016117841A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102019108932A1 (de) * | 2019-04-05 | 2020-10-08 | Danfoss Silicon Power Gmbh | Halbleitermodul und Verfahren zu seiner Herstellung |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9508664B1 (en) | 2015-12-16 | 2016-11-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device structure comprising a plurality of metal oxide fibers and method for forming the same |
WO2018088318A1 (ja) * | 2016-11-11 | 2018-05-17 | 三菱電機株式会社 | 半導体装置およびその製造方法ならびに無線通信機器 |
JP2018101664A (ja) * | 2016-12-19 | 2018-06-28 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
KR102445515B1 (ko) * | 2017-09-29 | 2022-09-21 | 현대자동차주식회사 | 차량용 전력모듈 |
JP7183551B2 (ja) * | 2018-03-15 | 2022-12-06 | 富士電機株式会社 | 半導体装置 |
JP7163828B2 (ja) | 2019-03-05 | 2022-11-01 | 株式会社デンソー | 半導体モジュールとそれを備えた半導体装置 |
CN109887909B (zh) * | 2019-03-13 | 2020-06-23 | 黄山学院 | 基于石墨烯的ipm混合模块封装结构及加工工艺 |
KR102200065B1 (ko) | 2019-04-29 | 2021-01-08 | 주식회사 케이씨씨 | 세라믹 회로기판의 금속 표면 처리 방법 |
DE102019117534B4 (de) * | 2019-06-28 | 2022-03-03 | Infineon Technologies Ag | Anorganisches Verkapselungsmittel für eine elektronische Komponente mit Haftvermittler |
CN111041482A (zh) * | 2019-12-25 | 2020-04-21 | 苏州涂冠镀膜科技有限公司 | 一种用于半导体封装模具内腔的复合涂层及其制备方法 |
KR20210103302A (ko) | 2020-02-13 | 2021-08-23 | 엘지마그나 이파워트레인 주식회사 | 전력 모듈 |
DE102020111071B4 (de) * | 2020-04-23 | 2022-08-11 | Infineon Technologies Ag | Zwischenschicht einer Teilstruktur, welche Erhebungen hat, und einer weiteren Teilstruktur mit Füllpartikeln in Aussparungen zwischen den Erhebungen sowie Verfahren zu deren Herstellung |
JP7491188B2 (ja) | 2020-11-09 | 2024-05-28 | 株式会社デンソー | 電気機器 |
CN113809032A (zh) * | 2021-08-09 | 2021-12-17 | 华为技术有限公司 | 一种功率模块、电源电路及芯片 |
CN117672998B (zh) * | 2023-12-08 | 2024-07-16 | 西安电子科技大学 | 一种SiC双面散热功率模块 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020047187A1 (en) | 2000-08-31 | 2002-04-25 | Nec Corporation | Semiconductor device |
US20040232534A1 (en) | 2003-05-22 | 2004-11-25 | Shinko Electric Industries, Co., Ltd. | Packaging component and semiconductor package |
US20040238945A1 (en) | 2003-05-28 | 2004-12-02 | Silicon Precision Industries Co., Ltd. | Thermally enhanced semiconductor package and fabrication method thereof |
DE102009000541A1 (de) | 2009-02-02 | 2010-08-05 | Infineon Technologies Ag | Verfahren zur Reduzierung der Oberflächenrauigkeit einer metallischen Oberfläche |
US20140168901A1 (en) | 2011-09-26 | 2014-06-19 | Hitachi Automotive Systems, Ltd. | Power Module |
DE112014001487T5 (de) | 2013-10-03 | 2015-12-10 | Fuji Electric Co., Ltd. | Halbleitermodul |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3228789B2 (ja) | 1992-07-11 | 2001-11-12 | 新光電気工業株式会社 | 樹脂用インサート部材の製造方法 |
US5554569A (en) | 1994-06-06 | 1996-09-10 | Motorola, Inc. | Method and apparatus for improving interfacial adhesion between a polymer and a metal |
US6670222B1 (en) | 1997-06-14 | 2003-12-30 | Jds Uniphase Corporation | Texturing of a die pad surface for enhancing bonding strength in the surface attachment |
US6281573B1 (en) * | 1998-03-31 | 2001-08-28 | International Business Machines Corporation | Thermal enhancement approach using solder compositions in the liquid state |
TW518733B (en) * | 2000-04-08 | 2003-01-21 | Advanced Semiconductor Eng | Attaching method of heat sink for chip package |
JP2002026198A (ja) | 2000-07-04 | 2002-01-25 | Nec Corp | 半導体装置及びその製造方法 |
JP2002299538A (ja) | 2001-03-30 | 2002-10-11 | Dainippon Printing Co Ltd | リードフレーム及びそれを用いた半導体パッケージ |
US6491796B1 (en) * | 2001-06-26 | 2002-12-10 | Agi Corporation | Synthesis of phthalocyanines by microwave irradiation |
US20040012077A1 (en) | 2002-07-22 | 2004-01-22 | Ibrahim Mohd A. | Semiconductor leadframes having dual surface finish for varied molding compound adhesion |
US7031162B2 (en) * | 2003-09-26 | 2006-04-18 | International Business Machines Corporation | Method and structure for cooling a dual chip module with one high power chip |
JP4857594B2 (ja) * | 2005-04-26 | 2012-01-18 | 大日本印刷株式会社 | 回路部材、及び回路部材の製造方法 |
US20090146280A1 (en) | 2005-11-28 | 2009-06-11 | Dai Nippon Printing Co., Ltd. | Circuit member, manufacturing method of the circuit member, and semiconductor device including the circuit member |
JP2008172172A (ja) | 2007-01-15 | 2008-07-24 | Denso Corp | 電子制御装置及びその製造方法 |
JP4586087B2 (ja) * | 2008-06-30 | 2010-11-24 | 株式会社日立製作所 | パワー半導体モジュール |
JP2010103244A (ja) * | 2008-10-22 | 2010-05-06 | Sony Corp | 半導体装置及びその製造方法 |
US7892950B2 (en) * | 2009-04-29 | 2011-02-22 | Freescale Semiconductor, Inc. | Methodology for processing a panel during semiconductor device fabrication |
JP5431793B2 (ja) * | 2009-05-29 | 2014-03-05 | 新光電気工業株式会社 | 放熱部品、電子部品装置及び電子部品装置の製造方法 |
CN101908490B (zh) * | 2009-06-04 | 2012-12-05 | 同欣电子工业股份有限公司 | 具有散热器的电路基板模组及其制造方法 |
US8537553B2 (en) * | 2011-02-14 | 2013-09-17 | Futurewei Technologies, Inc. | Devices having anisotropic conductivity heatsinks, and methods of making thereof |
JP5696843B2 (ja) * | 2011-03-23 | 2015-04-08 | 株式会社リコー | 電子写真用オーバーコート組成物の評価方法、並びに電子写真用オーバーコート組成物、電子写真形成方法、及び電子写真形成装置 |
JP5729126B2 (ja) | 2011-05-18 | 2015-06-03 | 株式会社デンソー | 半導体装置の製造方法 |
ITMI20111214A1 (it) * | 2011-06-30 | 2012-12-31 | St Microelectronics Srl | Dispositivo di potenza a spessore ridotto |
KR101388892B1 (ko) * | 2012-08-20 | 2014-04-29 | 삼성전기주식회사 | 패키지 기판, 패키지 기판의 제조 방법 및 패키지 기판의 성형 금형 |
JP2014187209A (ja) * | 2013-03-22 | 2014-10-02 | Toshiba Corp | 半導体装置 |
DE102013207721A1 (de) | 2013-04-26 | 2014-10-30 | Infineon Technologies Ag | Bondverbindung und Bondverfahren |
US9420731B2 (en) * | 2013-09-18 | 2016-08-16 | Infineon Technologies Austria Ag | Electronic power device and method of fabricating an electronic power device |
US9196510B2 (en) * | 2013-11-12 | 2015-11-24 | Infineon Technologies Ag | Semiconductor package comprising two semiconductor modules and laterally extending connectors |
JP5795415B1 (ja) * | 2014-08-29 | 2015-10-14 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
CN106796923B (zh) * | 2014-09-27 | 2020-05-05 | 英特尔公司 | 多芯片自调整冷却解决方案 |
-
2016
- 2016-09-21 DE DE102016117841.1A patent/DE102016117841A1/de not_active Ceased
-
2017
- 2017-09-20 US US15/709,493 patent/US10453771B2/en active Active
- 2017-09-20 CN CN201710853897.6A patent/CN107863327A/zh active Pending
- 2017-09-20 KR KR1020170121305A patent/KR20180032198A/ko active Application Filing
-
2019
- 2019-07-15 KR KR1020190085069A patent/KR20190086652A/ko not_active Application Discontinuation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020047187A1 (en) | 2000-08-31 | 2002-04-25 | Nec Corporation | Semiconductor device |
US20040232534A1 (en) | 2003-05-22 | 2004-11-25 | Shinko Electric Industries, Co., Ltd. | Packaging component and semiconductor package |
US20040238945A1 (en) | 2003-05-28 | 2004-12-02 | Silicon Precision Industries Co., Ltd. | Thermally enhanced semiconductor package and fabrication method thereof |
DE102009000541A1 (de) | 2009-02-02 | 2010-08-05 | Infineon Technologies Ag | Verfahren zur Reduzierung der Oberflächenrauigkeit einer metallischen Oberfläche |
US20140168901A1 (en) | 2011-09-26 | 2014-06-19 | Hitachi Automotive Systems, Ltd. | Power Module |
DE112014001487T5 (de) | 2013-10-03 | 2015-12-10 | Fuji Electric Co., Ltd. | Halbleitermodul |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102019108932A1 (de) * | 2019-04-05 | 2020-10-08 | Danfoss Silicon Power Gmbh | Halbleitermodul und Verfahren zu seiner Herstellung |
DE102019108932B4 (de) | 2019-04-05 | 2022-04-21 | Danfoss Silicon Power Gmbh | Halbleitermodul und Verfahren zu seiner Herstellung |
Also Published As
Publication number | Publication date |
---|---|
KR20190086652A (ko) | 2019-07-23 |
US20180082921A1 (en) | 2018-03-22 |
CN107863327A (zh) | 2018-03-30 |
US10453771B2 (en) | 2019-10-22 |
KR20180032198A (ko) | 2018-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102016117841A1 (de) | Packung mit aufgerauter verkapselter Oberfläche zur Förderung einer Haftung | |
DE102016118784A1 (de) | Chipträger, konfiguriert zur delaminierungsfreien Kapselung und stabilen Sinterung | |
DE102016120778B4 (de) | Baugruppe mit vertikal beabstandeten, teilweise verkapselten Kontaktstrukturen | |
DE102008051965B4 (de) | Bauelement mit mehreren Halbleiterchips | |
DE102016117843A1 (de) | Mit Kühlfluid gekühlte und eine Abschirmschicht umfassende Packung | |
DE102012200329B4 (de) | Halbleiteranordnung mit einem Heatspreader und Verfahren zur Herstellung einer Halbleiteranordnung | |
DE102018115957A1 (de) | Gemoldete Package mit einem Chipträger, der hartgelötete elektrisch leitfähige Schichten aufweist | |
DE102015116807A1 (de) | Funktionalisierte Schnittstellenstruktur | |
DE102015115999B4 (de) | Elektronische Komponente | |
DE102016105243A1 (de) | Räumlich Selektives Aufrauen von Verkapselungsmasse, um eine Haftung mit einer Funktionsstruktur zu Fördern | |
DE102016119485A1 (de) | Chipträger mit elektrisch leitfähiger Schicht, die sich über eine wärmeleitfähige dielektrische Sheet-Struktur hinaus erstreckt | |
DE102016114303A1 (de) | Packung mit teilweise gekapseltem Kühlkanal zum Kühlen eines gekapselten Chips | |
DE102014114520B4 (de) | Ein elektronisches Modul mit mehreren Einkapselungsschichten und ein Verfahren zu dessen Herstellung | |
DE102018118544B4 (de) | Haftungsverbessernde Strukturen für ein Package | |
DE102017108114A1 (de) | Chipmodul mit räumlich eingeschränktem thermisch leitfähigen Montagekörper | |
DE102016000264B4 (de) | Halbleiterchipgehäuse, das sich lateral erstreckende Anschlüsse umfasst, und Verfahren zur Herstellung desselben | |
DE102015108246B4 (de) | Gemoldete Chippackung und Verfahren zum Herstellen derselben | |
DE102020000169A1 (de) | Leistungshalbleitervorrichtungsgehäuse | |
DE102013105995A1 (de) | Elektronisches-Bauelemente-Package und Verfahren zur Herstellung eines Elektronisches-Bauelemente-Package | |
DE102017107715B4 (de) | Magnetisches Sensor-Package und Verfahren zur Herstellung eines magnetischen Sensor-Packages | |
DE102014107743B4 (de) | Leistungsmodul, das zwei Substrate aufweist, und Verfahren zu seiner Herstellung | |
DE102016101887A1 (de) | Befestigung eines Chipbefestigungsmediums an einem bereits gekapselten elektronischen Chip | |
DE102018121308A1 (de) | Transistorpackung mit dreipoligem Clip | |
DE102015115132A1 (de) | Halbleitermodul mit integrierter Stift- oder Rippenkühlstruktur | |
DE102019127791B4 (de) | Package mit separaten Substratabschnitten und Verfahren zum Herstellen eines Packages |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R083 | Amendment of/additions to inventor(s) | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R002 | Refusal decision in examination/registration proceedings | ||
R003 | Refusal decision now final |