DE102004063149A1 - Verfahren zur Herstellung eines Halbleiter-Bauelements - Google Patents
Verfahren zur Herstellung eines Halbleiter-Bauelements Download PDFInfo
- Publication number
- DE102004063149A1 DE102004063149A1 DE102004063149A DE102004063149A DE102004063149A1 DE 102004063149 A1 DE102004063149 A1 DE 102004063149A1 DE 102004063149 A DE102004063149 A DE 102004063149A DE 102004063149 A DE102004063149 A DE 102004063149A DE 102004063149 A1 DE102004063149 A1 DE 102004063149A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- hfo
- protective layer
- planarized
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000010410 layer Substances 0.000 title claims abstract description 38
- 239000011241 protective layer Substances 0.000 title claims abstract description 22
- 238000000151 deposition Methods 0.000 title claims abstract description 10
- 239000004065 semiconductor Substances 0.000 title claims abstract description 9
- 238000004519 manufacturing process Methods 0.000 title claims description 7
- 239000010949 copper Substances 0.000 title abstract description 77
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 title abstract description 6
- 229910052802 copper Inorganic materials 0.000 title abstract 5
- 229910000449 hafnium oxide Inorganic materials 0.000 title abstract 2
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 title abstract 2
- 238000000034 method Methods 0.000 claims abstract description 28
- 239000000758 substrate Substances 0.000 claims abstract description 13
- 238000007669 thermal treatment Methods 0.000 claims abstract 2
- 238000000137 annealing Methods 0.000 claims description 11
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 10
- 239000001301 oxygen Substances 0.000 claims description 10
- 229910052760 oxygen Inorganic materials 0.000 claims description 10
- 238000005229 chemical vapour deposition Methods 0.000 claims description 4
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims description 2
- 230000008569 process Effects 0.000 abstract description 13
- 229910052581 Si3N4 Inorganic materials 0.000 description 17
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 17
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 8
- 238000005260 corrosion Methods 0.000 description 5
- 230000007797 corrosion Effects 0.000 description 5
- 230000008021 deposition Effects 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 229910052757 nitrogen Inorganic materials 0.000 description 4
- 125000004430 oxygen atom Chemical group O* 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910052756 noble gas Inorganic materials 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000035508 accumulation Effects 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 125000004429 atom Chemical group 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910052754 neon Inorganic materials 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000008646 thermal stress Effects 0.000 description 1
- 238000012549 training Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76834—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76822—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
- H01L21/76828—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76832—Multiple layers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Die vorliegende Erfindung stellt eine Cu-Leitung und ein Verfahren für ihr Ausbilden bereit, wodurch die Funktionssicherheit (z. B. EM, BTS und dergleichen) verbessert werden kann, indem SiN durch HfO¶x¶ ersetzt wird, das als Schutzschicht und/oder Ätzstopschicht auf einer Cu-Leitung eine Rolle spielt, aufgrund des Cu-Oxids eine galvanische Korrosion verhindert oder hemmt und die zusätzliche Bildung von Cu-Oxid durch das Auffangen oder Entfernen von Sauerstoffatomen aus -OH, O¶2¶ und H¶2¶O hemmt oder reduziert. Das vorliegende Verfahren enthält folgende Schritte: Ausbilden eines Grabens in einer Isolierschicht auf einem Substrat, Ausbilden einer planarisierten Cu-Schicht in dem Graben, Ausbilden einer HfO¶x¶-Schicht auf der planarisierten Cu-Schicht und thermisches Behandeln des Substrats.
Description
- ALLGEMEINER STAND DER TECHNIK
- Erfindungsgebit
- Die vorliegende Erfindung betrifft ein Halbleiter-Bauelement und ein Verfahren zu seiner Herstellung sowie insbesondere ein Bauelement mit einer Cu-Leitung vom Damascene-Typ, die durch eine HfOx-Schicht geschützt ist, und ein Verfahren zu seiner Herstellung.
- Erläuterung der verwandten Technik
- Im allgemeinen können Cu-Leitungen für Metallverdrahtungen bei Halbleiter-Bauelementen im Gegensatz zu den beliebten Aluminium-Metallleitungen nicht durch RIE (Reactive Ion Etching) ausgebildet werden. Solche Cu-Leitungen werden im allgemeinen im Damascene-Verfahren durch das Entwerfen eines Leitungs-Layouts, das Füllen eines Kontaktloches und eines Grabens mit Cu und das Planarisieren des Cu ausgebildet. Dabei wird SiN in der Regel nach der Planarisierung auf einer Oberfläche der freigelegten Cu-Leitung abgeschieden und als Diffusionsbarriere und Ätzsstopschicht verwendet. Daher ist die Oberfläche der fertigen Cu-Leitung mit SiN verbunden.
- Die
1A bis1C sind Querschnittsdarstellungen für die Erläuterung eines konventionellen Verfahrens für das Ausbilden einer Cu-Leitung. -
1A zeigt eine Querschnittsansicht eines Cu-Drahtes nach der Beendigung von Damascene- und Planarisierungsprozessen. In1A wird eine Isolierschicht11 auf einem Substrat10 abgeschieden, das bei einem vorgeschriebenen Bauelement bereitgestellt wird. Gräben und Kontaktlöcher (nicht gezeigt) werden durch einen Damascene-Prozess ausgebildet. Der Graben wird mit Cu gefüllt, und das Cu wird planarisiert, damit eine Cu-Leitung12 fertiggestellt wird. -
1B zeigt eine Querschnittsansicht einer Schutzschicht aus SiN13 , die auf der Cu-Leitung12 abgeschieden wurde. In1B wird nach der Beendigung von Damascene- und Planarisierungsprozessen durch Abscheiden von SiN13 auf der Cu-Leitung12 eine Schutzschicht13 ausgebildet. -
1C zeigt zur Erläuterung eines an einer Cu-SiN-Grenzfläche auftretenden Problems eine vergrößerte Querschnittsansicht eines Teils A in1B . - In
1C wird nach der Beendigung des Planarisierens der Cu-Leitung12 auf einer Oberfläche der Cu-Leitung12 Cu-Oxid14 ausgebildet. Das Cu-Oxid14 kann insbesondere in dem Planarisierungsprozess und bei dem anschließenden Transfer des Substrats zu einer anderen Anlage zur SiN-Abscheidung nach der Beendigung des Planarisierungsprozesses ausgebildet werden. Das auf der Cu-Leitung ausgebildete Cu-Oxid bringt bei vielen Prozessen verschiedene Funktionssicherheitsprobleme mit sich. Die wesentlichen Probleme werden nachfolgend erläutert. - Erstens kann Cu-Oxid die Adhäsion zwischen SiN
13 und Cu12 verschlechtern. Cu-Oxid14 zwischen SiN13 und Cu12 führt zu einer größeren Instabilität der entsprechenden Grenzfläche. - Zweitens neigt der Sauerstoff im Cu-Oxid
14 im Gegensatz zu Al-Oxid dazu, an Cu-Oberflächen entlang zu migrieren, was zu einer Korrosion der Cu-Leitung12 und aller sich damit in physischem Kontakt befindenden Metallleitungen führt. - Drittens ist es möglich, dass das Cu-Oxid
14 als negative Elektrode bei der galvanischen Korrosion eine Rolle spielt. - Viertens beschleunigt die instabile Grenzfläche zwischen Cu
12 und SiN13 aufgrund des Cu-Oxids14 die Grenzflächendiffusion von Oberflächenatomen, die am stärksten für die Elektromigration (nachfolgend mit EM abgekürzt) anfällig sind, was zu einer beschleunigten Ausbildung von Lücken führt. - Letztendlich verursacht die instabile Grenzfläche eine instabile Adhäsion, wodurch an der Grenzfläche leicht Anhäufungen ausgebildet werden können.
- KURZFASSUNG DER ERFINDUNG
- Dementsprechend betrifft die vorliegende Erfindung eine Cu-Leitung und ein Verfahren zu ihrer Ausbildung, das im wesentlichen ein oder mehrere auf die Einschränkungen und Nachteile der verwandten Technik zurückzuführende Probleme vermeidet.
- Es ist ein Ziel der vorliegenden Erfindung, eine Cu-Leitung und ein Verfahren zu ihrer Ausbildung bereitzustellen, wodurch die Funktionssicherheit (wie allgemein durch EM, BTS [Bias Thermal Stress = Wärmevorbelastung] und dergleichen bestimmt) verbessert werden kann, indem SiN durch HfOx ersetzt (oder HfOx zwischen Cu und SiN eingesetzt) wird, das als Schutzschicht oder Ätzstopschicht auf einer Cu-Leitung eine Rolle spielen, aufgrund des Cu-Oxids eine galvanische Korrosion verhindern oder hemmen und die zusätzliche Bildung von Cu-Oxid durch das Auffangen oder Entfernen von Sauerstoffatomen aus -OH, O2 und H2O hemmen kann.
- Zusätzliche Vorteile, Ziele und Merkmale der Erfindung werden teilweise in der nachfolgenden Beschreibung dargelegt, und teilweise werden sie sich Fachleuten durch die Betrachtung des nachfolgenden Textes oder durch das Praktizieren der Erfindung erschließen. Die Ziele und andere Vorteile der Erfindung lassen sich durch die Struktur umsetzen und erreichen, die in der schriftlichen Beschreibung und den Ansprüchen davon sowie in den beigefügten Zeichnungen speziell dargelegt wird.
- Um diese Ziele und andere Vorteile zu erreichen, und gemäß dem hier zum Ausdruck gebrachten und allgemein beschriebenen Zweck der Erfindung enthält ein Verfahren für die Herstellung eines Halbleiter-Bauelements gemäß der vorliegenden Erfindung folgende Schritte: Ausbilden einer Grabenstruktur in einer Isolierschicht auf einem Substrat, Ausbilden einer planarisierten Cu-Schicht, die die Grabenstruktur füllt, Ausbilden einer HfOx-Schicht auf der planarisierten Cu-Schicht und thermisches Behandeln (z.B. Glühen) des Substrats. Das erfindungsgemäße Bauelement umfasst einfach eine Isolierschicht auf einem Substrat mit einem Graben darin, eine planare Cu-Schicht in dem Graben und eine HfOx-Schicht auf der Cu-Schicht.
- Zu dem Verfahren gehört vorzugsweise weiterhin der Schritt des thermischen Behandelns (z.B. Glühens) der HfOx-Schicht und der planarisierten Cu-Schicht.
- Bei einer Ausführungsform gehören zu dem Schritt des Ausbildens der HfOx-Schicht die Schritte des Abscheidens von Hf auf der planarisierten Cu-Leitung und des Glühens des abgeschiedenen Hf. Das Glühen erfolgt vorzugsweise bei einer Temperatur von 200 bis etwa 700°C in einer sauerstoffhaltigen oder eine Sauerstoff/Stickstoffmischung enthaltenden Atmosphäre. Besonders bevorzugt weist das (abgeschiedene) Hf eine Dicke von 50 bis etwa 2000 Å auf.
- Bei einer alternativen Ausführungsform wird die HfOx-Schicht durch das direkte Abscheiden von HfOx auf der planarisierten Cu-Schicht mittels chemischer Aufdampfung ausgebildet.
- Selbstverständlich besitzen die vorangegangene allgemeine Beschreibung und die nachfolgende ausführliche Beschreibung beispielhaften und erläuternden Charakter und sollen eine weitere Erläuterung der beanspruchten Erfindung bereitstellen.
- KURZE BESCHREIBUNG DER ZEICHNUNGEN
- Die beiliegenden Zeichnungen, die für ein weitergehendes Verstehen der Erfindung sorgen sollen und in diese Anmeldung eingearbeitet sind und einen Bestandteil davon darstellen, veranschaulichen Ausführungsbeispiel e) für die Erfindung und dienen zusammen mit der Beschreibung der Erläuterung des Prinzips der Erfindung. Es zeigen:
- die
1A bis1C Querschnittsdarstellungen für die Erläuterung eines konventionellen Verfahrens zur Ausbildung einer Cu-Leitung und - die
2A bis2C Querschnittsdarstellungen für die Erläuterung eines konventionellen Verfahrens zur Ausbildung einer Cu-Leitung gemäß der vorliegenden Erfindung. - AUSFÜHRLICHE BESCHREIBUNG DER ERFINDUNG
- Es wird nun ausführlich auf die bevorzugten Ausführungsformen der vorliegenden Erfindung Bezug genommen, Beispiele dafür sind in den beiliegenden Zeichnungen veranschaulicht. Soweit dies möglich ist, werden für die gleichen oder ähnliche Teile in allen Zeichnungen die gleichen Bezugszahlen verwendet.
- Bei einem Verfahren für die Herstellung eines Halbleiter-Bauelements gemäß der vorliegenden Erfindung wird, nachdem eine Cu-Leitung ausgebildet worden ist, anstatt oder zusätzlich zu (z.B. unter) SiN HfOx oder Hf als Schutzschicht auf der Cu-Leitung abgeschieden, um Sauerstoff-Störstellen an einer Grenzfläche zwischen Cu und HfOx zu reduzieren, eine mögliche Korrosion durch Cu-Oxid zu hemmen oder zu verhindern und die Funktionssicherheit des Bauelements (z.B. wie durch EM, BTS und dergleichen bestimmt) zu verbessern.
- Zur Lösung der oben genannten Probleme wird durch ein Verfahren eine Cu-Leitung ausgebildet, das in den
2A bis2C gezeigt wird, bei denen es sich um Querschnittsdarstellungen für die Erläuterung eines Verfahrens zur Ausbildung einer Cu-Leitung gemäß der vorliegenden Erfindung handelt. -
2A zeigt eine Querschnittsansicht eines Cu-Drahtes nach der Beendigung von Damascene- und Planarisierungsprozessen. - In
2A wird eine Isolierschicht22 auf einem Substrat21 abgeschieden, das bei einem oder mehreren vorgeschriebenen Bauelementen bereitgestellt wird. Durch einen Damascene-Prozess wird in der Isolierschicht22 ein Graben für eine Cu-Leitung ausgebildet. In dem Graben wird Cu abgeschieden, um ihn aufzufüllen. Dann wird das abgeschiedene Cu planarisiert, damit eine Cu-Leitung23 fertiggestellt wird. Das Cu-Oxid24 kann dabei leicht während des Planarisierungsprozesses und des anschließenden Transfers des Substrats zu einer anderen Anlage zur SiN-Abscheidung nach der Beendigung des Planarisierungsprozesses ausgebildet werden. -
2B zeigt einen Schritt des Ausbildens von HfOx auf der durch die Damascene- und Planarisierungsprozesse ausgebildeten Cu-Leitung. Beim Ausbilden von HfOx gibt es die folgenden zwei Varianten. - Bei einer ersten Variante wird eine Hf-haltige Schutzschicht
25 pauschal auf dem Substrat einschließlich der Cu-Leitung23 abgeschieden. Nachdem die Hf-metallhaltige Schutzschicht25 abgeschieden worden ist, kann das abgeschiedene Hf bei einer Temperatur von 200 bis etwa 700°C in einer sauerstoffhaltigen Umgebung (die weiterhin stickstoffhaltig sein und/oder ein inertes Edelgas wie He, Ar oder Ne enthalten kann) zum Ausbilden von HfOx geglüht werden. Dabei wird Hf vorzugsweise in einer Dicke von etwa 50 bis etwa 2000 Å abgeschieden. Es wird angenommen, dass durch das Glühen unter Anwesenheit von Sauerstoff (der weiterhin beispielsweise Stickstoff enthalten kann) aufgrund seiner Sauerstoffentfernungsfunktion eine im wesentlichen durchgängige HfO2-Schicht ausgebildet wird. Die Schutzschicht25 kann weiterhin eine Barriere- oder Grenzflächenschicht mit Siliziumnitrid (SiN) darauf enthalten. - Bei einer zweiten Variante wird eine HfOx-haltige Schutzschicht
25 direkt auf der Cu-Leitung abgeschieden, dies erfolgt meist durch chemische Aufdampfung (nachfolgend abgekürzt CVD = Chemical Vapor Deposition) bei einer ähnlichen Temperatur wie der Glühtemperatur der ersten Variante. Wenn die Prozesstemperatur der CVD unter 200°C liegt, kann der Schritt des Ausbildens der Schutzschicht25 weiterhin ein thermisches Glühen umfassen (z.B. bei einer Temperatur von 200 bis etwa 700°C in einer hier beschriebenen Atmosphäre, die Sauerstoff, Stickstoff und/oder ein inertes Edelgas enthält). Bei der ersten Variante kann die HfOx-haltige Schicht25 HfO2 umfassen oder im wesentlichen daraus bestehen, und/oder sie kann weiterhin eine Barriere- oder Grenzflächenschicht mit Siliziumnitrid (SiN) darauf enthalten. - In
2C wird das Substrat geglüht oder anderweitig auf eine erhöhte Temperatur erwärmt (z.B. von 200 auf etwa 700°C), so dass Hf und/oder HfOx Sauerstoffatome des Cu-Oxids auffangen (oder "entfernen") können, wodurch das CuOx zu Cu reduziert und eine im wesentlichen reine HfOx/Cu-Grenzfläche26 ausgebildet wird. - Um die Schutzschicht
25 auf der im Verlauf eines Halbleiter-Verdrahtungsprozesses ausgebildeten Cu-Leitung auszubilden, wird entweder durch das Abscheiden von Hf-Metall und das nachfolgende Glühen des Hf in Sauerstoff (der weiterhin Stickstoff enthalten kann) HfOx ausgebildet oder HfOx direkt auf der Cu-Leitung abgeschieden und dann geglüht. Auf diese Weise kann die Cu-Oxidkomponente auf der Cu-Leitung entfernt oder zu Cu reduziert werden. Für das Entfernen oder Reduzieren von CuOx durch Hf beträgt die Gibbssche Energie von HfO2 (–)352 kJ/mol bei 298 K, und die Gibbssche Energie von CuO beträgt (–)297 kJ/mol bei 298 K. Daher kann das Hf in der Schutzschicht25 auf der CuOx-Schicht Sauerstoffatome von natürlichem CuOx auffangen oder entfernen, wodurch eine saubere Oberfläche26 für die Cu-Leitung23 bereitgestellt werden kann. - Dementsprechend haben die erfindungsgemäße Damascene-Cu-Leitung und das vorliegende Verfahren für die Herstellung eines Halbleiter-Bauelements die folgenden Auswirkungen oder Vorteile.
- Als erstes kann die Funktionssicherheit (wie durch EM, BTS und dergleichen bestimmt) durch das Ersetzen von SiN mit HfOx verbessert werden, das als Schutzschicht oder Ätzstopschicht auf einer Cu-Leitung eine Rolle spielt. Zweitens lässt sich die auf das Cu-Oxid zurückzuführende galvanische Korrosion reduzieren, hemmen oder verhindern. Letztendlich lässt sich das zusätzliche Ausbilden von Cu-Oxid hemmen, indem Sauerstoffatome aus –OH, O2, und H2O aufgefangen oder entfernt werden.
- Fachleuten wird klar sein, dass an der vorliegenden Erfindung verschiedene Modifikationen und Änderungen vorgenommen werden können. Die vorliegende Erfindung soll daher die Modifikationen und Änderungen dieser Erfindung mit abdecken, sofern sie in den Schutzbereich der beigefügten Ansprüche und ihrer Äquivalente fallen.
Claims (15)
- Verfahren für die Herstellung eines Halbleiter-Bauelements, das folgende Schritte umfasst: Ausbilden einer Grabenstruktur in einer Isolierschicht auf einem Substrat, Ausbilden einer planarisierten Cu-Schicht in der Grabenstruktur, Ausbilden einer HfOx-haltigen Schutzschicht auf der planarisierten Cu-Schicht und thermisches Behandeln des Substrats.
- Verfahren nach Anspruch 1, das weiterhin den Schritt des thermischen Behandelns der Schutzschicht und der planarisierten Cu-Schicht umfasst.
- Verfahren nach Anspruch 1, wobei der Schritt des Ausbildens der Schutzschicht folgende Schritte umfasst: Abscheiden von Hf auf der planarisierten Cu-Leitung und Glühen des abgeschiedenen Hf.
- Verfahren nach Anspruch 3, bei dem das Glühen bei einer Temperatur von 200 bis etwa 700°C erfolgt.
- Verfahren nach Anspruch 3, bei dem das Glühen in einer sauerstoffhaltigen Atmosphäre erfolgt.
- Verfahren nach Anspruch 5, bei dem die Glühatmosphäre weiterhin stickstoffhaltig ist.
- Verfahren nach Anspruch 3, bei dem das abgeschiedene Hf eine Dicke von etwa 50 bis etwa 2000 Å aufweist.
- Verfahren nach Anspruch 1, bei dem die HfOx-Schicht durch das Abscheiden von HfOx auf der planarisierten Cu-Schicht mittels chemischer Aufdampfung ausgebildet wird.
- Verfahren nach Anspruch 1, bei dem das HfOx im wesentlichen aus HfO2 besteht.
- Bauelement, das folgendes umfasst: eine Isolierschicht auf einem Substrat, wobei sich in der Isolierschicht ein Graben befindet, eine planare Cu-Schicht in dem Graben und eine Hf- und/oder HfOx-haltige Schutzschicht auf der Cu-Schicht.
- Bauelement nach Anspruch 10, bei dem die Schutzschicht Hf-haltig ist.
- Bauelement nach Anspruch 10, bei dem die Schutzschicht eine Dicke von etwa 50 bis etwa 2000 Å aufweist.
- Bauelement nach Anspruch 10, bei dem die Schutzschicht HfOx-haltig ist.
- Bauelement nach Anspruch 10, bei dem die Schutzschicht im wesentlichen aus HfOx besteht.
- Verfahren nach Anspruch 10, bei dem das HfOx im wesentlichen aus HfO2 besteht.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2003-0100991 | 2003-12-30 | ||
KR1020030100991A KR100564801B1 (ko) | 2003-12-30 | 2003-12-30 | 반도체 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102004063149A1 true DE102004063149A1 (de) | 2005-08-25 |
DE102004063149B4 DE102004063149B4 (de) | 2009-07-30 |
Family
ID=34698840
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102004063149A Expired - Fee Related DE102004063149B4 (de) | 2003-12-30 | 2004-12-22 | Verfahren zur Herstellung eines Halbleiter-Bauelements |
Country Status (5)
Country | Link |
---|---|
US (1) | US7256122B2 (de) |
JP (1) | JP2005197711A (de) |
KR (1) | KR100564801B1 (de) |
CN (1) | CN1315177C (de) |
DE (1) | DE102004063149B4 (de) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5358950B2 (ja) * | 2008-01-07 | 2013-12-04 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法及び半導体装置 |
US8268722B2 (en) * | 2009-06-03 | 2012-09-18 | Novellus Systems, Inc. | Interfacial capping layers for interconnects |
JP5773306B2 (ja) * | 2010-01-15 | 2015-09-02 | ノベラス・システムズ・インコーポレーテッドNovellus Systems Incorporated | 半導体素子構造を形成する方法および装置 |
US8232607B2 (en) | 2010-11-23 | 2012-07-31 | International Business Machines Corporation | Borderless contact for replacement gate employing selective deposition |
KR101995602B1 (ko) | 2011-06-03 | 2019-07-02 | 노벨러스 시스템즈, 인코포레이티드 | 상호접속을 위한 캡핑층들을 함유하는 금속 및 실리콘 |
US9633896B1 (en) | 2015-10-09 | 2017-04-25 | Lam Research Corporation | Methods for formation of low-k aluminum-containing etch stop films |
Family Cites Families (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04127454A (ja) | 1990-09-18 | 1992-04-28 | Nec Corp | 半導体装置 |
JPH0741948A (ja) * | 1993-07-30 | 1995-02-10 | Sony Corp | 配線形成方法 |
US6069068A (en) * | 1997-05-30 | 2000-05-30 | International Business Machines Corporation | Sub-quarter-micron copper interconnections with improved electromigration resistance and reduced defect sensitivity |
US6130161A (en) * | 1997-05-30 | 2000-10-10 | International Business Machines Corporation | Method of forming copper interconnections with enhanced electromigration resistance and reduced defect sensitivity |
TW350133B (en) * | 1998-02-06 | 1999-01-11 | United Microelectronics Corp | Method of formation of on-line in copper |
US6284656B1 (en) | 1998-08-04 | 2001-09-04 | Micron Technology, Inc. | Copper metallurgy in integrated circuits |
US6180523B1 (en) * | 1998-10-13 | 2001-01-30 | Industrial Technology Research Institute | Copper metallization of USLI by electroless process |
US6015747A (en) | 1998-12-07 | 2000-01-18 | Advanced Micro Device | Method of metal/polysilicon gate formation in a field effect transistor |
US5953615A (en) | 1999-01-27 | 1999-09-14 | Advance Micro Devices | Pre-amorphization process for source/drain junction |
US6235633B1 (en) * | 1999-04-12 | 2001-05-22 | Taiwan Semiconductor Manufacturing Company | Method for making tungsten metal plugs in a polymer low-K intermetal dielectric layer using an improved two-step chemical/mechanical polishing process |
KR100325471B1 (ko) * | 1999-04-15 | 2002-03-04 | 박종섭 | 디램의 제조 방법 |
KR100325472B1 (ko) * | 1999-04-15 | 2002-03-04 | 박종섭 | 디램 메모리 셀의 제조 방법 |
US6194279B1 (en) | 1999-06-28 | 2001-02-27 | United Silicon Incorporated | Fabrication method for gate spacer |
KR100358056B1 (ko) * | 1999-12-27 | 2002-10-25 | 주식회사 하이닉스반도체 | 반도체 소자의 게이트 산화막 형성방법 |
JP3851752B2 (ja) * | 2000-03-27 | 2006-11-29 | 株式会社東芝 | 半導体装置の製造方法 |
KR100545706B1 (ko) * | 2000-06-28 | 2006-01-24 | 주식회사 하이닉스반도체 | 반도체 소자 제조방법 |
US6451683B1 (en) | 2000-08-28 | 2002-09-17 | Micron Technology, Inc. | Damascene structure and method of making |
KR100386034B1 (ko) * | 2000-12-06 | 2003-06-02 | 에이에스엠 마이크로케미스트리 리미티드 | 확산 방지막의 결정립계를 금속산화물로 충진한 구리 배선구조의 반도체 소자 제조 방법 |
DE10108915A1 (de) | 2001-02-23 | 2002-09-12 | Infineon Technologies Ag | Elektromigrations-Teststruktur zur Erfassung einer Zuverlässigkeit von Verdrahtungen |
JP4350337B2 (ja) * | 2001-04-27 | 2009-10-21 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置 |
JP2002367994A (ja) | 2001-06-04 | 2002-12-20 | Mitsubishi Electric Corp | 半導体装置 |
US6534374B2 (en) * | 2001-06-07 | 2003-03-18 | Institute Of Microelectronics | Single damascene method for RF IC passive component integration in copper interconnect process |
KR100390849B1 (ko) * | 2001-06-30 | 2003-07-12 | 주식회사 하이닉스반도체 | 하프늄산화막을 구비하는 캐패시터의 제조 방법 |
US20030011043A1 (en) * | 2001-07-14 | 2003-01-16 | Roberts Douglas R. | MIM capacitor structure and process for making the same |
CN1402332A (zh) * | 2001-08-22 | 2003-03-12 | 矽统科技股份有限公司 | 在铜内连线上形成选择性保护层的方法 |
US6461914B1 (en) * | 2001-08-29 | 2002-10-08 | Motorola, Inc. | Process for making a MIM capacitor |
JP2003297832A (ja) * | 2002-03-29 | 2003-10-17 | Jsr Corp | 銅ダマシン構造の製造方法および銅ダマシン構造 |
US6838352B1 (en) * | 2002-07-05 | 2005-01-04 | Newport Fab, Llc. | Damascene trench capacitor for mixed-signal/RF IC applications |
KR100476376B1 (ko) * | 2002-07-19 | 2005-03-16 | 주식회사 하이닉스반도체 | 반도체 장치 제조방법 |
US7023093B2 (en) * | 2002-10-24 | 2006-04-04 | International Business Machines Corporation | Very low effective dielectric constant interconnect Structures and methods for fabricating the same |
US6949461B2 (en) * | 2002-12-11 | 2005-09-27 | International Business Machines Corporation | Method for depositing a metal layer on a semiconductor interconnect structure |
DE10344389A1 (de) * | 2003-09-25 | 2005-05-19 | Infineon Technologies Ag | Verfahren zur Herstellung einer multifunktionellen Dielektrikumschicht auf einem Substrat |
KR100538633B1 (ko) | 2003-11-13 | 2005-12-22 | 매그나칩 반도체 유한회사 | 반도체 소자의 금속 배선 형성 방법 |
-
2003
- 2003-12-30 KR KR1020030100991A patent/KR100564801B1/ko not_active IP Right Cessation
-
2004
- 2004-12-22 DE DE102004063149A patent/DE102004063149B4/de not_active Expired - Fee Related
- 2004-12-24 CN CNB2004100971007A patent/CN1315177C/zh not_active Expired - Fee Related
- 2004-12-27 JP JP2004376945A patent/JP2005197711A/ja active Pending
- 2004-12-29 US US11/027,851 patent/US7256122B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1691307A (zh) | 2005-11-02 |
KR20050069103A (ko) | 2005-07-05 |
US20050142833A1 (en) | 2005-06-30 |
KR100564801B1 (ko) | 2006-03-28 |
DE102004063149B4 (de) | 2009-07-30 |
US7256122B2 (en) | 2007-08-14 |
JP2005197711A (ja) | 2005-07-21 |
CN1315177C (zh) | 2007-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4342047B4 (de) | Halbleiterbauelement mit einer Diffusionsbarrierenschichtanordnung und Verfahren zu seiner Herstellung | |
DE102005057075B4 (de) | Halbleiterbauelement mit einer Kupferlegierung als Barrierenschicht in einer Kupfermetallisierungsschicht und Verfahren zu dessen Herstellung | |
DE102012216153B4 (de) | Halbleiterbauelemente mit Kupferverbindungen und Verfahren zu deren Herstellung | |
DE3834241C2 (de) | Halbleitereinrichtung und Verfahren zum Herstellen einer Halbleitereinrichtung | |
DE102008059650B4 (de) | Verfahren zur Herstellung einer Mikrostruktur mit einer Metallisierungsstruktur mit selbstjustierten Luftspalten zwischen dichtliegenden Metallleitungen | |
DE3901114C2 (de) | Verfahren zur Herstellung einer Gateelektrode | |
DE3021206C2 (de) | Verfahren zur Herstellung von Leiterbahnen auf Halbleiterbauelementen | |
DE102005035728B3 (de) | Verfahren zum Reduzieren der Kontamination durch Entfernung eines Zwischenschichtdielektrikums von dem Substratrand | |
DE102008016431B4 (de) | Metalldeckschicht mit erhöhtem Elektrodenpotential für kupferbasierte Metallgebiete in Halbleiterbauelementen sowie Verfahren zu ihrer Herstellung | |
DE102005034182B4 (de) | Halbleitervorrichtung und Herstellungsverfahren dafür | |
DE102006053927A1 (de) | Halbleiter-Bauteil und ein Verfahren zu seiner Herstellung | |
DE102008016425A1 (de) | Verfahren zur Strukturierung einer Metallisierungsschicht durch Verringerung der durch Lackentfernung hervorgerufenen Schäden des dielektrischen Materials | |
DE4010618A1 (de) | Halbleitervorrichtung und verfahren zu ihrer herstellung | |
DE2709933C2 (de) | Verfahren zur Herstellung von leitenden Verbindungen zwischen übereinander angeordneten Metallisierungsschichten | |
DE2033532C3 (de) | Halbleiteranordnung mit einer Passivierungsschicht aus Siliziumdioxid | |
DE69922617T2 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung | |
DE10224167B4 (de) | Verfahren zur Herstellung einer Kupferleitung mit erhöhter Widerstandsfähigkeit gegen Elektromigration in einem Halbleiterelement | |
DE60132707T2 (de) | Niedrigtemperaturverfahren zur Unterdrückung von Hügeln in Verbindungsleitungen von integrierten Schaltkreisen | |
DE102004001853B3 (de) | Verfahren zum Herstellen von Kontaktierungsanschlüssen | |
DE19840988A1 (de) | Verfahren zum Herstellen einer Kontaktstruktur | |
DE102012105304A1 (de) | Vorrichtung zur Spannungsreduzierung | |
DE10301243A1 (de) | Verfahren zum Herstellen einer integrierten Schaltungsanordnung, insbesondere mit Kondensatoranordnung, sowie integrierte Schaltungsanordnung | |
DE102004063149A1 (de) | Verfahren zur Herstellung eines Halbleiter-Bauelements | |
DE19531602A1 (de) | Verbindungsstruktur einer Halbleitereinrichtung und ein Herstellungsverfahren derselben | |
DE102004062835B4 (de) | Verfahren zum Bilden einer Dual-Damascene-Struktur |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8127 | New person/name/address of the applicant |
Owner name: DONGBU ELECTRONICS CO.,LTD., SEOUL/SOUL, KR |
|
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |
Effective date: 20140701 |