发明内容
因此,本发明的目的是提供一种液晶显示面板、驱动该面板的方法以及使用该面板的液晶显示设备,能在多域VA模式中改善可见度和透射率。
依照本发明的第一方面,液晶显示面板包括:多个子像素,其中每个子像素具有被上下分割且具有不同面积的第一和第二灰度区域,一个子像素的第一和第二灰度区域关于相邻子像素的区域形成交错的排列;多个薄膜晶体管,用于独立驱动第一灰度区域和第二灰度区域;连接到薄膜晶体管的多条数据线,用于将第一和第二数据信号分别提供给第一和第二灰度区域;以及多条栅极线,用于以水平周期单位驱动多个薄膜晶体管。
第一和第二灰度区域具有锯齿形的结构,在该结构中第一和第二灰度区域中每一个的两侧基于水平轴发生弯折而形成对称的倾斜角。栅极线之一与第一和第二灰度区域的弯折部分重叠,另一栅极线与上下彼此相邻的子像素之间的边界重叠。液晶显示面板还包括与彼此上下相邻的第一和第二灰度区域之间的边界重叠的存储线。每个薄膜晶体管通过与存储线重叠或相邻的接触孔,与第一和第二灰度区域的每个像素电极相连。
依照本发明的第一方面,液晶显示面板的驱动方法包括步骤:使用查找表将输入数据信号调制为第一和第二数据信号;交替排列第一和第二数据信号;使用伽马电压将交替排列的第一和第二数据信号转换成模拟数据信号;在栅极线被驱动的每个水平周期,把交替排列的第一和第二数据信号同时供给多条数据线。
依照本发明的第一方面,液晶显示设备包括:液晶显示面板;栅极驱动器,用于驱动液晶面板的栅极线;数据驱动器,用于驱动液晶面板的数据线;以及定时控制器,用于控制栅极驱动器和数据驱动器,将从外部输入的数据信号调制为第一和第二数据信号,以及将调制的第一和第二数据信号提供给数据驱动器。定时控制器通过使用查找表将输入数据信号调制为第一和第二数据信号,其中在查找表中预先存储了与输入数据信号对应的第一和第二数据信号,第一和第二数据信号的排列顺序在每个水平周期变化。
依照本发明的第二方面,液晶显示面板包括:多个子像素,其中每个子像素具有被上下分割且具有不同面积的第一和第二灰度区域,一个子像素的第一和第二灰度区域关于相邻子像素的区域形成交错的排列;多个薄膜晶体管,用于独立驱动第一灰度区域和第二灰度区域;连接到薄膜晶体管的多条数据线,用于产生第一和第二数据信号来分别提供给第一和第二灰度区域;以及多条栅极线,用于以水平周期单位驱动多个薄膜晶体管。其中薄膜晶体管连接到第一和第二灰度区域,使得当驱动多条栅极线之一时驱动第一灰度区域,而当驱动另一栅极线时驱动第二灰度区域。
第一和第二灰度区域具有锯齿形的结构,在该结构中第一和第二灰度区域中每一个的两侧基于水平轴发生弯折而形成对称的倾斜角。液晶显示面板还包括与彼此上下相邻的第一和第二灰度区域之间的边界重叠的存储线。栅极线中的第一栅极线与第一和第二灰度区域的弯折部分重叠,第二栅极线与彼此上下相邻的子像素之间的边界重叠。
连接到第一栅极线的薄膜晶体管与位于存储线以上部分和以下部分的第一灰度区域连接,连接到第二栅极线的薄膜晶体管与位于存储线以上部分和以下部分的第二灰度区域连接。每个薄膜晶体管的漏极向存储线延伸,通过与存储线重叠或相邻的接触孔连接到相应的灰度区域。用于将连接到第一栅极线的薄膜晶体管和第一灰度区域相连的接触孔,沿着存储线的方向交替位于存储线的上部和下部。用于将连接到第二栅极线的薄膜晶体管和第二灰度区域相连的接触孔,沿着存储线的方向交替位于存储线的上部和下部。
连接到一个子像素中所包含的第一灰度区域的薄膜晶体管和连接到该子像素中所包含的第二灰度区域的薄膜晶体管与不同的相邻数据线相连。连接到第一栅极线的薄膜晶体管与在第一方向相邻的数据线连接,连接到第二栅极线的薄膜晶体管与在第二方向相邻的数据线连接。
液晶显示面板还包括与第一和第二灰度区域中每一个的弯折部分重叠的存储线。栅极线与彼此上下相邻的第一和第二灰度区域之间的边界重叠。连接到栅极线中第一栅极线的薄膜晶体管与位于第一栅极线以上部分和以下部分的第一灰度区域连接,连接到第二栅极线的薄膜晶体管与位于第二栅极线以上部分和以下部分的第二灰度区域连接。第一灰度区域沿着第一栅极线交替排列在上部和下部,而第二灰度区域沿着第二栅极线交替排列在上部和下部。连接到第一和第二栅极线的薄膜晶体管的数据信号施加方向根据第一和第二灰度区域的位置而交替变化。用于将连接到第一栅极线的薄膜晶体管和第一灰度区域相连的接触孔的位置,根据第一灰度区域的位置而交替变化,用于将连接到第二栅极线的薄膜晶体管和第二灰度区域相连的接触孔的位置,根据第二灰度区域的位置而交替变化。接触孔和存储线重叠。连接到一个子像素中所包含的第一灰度区域的薄膜晶体管和连接到该子像素中所包含的第二灰度区域的薄膜晶体管与不同的相邻数据线相连。
依照本发明的第三方面,液晶显示面板包括:各个子像素,每个子像素包括:第一灰度区域,其中根据第一伽马曲线将第一数据信号供给该区域;第二灰度区域,其中根据第二伽马曲线将第二数据信号供给该区域;以及与第二灰度区域相连的第三灰度区域;第一薄膜晶体管,用于驱动第一灰度区域;第二薄膜晶体管,用于驱动第二和第三灰度区域;连接到第一和第二薄膜晶体管的数据线,用于提供第一和第二数据信号;第一栅极线,用于驱动第一薄膜晶体管;第二栅极线,用于驱动第二薄膜晶体管。
连接到第一薄膜晶体管的第一灰度区域排列在第一栅极线的上部,而连接到第二薄膜晶体管的第二和第三灰度区域排列在第一栅极线的下部或者第二和第三灰度区域中任一个区域排列在上部。在一个子像素中第二和第三灰度区域排列在下部,在这个子像素两侧相邻的子像素中,第二和第三灰度区域分别排列在上部和下部。第一、第二和第三灰度区域具有锯齿形的结构,在该结构中每个第一、第二和第三灰度区域的两侧基于水平轴发生弯折而形成对称的倾斜角。液晶显示面板还包括与彼此上下相邻的灰度区域之间的边界重叠的存储线。用于连接薄膜晶体管和灰度区域的接触孔与存储线重叠。
本发明第二和第三方面中的液晶显示面板的驱动方法包括步骤:根据第一伽马曲线产生第一伽马电压组;根据第二伽马曲线产生第二伽马电压组;以栅极线被驱动的水平周期单位,选择性产生第一和第二伽马电压组中的任一个;以及以水平周期单位,通过使用任一个伽马电压组,将从外部输入的数据信号转换成要提供给第一灰度区域的第一数据信号,或转换成要提供给第二灰度区域的第二数据信号,并将转换的数据信号提供给数据线。
依照本发明的第二方面,液晶显示设备包括:本发明第二和第三方面中的液晶显示面板;栅极驱动器,用于驱动液晶显示面板的栅极线;第一伽马电压发生器,用于根据第一伽马曲线产生第一伽马电压组;第二伽马电压发生器,用于根据第二伽马曲线产生第二伽马电压组;开关,用于以栅极线被驱动的水平周期单位,选择性产生第一和第二伽马电压组中的任一个;数据驱动器,用于以水平周期单位,通过使用通过开关所提供的任一个伽马电压组,将从外部输入的数据信号转换成要提供给第一灰度区域的第一数据信号,或转换成要提供给第二灰度区域的第二数据信号,并将转换的数据信号提供给数据线;以及定时控制器,用于控制栅极驱动器和数据驱动器。开关安装在数据驱动器内。
具体实施方式
图1和图2是分别是图示了根据本发明第一和第二实施例的VA模式液晶面板的一个像素结构的平面图。
在图1和图2中图示的液晶面板的每一个像素包括呈V形轮廓结构的R,G和B子像素。每一个R,G和B子像素被分割成高灰度区域VH和低灰度区域VL,它们根据不同的伽马曲线被驱动。这些高灰度和低灰度区域VH和VL由不同的薄膜晶体管(TFT)独立驱动。而且为了改善可见度,低灰度区域VL的面积是高灰度区域VH的面积的1.5至3倍。希望低灰度区域VL的面积是高灰度区域VH的面积的2倍。
此外,为了改善透射率,一个子像素被分割成三个区域,即,一个分区域为高灰度区域VH,两个分区域为低灰度区域VL。一个子像素的高灰度区域和低灰度区域VH和VL上下排列,并且关于相邻子像素的高灰度和低灰度区域上下交错。因此,每个子像素的高灰度和低灰度区域VH和VL沿着水平和竖直的方向交替排列。
此外,每个子像素上下分割的高灰度和低灰度区域VH和VL的左右两侧倾斜成锯齿状的构形。如图1和图2所图示,例如,每个高灰度和低灰度区域VH和VL的右侧和左侧基于每个灰度区域的右侧和左侧的接触点对称地形成45度的倾斜。所以,每个子像素的每个高灰度和低灰度区域VH和VL的右侧和左侧与像素电极和公共电极的狭缝平行,其中像素电极和公共电极的狭缝交错排列使得在每个高灰度和低灰度区域VH和VL中将一个域分割成左侧和右侧。因此,每个子像素的右侧和左侧的电场有助于对液晶的控制,因而改善了透射率。
具有锯齿形或V型结构的每个子像素的高灰度和低灰度区域VH和VL如图1所示呈中心对准排列,或者如图2所示呈边缘对准排列。在如图1所示的中心对准排列中,高灰度区域VH对称的左侧的接触点N位于两条相邻数据线DL的中间。在如图2所示的边缘对准排列中,高灰度和低灰度区域VH和VL的排列使得位于两个水平相邻的子像素的左侧的子像素低灰度和高灰度区域VL和VH的接触点N1和N2位于同一条竖直线上,同时位于两个水平相邻的子像素的右侧的子像素低灰度和高灰度区域VL和VH的接触点N1和N2位于同一条竖直线上。锯齿形结构的子像素由在高灰度和低灰度区域VH和VL中形成的像素电极的形状确定,同时R,G和B滤色器与像素电极重叠。换句话说,在每个子像素高灰度和低灰度区域VH和VL中形成的像素电极与R、G和B滤色器具有上述的锯齿形结构。
像素电极在每个高灰度和低灰度区域VH和VL中独立的形成,并被不同的薄膜晶体管驱动。像素电极和薄膜晶体管在下基板上形成,并与上基板中形成的公共电极形成电场,由此驱动在上下基板之间垂直取向的液晶分子。为了在每个高灰度和低灰度区域VH和VL中形成多个域,像素电极和公共电极含有交错结构的狭缝。例如,高灰度区域VH被公共电极和像素电极中交错排列的狭缝分割成上、下、右、左4个域,而低灰度区域VL被分割成8个域。薄膜晶体管TFT将响应栅极线GL的扫描信号,将数据线DL的数据信号供给像素电极。薄膜晶体管TFT包括连接到栅极线GL的栅电极2,连接到数据线DL的源电极4,通过接触孔8连接到像素电极的漏电极6,以及用于在源电极4和漏电极6之间形成沟道的半导体层。
在每个子像素中被上下分割的高灰度和低灰度区域VH和VL,通过连接到不同栅极线GL上的薄膜晶体管TFT被独立的驱动。例如,如图1和图2所示,当第一栅极线GL1被连接在第一到第三数据线DL1、DL2和DL3与第一栅极线GL1之间的薄膜晶体管TFT驱动时,子像素R的低灰度区域VL,子像素G的高灰度区域VH以及子像素B的低灰度区域VL被驱动。当第二栅极线GL2被连接在第一到第三数据线DL1,DL2和DL3与第二栅极线GL2之间的薄膜晶体管TFT驱动时,子像素R的高灰度区域VH,子像素G的低灰度区域VL以及子像素B的高灰度区域VH被驱动。就是说,由于子像素R、G和B的灰度通过高灰度区域VH中所表示的高灰度和低灰度区域VL中所表示的低灰度的组合来表示,所以可见度得到改善。
为了改善透射率,第一栅极线GL1被构建为与弯折部分重叠,也就是位于每个子像素之外上侧的高灰度或低灰度区域VH或VL的中间部分,并且第二栅极线GL2形成为与彼此上下相邻的子像素之间的边界重叠。第一到第四数据线DL1至DL4与第一和第二栅极线GL1和GL2相交,它们之间插入绝缘层。在第一和第二栅极线GL1和GL2之间形成的第一存储线STL1与每个子像素的高灰度和低灰度区域VH和VL之间的边界重叠。
连接到第一栅极线GL1的每个薄膜晶体管TFT与位于第一存储线STL1之上的高灰度或低灰度区域VH或VL的像素电极相连。连接到第二栅极线GL2的每个薄膜晶体管TFT与位于第一存储线STL1之下的高灰度或低灰度区域VH或VL的像素电极相连。连接到第一栅极线GL1的每个薄膜晶体管TFT的漏电极6向下延伸到第一存储线STL1,通过与存储线STL1上部重叠的接触孔8或与存储线STL1相邻的接触孔8,连接到高灰度或低灰度区域VH或VL的像素电极。连接到第二栅极线GL2的每个薄膜晶体管TFT的漏电极6向上延伸到第一存储线STL1,通过与存储线STL1下部重叠的接触孔8或与存储线STL1相邻的接触孔8,连接到高灰度或低灰度区域VH或VL的像素电极。通过接触孔8连接到高灰度或低灰度区域VH或VL的漏电极6与存储线STL1重叠形成存储电容。
如上所述,根据本发明的第一和第二实施例,液晶面板的每个子像素包括具有锯齿形结构的高灰度和低灰度区域VH和VL,它们被上下分割并且具有1∶1.5~3的面积比,因而改善了透射率和可见度。
图3图示了适于与根据本发明第一实施例在图1和图2中图示的液晶面板一起使用的液晶显示设备。参照图3,液晶显示设备包括:液晶面板12;栅极驱动器14,用于驱动液晶面板12的栅极线GL;数据驱动器16,用于驱动液晶面板12的数据线DL;以及定时控制器20,用于控制栅极和数据驱动器14和16。
液晶面板12包括R、G和B子像素,每个子像素由垂直分割并形成锯齿形的高灰度和低灰度区域VH和VL组成,如图1和2所示。低灰度区域VL的面积是高灰度区域VH的面积的1.5至3倍。然而在图3中,简单图示了R、G和B子像素。每个子像素的高灰度和低灰度区域VH和VL由不同的薄膜晶体管驱动,并关于相邻子像素的灰度区域在列方向上交错排列。例如,R的低灰度区域VL,G的高灰度区域VH和B的低灰度区域VL由连接到第一栅极线GL1的薄膜晶体管驱动。R的高灰度区域VH,G的低灰度区域VL和B的高灰度区域VH由连接到第二栅极线GL2的薄膜晶体管驱动。
定时控制器20通过使用外部输入的同步信号和时钟信号,产生用于控制栅极驱动器14的栅极控制信号,并产生用于控制数据驱动器16的数据控制信号。此外,定时控制器20从外部接收R、G和B数据信号,并分离,也就是说,通过预先存储的查找表LUT将R、G和B数据信号调制为高灰度的RH、GH和BH数据信号以及低灰度的RL、GL和BL数据信号。另外,定时控制器20将调制数据信号存储在存储器中。此后,定时控制器20根据每个子像素的高灰度和低灰度区域VH和VL的排列结构,将存储在存储器中的高灰度和低灰度数据信号提供给数据驱动器16。例如,定时控制器20在第一个水平周期内将RL、GH、BL数据信号提供给数据驱动器16,在第二个水平周期内将RH、GL和BH数据信号提供给数据驱动器16。因此,定时控制器20必须高速运转来将R、G和B数据信号分割成高灰度和低灰度数据信号以提供给数据驱动器16。
栅极驱动器14响应从定时控制器20接收的栅极控制信号,顺序驱动液晶面板12的栅极线GL。数据驱动器16通过使用从伽马电压发生器18接收的伽马电压,将从定时控制器20接收的数据信号转换成模拟数据信号,并当液晶面板12的栅极线GL被驱动时,将转换的模拟信号提供给数据线DL。更具体地,当第一栅极线GL1被驱动时,数据驱动器16将从定时控制器20接收的RL、GH和BL数据信号转换成模拟数据信号,并将转换的模拟数据信号分别提供给第一到第三数据线DL1、DL2和DL3。然后通过连接在第一栅极线GL1与第一到第三数据线DL1、DL2和DL3之间的薄膜晶体管,将RL、GH和BL数据信号分别施加到R的低灰度区域VL、G的高灰度区域VH和B的低灰度区域VL。当第二栅极线GL2被驱动时,数据驱动器16将从定时控制器20接收的RH、GL和BH数据信号转换成模拟数据信号,并将转换的模拟数据信号分别提供给第一到第三数据线DL1、DL2和DL3。然后通过连接在第二栅极线GL2与第一到第三数据线DL1、DL2和DL3之间的薄膜晶体管,将RH、GL和BH数据信号分别施加到R的高灰度区域VH、G的低灰度区域VL和B的高灰度区域VH。因此,每个R、G和B子像素的灰度通过高灰度和低灰度的组合来表示,这种高低灰度的组合取决于施加到高灰度区域和低灰度区域VH和VL的数据信号。
如先前所述,根据本发明的第一实施例,液晶显示设备通过使用定时控制器20的查找表LUT的数据调制方法,也就是通过一种数字方法,将R、G和B数据分割成高灰度数据和低灰度数据,并将分割的高灰度和低灰度数据分别提供给液晶面板12中上下分割的子像素的高灰度和低灰度区域VH和VL。
图4图示了根据本发明第二实施例的液晶显示设备。图4中的液晶显示设备通过一种模拟方法独立驱动被上下划分开的子像素的高灰度和低灰度区域VH和VL,该模拟方法通过使用高灰度和低灰度伽马电压,将R、G和B数据分割成高灰度数据和低灰度数据。
图4的液晶显示设备包括:液晶面板30;栅极驱动器24,用于驱动液晶面板30的栅极线GL;数据驱动器26,用于驱动液晶面板30的数据线DL;定时控制器40,用于控制栅极和数据驱动器24和26;以及伽马电压发生器38,用于有选择的将高灰度和低灰度伽马电压提供给数据驱动器26。
定时控制器40通过使用外部输入的同步信号和时钟信号,产生用于控制栅极驱动器24的栅极控制信号,并产生用于控制数据驱动器26的数据控制信号。此外,定时控制器40重排列从外部输入的R、G和B数据信号,并将重排列的数据信号提供给数据驱动器26。
栅极驱动器24响应从定时控制器40接收的栅极控制信号,顺序驱动液晶面板30的栅极线GL。数据驱动器26将从定时控制器40接收的数据信号转换成模拟数据信号。数据驱动器26通过使用从伽马电压发生器38接收的高灰度和低灰度伽马电压,提供高灰度和低灰度数据信号,并将接收的信号供给液晶面板30。伽马电压发生器38包括:高灰度伽马电压发生器34,用于产生多个高灰度伽马电压;低灰度伽马电压发生器36,用于产生多个低灰度伽马电压;以及模拟开关32,用于切换高灰度和低灰度伽马电压发生器34和36的输出。高灰度伽马电压发生器34通过电阻串产生多个高灰度伽马电压,其中根据图5所示的高灰度伽马曲线VH_r设计的多个电阻直接相连。低灰度伽马电压发生器36通过电阻串产生多个低灰度伽马电压,其中根据图5所示的低灰度伽马曲线VL_r设计的多个电阻直接相连。模拟开关32在一个水平同步周期将从高灰度伽马电压发生器34接收的高灰度伽马电压供给数据驱动器26,并在下一个水平同步周期将从低灰度伽马电压发生器36接收的低灰度伽马电压供给数据驱动器26。切换操作在每个水平同步周期重复。驱动模拟开关32与某周期同步,在该周期内,通过定时控制器40的控制将数据驱动器26的数据信号传输到液晶面板30。作为另一种选择,模拟开关32可以包括在数据驱动器26中。在一个水平周期内,数据驱动器26用高灰度伽马电压将从定时控制器40接收的R、G和B数据信号转换成高灰度数据信号,并将高灰度数据信号供给液晶面板30。在下一个水平周期内,数据驱动器26用低灰度伽马电压将从定时控制器40接收的R、G和B数据信号转换成低灰度数据信号,并将低灰度数据信号供给液晶面板30。
尽管液晶面板30包括锯齿形结构的R、G和B子像素,每个子像素由垂直分割且面积比为1∶1.5~3的高灰度和低灰度区域VH和VL组成,但是R、G和B子像素在图4中简单的图示出来。希望低灰度区域VL的面积是高灰度区域VH的面积的2倍。每个子像素的高灰度和低灰度区域VH和VL由相应的薄膜晶体管驱动,并关于相邻子像素的灰度区域在垂直方向上交错排列。特别的,通过使用伽马电压发生器38的模拟方法,R、G和B子像素的高灰度和低灰度区域VH和VL分别被其中提供高灰度数据信号的水平周期以及其中提供低灰度数据信号的水平周期驱动。例如,连接到第一栅极线GL1的薄膜晶体管TFT与R、G和B子像素的高灰度区域VH连接,而连接到第二栅极线GL2的薄膜晶体管与R、G和B子像素的低灰度区域VL连接。
更具体地,连接到第一栅极线GL1并位于上部的R和B低灰度区域VL的薄膜晶体管TFT相应的漏极向下延伸,并和下部的R和B高灰度区域VH连接。类似的,连接到第二栅极线GL2并位于R和B高灰度区域VH的薄膜晶体管TFT相应的漏极向上延伸,并和上部的R和B低灰度区域VL连接。连接到第一栅极线GL1并位于上部的G高灰度区域VH的薄膜晶体管TFT与上部的G高灰度区域VH连接,而连接到第二栅极线GL2并位于下部的G低灰度区域VL的薄膜晶体管TFT与下部的G低灰度区域VL连接。在第一水平周期内,当第一栅极线GL1被驱动时,通过第一栅极线GL1与第一到第三数据线DL1、DL2和DL3之间的薄膜晶体管将高灰度的RH、GH和BH数据信号分别施加到R、G和B的高灰度区域VH。在第二水平周期内,当第二栅极线GL2被驱动时,通过第二栅极线GL2与第一到第三数据线DL1、DL2和DL3之间的薄膜晶体管将低灰度的RL、GL和BL数据信号分别施加到R、G和B的低灰度区域VL。因此,每个R、G和B子像素的灰度通过高灰度和低灰度的组合,沿着图5所示的伽马曲线r表示,这种高低灰度的组合取决于分别施加到高灰度区域和低灰度区域VH和VL的数据信号。
如上所述,根据本发明的第二实施例,液晶显示设备通过一种使用高灰度和低灰度伽马电压的模拟方法,将R、G和B数据分割成高灰度数据和低灰度数据,并将分割的高灰度和低灰度数据分别供给高灰度和低灰度区域VH和VL,其中这高灰度和低灰度区域在子像素中被垂直划分开。由于相比于使用查找表的数字方法,模拟方法不需要定时控制器的高速运转,可以避免由高速运转的噪声引起的画面质量的恶化。此外,模拟方法能通过调节高灰度和低灰度各自的伽马电阻串,来表示微小的灰度,然而使用数字方法使表达微小的灰度变的困难,因为高灰度和低灰度由一个伽马电阻串来表示。
下面,将详细描述可应用图4中所示的模拟方法的VA模式液晶面板。
图6和图7是分别图示了根据本发明第三和第四实施例的VA模式液晶面板的一个像素结构的平面图。图6和7中的液晶面板以锯齿形结构图示了图4所示的液晶面板30的R、G和B子像素。当与图1和2中所示的液晶面板相比时,除了薄膜晶体管的接触孔8相对于相邻的子像素在上下方向上交错排列就像高灰度和低灰度区域VH和VL交错排列一样之外,图6和7中所示的液晶面板具有相同的组成要素。所以,省略了这些重复要素的具体介绍。
图6和7中所示的R、G和B子像素被上下分割成面积比为1∶1.5~3的高灰度和低灰度区域VH和VL。希望低灰度区域VL的面积是高灰度区域VH的面积的2倍。被分割的高灰度和低灰度区域VH和VL呈如图6所示的中心对准排列,或者如图7所示的边缘对准排列。此外,每个子像素的高灰度和低灰度区域VH和VL关于相邻子像素的区域形成交错的排列。为了将采用图4所示的模拟方法分割的高灰度和低灰度数据信号提供给每个子像素的高灰度和低灰度区域VH和VL,在一个水平周期内同时驱动R、G和B子像素的高灰度区域VH,并在下一个水平周期内同时驱动R、G和B子像素的低灰度区域VL。也就是说,连接到第一栅极线GL1的薄膜晶体管TFT分别驱动R、G和B子像素的高灰度区域VH,而连接到第二栅极线GL2的薄膜晶体管分别驱动R、G和B子像素的低灰度区域VL。
更具体的说,连接到第一栅极线GL1的薄膜晶体管TFT连同第一栅极线GL1与上部的低灰度或高灰度区域VL或VH的弯折部分重叠。在这些薄膜晶体管中,用于驱动R和B的高灰度区域VH的薄膜晶体管相应的漏极6向下延伸,并通过位于第一存储线STL1下部的接触孔8,分别和下部的R和B的高灰度区域VH连接。用于驱动G的高灰度区域VH的薄膜晶体管相应的漏极6向下延伸,并通过位于第一存储线STL1上部的接触孔8,和上部的G的高灰度区域VH连接。换句话说,用于将连接到第一栅极线GL1的薄膜晶体管TFT和低灰度或高灰度区域VL或VH相连的接触孔8,交替位于第一存储线STL1的上部和下部。连接到第二栅极线GL2的薄膜晶体管TFT连同第二栅极线GL2与每个子像素上部和下部之间的边界重叠。在这些薄膜晶体管中,用于驱动R和B的低灰度区域VL的薄膜晶体管TFT相应的漏极6向上延伸,并通过位于第一存储线STL1上部的接触孔8,分别和上部的R和B的低灰度区域VL连接。用于驱动G的低灰度区域VL的薄膜晶体管TFT相应的漏极6向上延伸,并通过位于第一存储线STL1下部的接触孔8,和下部的G的低灰度区域VL连接。换句话说,用于将连接到第二栅极线GL2的薄膜晶体管TFT和高灰度或低灰度区域相连的接触孔8,交替位于第一存储线STL1的上部和下部。
因此,在第一栅极线GL1被驱动的水平周期内,使用高灰度伽马电压的高灰度数据信号被充到R、G和B的高灰度区域VH。在第二栅极线GL2被驱动的水平周期内,使用低灰度伽马电压的低灰度数据信号被充到R、G和B的低灰度区域VL。因此,R、G和B子像素通过高灰度区域和低灰度区域VH和VL所获得的高灰度和低灰度的组合,表达相应的灰度。
图8是图示了根据本发明第五实施例的VA模式液晶面板的一个像素结构的平面图。图8所示的液晶面板,除了用于驱动一个子像素的高灰度和低灰度区域的薄膜晶体管和不同的数据线相连之外,具有和图6相同的组成要素。所以,省略了这些重复要素的具体介绍。
参照图8,用于驱动一个子像素中被上下分割的高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT,与不同的栅极线和数据线相连。这是因为如果分别用于驱动一个子像素中高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT与相同的数据线相连,那么两薄膜晶体管TFT中任一个的源电极4和数据线的重叠长度增加,因而寄生电容增加。为了避免该情况,分别用于驱动一个子像素中高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT与不同的数据线相连,因此减少了源电极4和栅极线的重叠长度。例如,连接到第一栅极线GL1的薄膜晶体管TFT和它们左侧的数据线相连,而连接到第二栅极线GL2的薄膜晶体管TFT和它们右侧的数据线相连。
更具体的说,连接到第一栅极线GL1、用于驱动R、G和B的高灰度区域VH的薄膜晶体管TFT分别和它们左侧的第一至第三数据线DL1至DL3相连。也就是说,连接到第一栅极线GL1的薄膜晶体管TFT各自的源电极4和左侧的数据线DL1至DL3相连,它们各自的漏电极6向下延伸并与R、G和B的高灰度区域VH相连。连接到第二栅极线GL2、用于驱动R、G和B的低灰度区域VL的薄膜晶体管TFT分别和它们右侧的第二至第四数据线DL2至DL4相连。也就是说,连接到第二栅极线GL2的薄膜晶体管TFT各自的源电极4和右侧的数据线DL2至DL4相连,它们各自的漏电极6向上延伸并与R、G和B的低灰度区域VL相连。
因此,连接到第二栅极线GL2和右数据线的薄膜晶体管TFT,可以比图6所示连接到左数据线的薄膜晶体管TFT减少更多的源电极4和栅极线的重叠长度。所以,由栅极线GL2和源电极4的重叠引起的寄生电容减少,于是可以避免由寄生电容引起的信号失真。
图9和图10是分别图示了根据本发明第六和第七实施例的VA模式液晶面板的一个像素结构的平面图。图9和10中所示的液晶面板,除了添加了栅极线和存储线,以及一个子像素中薄膜晶体管的数据信号施加方向和相邻子像素中薄膜晶体管的数据信号施加方向相反之外,具有和图6和7中相同的组成要素。
图9和10所示的每个R、G和B子像素的排列使得上下分割的高灰度和低灰度区域VH和VL关于水平相邻的子像素在上下方向上形成交错的排列。这些R、G和B子像素呈如图10所示的中心对准排列,或者如图9所示的边缘对准排列。用于分别驱动每个子像素的高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT,具有的数据信号施加方向和水平相邻的子像素相反。例如,用于驱动R子像素的低灰度和高灰度区域VL和VH的两个薄膜晶体管TFT,通过位于这些薄膜晶体管TFT上部的接触孔8,分别与低灰度和高灰度区域VL和VH相连。然而,用于驱动G子像素的高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT,通过位于这些薄膜晶体管TFT下部的接触孔8,分别与高灰度和低灰度区域VH和VL相连。
更具体的,第一至第三栅极线GL1,GL2和GL3的形成,使得第一栅极线GL1与向上相邻的子像素之间的边界重叠,第二栅极线GL2与每个子像素的高灰度和低灰度区域VH和VL之间的边界重叠,第三栅极线GL3与向下相邻的子像素之间的边界重叠。第一和第二存储线STL1和STL2的形成,使得第一存储线STL1与位于第二栅极线GL2上部的高灰度和低灰度区域VH和VL的弯折部分重叠,第二存储线STL2与位于第二栅极线GL2下部的高灰度和低灰度区域VH和VL的弯折部分重叠。
用于驱动R和B子像素的高灰度和低灰度区域VH和VL的薄膜晶体管TFT由位于这些区域VH和VL的下部的第二和第三栅极线GL2和GL3驱动。换句话说,连接到第二栅极线GL2并分别驱动R和B的低灰度区域VL的薄膜晶体管TFT相应的漏电极6向上延伸,并通过和第一存储线STL1重叠的接触孔8,分别与R和B的低灰度区域VL相连。连接到第三栅极线GL3并分别驱动R和B的高灰度区域VH的薄膜晶体管TFT相应的漏电极6向上延伸,并通过和第二存储线STL2重叠的接触孔8,分别与R和B的高灰度区域VH相连。
用于驱动G子像素的高灰度和低灰度区域VH和VL的薄膜晶体管TFT由位于这些区域VH和VL的上部的第一和第二栅极线GL1和GL2驱动。换句话说,连接到第一栅极线GL1并驱动G的高灰度区域VH的薄膜晶体管TFT的漏电极6向下延伸,并通过和第一存储线STL1重叠的接触孔8,与G的高灰度区域VH相连。连接到第二栅极线GL2并驱动G的低灰度区域VL的薄膜晶体管TFT的漏电极6向下延伸,并通过和第二存储线STL2重叠的接触孔8,与G的低灰度区域VL相连。
在第一栅极线GL1被驱动的水平周期内,向G的高灰度区域VH施加高灰度数据,而在第二栅极线GL2被驱动的水平周期内,向R、G和B的低灰度区域VL施加低灰度数据。在第三栅极线GL3被驱动的水平周期内,高灰度数据被充到R和B的高灰度区域VH。在这种情况下,在第三栅极线GL3被驱动的水平周期内,向下一个子像素的R的高灰度区域VH施加高灰度数据。于是在一个水平周期内必须提供对应于两个水平行的数据,而且这是可能的,因为定时控制器通过组合来提供对应于两个水平行的数据。在这种情况下,定时控制器使用其中包含的帧存储器或者另外包括行存储器,来组合两个水平行的数据。因此,R、G和B子像素通过高灰度区域和低灰度区域VH和VL中所获得的高灰度和低灰度的组合,表达相应的灰度。
这样,图8和9中所示的液晶面板在高灰度和低灰度区域VH和VL的每个上下边界形成栅极线,并且沿着栅极线,交替地改变薄膜晶体管TFT的数据信号施加方向。所以,薄膜晶体管TFT的漏电极6的长度比图6和7所示的薄膜晶体管TFT的漏电极6的长度短,于是孔径比增加。
图6和7中所示的液晶面板的一个缺点是由于寄生电容而产生了耦合偏差,因为薄膜晶体管TFT的漏电极6经过被施加了另一数据信号的灰度区域。但是,在图8和9所示的液晶面板中,可以避免耦合偏差,因为薄膜晶体管TFT的漏电极没有与被提供了另一数据信号的灰度区域重叠。再参考图6和7,例如,用于驱动R的高灰度区域VH的薄膜晶体管TFT的漏电极6经过了R的低灰度区域,而用于驱动R的低灰度区域VL的薄膜晶体管TFT的漏电极6经过了R的高灰度区域。同时,用于驱动G的高灰度和低灰度区域的薄膜晶体管TFT的漏电极6只经过了相应的灰度区域。在这种情况下,在R和G的高灰度和低灰度区域中,数据信号的极性根据点反转驱动法在上、下、右和左的方向上变化。而由于R的高灰度和低灰度区域之间的寄生电容增加的比G的高灰度和低灰度区域之间的寄生电容多,将产生耦合偏差,且垂直线上可能产生瑕疵点。为了解决这些缺点,图9和10中所示的液晶面板改变薄膜晶体管的数据信号施加方向,且只将漏电极6和相应的灰度区域而不是其它的灰度区域重叠。因此,可以避免由寄生电容的不同引起的耦合偏差。
图11是图示了根据本发明第八实施例的VA模式液晶面板的一个像素结构的平面图。图11中所示的液晶面板,除了用于驱动一个子像素的高灰度和低灰度区域VH和VL的薄膜晶体管TFT和不同的数据线DL相连之外,具有和图9中所示液晶面板相同的组成要素。所以,省略了这些重复要素的具体介绍。
用于驱动一个子像素中被上下分割的高灰度和低灰度区域的两个薄膜晶体管TFT,与不同的栅极线GL和数据线DL相连。这是因为如果分别用于驱动一个子像素中高灰度和低灰度区域VH和VL的两个薄膜晶体管与相同的数据线相连,那么两薄膜晶体管TFT中任一个的源电极4和数据线DL的重叠长度增加,因而寄生电容增加。为了避免该情况,分别用于驱动一个子像素中高灰度和低灰度区域VH和VL的两个薄膜晶体管TFT与它们两侧不同的数据线相连,因此减少了源电极4和栅极线GL的重叠长度,于是减少了寄生电容。
图12和图13是分别图示了根据本发明第九和第十实施例的VA模式液晶面板的一个像素结构的平面图。图12和13中所示的每个R、G和B子像素都被分割成面积比为1∶1.5~3的高灰度和低灰度区域VH和VL。希望低灰度区域VL的面积是高灰度区域VH的面积的2倍。低灰度区域VL又被分割成面积相同的第一和第二低灰度区域VL1和VL2。这些R、G和B子像素呈如图12所示的中心对准排列,或者如图13所示的边缘对准排列。
在R、G和B子像素中,一个子像素的形成使得它们的高灰度和低灰度区域VH和VL被上下分割。一个子像素相邻两侧的另外两个子像素的形成,要使得高灰度区域VH和第一低灰度区域VL1在上半部分被分割,而和上半部分的第一低灰度区域VL1相连的第二低灰度区域VL2在下半部分形成。换句话说,每个子像素的高灰度区域VH位于上半部分,而第一和第二低灰度区域VL1和VL2全部位于下半部分或者分别位于上半部分和下半部分。
例如,G子像素的形成要使得它的高灰度和低灰度区域被上下分割,而和G子像素相邻的R和B子像素的形成,使得高灰度区域和第一低灰度区域VL1在上半部分被分割而和上半部分的第一低灰度区域VL1相连的第二低灰度区域VL2在下半部分形成。也就是说,R、G和B子像素的高灰度区域VH位于上半部分,G子像素的第一和第二低灰度区域VL1和VL2位于下半部分,R和B子像素的第一和第二低灰度区域VL1和VL2分别位于上半部分和下半部分。这些R、G和B子像素的高灰度区域VH由连接到第一栅极线GL1的薄膜晶体管TFT驱动,其低灰度区域VL1和VL2由连接到第二栅极线GL2的薄膜晶体管TFT驱动。更具体的,第一和第二栅极线GL1和GL2的形成,使得第一栅极线GL1与每个子像素中上下分割的灰度区域之间的边界重叠,而第二栅极线GL2与向下相邻的子像素之间的边界重叠。第一存储线STL1与位于第一栅极线GL1上部的灰度区域的弯折部分重叠,而第二存储线STL2与位于下部的灰度区域的弯折部分重叠。
R、G和B的高灰度区域VH由在第一栅极线GL1与第一至第三数据线DL1、DL2和DL3之间形成的薄膜晶体管TFT驱动。这些薄膜晶体管TFT通过与第一存储线STL1重叠的接触孔8,连接到高灰度区域VH。R、G和B的低灰度区域VL由在第二栅极线GL2与第一至第三数据线DL1、DL2和DL3之间形成的薄膜晶体管TFT驱动。这些薄膜晶体管TFT通过与第二存储线STL2重叠的接触孔8,连接到低灰度区域VL1和VL2中的任一个。在第一栅极线GL1被驱动的水平周期内,高灰度数据被充到R、G和B的高灰度区域VH。在第二栅极线GL2被驱动的水平周期内,低灰度数据被充到R、G和B的低灰度区域。因此,R、G和B子像素通过高灰度区域和低灰度区域中获得的高灰度和低灰度的组合,表达相应的灰度。
在图12和13所示的液晶面板中,各个子像素的高灰度区域VH在同一水平行上形成,而第一和第二低灰度区域VL1和VL2中至少有一个区域在另一水平行上形成。所以,可以通过图4中所图示的模拟方法分别驱动高灰度和低灰度数据。在这种情况下,由于薄膜晶体管TFT的突出方向是相同的,孔径比相比于突出方向上下变化的情况得到了更大的改善。
如上所述,根据本发明,液晶显示设备包括具有锯齿形结构的R、G和B子像素,每个子像素具有高灰度区域和低灰度区域,它们被上下划分,面积比为1∶1.5~3,且关于相邻的子像素形成交错的排列,因而改善了透射率和可见度。此外,根据本发明,液晶显示设备可采用数字方法或模拟方法来驱动,其中模拟方法将具有锯齿形结构的R、G和B子像素分离为高灰度和低灰度数据。
虽然已经参考本发明的特定优选实施例示出并描述了本发明,但是本领域技术人员将认识到,在不背离本发明的精神和范围的前提下,可以在其形式和细节上做出不同的修改,本发明的范围由所附权利要求限定。