CN1578211A - 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法 - Google Patents

时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法 Download PDF

Info

Publication number
CN1578211A
CN1578211A CNA2004100634944A CN200410063494A CN1578211A CN 1578211 A CN1578211 A CN 1578211A CN A2004100634944 A CNA2004100634944 A CN A2004100634944A CN 200410063494 A CN200410063494 A CN 200410063494A CN 1578211 A CN1578211 A CN 1578211A
Authority
CN
China
Prior art keywords
signal
clock signal
switching
clock
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100634944A
Other languages
English (en)
Other versions
CN1300972C (zh
Inventor
桥本真一
吉田忠弘
柳泽玲互
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1578211A publication Critical patent/CN1578211A/zh
Application granted granted Critical
Publication of CN1300972C publication Critical patent/CN1300972C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法。本发明的目的在于:能够在既不发生细须状脉冲,也不发生负荷比变化很大的情况下,切换互不同步且频率互不相同的时钟信号。包括:根据切换信号产生与时钟信号同步的屏蔽信号及同步切换信号的信号同步产生器110a及110b;通过用屏蔽信号将时钟信号屏蔽,产生屏蔽时钟信号的时钟信号屏蔽器120a及120b;从第1及第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器130;以及根据选择切换信号从第1及第2屏蔽时钟信号中选出一个作为选择(输出)时钟信号的屏蔽时钟信号选择器140。

Description

时钟信号切换装置、时钟信号切换 方法、数据总线切换装置及数据总线切换方法
技术领域
本发明涉及一种时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法,特别涉及在数据接收装置中,从多个系统的时钟信号中选择一个时钟信号的时钟信号切换装置和时钟信号切换方法,以及从通过多个系统的数据总线输入的数据信号中选出一个的数据总线切换装置和数据总线切换方法的技术。
背景技术
近年来,在电视信号或者音频信号等传送系统中,从多个传送路径接收数据,且将这些数据中的某一个数据输出的接收装置正在普及。在这样的接收装置上,安装选择传送路径的传送路径切换器变得越来越重要。
例如,在模拟电视监视器中,具备能够接收由电视机或者DVD机等多个传送装置输出的数据,且将这些数据切换显示的功能。
以下,举出3个例子,对能够将通过多个传送路径接收的数据切换输出的现有的接收装置加以说明。
图46(a)为能够将输入的多个模拟信号中的某一个信号仍作为模拟信号输出的第1现有装置的例子。图46(b)为能够将输入的多个数字信号转换成模拟信号后,再将这些模拟信号中的一个输出的第2现有装置的例子。
如图46(a)所示,第1现有装置1包括能够从被输入的多个模拟信号(图46中的两种模拟信号)中选出一个,且将该被选出的模拟信号仍作为模拟信号输出的模拟信号切换器2。
并且,如图46(b)所示,近年来,随着数字信号利用的增加,能够将输入的多个数字信号转换成模拟信号,且将转换后的模拟信号中的某一个输出的第2现有装置3也在普及。这种第2现有装置3包括:将被输入的多个数字信号分别转换成模拟信号的多个DAC(Digital to AnalogConverter)4、及能够将由DAC4转换的多个模拟信号中的某一个输出的模拟信号切换器5。
而在切换图46(a)所示的多个模拟信号的输入的第1现有装置1上,有从模拟信号接受特有的噪音的问题。并且,如图46(b)所示的,在必须将数字信号切换成模拟信号的某个第2现有装置3上,由于依存于用DAC4将数字信号转换成模拟信号的精度,因此有时候难以将输入的数据照原样正确地再现出来。
于是,近年来,由于数字技术的发达,出现了能够将被输入的数字信号仍照原样输出的第3现有装置。图46(c)所示的为这样的第3现有装置。
图46(c)为能够将被输入的多个数字信号中的一个仍照原来的数字信号输出的第3现有装置的例子。
如图46(c)所示,第3现有装置6包括:能够从被输入的多个数字信号中选出一个,且将被选出的数字信号仍照原来的数字信号输出的数字信号切换器7。因此,例如,将第3现有装置6安装在数字平板等电视监视器上时,能够将接收的数字信号在不转换成模拟信号的情况下显示出来。并且,由于不需要转换成模拟信号,因此能够高精度地再现所接收的原来的数字图像等。而且,由于不需要具备如第2现有装置3那样的将数字信号转换成模拟信号的DAC4,因此能够使接收装置自身的尺寸较小。
但是,当在图46(c)所示的第3现有装置6上,采用DVI(Digital VisualInterface)或者HDMI(High Definition Multimedea Interface)等的传送电视信号及音频信号的方式时,不仅需要传送电视信号或者音频信号那样的数据信号,还必须传送用来调整接收、传送这些数据信号的时机的时钟信号。此时,由于例如像第3现有装置6那样的接收装置,根据被输入的时钟信号的时机进行动作,因此当时钟信号出现故障时,有可能数据信号的处理不能正常地进行。并且,由于像DVI或者HDMI那样的传送方式,为能够接收、传送相位或频率互不相同的时钟信号的规格,因此通过仅在接收装置中切换被输入的时钟信号,有可能在时钟信号上发生短宽度的异常脉冲(细须状脉冲)或者负荷比变化很大等混乱。因此,特别在DVI或者HDMI那样的能够切换时钟信号的规格中,时钟信号的混乱会成为很大的问题。所以,有必要在分别传送数据信号和时钟信号的数字传送系统上,具备当切换时钟信号时,时钟信号不会发生混乱的结构。
例如,在专利文献1中所记载的同步时钟信号切换电路,作为解决上述那样的问题的手段。具体地说,在上述文献所记载的时钟信号切换电路中,为了使在被切换的时钟信号上不发生细须状脉冲或者负荷比变化很大的现象,作了如下的努力。
首先,作为防止在时钟信号上发生细须状脉冲的手段,当被输入的第1时钟信号及第2时钟信号均为高电平时,使第1时钟信号和第2时钟信号的“与”的下降与输入的时钟信号选择信号(切换信号)同步。此时,根据与第1时钟信号和第2时钟信号的“与”的下降同步的时钟信号选择信号,从第1时钟信号和第2时钟信号中选出一个输出。
而且,作为防止时钟信号的负荷比变化很大(相位跳跃)的手段,当把输入的第1时钟信号切换成第2时钟信号时,检测第1时钟信号和第2时钟信号的相位差。并且,当检测出的相位差在±90°以上时,切换到相位被翻转的第2时钟信号,相反,当相位差未满±90°时,切换到原来被输入的第2时钟信号。
《专利文献1》日本国公开特许公报特开平9-98161号公报
但是,为了防止负载比变化很大的现象,在对上述现有时钟信号切换装置输入时钟信号及时钟信号选择信号以外,还必须输入频率为时钟信号的两倍且相位与时钟信号相同的新的时钟信号。而且,在为了防止细须状脉冲的电路中,即使能够防止细须状脉冲,也有可能发生负载比变化很大的现象。并且,存在有互不同步的多个时钟信号之间不能切换的问题。
发明内容
如前述问题所鉴,本发明的目的在于:能够在不发生细须状脉冲及负载比变化很大的情况下,切换互不同步且相位不同的时钟信号。
本发明的第1时钟信号切换装置的特征在于,包括:根据用以从第1时钟信号及第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;以及根据选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器。
根据第1时钟信号切换装置,用第1信号同步产生器,能够产生与第1时钟信号同步的第1屏蔽信号。并且,用第1时钟信号屏蔽器,能够产生通过第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号。也就是说,能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,除去(屏蔽)有可能发生细须状脉冲或者负载比变化很大的第1时钟信号的该相应部分。而与此相同,也能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,除去有可能发生细须状脉冲或者负载比变化很大的第2时钟信号的该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的现象的发生。
在第1时钟信号切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下(当然,也包括第1时钟信号和第2时钟信号不同步的情况),也能够确实地获得前面所述的效果。
在第1时钟信号切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够确实地获得前面所述的效果。
本发明的第1数据接收装置的特征在于,为至少包含一个第1时钟信号切换装置作为信号切换器的数据接收装置。该数据接收装置至少包括:将从外部接收的第1时钟信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号传送到外部的传送器。
根据第1数据接收装置,能够通过信号切换器从由第1接收器从外部接收的第1时钟信号、及由第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第1时钟信号切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,而且能够通过N个信号切换器从所接收的(N-1)个时钟信号中选出一个。
本发明的第1时钟信号切换方法的特征在于,包括:根据用以从第1时钟信号及第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号,并且,通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的步骤;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的步骤;以及根据选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号的步骤。
根据第1时钟信号切换方法,能够产生与第1时钟信号同步的第1屏蔽信号、及与第2时钟信号同步的第2屏蔽信号。并且,能够产生用所生成的第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号、及用所生成的第2屏蔽信号将第2时钟信号屏蔽的第2屏蔽时钟信号。也就是说,能够在选择时钟信号前的阶段,除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号和第2时钟信号的各个该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的现象的发生。
在第1时钟信号切换方法中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第1时钟信号切换方法中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第1数据总线切换装置的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;根据选择切换信号,从第1屏蔽时钟信号、及第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器;以及根据选择切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号的数据信号选择器。
根据第1数据总线切换装置,用第1信号同步产生器,能够产生与第1时钟信号同步的第1屏蔽信号。并且,用第1时钟信号屏蔽器,能够产生通过第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号。也就是说,能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号的该相应部分。而与此相同,也能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,除去有可能发生细须状脉冲或者负载比变化很大的第2时钟信号的该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的现象的发生。因此,通过使数据信号与没有发生细须状脉冲或者负载比变化很大的时钟信号同步,能够在没有误动作的情况下将数据信号输出。
在第1数据总线切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第1数据总线切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第2数据接收装置的特征在于,为至少包括一个第1数据总线切换装置作为信号切换器的数据接收装置,该数据接收装置至少包括:将从外部接收的第1时钟信号及第1数据信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号及第2数据信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号及选择数据信号传送到外部的传送器。
根据第2数据接收装置,能够通过信号切换器从由第1接收器从外部接收的第1时钟信号、及由第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第1数据总线切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。故,即使将本发明的第2数据接收装置,采用在例如DVI或者HDMI那样的将时钟信号和数据信号分别传送的数字传送系统上,也能够在没有误动作的情况下正确地切换多个数字信号。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个。
本发明的第1数据总线切换方法的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号的步骤;通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的步骤;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的步骤;根据选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号的步骤;以及根据选择切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号的步骤。
根据第1数据总线切换方法,能够产生与第1时钟信号同步的第1屏蔽信号、及与第2时钟信号同步的第2屏蔽信号。并且,能够产生通过所生成的第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号、及通过所生成的第2屏蔽信号将第2时钟信号屏蔽的第2屏蔽时钟信号。也就是说,能够在选择输出的时钟信号前的阶段,除去(屏蔽)有可能发生细须状脉冲或者负载比变化很大的第1时钟信号及第2时钟信号的各个该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的现象的发生。因此,通过使数据信号与没有发生细须状脉冲或者负载比变化很大的时钟信号同步,能够在没有误动作的情况下将数据信号输出。
在第1数据总线切换方法中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第1数据总线切换方法中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第2时钟信号切换装置的特征在于,包括:通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;以及根据用以从第1时钟信号及第2时钟信号中选出一个的切换信号,来从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器。
根据第2时钟信号切换装置,能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,通过第1时钟信号屏蔽器产生用第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号。并且,能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,通过第2时钟信号屏蔽器产生用第2屏蔽信号将第2时钟信号屏蔽的第2屏蔽时钟信号。因此,能够未然防止在被屏蔽时钟信号选择器切换的选择时钟信号(第1屏蔽时钟信号或者第2屏蔽时钟信号)中发生细须状脉冲或者负载比变化很大的现象。
在第2时钟信号切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第2时钟信号切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
在第2时钟信号切换装置中,最好还包括:使第1屏蔽信号与第1时钟信号同步的第1信号同步产生器、以及使第2屏蔽信号与第2时钟信号同步的第2信号同步产生器。第1时钟信号屏蔽器,用与第1时钟信号同步的第1屏蔽信号将第1时钟信号屏蔽。第2时钟信号屏蔽器,用与第2时钟信号同步的第2屏蔽信号将第2时钟信号屏蔽。
这样一来,能够通过第1信号同步产生器使被输入的第1屏蔽信号与第1时钟信号同步,并且,能够通过第2信号同步产生器使被输入的第2屏蔽信号与第2时钟信号同步。其结果,能够通过第1时钟信号屏蔽器,用第1屏蔽信号将第1时钟信号确实地屏蔽。也就是说,能够抑制在第1时钟信号发生细须状脉冲或者负载比变化很大的现象。并且,与此相同,能够抑制在第2时钟信号发生细须状脉冲或者负载比变化很大的现象。因此,能够确实地获得前面所述的效果。
在第2时钟信号切换装置中,最好还包括:使切换信号与第1时钟信号同步的第1信号同步产生器;使切换信号与第2时钟信号同步的第2信号同步产生器;以及根据切换信号,从与第1时钟信号同步的切换信号、及与第2时钟信号同步的切换信号中选出一个作为选择切换信号的切换信号选择器。屏蔽时钟信号选择器,根据选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号。
这样一来,能够通过切换信号选择器,从利用第1信号同步产生器来与第1时钟信号同步的切换信号、及利用第2信号同步产生器来与第2时钟信号同步的切换信号中选出一个。因此,当通过屏蔽时钟信号选择器切换屏蔽时钟信号时,能够抑制在被切换的屏蔽时钟信号中发生细须状脉冲或者负载比变化很大的现象。故,能够获得前面所述的效果。
本发明的第3数据接收装置的特征在于,为至少包含一个第2时钟信号切换装置作为信号切换器的数据接收装置,至少包括:将从外部接收的第1时钟信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号传送到外部的传送器。
根据第3数据接收装置,能够通过信号切换器,从利用第1接收器从外部接收的第1时钟信号、及利用第2接收器从外部接收的第2时钟信号中选出一个,并且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第2时钟信号切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
本发明的第2数据总线切换装置的特征在于,包括:使用第1屏蔽信号将通过第1数据总线输入的第1时钟信号屏蔽,来产生第1屏蔽时钟信号的第1时钟信号屏蔽器;使用第2屏蔽信号将通过第2数据总线输入的第2时钟信号屏蔽,来产生第2屏蔽时钟信号的第2时钟信号屏蔽器;根据用来从第1时钟信号及第2时钟信号中选出一个的切换信号,来从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器;以及根据切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号的数据信号选择器。
根据第2数据总线切换装置,能够在通过屏蔽时钟信号选择器选择时钟信号前的阶段,利用第1时钟信号屏蔽器产生用第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号。并且,能够利用第2时钟信号屏蔽器产生用第2屏蔽信号将第2时钟信号屏蔽的第2屏蔽时钟信号。因此,能够未然防止在被屏蔽时钟信号选择器切换的第1屏蔽时钟信号或者第2屏蔽时钟信号中发生细须状脉冲或者负载比变化很大的现象。故,通过输出与没有发生细须状脉冲或者负载比变化很大的时钟信号同步的数据信号,能够防止误动作等的发生。
在第2数据总线切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第2数据总线切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
在第2数据总线切换装置中,最好还包括:使第1屏蔽信号与第1时钟信号同步的第1信号同步产生器;使第2屏蔽信号与第2时钟信号同步的第2信号同步产生器。第1时钟信号屏蔽器,用与第1时钟信号同步的第1屏蔽信号将第1时钟信号屏蔽。第2时钟信号屏蔽器,用与第2时钟信号同步的第2屏蔽信号将第2时钟信号屏蔽。
这样一来,能够通过第1信号同步产生器使被输入的第1屏蔽信号与第1时钟信号同步,并且,能够通过第2信号同步产生器使被输入的第2屏蔽信号与第2时钟信号同步。其结果,能够通过第1时钟信号屏蔽器,用第1屏蔽信号将第1时钟信号确实地屏蔽。也就是说,能够抑制在第1时钟信号发生细须状脉冲或者负载比变化很大的现象。并且,与此相同,能够抑制在第2时钟信号发生细须状脉冲或者负载比变化很大的现象。因此,能够确实地获得前面所述的效果。
在第2数据总线切换装置中,最好还包括:使切换信号与第1时钟信号同步的第1信号同步产生器;使切换信号与第2时钟信号同步的第2信号同步产生器;以及根据切换信号,从与第1时钟信号同步的切换信号、及与第2时钟信号同步的切换信号中选出一个作为选择切换信号的切换信号选择器。屏蔽时钟信号选择器,根据选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号。数据信号选择器,根据选择切换信号,从第1数据信号及第2数据信号中选出一个作为选择数据信号。
这样一来,能够通过切换信号选择器,从利用第1信号同步产生器来与第1时钟信号同步的切换信号、及利用第2信号同步产生器来与第2时钟信号同步的切换信号中选出一个。因此,当通过屏蔽时钟信号选择器切换屏蔽时钟信号时,能够抑制在被切换的屏蔽时钟信号中发生细须状脉冲或者负载比变化很大的现象。故能够确实地获得前面所述的效果。
本发明的第4数据接收装置的特征在于,为至少包含一个第2数据总线切换装置作为信号切换器的数据接收装置,至少包括:将从外部接收的第1时钟信号及第1数据信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号及第2数据信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号及选择数据信号传送到外部的传送器。
根据第4数据接收装置,能够通过信号切换器,从利用第1接收器从外部接收的第1时钟信号、及利用第2接收器从外部接收的第2时钟信号中选出一个,并且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第2数据总线切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。故,即使将本发明的第4数据接收装置,采用在例如DVI或者HDMI那样的将时钟信号和数据信号分别传送的数字传送系统中,也能够在没有误动作的情况下正确地切换多个数字信号。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
本发明的第3时钟信号切换装置的特征在于,包括:根据用以选择第1时钟信号及第2时钟信号中的其中一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;产生将第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的合成屏蔽信号产生器;以及使用合成屏蔽信号将选择时钟信号屏蔽的时钟信号屏蔽器。
根据第3时钟信号切换装置,能够通过第1信号同步产生器,产生与第1时钟信号分别同步的第1屏蔽信号及第1同步切换信号,并且,能够通过第2信号同步产生器产生与第2时钟信号分别同步的第2屏蔽信号及第2同步切换信号。并且,能够根据被同步切换信号选择器作为选择切换信号选出的第1同步切换信号或者第2同步切换信号,利用时钟信号选择器选出第1时钟信号或者第2时钟信号中的一个作为选择时钟信号。并且,能够通过合成屏蔽信号产生器产生将第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号,且能够通过时钟信号屏蔽器,用所产生的合成屏蔽信号将选择时钟信号屏蔽。也就是说,在利用时钟信号选择器,对选择时钟信号进行选择后的阶段,能够除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。换句话说,通过使用屏蔽有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分的合成屏蔽信号,屏蔽选择时钟信号,能够除去所发生的细须状脉冲或者负载比变化很大的现象。
在第3时钟信号切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第3时钟信号切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第5数据接收装置的特征在于,为至少包括一个第3时钟信号切换装置作为信号切换器的数据接收装置,该数据接收装置至少包括:将从外部接收的第1时钟信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号传送到外部的传送器。
根据第5数据接收装置,能够通过信号切换器,从利用第1接收器从外部接收的第1时钟信号、及利用第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第3时钟信号切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
本发明的第2时钟信号切换方法的特征在于,包括:根据用以选择第1时钟信号及第2时钟信号中的其中一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的步骤;根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的步骤;产生将第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的步骤;以及使用合成屏蔽信号将选择时钟信号屏蔽的步骤。
根据第2时钟信号切换方法,能够产生与被输入的第1时钟信号分别同步的第1屏蔽信号及第1同步切换信号、及与被输入的第2时钟信号分别同步的第2屏蔽信号及第2同步切换信号。并且,能够从所产生的第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号,且能够根据被选出的选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。并且,能够产生将所生成的第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号,且能够用所产生的合成屏蔽信号将选择时钟信号屏蔽。也就是说,在选择第1时钟信号或者第2时钟信号作为选择时钟信号后的阶段,能够用合成屏蔽信号除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。换句话说,通过使用屏蔽有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分的合成屏蔽信号,屏蔽选择时钟信号,能够除去所发生的细须状脉冲或者负载比变化很大的现象。
在第2时钟信号切换方法中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第2时钟信号切换方法中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第3数据总线切换装置的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号、及第1同步切换信号的第1信号同步产生器;根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号、及第2同步切换信号的第2信号同步产生器;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;产生将第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的合成屏蔽信号产生器;使用合成屏蔽信号将选择时钟信号屏蔽的时钟信号屏蔽器;以及根据选择切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的数据信号选择器。
根据第3数据总线切换装置,能够利用第1信号同步产生器,产生分别与通过第1数据总线输入的第1时钟信号同步的第1屏蔽信号及第1同步切换信号,且能够利用第2信号同步产生器,产生分别与通过第2数据总线输入的第2时钟信号同步的第2屏蔽信号及第2同步切换信号。并且,能够根据被同步切换信号选择器作为选择切换信号选出的第1同步切换信号或者第2同步切换信号,利用时钟信号选择器从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。并且,能够通过合成屏蔽信号产生器产生将第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号,且能够通过时钟信号屏蔽器,用所产生的合成屏蔽信号将选择时钟信号屏蔽。也就是说,能够在通过时钟信号选择器对选择时钟信号进行选择后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。换句话说,通过使用屏蔽有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分的合成屏蔽信号,屏蔽选择时钟信号,能够防止发生细须状脉冲或者负载比变化很大的现象。因此,通过输出与没有发生细须状脉冲或者负载比变化很大的时钟信号同步的数据信号,能够防止误动作等的发生。
在第3数据总线切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第3数据总线切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第6数据接收装置的特征在于,为至少包括一个第3数据总线切换装置作为信号切换器的数据接收装置,该数据接收装置至少包括:将从外部接收的第1时钟信号及第1数据信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号及第2数据信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号及选择数据信号传送到外部的传送器。
根据第6数据接收装置,能够通过信号切换器,从利用第1接收器从外部接收的第1时钟信号、及利用第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第3数据总线切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。故,即使将本发明的第6数据接收装置采用在例如DVI或者HDMI那样的将时钟信号和数据信号分别传送的数字传送系统中,也能够在没有误动作的情况下正确地切换多个数字信号。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
本发明的第2数据总线切换方法的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及第1时钟信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据切换信号及第2时钟信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号的步骤;根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的步骤;产生使第1屏蔽信号的屏蔽部分和第2屏蔽信号的屏蔽部分的重复部分为屏蔽部分的合成屏蔽信号的步骤;用合成屏蔽信号将选择时钟信号屏蔽的步骤;以及根据选择切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号的步骤。
根据第2数据总线切换方法,能够产生与通过第1数据总线输入的第1时钟信号同步的第1屏蔽信号和第1同步切换信号、以及与通过第2数据总线输入的第2时钟信号同步的第2屏蔽信号和第2同步切换信号。并且,能够从所产生的第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号,且能够根据被选出的选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。而且,能够产生将所生成的第1屏蔽信号的屏蔽部分、和第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号,且能够用所产生的合成屏蔽信号将选择时钟信号屏蔽。也就是说,在从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号后的阶段,能够用合成屏蔽信号除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。换句话说,通过使用屏蔽有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分的合成屏蔽信号,屏蔽选择时钟信号,能够防止细须状脉冲或者负载比变化很大的发生。因此,通过将与没有发生细须状脉冲或者负载比变化很大的时钟信号同步的数据信号输出,能够防止误动作等的发生。
在第2数据总线切换方法中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第2数据总线切换方法中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第4时钟信号切换装置的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号,来从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;以及用被输入的屏蔽信号将选择时钟信号屏蔽的时钟信号屏蔽器。
使用第4时钟信号切换装置,根据所输入的切换信号,能够通过时钟信号选择器从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。并且,能够通过时钟信号屏蔽器,用被输入的屏蔽信号将选择时钟信号屏蔽。也就是说,能够在通过时钟信号选择器对选择时钟信号进行选择后的阶段,利用屏蔽信号除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。
在第4时钟信号切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第4时钟信号切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第7数据接收装置的特征在于,为至少包括一个第4时钟信号切换装置作为信号切换器的数据接收装置,该数据接收装置至少包括:将从外部接收的第1时钟信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号传送到外部的传送器。
根据第7数据接收装置,能够通过信号切换器,从利用第1接收器从外部接收的第1时钟信号、及利用第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第4时钟信号切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
本发明的第4数据总线切换装置的特征在于,包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号,来从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;用被输入的屏蔽信号将选择时钟信号屏蔽的时钟信号屏蔽器;以及根据切换信号,从通过第1数据总线输入且与第1时钟信号同步的第1数据信号、及通过第2数据总线输入且与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号的数据信号选择器。
根据第4数据总线切换装置,能够利用时钟信号选择器,从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个作为选择时钟信号。并且,能够通过时钟信号屏蔽器,用屏蔽信号将选择时钟信号屏蔽。也就是说,在通过时钟信号选择器选出选择时钟信号后的阶段,能够利用屏蔽信号除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,通过将与没有发生细须状脉冲或者负载比变化很大的时钟信号同步的数据信号输出,能够防止误动作等的发生。
在第4数据总线切换装置中,最好第1时钟信号及第2时钟信号的频率互不相同。
这样一来,即使是在第1时钟信号的频率和第2时钟信号的频率不同的情况下,也能够获得前面所述的效果。
在第4数据总线切换装置中,最好第1时钟信号及第2时钟信号的相位互不相同。
这样一来,即使是在第1时钟信号的相位和第2时钟信号的相位不同的情况下,也能够获得前面所述的效果。
本发明的第8数据接收装置的特征在于,为至少包括一个第4数据总线切换装置作为信号切换器的数据接收装置,该数据接收装置至少包括:将从外部接收的第1时钟信号及第1数据信号输出到信号切换器的第1接收器;将从外部接收的第2时钟信号及第2数据信号输出到信号切换器的第2接收器;以及将由信号切换器选出的选择时钟信号及选择数据信号传送到外部的传送器。
根据第8数据接收装置,能够通过信号切换器,从由第1接收器从外部接收的第1时钟信号、及由第2接收器从外部接收的第2时钟信号中选出一个,且能够通过传送器将被选出的时钟信号传送到外部。并且,由于信号切换器由第4数据总线切换装置构成,因此能够使在时钟信号上不发生细须状脉冲或者负载比变化很大的情况下进行切换。故,即使将本发明的第8数据接收装置采用在例如DVI或者HDMI那样的将时钟信号和数据信号分别传送的数字传送系统中,也能够在没有误动作的情况下正确地切换多个数字信号。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
(发明的效果)
根据本发明的第1时钟信号切换装置,能够在从被输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第2时钟信号切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止由切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第3时钟信号切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。
根据本发明的第4时钟信号切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。
根据本发明的第1时钟信号切换方法,能够在从输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的现象的发生。
根据本发明的第2时钟信号切换方法,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。
根据本发明的第1数据总线切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。故,能够使数据信号与没有发生细须状脉冲或者负载比变化很大的时钟信号同步。
根据本发明的第2数据总线切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第3数据总线切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第4数据总线切换装置,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第1数据总线切换方法,能够在从输入的第1时钟信号、及第2时钟信号中选出一个前的阶段,分别除去有可能发生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。故,能够使数据信号与没有发生细须状脉冲或者负载比变化很大的时钟信号同步。
根据本发明的第2数据总线切换方法,能够在从输入的第1时钟信号、及第2时钟信号中选出一个作为选择时钟信号后的阶段,除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,之后,能够将除去了细须状脉冲或者负载比变化很大的时钟信号作为输出时钟信号输出。也就是说,能够在输出前的阶段未然除去因切换时钟信号而发生了细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
根据本发明的第1~第8数据接收装置,能够在没有发生细须状脉冲或者负载比变化很大的情况下,从输入的第1时钟信号、及第2时钟信号中选出一个。并且,通过具备例如N个由第1接收器、第2接收器及信号切换器构成的一组,能够接收(N-1)个时钟信号,且能够通过N个信号切换器从被接收的(N-1)个时钟信号中选出一个信号。
附图的简单说明
图1为表示本发明的第1实施例所涉及的时钟信号切换装置的结构图。
图2为表示实现构成图1所示的时钟信号切换装置的第1信号同步产生器的功能的第1信号同步产生电路的结构图。
图3为表示在构成图2所示的第1信号同步产生电路的各个电路中,被输入、被输出的信号的时序图。
图4为表示实现图1所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图5为表示在图4所示的时钟信号切换电路中,将选择时钟信号从第1时钟信号切换到第2时钟信号时,被传达的信号的时序图。
图6为表示在图4所示的时钟信号切换电路中,将选择时钟信号从第2时钟信号切换到第1时钟信号时,被传达的信号的时序图。
图7为表示在本发明的第1实施例及第5实施例所涉及的时钟信号切换方法中,切换时钟信号的硬件部分的图。
图8为表示本发明的第1实施例所涉及的时钟信号切换方法的各个工序的图。
图9为表示本发明的第1实施例的变形例所涉及的时钟信号切换装置的结构图。
图10为表示构成图9所示的时钟信号切换装置的第N时钟信号选择器的结构图。
图11为表示本发明的第2实施例所涉及的数据总线切换装置的结构图。
图12为表示实现构成图11所示的数据总线切换装置的数据信号选择器的功能的数据信号选择电路的结构图。
图13为表示实现图11所示的数据总线切换装置的功能的数据总线切换电路的结构图。
图14为表示传达图13所示的数据总线切换电路的信号的时序图。
图15为表示在本发明的第2实施例所涉及的数据总线切换方法中,切换数据总线的硬件部分的图。
图16为表示本发明的第2实施例所涉及的数据总线切换方法的各个工序的图。
图17为表示本发明的第2实施例的变形例所涉及的数据总线切换装置的结构图。
图18为表示图17所示的第N数据总线选择器的结构图。
图19为表示本发明的第3实施例所涉及的数据接收装置的结构图。
图20为表示将外围设备连接在图19所示的数据接收装置时的全体结构图。
图21为表示本发明的第4实施例所涉及的时钟信号切换装置的结构图。
图22为表示实现图21所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图23为表示通过外部的微计算机控制由图21所示的时钟信号切换装置输入的切换信号、及屏蔽信号时的全体结构图。
图24为表示在图21所示的时钟信号切换装置上加上数据信号选择器的结构图。
图25为表示本发明的第4实施例的第1变形例所涉及的时钟信号切换装置的结构图。
图26为表示实现图25所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图27为表示在图25所示的时钟信号切换装置上加上数据信号选择器的结构图。
图28为表示本发明的第4实施例的第2变形例所涉及的时钟信号切换装置的结构图。
图29为表示实现图27所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图30为表示在图28所示的时钟信号切换装置上加上数据信号选择器的结构图。
图31为表示本发明的第5实施例所涉及的时钟信号切换装置的结构图。
图32为表示实现图31所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图33为表示传达图32所示的时钟信号切换电路的信号的时序图。
图34为表示本发明的第5实施例所涉及的时钟信号切换方法的各个工序的图。
图35为表示在图31所示的时钟信号切换装置上加上数据信号选择器的结构图。
图36为表示本发明的第5实施例所涉及的数据总线切换方法的各个工序的图。
图37为表示本发明的第5实施例的变形例所涉及的时钟信号切换装置的结构图。
图38为表示实现构成图37所示的时钟信号切换装置的第(N-1)时钟信号选择器的功能的第(N-1)时钟信号选择电路的结构图。
图39为表示本发明的第6实施例所涉及的时钟信号切换装置的结构图。
图40为表示实现图39所示的时钟信号切换装置的功能的时钟信号切换电路的结构图。
图41为表示传达图40所示的时钟信号切换电路的信号的时序图。
图42为表示控制由图40所示的时钟信号切换电路输入的第1时钟信号、第2时钟信号、及切换信号的时机的方法的各个步骤的图。
图43为表示在图39所示的时钟信号切换装置上加上数据信号选择器的结构图。
图44为表示本发明的第6实施例的变形例所涉及的时钟信号切换装置的结构图。
图45为表示实现构成图44所示的时钟信号切换装置的第(N-1)时钟信号选择器的功能的第(N-1)时钟信号选择电路的结构图。
图46(a)为表示将输入的多个模拟信号中的一个仍然按照模拟信号选出的第1以往装置的结构图;图46(b)为表示将输入的多个数字信号中的一个转换成模拟信号后选出的第2以往装置的结构图;图46(c)为表示将输入的多个数字信号中的一个仍然作为数字信号选出的第3以往装置的结构图。
(符号的说明)
100-时钟信号切换装置;100ni-第i时钟信号选择器;101-时钟信号切换电路;101ni-第i时钟信号选择电路;102-时钟信号切换程序;103-时钟信号切换装置;110a-第1信号同步产生器;110b-第2信号同步产生器;111a-第1信号同步产生电路;111b-第2信号同步产生电路;112a-第1触发器;113a-第2触发器;114a-“异或”电路;120a-第1时钟信号屏蔽器;120b-第2时钟信号屏蔽器;121a-第1“与”电路;121b-第2“与”电路;130-同步切换信号选择器;131-第1多路转换器;140-屏蔽时钟信号选择器;141-第2多路转换器;150-切换信号译码器;200-数据总线切换装置;200ni-第i数据总线选择器;201-数据总线切换电路;201ni-第i数据总线选择电路;202-数据总线切换程序;203-数据总线切换装置;210-数据信号选择器;210ni-第i数据信号选择器;211-数据信号选择电路;212-第3多路转换器;213-第3触发器;300-数据接收装置;310a-第1接收器;310b-第2接收器;320-信号切换器;330-传送器;400-时钟信号切换装置;401-时钟信号切换电路;402-槽接收器;403-时钟信号切换装置;404-时钟信号切换电路;405-时钟信号切换装置;406-时钟信号切换电路;410a-第1时钟信号屏蔽器;410b-第2时钟信号屏蔽器;411a-第3“与”电路;411b-第4“与”电路;420-屏蔽时钟信号选择器;421-第4多路转换器;430a-第1源器件;430b-第2源器件;440-微计算机;450-数据信号选择器;460a-第1屏蔽信号同步产生器;460b-第2屏蔽信号同步产生器;461a-第5触发器;461b-第6触发器;470a-第1切换信号同步产生器;470b-第2切换信号同步产生器;471a-第7触发器;471b-第8触发器;480-同步切换信号选择器;481-第5多路转换器;500-时钟信号切换装置;500ni-第i时钟信号选择器;501-时钟信号切换电路;501ni-第i时钟信号选择电路;502-时钟信号切换装置;510a-第1信号同步产生器;510b-第2信号同步产生器;511a-第1信号同步产生电路;511b-第2信号同步产生电路;520-同步切换信号选择器;521-第6多路转换器;530-屏蔽信号合成器;531-“或”电路;540-时钟信号选择器;541-第7多路转换器;550-时钟信号屏蔽器;551-第5“与”电路;560-数据信号选择器;570-切换信号译码器;600-时钟信号切换装置;600ni-第i时钟信号选择器;601-时钟信号切换电路;602-时钟信号切换装置;610-信号选择器;611-第8多路转换器;620-时钟信号屏蔽器;621-第6“与”电路;630-信号选择器;640-信号屏蔽器;650-切换信号译码器。
具体实施方式
(第1实施例)
以下,参照附图对本发明的第1实施例所涉及的时钟信号切换装置加以说明。
图1为表示第1实施例所涉及的时钟信号切换装置的结构的方块图。
如图1所示,第1实施例所涉及的时钟信号切换装置100由第1信号同步产生器110a及第2信号同步产生器110b、第1时钟信号屏蔽器120a及第2时钟信号屏蔽器120b、同步切换信号选择器130、及屏蔽时钟信号选择器140构成。
根据所述的结构,时钟信号切换装置100以第1时钟信号、第2时钟信号、及切换信号为输入,输出第1时钟信号及第2时钟信号中的一个。
具体地说,第1信号同步产生器110a,根据输入的第1时钟信号及切换信号,产生第1屏蔽信号及第1同步切换信号。而第2信号同步产生器110b,根据输入的第2时钟信号及切换信号,产生第2屏蔽信号及第2同步切换信号。并且,第1时钟信号屏蔽器120a,通过使用由第1信号同步产生器110a所产生的第1屏蔽信号将第1时钟信号屏蔽,来产生第1屏蔽时钟信号。而第2时钟信号屏蔽器120b,通过使用由第2信号同步产生器110b所产生的第2屏蔽信号将第2时钟信号屏蔽,来产生第2屏蔽时钟信号。并且,同步切换信号选择器130,根据输入的切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号。并且,屏蔽时钟信号选择器140,根据由同步切换信号选择器选出的选择切换信号,来从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号,并且将其输出。
以下,对实现所述功能的具体电路结构、及各个构成要素的动作加以说明。
图2为表示实现第1信号同步产生器110a的功能的第1信号同步产生电路111a的图。另外,由于实现第2信号同步产生器110b的功能的电路结构与第1信号同步产生器110a一样,因此在此省略说明。
如图2所示,第1信号同步产生电路111a由第1触发器112a、第2触发器113a及“异或”电路114a构成。
第1触发器112a,以切换信号及第1时钟信号为输入,以使切换信号与第1时钟信号的脉冲下降同步的第1延迟切换信号为输出。第2触发器113a,以第1延迟切换信号及第1时钟信号为输入,以使第1延迟切换信号比第1时钟信号延迟了一个周期的第1同步切换信号为输出。“异或”电路114a,以第1延迟切换信号及第1同步切换信号为输入,以是第1延迟切换信号及第1同步切换信号的“异或”的第1屏蔽信号为输出。
其次,用图3所示的时序图对传达所述第1信号同步产生电路111a的信号的波形加以说明。
图3为传达图2所示的A1、B、C1、D1、及E1的信号的时序图。
如图3所示,首先,在时刻T1,若切换信号(B)从高电平变到低电平的话,由第1触发器112a输出的第1延迟切换信号(C1),在第1时钟信号(A1)的最初下降的时刻T2,从高电平变到低电平。若在时刻T2,第1延迟切换信号(C1)从高电平变到低电平的话,则由第2触发器113a输出的第1同步切换信号(D1),在比时刻T2延迟了相当于第1时钟信号(A1)的一个周期的时刻T3,从高电平变到低电平。也就是说,第1同步切换信号(D1)比第1延迟切换信号(C1)延迟了相当于第1时钟信号(A1)的一个周期的时间。由于第1屏蔽信号(E1),为第1延迟切换信号(C1)和第1同步切换信号(D1)的“异或”,因此在第1延迟切换信号(C1)和第1同步切换信号(D1)的电位不同的时刻T2与时刻T3之间为低电位。也就是说,第1屏蔽信号(E1),在切换信号(B)从高电平变到低电平后的、第1时钟信号(A1)的最初脉冲下降的时刻T2与第2个脉冲下降的时刻T3之间,为低电平。
而在时刻T4,即使在切换信号(B)从低电平变到高电平的情况下,也是一样。也就是说,在时刻T4,若切换信号(B)从低电平变到高电平的话,在切换信号(B)从低电平变到高电平后的、第1时钟信号(A1)的最初脉冲下降的时刻T5,在第1延迟切换信号(C1)从低电平变到高电平的同时,屏蔽信号(E1)从高电平变到低电平。并且,在切换信号(B)从低电平变到高电平后的第1时钟信号(A1)的第2个脉冲下降的时刻T6,在第1同步切换信号(D1)从低电平变到高电平的同时,第1屏蔽信号(E1)也又从低电平变到高电平。因此,第1屏蔽信号(E1),在切换信号(B)从低电平变到高电平后的、第1时钟信号(A1)的最初脉冲下降的时刻T5到第2个脉冲下降的时刻T6之间,为低电平。另外,传达实现第2信号同步产生器110b的功能的第2信号同步产生电路的信号,与第1信号同步产生电路111a一样。
图4为表示实现图1所示的时钟信号切换装置100的功能的时钟信号切换电路101的结构图。
如图4所示,时钟信号切换电路101由图2所示的第1信号同步产生电路111a以及由与图2一样的电路结构构成的第2信号同步产生电路111b、第1“与”电路121a以及第2“与”电路121b、第1多路转换器131、和第2多路转换器141构成。
第1“与”电路121a,以第1时钟信号及在第1信号同步产生电路111a中产生的第1屏蔽信号为输入,且产生为第1屏蔽信号和第1时钟信号的“与”的第1屏蔽时钟信号。而第2“与”电路121b,以第2时钟信号及在第2信号同步产生电路111b中产生的第2屏蔽信号为输入,且产生为第2屏蔽信号和第2时钟信号的“与”的第2屏蔽时钟信号。并且,第1多路转换器131,以切换信号、第1同步切换信号、及第2同步切换信号为输入,根据输入的切换信号,从第1同步切换信号和第2同步切换信号中选出一个作为选择切换信号。具体地说,当切换信号为高电平时,第1多路转换器131将第1同步切换信号选为选择切换信号,相反,当切换信号为低电平时,将第2同步切换信号选为选择切换信号。并且,第2多路转换器141,以选择切换信号、第1屏蔽时钟信号、及第2屏蔽时钟信号为输入,根据选择切换信号,从第1屏蔽时钟信号和第2屏蔽时钟信号中选出一个作为输出时钟信号,并且将其输出。具体地说,当选择切换信号为高电平时,第2多路转换器141选择第1屏蔽时钟信号,相反,当选择切换信号为低电平时,选择第2屏蔽时钟信号。
其次,用图5所示的时序图对传达所述时钟信号切换电路101的信号的波形加以说明。
图5为将由时钟信号切换电路101输出的输出时钟信号从第1时钟信号切换到第2时钟信号时的各个信号的时序图。另外,图5中的A1、A2、B、D1、D2、E1、E2、F1、F2、G及H分别对应于图4所示的符号。
如图5所示,由于在切换信号(B)从高电平变为低电平的时刻T10前,切换信号(B)为高电平,因此在第1多路转换器131中,第1同步切换信号(D1)被选为选择切换信号(G)。而由于在切换信号(B)从高电平变为低电平的时刻T10后,切换信号(B)为低电平,因此在第1多路转换器131中,第2同步切换信号(D2)被选为选择切换信号(G)。所以,在第2同步切换信号(D2)从高电平变为低电平的时刻T13,选择切换信号(G)也一样从高电平变为低电平。换句话说,选择切换信号(G)的波形与第2同步切换信号(D2)的波形一样。因此,在图4所示的第1多路转换器131中,第2同步切换信号(D2)被选为选择切换信号。
并且,如用图5所述的,若切换信号(B)在时刻T10从高电平变为低电平,则第1屏蔽信号(E1),在切换信号(B)变化后的第1时钟信号(A1)的最初脉冲下降的时刻T12,从高电平变为低电平,同时,在第2个脉冲下降的时刻T14,从低电平变为高电平。同样,第2屏蔽信号(E2),在切换信号(B)从高电平变为低电平后的、第2时钟信号(A2)的最初的脉冲开始下降的时刻T11,从高电平变为低电平,并且,在第2个脉冲开始下降的时刻T13,从低电平变为高电平。
并且,由于第1屏蔽时钟信号(F1)为第1时钟信号(A1)和第1屏蔽信号(E1)的“与”,因此在第1屏蔽信号(E1)为低电平的期间(时刻T12~T14),第1屏蔽时钟信号(F1)为低电平。故,除了第1屏蔽信号(E1)为低电平的期间(时刻T12~T14)以外,第1屏蔽时钟信号(F1)的波形与第1时钟信号(A1)的波形相同。换句话说,第1屏蔽时钟信号(F1)为从第1时钟信号(A1)的波形中去掉波形10a后的波形。同样,由于第2屏蔽时钟信号(F2)为第2时钟信号(A2)和第2屏蔽信号(E2)的“与”,因此在第2屏蔽信号(E2)为低电平的期间(时刻T11~T13),第2屏蔽时钟信号(F2)为低电平。故,除了第2屏蔽信号(E2)为低电平的期间(时刻T11~T13)以外,第2屏蔽时钟信号(F2)的波形与第2时钟信号(A2)的波形相同。换句话说,第2屏蔽时钟信号(F2)为从第2时钟信号(A2)的波形中去掉波形10b后的波形。
并且,在图4所示的第2多路转换器141中,在选择切换信号(G)从高电平变为低电平的时刻T13前,第1屏蔽时钟信号(F1)被选为输出时钟信号(H),并且,在时刻T13后,第2屏蔽时钟信号(F2)被选为输出时钟信号(H)。此时,在屏蔽本来要切换的第1时钟信号(A1)的第1屏蔽信号(E1)的脉冲开始下降的时刻T12、和屏蔽要切换成的第2时钟信号(A2)的第2屏蔽信号(E2)的脉冲开始上升的时刻T13之间,由第2多路转换器141输出的输出时钟信号(H)为低电平。
图6为将由时钟信号切换电路101输出的输出时钟信号从第2时钟信号切换到第1时钟信号时的各个信号的时序图。另外,图6中的A1、A2、B、D1、D2、E1、E2、F1、F2、G及H分别对应于图4所示的符号。
如图6所示,由于在切换信号(B)从低电平变为高电平的时刻T15前,切换信号(B)为低电平,因此在第1多路转换器131中,第2同步切换信号(D2)被选为选择切换信号(G)。而由于在切换信号(B)从低电平变为高电平的时刻T15后,切换信号(B)为高电平,因此在第1多路转换器131中,第1同步切换信号(D1)被选为选择切换信号(G)。所以,在第1同步切换信号(D1)从低电平变为高电平的时刻T18,选择切换信号(G)也一样从低电平变为高电平。换句话说,选择切换信号(G)的波形与第1同步切换信号(D1)的波形一样。因此,在图4所示的第1多路转换器131中,第1同步切换信号(D1)被选为选择切换信号。
并且,如用图5所述的,若切换信号(B)在时刻T15从低电平变为高电平,则第1屏蔽信号(E1),在切换信号(B)变化后的、第1时钟信号(A1)的最初的脉冲开始下降的时刻T16,从高电平变为低电平,同时,在第2个脉冲下降的时刻T18,从低电平变为高电平。同样,第2屏蔽信号(E2),也在切换信号(B)从低电平变为高电平后的、第2时钟信号(A2)的最初的脉冲开始下降的时刻T17,从高电平变为低电平,同时,在第2个脉冲下降的时刻T19,从低电平变为高电平。
并且,由于第1屏蔽时钟信号(F1)为第1时钟信号(A1)和第1屏蔽信号(E1)的“与”,因此在第1屏蔽信号(E1)为低电平的期间(时刻T16~T18),第1屏蔽时钟信号(F1)为低电平。故,除了第1屏蔽信号(E1)为低电平的期间(时刻T16~T18)以外,第1屏蔽时钟信号(F1)的波形与第1时钟信号(A1)的波形相同。换句话说,第1屏蔽时钟信号(F1)为从第1时钟信号(A1)的波形中除去了波形11a的波形。同样,由于第2屏蔽时钟信号(F2)为第2时钟信号(A2)和第2屏蔽信号(E2)的“与”,因此在第2屏蔽信号(E2)为低电平的期间(时刻T17~T19),第2屏蔽时钟信号(F2)为低电平。故,除了第2屏蔽信号(E2)为低电平的期间(时刻T17~T19)以外,第2屏蔽时钟信号(F2)的波形与第2时钟信号(A2)的波形相同。换句话说,第2屏蔽时钟信号(F2)为从第2时钟信号(A2)的波形中除去了波形11b的波形。
并且,在图4所示的第2多路转换器141中,在选择切换信号(G)从低电平变为高电平的时刻T18前,第2屏蔽时钟信号(F2)被选为输出时钟信号(H),并且,在时刻T18后,第1屏蔽时钟信号(F1)被选为输出时钟信号(H)。此时,在屏蔽本来要切换的第2时钟信号(A2)的第2屏蔽信号(E2)的脉冲开始下降的时刻T17、到屏蔽要切换成的第1时钟信号(A1)的第1屏蔽信号(E1)的脉冲开始上升的时刻T18之间,由第2多路转换器141输出的输出时钟信号(H)为低电平。
以上,对仅用图4所示的硬件(时钟信号切换电路101)实现图1所示的时钟信号切换装置100的功能的情形加以了具体的说明,也能够例如通过软件实现图4所示的功能。
以下,对利用软件切换时钟信号的方法加以说明。
图7为表示用来利用软件实现第1实施例所涉及的时钟信号切换方法的概念上的时钟信号切换程序的图。
如图7所示,时钟信号切换程序102,以切换信号、第1时钟信号、及第2时钟信号为输入,根据输入的切换信号,将第1时钟信号或者第2时钟信号作为输出时钟信号输出。时钟信号切换程序102的具体结构与例如图1所示的时钟信号切换装置一样。
也就是说,时钟信号切换程序102,具有:分别与图1所示的第1信号同步产生器110a、第2信号同步产生器110b、第1时钟信号屏蔽器120a、第2时钟信号屏蔽器120b、同步切换信号选择器130、以及屏蔽时钟信号选择器140相对应的子程序。
图8表示用图7所示的时钟信号切换程序102切换时钟信号的顺序。
如图8所示,首先,在利用与第1信号同步产生器110a相对应的程序的第1信号同步产生步骤S10a中,根据输入的第1时钟信号及切换信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号。具体地说,产生切换信号从低电平变为高电平、或者从高电平变为低电平后的、仅在第1时钟信号的最初的脉冲开始下降到第2个脉冲开始下降之间为低电平的第1屏蔽信号。并且,产生切换信号从低电平变为高电平、或者从高电平变为低电平后的、与第1时钟信号的第2个脉冲开始下降同步的第1同步切换信号。而在利用与第2信号同步产生器110b相对应的程序的第2信号同步产生步骤S10b中也一样,根据输入的第2时钟信号及切换信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号。
其次,在利用与第1时钟信号屏蔽器120a相对应的程序的第1时钟信号屏蔽步骤S11a中,产生用在第1信号同步产生步骤S10a中生成的第1屏蔽信号屏蔽第1时钟信号的第1屏蔽时钟信号。具体地说,产生在第1屏蔽信号为低电平期间使第1时钟信号为低电平的第1屏蔽时钟信号。这样一来,产生了用第1屏蔽信号将第1时钟信号屏蔽的第1屏蔽时钟信号。并且,在利用与第2时钟信号屏蔽器120b相对应的程序的第2时钟信号屏蔽步骤S11b中也一样。
其次,在利用与切换信号选择器130相对应的程序的切换信号选择步骤S12中,根据输入的切换信号,从在第1信号同步产生步骤S10a中产生的第1同步切换信号、及在第2信号同步产生步骤S10b中产生的第2同步切换信号中选出一个作为选择切换信号。
其次,在利用与屏蔽时钟信号选择器140相对应的程序的屏蔽时钟信号选择步骤S13中,根据在切换信号选择步骤S12中选出的选择切换信号,从在第1时钟信号屏蔽步骤S11a中产生的第1屏蔽时钟信号、及在第2时钟信号屏蔽步骤S11b中产生的第2屏蔽时钟信号中选出一个作为输出时钟信号,且将其输出。
如上所述,根据第1实施例所涉及的时钟信号切换装置,通过第1信号同步产生器110a,能够产生与第1时钟信号同步的第1屏蔽信号。故,由于通过第1时钟信号屏蔽器120a,用第1屏蔽信号将第1时钟信号屏蔽,因此能够产生例如在切换信号变化后的、在第1时钟信号的最初脉冲下降到第2个脉冲下降之间,使第1时钟信号为低电平的第1屏蔽时钟信号。而通过第2信号同步产生器110b,也能够产生与第2时钟信号同步的第2屏蔽信号。因此,能够产生在切换信号变化后的、第2时钟信号的最初脉冲开始下降到第2个脉冲开始下降之间,使第2时钟信号为低电平的第2屏蔽时钟信号。也就是说,能够在通过屏蔽时钟信号选择器140选择时钟信号前的阶段,除去(屏蔽)有可能产生细须状脉冲或者负载比变化很大的时钟信号的该相应部分。所以,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
并且,根据第1实施例,能够通过同步切换信号选择器,从与第1屏蔽信号的脉冲上升同步的第1同步切换信号、及与第2屏蔽信号的脉冲上升同步的第2同步切换信号中选出与要切换成的时钟信号相对应的一方。故,能够产生例如仅在屏蔽本来要切换的时钟信号的屏蔽信号的脉冲下降,到屏蔽要切换成的时钟信号的屏蔽信号的脉冲上升之间,被屏蔽的输出时钟信号。也就是说,由于能够准确地屏蔽本来要切换的时钟信号及要切换成的时钟信号,因此能够在切换时钟信号前的阶段,除去有可能产生细须状脉冲或者负载比变化很大的第1时钟信号、及第2时钟信号的各个该相应部分。所以,能够未然防止因切换时钟信号而引起的细须状脉冲或者负载比变化很大的发生。
并且,根据第1实施例,使第1时钟信号和第2时钟信号同步、以及使第1时钟信号和第2时钟信号的相位相同,均不会影响到防止发生细须状脉冲或者负载比变化很大的现象。因此,即使在互不同步且相位互不相同的时钟信号之间,也能够在不发生细须状脉冲或者负载比变化很大的情况下,切换输出时钟信号。
并且,根据第1实施例,若当切换时钟信号时,要切换成的时钟信号已被输入的话,则不管本来要切换的时钟信号为何种状态,都能够进行时钟信号的切换。因此,能够回避在现有的一部分装置中所发生的因本来要切换的时钟信号的状态而导致时钟信号切换失败的问题。
并且,根据第1实施例所涉及的时钟信号切换方法,也能够通过软件产生与由时钟信号切换电路101生成的信号相同的波形。因此,不必特别安装用来切换时钟信号的电路。其结果,能够降低电路规模。对为了实现进行时钟信号的切换的电路以外的功能,而安装有外部时机控制电路那样的微计算机等机器特别有效。此时,由于即使不安装新的微计算机,用既存的微计算机也能够切换时钟信号,因此能够更进一步地降低电路规模。
另外,在第1实施例所涉及的时钟信号切换装置中,虽然以时钟信号切换电路101作为实现时钟信号切换装置100的功能的电路结构的例子进行了说明,但也可以用其它的电路结构实现。
(第1实施例的变形例)
以下,参照附图对本发明的第1实施例所涉及的时钟信号切换装置加以说明。
图9为表示第1实施例的变形例所涉及的时钟信号切换装置的结构图。
如图9所示,本变形例所涉及的时钟信号切换装置103的特点在于:能够从输入的N个(N为2以上的整数)时钟信号中选出一个作为输出时钟信号。
具体地说,时钟信号切换装置103由切换信号译码器150、及第1~第(N-1)时钟信号选择器100n1~100n(N-1)构成。切换信号译码器150,通过将输入的切换信号译码,来将分别与第1~第(N-1)时钟信号选择器100n1~100n(N-1)相对应的切换信号(第1~第(N-1)切换信号)输出。各个时钟信号选择器,例如第1时钟信号选择器100n1,根据输入的第1切换信号(译码信号),从同样被输入的第1时钟信号及第2时钟信号中选出一个,且将被选出的时钟信号作为第1输出时钟信号输出。第2时钟信号选择器100n2(省略图示),根据输入的第2切换信号,从由第1时钟信号选择器100n1输出的第1输出时钟信号、及第3时钟信号中选出一个作为第2输出时钟信号。
其次,利用图10对各个时钟信号选择器的具体结构加以说明。
图10为表示由图9所示的(N-1)个第1~第(N-1)时钟信号选择器100n1~100n(N-1)中的第(N-1)时钟信号选择器100n(N-1)的结构图。另外,在图10中,对与图1所示的时钟信号切换装置100相同的构成要素标注相同的符号。
如图10所示,第(N-1)时钟信号选择器100n(N-1)的结构,例如与图1所示的时钟信号切换装置100的结构相同。也就是说,第(N-1)时钟信号选择器100n(N-1)由第1信号同步产生器110a及第2信号同步产生器110b、第1时钟信号屏蔽器120a及第2时钟信号屏蔽器120b、同步切换信号选择器130、及屏蔽时钟信号选择器140构成。但是,对第(N-1)时钟信号选择器100n(N-1),输入由第(N-2)时钟信号选择器100n(N-2)输出的第(N-2)输出时钟信号、由切换信号译码器150译码的第(N-1)切换信号、以及第N时钟信号。并且,与利用图1所说明的第1实施例所涉及的时钟信号切换装置100一样,第(N-1)时钟信号选择器100n(N-1),根据输入的第(N-1)切换信号,从第(N-2)输出时钟信号及第N时钟信号中选出一个,且作为第(N-1)输出时钟信号输出。
其次,对由与图10所示的第(N-1)时钟信号选择器100n(N-1)相同的结构构成的各个时钟信号选择器的动作加以说明。
《从第1时钟信号切换成第2时钟信号时(例1)》
首先,在对从第1时钟信号切换成第2时钟信号时的动作加以说明之前,先对将第1时钟信号作为输出时钟信号输出的状态加以说明。第1时钟信号被选为输出时钟信号,意味着由第(N-1)时钟信号选择器100n(N-1)最后输出的第(N-1)输出时钟信号为第1时钟信号。换句话说,意味着在第1~第(N-1)时钟信号选择器100n1~100n(N-1)中的任意一个中,第1时钟信号都被经常选出。因此,以在第1时钟信号选择器100n1中第1时钟信号被选择的同时,在其它的时钟信号选择器中,选择前一个时钟信号选择器的输出时钟信号为条件。
若使由各个时钟信号选择器输入的切换信号均为高电平的话,能够满足这个条件。例如,若向第1时钟信号选择器100n1输入一直为高电平的第1切换信号的话,则与此同时,由第1信号同步产生器110a分别输出的第1屏蔽信号、及第1同步切换信号与第1切换信号一样一直成为高电平的波形。因此,通过第1时钟信号屏蔽器120a,用第1屏蔽信号屏蔽第1时钟信号所产生的第1屏蔽时钟信号,与第1时钟信号的波形没有什么不同。并且,由于第1切换信号一直为高电平,因此第1同步切换信号被同步切换信号选择器130选出。其结果,第1同步切换信号一直成为高电平。故,被屏蔽时钟信号选择器140选出的信号常常为第1屏蔽时钟信号(第1时钟信号)。所以,若输入的第1切换信号一直为高电平的话,则第1时钟信号仍照原样被作为第1输出时钟信号输出。从整体上来说,若第1~第(N-1)切换信号全部一直为高电平的话,则最后输出的第(N-1)输出时钟信号与第1输出时钟信号一样。
其次,对从第1时钟信号切换到第2时钟信号时的动作加以说明。为了进行这种切换,要使输入到第1时钟信号选择器100n1的第1切换信号从高电平变为低电平。这样一来,由第1时钟信号选择器100n1输出的第1输出时钟信号,从第1时钟信号切换到第2时钟信号。并且,若将分别输入到第2~第(N-1)时钟信号选择器100n2~100n(N-1)的第2~第(N-1)切换信号也都定为高电平的话,则由第1时钟信号选择器100n1输出的第2输出时钟信号,最终由第(N-1)时钟信号选择器100n(N-1)作为第(N-1)输出时钟信号输出。因此,能够将由时钟信号切换装置103输出的时钟信号从第1时钟信号切换到第2时钟信号。
《从第1时钟信号切换成第N时钟信号时(例2)》
正如已经说明的,由于第1个时钟信号在切换前被选择,因此分别输入到第1~第(N-1)时钟信号选择器100n1~100n(N-1)的第1~第(N-1)切换信号一直为高电平。
其次,若从第1时钟信号切换到第N时钟信号时,则使输入到第(N-1)时钟信号选择器100n(N-1)的第(N-1)切换信号从高电平变成低电平。
《从第N时钟信号切换到第1时钟信号时(例3)》
此时,由于第N时钟信号在切换前被选择,因此第(N-1)切换信号为低电平。但是,分别输入到第1~第(N-2)时钟信号选择器100n1~100n(N-2)的第1~第(N-2)切换信号既可以是高电平,也可以是低电平。也就是说,由于只要通过第(N-1)时钟信号选择器100n(N-1)选出第N时钟信号就行,因此输入到第(N-1)时钟信号选择器100n(N-1)的第(N-2)输出时钟信号既可以是高电平,也可以是低电平。
其次,为了将第N时钟信号切换成第1时钟信号,要使分别输入到第1~第(N-1)时钟信号选择器100n1~100n(N-1)的第1~第(N-1)切换信号全部为高电平。也就是说,在第1~第(N-1)切换信号中,要使已经为高电平的切换信号仍然维持原状态,使为低电平的切换信号变为高电平。
如上所述,当将第p时钟信号切换成第q时钟信号(1<p<q≤N)时,要使第p~第(q-2)、及第q~第(N-1)的切换信号仍然维持原来的高电平,使第(q-1)切换信号从高电平变为低电平。但是,第1~第(p-2)切换信号、及切换后的第(p-1)~第(q-2)切换信号既可以是高电平,也可以是低电平。相反,当将第q时钟信号切换成第p时钟信号时,使第(p-1)切换信号为低电平的同时(切换前就为低电平的时候也有),一边将第q~第(N-1)切换信号维持在高电平,一边使第p~第(q-1)切换信号为高电平(切换前就为高电平的切换信号也有)。但是,第1~第(p-2)切换信号、及切换前的第(p-1)~第(q-2)切换信号即可以为高电平,也可以为低电平。另外,对于p=1的情况,正如已经说明的一样。
这样一来,根据第1实施例的变形例,由于将与图10所示的第(N-1)时钟信号选择器100n(N-1)相同的结构,也就是将图1所示的第1实施例所涉及的时钟信号切换装置100设置了两个以上,因此即使输入3个以上的时钟信号,也能够在这些时钟信号之间相互切换。并且,由于构成时钟信号切换装置103的各个时钟信号选择器(100n1~100n(N-1)与第1实施例所涉及的时钟信号切换装置100相同,因此即使在切换3个以上的时钟信号时,在各个时钟信号选择器中,也能够确实地获得通过第1实施例所得到的效果。
另外,在第1实施例的变形例中,实现构成时钟信号切换装置103的各个时钟信号选择器的功能的电路结构,为例如图4所示的时钟信号切换电路101那样。
(第2实施例)
以下,参照附图对本发明的第2实施例所涉及的数据总线切换装置加以说明。
图11为表示第2实施例所涉及的数据总线切换装置的结构图。另外,在图11中,对与图1所示的时钟信号切换装置100相同的构成要素标注相同的符号。
如图11所示,第2实施例所涉及的数据总线切换装置200由图1所示的第1实施例所涉及的时钟信号切换装置100、及数据信号选择器210构成。
时钟信号切换装置100以第1时钟信号、第2时钟信号、及切换信号为输入,根据输入的切换信号,从第1时钟信号及第2时钟信号中选出一个,且将其作为输出时钟信号输出。数据信号选择器210以由屏蔽时钟信号选择器140输出的输出时钟信号(第1屏蔽时钟信号或者第2屏蔽时钟信号)、与第1时钟信号同步的第1数据信号、与第2时钟信号同步的第2数据信号、及由同步切换信号选择器130输出的选择切换信号为输入,根据输入的选择切换信号,从第1数据信号、及第2数据信号中选出一个作为选择数据信号,而且使被选出的数据信号与输出时钟信号同步,并且将其输出。另外,此时,若第1同步切换信号被同步切换信号选择器130作为选择切换信号选择的话,则第1数据信号被数据信号选择器210选择,相反,若第2同步切换信号被作为选择时钟信号选择的话,则第2数据信号被数据信号选择器210选择。
图12为表示实现图11所示的数据信号选择器210的功能的数据信号选择电路211的结构图。
如图12所示,数据信号选择电路211由第3多路转换器212、及第3触发器213构成。第3多路转换器212以第1数据信号、第2数据信号、及选择切换信号为输入,当输入的选择切换信号为高电平时,选择第1数据信号,相反,当选择切换信号为低电平时,选择第2数据信号。第3触发器213以由第3多路转换器212输出的数据信号(选择数据信号)、及输出时钟信号为输入,将与被输入的输出时钟信号同步的选择数据信号作为输出数据信号输出。
图13为表示实现图11所示的数据总线切换装置200的功能的数据总线切换电路201的结构图。另外,在图13中,对与图4所示的时钟信号切换电路101相同的构成要素标注相同的符号。
如图13所示,数据总线切换电路201由图4所示的时钟信号切换电路101、及图12所示的数据信号选择电路211构成。另外,时钟信号切换电路101,为与图4所示的时钟信号切换电路101相同的结构。
其次,对传达数据总线切换电路201的信号加以说明。
图14为分别传达图13所示的点A1、A2、B、G、H、I1、I2、及J的信号的时序图。另外,在图14中,示出了从第1时钟信号切换到第2时钟信号时的时序图。并且,图14的符号A1、A2、B、G、及H分别对应图5及图6所示的各个符号。
如图14所示,若输入到数据总线切换电路201的切换信号(B)在时刻T20从高电平变为低电平的话,则在经过时刻T20后的、第2时钟信号(A2)的第2个脉冲开始下降的时刻T21,选择切换信号(G)从高电平变为低电平。并且,根据选择切换信号(G),在时刻T21被切换的输出时钟信号(H),在经过本来要切换的第1时钟信号(A1)的时刻T20后的最初脉冲开始下降,到经过要切换成的第2时钟信号(A2)的时刻T20后的第2个脉冲开始下降之间,成为被屏蔽(被低电平化)的波形。
而在选择切换信号(G)为高电平期间,也就是在到达时刻T21前,在构成数据信号选择电路211的第3多路转换器212中,第1数据信号(I1)被选为选择数据信号。在选择切换信号(G)为低电平期间,也就是在经过时刻T21后,在第3多路转换器212中,第2数据信号(I2)被选为选择数据信号。换句话说,在选择切换信号(G)从高电平变为低电平的时刻T21,在第3多路转换器212中被选出的数据信号从第1数据信号(I1)切换到第2数据信号(I2)。若在时刻T21从第1数据信号(I1)切换到第2数据信号(I2)的话,则在经过时刻T21后的第2时钟信号(A2)的最初脉冲开始上升的时刻T22,第2数据信号(I2),被第3触发器213变化而形成的选择数据信号(J)被作为输出数据信号(J)输出。
以上,对仅用图13所示的硬件(数据总线切换电路201)实现图11所示的数据总线切换装置200的情况加以了具体地说明,也可以例如通过软件实现图11所示的功能。
以下,对利用软件切换数据信号的方法加以说明。
图15为表示用来通过软件实现第2实施例所涉及的数据总线切换方法的概念上的数据总线切换程序的图。
如图15所示,数据总线切换程序202以第1时钟信号、第2时钟信号、第1数据信号、第2数据信号、及切换信号为输入,根据输入的切换信号,从第1数据信号、及第2数据信号中选出一个作为选择数据信号,并且,使其与被选出的数据信号相对应的时钟信号同步,作为输出数据信号输出。数据总线切换程序202的具体结构与例如图11所示的数据总线切换装置一样。
也就是说,数据总线切换程序202具有分别与时钟信号切换装置100、及数据信号选择器210相对应的子程序。
图16表示通过图11所示的数据总线切换程序202切换数据总线的顺序。另外,在图16中,对与图8所示的时钟信号的切换顺序中相同的工序标注相同的符号。
如图16所示,首先,通过利用与时钟信号选择器140相对应的程序的时钟信号选择步骤S13、及到时钟信号选择步骤S13为止的全部步骤,来从输入的第1时钟信号、及第2时钟信号中选出一个作为输出时钟信号。
其次,在利用与数据信号选择器210相对应的程序的数据信号选择步骤S14中,根据在切换信号选择步骤S12中选出的选择切换信号,从与输出时钟信号同步的第1数据信号、及第2数据信号中选出一个作为选择数据信号,并且,将与在时钟信号选择步骤S13中选出的输出时钟信号同步的选择数据信号作为输出数据信号输出。
根据以上所述的第2实施例所涉及的数据总线切换装置,不仅能够获得通过第1实施例所得到的效果,还能够获得以下的效果。
在本实施例中,能够使与第1实施例一样获得的输出时钟信号和由数据信号选择器210选出的数据信号同步。因此,通过切换数据信号,能够防止以细须状脉冲等为原因而产生的误动作等。
并且,根据第2实施例所涉及的数据总线切换方法,也能够通过软件生成与在数据总线切换电路200中产生的信号相同的波形。因此,不必特别装配用来切换数据总线的电路。其结果,能够降低电路规模。对为了实现进行数据总线切换的电路以外的功能,而安装有外部时机控制电路那样的微计算机等机器特别有效。此时,由于即使不安装新的微计算机,用既存的微计算机也能够切换数据总线,因此能够更进一步地降低电路规模。
另外,在第2实施例中,第1时钟信号和第1数据信号被分为不同的数据总线输入到数据总线切换装置200。但是,也可以在输入到数据总线切换装置200后,将第1时钟信号和第1数据信号分到不同的总线。并且,在第2时钟信号及第2数据信号的数据总线中也一样。
(第2实施例的变形例)
以下,参照附图对本发明的第2实施例的变形例所涉及的数据总线切换装置加以说明。
图17为表示第2实施例的变形例所涉及的数据总线切换装置的结构图。
如图17所示,本变形例所涉及的数据总线切换装置203的特点在于:能够从通过N个(N为2以上的整数)数据总线输入的N个数据信号中选出一个。另外,在图17中,对与图9所示的第1实施例的变形例所涉及的时钟信号切换装置103相同的构成要素标注相同的符号。
具体地说,数据总线切换装置203由切换信号译码器150、第1~第(N-1)数据总线选择器200n1~200n(N-1)构成。并且,各个数据总线选择器,例如第i数据总线选择器200ni由第i时钟信号选择器100ni、和第i数据信号选择器210ni构成。另外,关于切换信号译码器150、及第1~第(N-1)时钟信号选择器100n1~100n(N-1),正如在第1实施例的变形例中说明的一样。
其次,对例如由第(N-1)时钟信号选择器100n(N-1)、和第(N-1)数据信号选择器210n(N-1)构成的第(N-1)数据总线选择器200n(N-1)的结构加以说明。
图18为表示图17所示的第(N-1)数据总线选择器200n(N-1)的结构图。另外,在图18中,对与图11所示的第2实施例所涉及的数据总线切换装置200相同的构成要素标注相同的符号。
如图18所示,第(N-1)数据总线选择器200n(N-1)的结构,与图11所示的数据总线切换装置200一样。也就是说,第(N-1)数据总线选择器200n(N-1)由第1信号同步产生器110a及第2信号同步产生器110b、第1时钟信号屏蔽器120a及第2时钟信号屏蔽器120b、同步切换信号选择器130、屏蔽时钟信号选择器140、和数据信号选择器210n(N-1)构成。但是,向第(N-1)时钟信号切换器200n(N-1),输入由第(N-2)数据总线选择器200n(N-2)分别输出的第(N-2)输出时钟信号及第(N-2)输出数据信号、由切换信号译码器150译码的第(N-1)切换信号(译码信号)、和第N时钟信号及第N数据信号。
其次,对通过上述结构将输入的N个数据信号相互切换时的动作加以说明。另外,由于第1~第(N-1)时钟信号选择器100n1~100n(N-1)的动作如在第1实施例的变形例中所述的一样,因此特别对第1~第(N-1)数据总线选择器200n1~200n(N-1)的动作加以说明。
当将第p数据信号切换成第q数据信号(1<p<q≤N)时,在使第p~第(q-2)、及第q~第(N-1)切换信号仍然维持原来的高电平的同时,使第(q-1)切换信号从高电平变为低电平。但是,第1~第(p-2)切换信号、及切换后的第(p-1)~第(q-2)切换信号既可以是高电平,也可以是低电平。并且,当p=1时,在将第2~第(q-2)、及第q~第(N-1)切换信号仍然维持在高电平的同时,使第(q-1)的切换信号从高电平变为低电平。
相反,当将第q数据信号切换成第p数据信号时,在使第(p-1)切换信号为低电平的同时(在切换前就为低电平的时候也有),一边使第q~第(N-1)切换信号维持高电平,一边使第p~第(q-1)切换信号为高电平(在切换前就为低电平的切换信号也有)。但是,第1~第(p-2)切换信号、及切换前的第(p-1)~第(q-2)切换信号也可以是高电平,也可以是低电平。并且,当p=1时,在使第1切换信号为高电平的同时(切换前就为高电平的时候也有),一边使第q~第(N-1)切换信号维持高电平,一边使第2~第(q-1)切换信号为高电平。
这样一来,根据第2实施例的变形例,由于与图18所示的第(N-1)数据总线选择器200n(N-1)相同的结构,也就是图11所示的第2实施例所涉及的数据总线切换装置200设置了两个以上,因此即使通过3个以上的数据总线输入互不相同的数据信号,也能够相互切换这些数据信号。并且,由于构成数据总线切换装置203的各个数据总线选择器(200n1~200n(N-1))与第2实施例所涉及的数据总线切换装置200相同,因此即使是在切换3个以上的数据信号时,也能够在各个数据总线选择器中确实地获得通过第2实施例所得到的效果。
另外,在第2实施例的变形例中,例如第i(1≤i≤N)时钟信号与第i数据信号被分为不同的数据总线输入到了数据总线切换装置203。但是,也可以在输入到了数据总线切换装置203后,再将第i时钟信号与第i数据信号分为不同的数据总线。
并且,在第2实施例的变形例中,实现构成数据总线切换装置203的各个数据总线选择器的功能的电路结构,为例如图13所示的数据总线切换电路201那样。
(第3实施例)
以下,参照附图对本发明的第3实施例所涉及的数据接收装置加以说明。
图19为表示第3实施例所涉及的数据接收装置的结构图。
图20为表示将外围机器连接在图19所示的数据接收装置时的一个例子的图。
如图19所示,第3实施例所涉及的数据接收装置300由第1接收器310a及第2接收器310b、信号切换器320、及传送器330构成。
第1接收器310a在接收了从外部装置传送来的第1时钟信号、及与第1时钟信号同步的例如由音频数据信号和电视数据信号构成的第1数据信号后,将第1数据信号转换成在与传送器330连接的例如显示系统中能够处理的形式,然后,将转换后的第1数据信号及时钟信号输出到信号切换器320。并且,第1接收器310a也进行第1时钟信号的再生等。同样,第2接收器310b也在接收了从外部装置传送来的第2时钟信号、及与第2时钟信号同步的例如由音频数据信号和电视数据信号构成的第2数据信号后,将第2数据信号转换成在与传送器330连接的显示系统中能够处理的形式,然后,将转换后的第2数据信号输出到信号切换器320。并且,第2接收器310b也进行第2时钟信号的再生等。信号切换器320根据输入的切换信号,从第1数据信号及第2数据信号中选出一个作为选择数据信号,并且,将选择数据信号作为输出数据信号输出到传送器330。传送器330解除被信号切换器320切换的数据信号的密码,并且,在进行音频数据信号和电视数据信号的分离等后,将被分离等的音频数据信号及电视数据信号输出到显示系统。
所述结构中的本实施例的特征在于:信号切换器320由图11所示的第2实施例所涉及的数据总线切换装置200构成。
因此,根据第3实施例,能够从由第1接收器310a接收的第1时钟信号、及由第2接收器310b接收的第2时钟信号中选出一个作为由传送器330输出的输出时钟信号,并且,能够从第1数据信号及第2数据信号中选出与被选为输出时钟信号的时钟信号相对应的数据信号。此时,由于信号切换器320由图11所示的数据总线切换装置200构成,因此即使是在分别传送数据信号和时钟信号那样的数字传送系统中,也能够确实地获得第2实施例所得到的效果。
例如如图20所示,即使是在分别接收由第1存储媒体30a存储的第1数据信号、及第1时钟信号的同时,分别接收由第2存储媒体30b存储的第2数据信号、及第2时钟信号的情况下,也能够在没有误动作的情况下在显示系统32中显示由数据接收装置300所切换的数据信号。因此,即使是在如DVI或者HDMI那样的分别传送时钟信号和数据信号的数字传送系统上,采用本实施例所涉及的数据接收装置300时,也能够在不产生误动作的情况下切换多个数字信号。
并且,根据第3实施例,第1时钟信号和第2时钟信号同步、及第1时钟信号和第2时钟信号相位相同,均不会影响到防止细须状脉冲或者负载比变化很大的现象。因此,即使是在DVI或者HDMI那样的数字传送系统中,也能够在不发生细须状脉冲或者负载比变化很大的情况下,在互不同步且相位互不相同的时钟信号之间切换输出时钟信号。
另外,在第3实施例中,虽然接收的数据信号及时钟信号分别为两种,但也可以为3种以上。此时,只要设置3个以上的接收器,且用第2实施例的变形例所涉及的数据总线切换装置203作为信号切换器320就行。
并且,在第3实施例中,包括了作为信号切换器320的第2实施例所涉及的数据总线切换装置,也可以包括在第4实施例、第5实施例、第6实施例、及这些实施例的变形例中所要说明的数据总线切换装置。
(第4实施例)
以下,参照附图对本发明的第4实施例所涉及的时钟信号切换装置加以说明。
图21为表示第4实施例所涉及的时钟信号切换装置的结构图。
如图21所示,第4实施例所涉及的时钟信号切换装置400由第1时钟信号屏蔽器410a及第2时钟信号屏蔽器410b、及屏蔽时钟信号选择器420构成。
第1时钟信号屏蔽器410a,通过使用同样被输入的第1屏蔽信号将输入的第1时钟信号屏蔽,来产生第1屏蔽时钟信号。而第2时钟信号屏蔽器410b,通过使用同样被输入的第2屏蔽信号将输入的第2时钟信号屏蔽,来产生第2屏蔽时钟信号。屏蔽时钟信号选择器420,根据输入的切换信号,从第1屏蔽时钟信号和第2屏蔽时钟信号中选出一个作为选择时钟信号,并且,将被选出的屏蔽时钟信号作为输出时钟信号输出。
其次,对实现所述时钟信号切换装置400的功能的电路结构加以说明。
图22为表示实现图21所示的时钟信号切换装置400的功能的时钟信号切换电路401的结构图。
如图22所示,时钟信号切换电路401由第3“与”电路411a及第4“与”电路411b、及第4多路转换器421构成。
第3“与”电路411a以第1时钟信号及第1屏蔽信号为输入,产生为第1时钟信号、和第1屏蔽信号的“与”的第1屏蔽时钟信号。而第4“与”电路411b以第2时钟信号及第2屏蔽信号为输入,产生为第2时钟信号、和第2屏蔽信号的“与”的第2屏蔽时钟信号。并且,第4多路转换器421以由第3“与”电路411a输出的第1屏蔽时钟信号、由第4“与”电路411b输出的第2屏蔽时钟信号、及切换信号为输入,根据输入的切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号,且将其作为输出时钟信号输出。具体地说,第4多路转换器421,当切换信号为高电平时将第1屏蔽时钟信号选为选择时钟信号,相反,当切换信号为低电平时将第2屏蔽时钟信号选为选择时钟信号。
另外,第1屏蔽信号、第2屏蔽信号、及切换信号的动作的时机均由其它的外部装置控制。
以下,对通过外部的微计算机控制输入到时钟信号切换电路401的屏蔽信号及切换信号的情况加以说明。
图23为表示通过微计算机控制输入到图22所示的时钟信号切换电路401的信号时,包含微计算机的全体结构图。
如图23所示,通过微计算机控制屏蔽信号及切换信号时的全体结构由槽接收器402、第1源器件430a及第2源器件430b、和微计算机440构成。
第1源器件430a输出第1数据信号及第1时钟信号。而第2源器件430b输出第2数据信号及第2时钟信号。并且,微计算机440控制数据信号及时钟信号的切换。具体地说,通过产生用来分别切换数据信号及时钟信号的切换信号,且根据所产生的切换信号,产生第1屏蔽信号及第2屏蔽信号,来控制进行数据信号及时钟信号的切换的时机。进行这些信号的切换的时机为例如图3所示的那样。并且,槽接收器402为含有时钟信号切换电路401的电路。也就是说,用所述屏蔽信号屏蔽输入的时钟信号,且根据所述切换信号,从用第1屏蔽信号屏蔽的第1时钟信号、及用第2屏蔽信号屏蔽的第2时钟信号中选出一个。
如上所述,根据第4实施例,能够在相互切换第1时钟信号及第2时钟信号前的阶段,通过第1时钟信号屏蔽器410a用第1屏蔽信号屏蔽第1时钟信号,且能够通过第2时钟信号屏蔽器410b用第2屏蔽信号屏蔽第2时钟信号。因此,能够未然除去在相互切换第1时钟信号及第2时钟信号时发生的细须状脉冲等。特别是,如图23所示,若通过微计算机控制输入到时钟信号切换装置400的第1屏蔽信号、第2屏蔽信号、及切换信号的话,能够获得更好的效果。
并且,根据第4实施例,第1时钟信号和第2时钟信号同步、及第1时钟信号和第2时钟信号相位相同,均不会影响到抑制细须状脉冲或者负载比变化很大的现象。因此,即使在互不同步且相位互不相同的时钟信号之间,也能够在抑制细须状脉冲或者负载比变化很大的现象的同时,切换输出时钟信号。
并且,根据第4实施例,若当切换时钟信号时,要切换成的时钟信号已被输入的话,则不管本来要切换的时钟信号为何种状态,都能够进行时钟信号的切换。因此,能够回避在现有的一部分装置中所发生的因本来要切换的时钟信号的状态而导致时钟信号切换失败的问题。
另外,在第4实施例中,通过软件实现时钟信号切换装置400的功能时的时钟信号切换方法,由与第1时钟信号屏蔽器410a相对应的第1时钟信号屏蔽步骤、与第2时钟信号屏蔽器410b相对应的第2时钟信号屏蔽步骤、及与屏蔽时钟信号选择器420相对应的屏蔽时钟信号选择步骤构成。在第1时钟信号屏蔽步骤中,通过用第1屏蔽信号屏蔽输入的第1时钟信号产生第1屏蔽时钟信号。在第2时钟信号屏蔽步骤中,通过用第2屏蔽信号屏蔽输入的第2时钟信号产生第2屏蔽时钟信号。并且,在屏蔽时钟信号选择步骤中,根据输入的切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号,且将其作为输出时钟信号输出。
并且,在第4实施例中,例如设置(N-1)个图21所示的时钟信号切换装置400的话,则能够从N个时钟信号中选出一个作为选择时钟信号,并且能够将其作为输出时钟信号输出,如图9所示的时钟信号切换装置103所示。
并且,若在设置第4实施例所涉及的时钟信号切换装置之外,再设置数据信号选择器的话,则能够同时切换数据信号,如第2实施例所述。该结构如图24所示。另外,在图24中,对与图21所示的第4实施例所涉及的时钟信号切换装置400相同的构成要素标注相同的符号。并且,用符号450表示的数据信号选择器与图11所示的数据信号选择器210相同。
(第4实施例的第1变形例)
以下,参照附图对本发明的第4实施例的第1变形例所涉及的时钟信号切换装置加以说明。
图25为表示第4实施例的第1变形例所涉及的时钟信号切换装置403的结构图。另外,在图25中,对与图21所示的第4实施例所涉及的时钟信号切换装置400相同的构成要素标注相同的符号。
如图25所示,第4实施例的第1变形例所涉及的时钟信号切换装置403的特征在于:除了设置有图21所示的时钟信号切换装置400以外,还设置有使第1屏蔽信号与第1时钟信号同步的第1屏蔽信号同步产生器460a、及使第2屏蔽信号与第2时钟信号同步的第2屏蔽信号同步产生器460b。
因此,第1时钟信号通过第1时钟信号屏蔽器410a,被与第1时钟信号同步的第1屏蔽信号屏蔽。而第2时钟信号通过第2时钟信号屏蔽器410b,被与第2时钟信号同步的第2屏蔽信号屏蔽。
其次,用图26对实现所述功能的电路结构加以说明。
图26为表示实现图25所示的时钟信号切换装置403的功能的时钟信号切换电路404的结构图。另外,在图26中,对与图22所示的时钟信号切换电路401相同的构成要素标注相同的符号。
如图26所示,时钟信号切换电路404除了设置有图22所示的时钟信号切换电路401以外,还设置有第5触发器461a和第6触发器461b。
第5触发器461a以第1时钟信号及第1屏蔽信号为输入,且使输入的第1屏蔽信号与第1时钟信号的脉冲下降同步。因此,第3“与”电路411a产生为与第1时钟信号同步的第1屏蔽信号和第1时钟信号的“与”的第1屏蔽时钟信号。而第6触发器461b也一样,以第2时钟信号及第2屏蔽信号为输入,且使输入的第2屏蔽信号与第2时钟信号的脉冲下降同步。因此,第4“与”电路411b产生为与第2时钟信号同步的第2屏蔽信号和第2时钟信号的“与”的第2屏蔽时钟信号。
因此,根据第4实施例的第1变形例,由于包括使输入的第1屏蔽信号与第1时钟信号同步的第1屏蔽信号同步产生器460a、及使输入的第2屏蔽信号与第2时钟信号同步的第2屏蔽信号同步产生器460b,因此能够正确地屏蔽第1时钟信号及第2时钟信号。故,能够确实地获得通过第4实施例所得到的效果。
另外,最好输入到第4实施例的第1变形例所涉及的时钟信号切换装置的切换信号,与屏蔽要切换成的时钟信号的屏蔽信号的脉冲上升同步。
并且,在第4实施例的第1变形例中,虽然将第1屏蔽信号及第2屏蔽信号作为了屏蔽信号输入,但也可以输入一个屏蔽信号。此时,只要通过用第1屏蔽信号同步产生器460a使输入的一个屏蔽信号与第1时钟信号同步,产生第1屏蔽时钟信号,且通过用第2屏蔽信号同步产生器460b使输入的一个屏蔽信号与第2时钟信号同步,产生第2屏蔽时钟信号就行。
并且,在第4实施例的第1变形例中,例如设置(N-1)个图25所示的时钟信号切换装置403的话,则能够从N个时钟信号中选出一个作为选择时钟信号,并且能够将其作为输出时钟信号输出,如图9所示的时钟信号切换装置103所示。
并且,若在设置第4实施例的第1变形例所涉及的时钟信号切换装置之外,再设置数据信号选择器的话,则能够同时切换数据信号,如第2实施例所述。该结构如图27所示。另外,在图27中,对与图25所示的第4实施例的第1变形例所涉及的时钟信号切换装置403相同的构成要素标注相同的符号。
(第4实施例的第2变形例)
以下,参照附图对本发明的第4实施例的第2变形例所涉及的时钟信号切换装置加以说明。
图28为表示第4实施例的第2变形例所涉及的时钟信号切换装置405的结构图。另外,在图28中,对与图21所示的第4实施例所涉及的时钟信号切换装置400相同的构成要素标注相同的符号。
如图28所示,第4实施例的第2变形例所涉及的时钟信号切换装置405的特征在于:除了设置有图21所示的时钟信号切换装置400以外,还设置有第1切换信号同步产生器470a及第2切换信号同步产生器470b、及同步切换信号选择器480。
第1切换信号同步产生器470a,根据输入的第1时钟信号及切换信号,产生与第1时钟信号同步的第1同步切换信号。而第2切换信号同步产生器470b也一样,根据输入的第2时钟信号及切换信号,产生与第2时钟信号同步的第2同步切换信号。并且,同步切换信号选择器480,根据输入的切换信号,从第1同步切换信号和第2同步切换信号中选出一个作为选择切换信号。因此,屏蔽时钟信号选择器420,根据由同步切换信号选择器480从第1同步切换信号和第2同步切换信号中选出的选择切换信号,来从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择切换信号。
其次,用图29对实现所述功能的电路结构加以说明。
图29为表示实现图28所示的时钟信号切换装置405的功能的时钟信号切换电路406的结构图。另外,在图29中,对与图22所示的时钟信号切换电路401相同的构成要素标注相同的符号。
如图29所示,时钟信号切换电路406,除了设置有图22所示的时钟信号切换电路401以外,还设置有第7触发器471a及第8触发器471b、和第5多路转换器481。
第7触发器471a以第1时钟信号及切换信号为输入,产生与第1时钟信号同步的第1同步切换信号。而第8触发器471b以第2时钟信号及切换信号为输入,产生与第2时钟信号同步的第2同步切换信号。并且,第5多路转换器481以第1同步切换信号、第2同步切换信号、及切换信号为输入,根据切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号。具体地说,当切换信号为高电平时,将第1同步切换信号选为选择切换信号,相反,当切换信号为低电平时,将第2同步切换信号选为选择切换信号。因此,第4多路转换器421,根据在第5多路转换器481中选出的选择切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个作为选择时钟信号。
所以,根据第4实施例的第2变形例,能够通过第1切换信号同步产生器470a使切换信号与第1时钟信号同步,且能够通过第2切换信号同步产生器470b使切换信号与第2时钟信号同步。因此,能够通过屏蔽时钟信号选择器420,根据与第1时钟信号或者第2时钟信号同步的切换信号,从第1屏蔽时钟信号及第2屏蔽时钟信号中选出一个。故,能够按照第1时钟信号或者第2时钟信号的时机,来调整进行切换的时机。所以,能够确实地获得通过第4实施例所得到的效果。
另外,最好输入到第4实施例的第2变形例所涉及的时钟信号切换装置的第1屏蔽信号,与第1时钟信号同步,且第2屏蔽信号与第2时钟信号同步。
并且,在第4实施例的第2变形例中,例如设置(N-1)个图28所示的时钟信号切换装置405的话,则能够从N个时钟信号中选出一个作为输出时钟信号,如图9所示的时钟信号切换装置103所示。
并且,若在设置第4实施例的第2变形例所涉及的时钟信号切换装置之外,再设置数据信号选择器的话,则能够同时切换数据信号,如第2实施例所述。该结构如图30所示。另外,在图30中,对与图28所示的第4实施例的第2变形例所涉及的时钟信号切换装置405相同的构成要素标注相同的符号。
(第5实施例)
以下,参照附图对本发明的第5实施例所涉及的时钟信号切换装置加以说明。
图31为表示第5实施例所涉及的时钟信号切换装置的结构图。
如图31所示,本实施例所涉及的时钟信号切换装置500由第1信号同步产生器510a及第2信号同步产生器510b、同步切换信号选择器520、屏蔽信号合成器530、时钟信号选择器540、及时钟信号屏蔽器550构成。
时钟信号切换装置500以第1时钟信号、第2时钟信号、及切换信号为输入,且根据输入的切换信号,从第1时钟信号、及第2时钟信号中选出一个作为输出时钟信号输出。
具体地说,第1信号同步产生器510a,根据输入的第1时钟信号及切换信号,产生分别与第1时钟信号同步的第1屏蔽信号及第1同步切换信号。而第2信号同步产生器510b,根据输入的第2时钟信号及切换信号,产生分别与第2时钟信号同步的第2屏蔽信号及第2同步切换信号。同步切换信号选择器520,根据输入的切换信号,从由第1信号同步产生器510a产生的第1同步切换信号、及由第2信号同步产生器510b产生的第2同步切换信号中选出一个作为选择切换信号。屏蔽信号合成器530生成将由第1信号同步产生器510a产生的第1屏蔽信号的屏蔽部分、和由第2信号同步产生器510b产生的第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号。时钟信号选择器540,根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。时钟信号屏蔽器550用由屏蔽信号合成器530产生的合成屏蔽信号将选择时钟信号屏蔽,且将用合成屏蔽信号屏蔽的选择时钟信号作为输出时钟信号最后输出。
其次,用图32对实现所述功能的电路结构加以说明。
图32为表示实现图31所示的时钟信号切换装置500的功能的时钟信号切换电路501的结构图。
如图32所示,时钟信号切换电路501由第1信号同步产生电路511a及第2信号同步产生电路511b、第6多路转换器521、“或”电路531、第7多路转换器541、及第5“与”电路551构成。
第1信号同步产生电路511a及第2信号同步产生电路511b与图2所示的第1信号同步产生电路111a一样。第6多路转换器521以切换信号、在第1信号同步产生电路511a中产生的第1同步切换信号、及在第2信号同步产生电路511b中产生的第2同步切换信号为输入,根据输入的切换信号,从第1同步切换信号及第2同步切换信号中选出一个作为选择切换信号。“或”电路531以在第1信号同步产生电路511a中产生的第1屏蔽信号、及在第2信号同步产生电路511b中产生的第2屏蔽信号为输入,来产生为第1屏蔽信号和第2屏蔽信号的“或”的合成屏蔽信号。第7多路转换器541以在第6多路转换器521中选出的选择切换信号、第1时钟信号、及第2时钟信号为输入,根据选择切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。第5“与”电路551以在“或”电路531中产生的合成屏蔽信号、及选择时钟信号为输入,产生为选择时钟信号和合成屏蔽信号的“与”的输出时钟信号,且将其输出。
其次,用图33所示的时序图对传达所述时钟信号切换电路501的信号的波形加以说明。
图33为从第1时钟信号切换到第2时钟信号时的各个信号的时序图。另外,图33所示的符号A1、A2、B、C1、C2、D1、D2、E、F、G、及H分别对应图32所示的符号。
如图33所示,在时刻T50,若切换信号(B)从高电平变成低电平的话,第1同步切换信号(D1)、第2同步切换信号(D2)、及选择切换信号(E)的变化如图5所示。
并且,由于在图33所示的时序图中,产生为在时刻T52到时刻T55之间是低电平的第1屏蔽信号(C1)、和在时刻T51到时刻T54之间是低电平的第2屏蔽信号(C2)的“或”的合成屏蔽信号(G),因此合成屏蔽信号(G)在T52到T54之间为低电平。也就是说,在切换信号(B)从高电平变为低电平后的、在为本来要切换的时钟信号的第1时钟信号(A1)的最初脉冲开始下降的时刻T52,到为要切换成的时钟信号的第2时钟信号(A2)的第2个脉冲开始下降的时刻T54之间,合成屏蔽信号(G)为低电平。
并且,若选择切换信号(E)在时刻T54从高电平变为低电平的话,则由第7多路转换器541输出的选择时钟信号(F),从第1时钟信号(A1)切换到第2时钟信号(A2)。
并且,在图33所示的时序图中,由于产生为选择时钟信号(F)和合成屏蔽信号(G)的“与”的输出时钟信号(H),因此产生的输出时钟信号(H)变成选择时钟信号(F),该选择时钟信号(F)在合成屏蔽信号(G)为低电平的时刻T52到时刻T54之间为低电平。因此,若除去合成屏蔽信号(G)为低电平的区间,则选择时钟信号(F)的波形和输出时钟信号(H)的波形相同。换句话说,最后由时钟信号切换电路501输出的输出时钟信号(H),为从选择时钟信号(F)中除去波形50(细须状脉冲)的波形。
以上,虽然对仅用图32所示的硬件(时钟信号切换电路501)实现图31所示的时钟信号切换装置500的功能的情况加以了具体说明,但例如也可以用软件实现。
以下,对用软件切换时钟信号的方法加以说明。
图7为表示用来通过软件实现第5实施例所涉及的时钟信号切换方法的概念性的时钟信号切换程序102的图。
如图7所示,时钟信号切换程序102以第1时钟信号、第2时钟信号、及切换信号为输入,根据输入的切换信号,从第1时钟信号和第2时钟信号中选出一个作为选择时钟信号,且将其作为输出时钟信号输出。时钟信号切换程序102的具体结构与例如图31所示的时钟信号切换装置500一样。
也就是说,时钟信号切换程序102,具有:分别与第1信号同步产生器510a、第2信号同步产生器510b、同步切换信号选择器520、屏蔽信号合成器530、时钟信号选择器540、及时钟信号屏蔽器550相对应的子程序。
图34表示通过图7所示的时钟信号切换程序102切换时钟信号的顺序。另外,第1信号同步产生步骤S50a、第2信号同步产生步骤S50b、及切换信号选择步骤S51均如在第1实施例中所述的一样。
如图34所示,在利用与屏蔽信号合成器530相对应的程序的合成屏蔽信号产生步骤S52中,产生将在第1信号同步产生步骤S50a中生成的第1屏蔽信号的屏蔽部分、和在第2信号同步产生步骤S50b中生成的第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号。
其次,在利用与时钟信号选择器540相对应的程序的时钟信号选择步骤S53中,根据在切换信号选择步骤S51中被选为选择切换信号的第1同步切换信号或者第2同步切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。
其次,在利用与时钟信号屏蔽器550相对应的程序的时钟信号屏蔽步骤S54中,通过用在合成屏蔽信号产生步骤S52中产生的合成屏蔽信号将在时钟信号选择步骤S53中选出的选择时钟信号屏蔽,来产生输出时钟信号。
如上所述,根据第5实施例,能够在通过时钟信号选择器540从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号后,再通过时钟信号屏蔽器550用合成屏蔽信号屏蔽该选择时钟信号。因此,在切换时钟信号后的阶段,能够除去有可能产生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。换句话说,通过用屏蔽有可能产生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分的合成屏蔽信号,屏蔽选择时钟信号,能够除去发生的细须状脉冲或者负载比变化很大的现象。
并且,根据第5实施例,第1时钟信号和第2时钟信号同步、及第1时钟信号和第2时钟信号相位相同,均不会影响到防止细须状脉冲或者负载比变化很大的现象。因此,即使是在互不同步且相位互不相同的时钟信号之间,也能够在不发生细须状脉冲或者负载比变化很大的情况下,切换输出时钟信号。
并且,根据第5实施例,在切换信号例如从高电平变为低电平,或者从低电平变为高电平后的、从本来要切换的时钟信号的最初脉冲开始下降,到要切换成的时钟信号的第2个脉冲开始下降之间,能够通过屏蔽信号合成器530产生在该期间为低电平的合成屏蔽信号。也就是说,能够在输出由时钟信号选择器540选出的选择时钟信号前的阶段,选择性地除去有可能发生细须状脉冲或者负载比变化很大的选择时钟信号的该相应部分。因此,能够确实地排除在切换时钟信号时产生的由细须状脉冲或者负载比变化很大而引起的不良效果。
并且,根据第5实施例所涉及的时钟信号切换方法,也能够通过软件生成与在时钟信号切换电路501中产生的信号一样的波形。因此,不必特别装载用来切换时钟信号的电路。其结果,能够降低电路规模。对于为了实现进行时钟信号的切换的电路以外的功能,而装载外部时机控制电路那样的微计算机等机械和器件特别有效。此时,由于即使不装载新的微计算机,也能够用既存的微计算机切换时钟信号,因此能够更进一步降低电路规模。
并且,根据第5实施例,若当切换时钟信号时,要切换成的时钟信号已被输入的话,则不管本来要切换的时钟信号为何种状态,都能够进行时钟信号的切换。因此,能够回避在现有的一部分装置中所发生的因本来要切换的时钟信号的状态而导致时钟信号切换失败的问题。
另外,在第5实施例所涉及的时钟信号切换装置中,以时钟信号切换电路501作为实现时钟信号切换装置500的功能的电路结构的例子进行了说明,但也可以用其它的电路结构实现。
并且,若在设置第5实施例所涉及的时钟信号切换装置以外,再设置数据信号选择器的话,则能够在切换时钟信号的同时,切换数据信号。该结构如图35所示。另外,在图35中,对与图31所示的第5实施例所涉及的时钟信号切换装置500相同的构成要素标注相同的符号。并且,图35所示的数据信号选择器560具有与图11所示的数据信号选择器210相同的功能。
此时,在通过软件同时切换时钟信号和数据信号的方法中,如图36所示,除了图34所示的步骤外,还设置了利用与数据信号选择器560相对应的程序的数据信号选择步骤S55。在数据信号选择步骤S55中,根据在切换信号选择步骤S51中选出的切换信号,从与第1时钟信号同步的第1数据信号、及与第2时钟信号同步的第2数据信号中选出一个作为选择数据信号,且在使其与输出时钟信号同步后,将其作为输出数据信号输出。
(第5实施例的变形例)
以下,参照附图对本发明的第5实施例的变形例所涉及的时钟信号切换装置加以说明。
图37为表示第5实施例的变形例所涉及的时钟信号切换装置的结构图。
如图37所示,本变形例所涉及的时钟信号切换装置502的特征在于:能够从输入的N个(N为2以上的整数)时钟信号中选出一个作为输出时钟信号。
具体地说,时钟信号切换装置502由切换信号译码器570、及第1~第(N-1)时钟信号选择器500n1~500n(N-1)构成。切换信号译码器570通过将输入的切换信号译码,来将分别与第1~第(N-1)时钟信号选择器500n1~500n(N-1)相对应的切换信号(第1~第(N-1)切换信号)输出。各个时钟信号选择器,例如第1时钟信号选择器500n1,根据输入的第1切换信号(译码信号),从一样被输入的第1时钟信号及第2时钟信号中选出一个,并且将选出的时钟信号作为第1输出时钟信号输出。第2时钟信号选择器500n2(省略图示),根据输入的第2切换信号(译码信号),从由第1时钟信号选择器500n1输出的第1输出时钟信号、及第3时钟信号中选出一个作为第2输出时钟信号。
其次,用图38对各个时钟信号选择器的具体结构加以说明。
图38为表示图37所示的(N-1)个第1~第(N-1)时钟信号选择器500n1~500n(N-1)中的例如第(N-1)时钟信号选择器500n(N-1)的结构图。另外,在图38中,对与图31所示的时钟信号切换装置500相同的构成要素标注相同的符号。
如图38所示,第(N-1)时钟信号选择器500n(N-1)的结构与图31所示的时钟信号切换装置500一样。也就是说,第(N-1)时钟信号选择器500n(N-1)由第1信号同步产生器510a及第2信号同步产生器510b、同步切换信号选择器520、屏蔽信号合成器530、时钟信号选择器540、及时钟信号屏蔽器550构成。但是,向第(N-1)时钟信号选择器500n(N-1)输入由第(N-2)时钟信号选择器500n(N-2)输出的第(N-2)输出时钟信号、由切换信号译码器570译码的第(N-1)切换信号(译码信号)、及第N时钟信号。并且,与用图31说明的第5实施例一样,在第(N-1)时钟信号选择器500n(N-1)中,根据第(N-1)切换信号,从第(N-2)输出时钟信号及第N时钟信号中选出一个作为第(N-1)选择时钟信号,并且,将用第(N-1)合成屏蔽信号屏蔽的第(N-1)选择时钟信号作为第(N-1)输出时钟信号输出。
另外,可以认为图37所示的各个时钟信号选择器的动作与图31所示的时钟信号切换装置500中的动作一样。
这样一来,根据第5实施例的变形例,由于图38所示的第(N-1)时钟信号选择器500n(N-1),也就是图31所示的第5实施例所涉及的时钟信号切换装置500设置了两个以上,因此能够在3个以上的时钟信号之间相互切换。并且,由于构成时钟信号切换装置502的各个时钟信号选择器(500n1~500n(N-1)),与图31所示的时钟信号切换装置500相同,因此即使是切换3个以上的时钟信号时,也能够确实地获得通过第5实施例所得到的效果。
另外,在第5实施例的变形例中,实现构成时钟信号切换装置502的各个时钟信号选择器的功能的电路结构,为例如图32所示的时钟信号切换电路501那样。
并且,若在设置第5实施例的变形例所涉及的数据切换装置以外,如图17所示的数据总线切换装置203那样,再设置数据信号选择器(210n1~210n(N-1))的话,则能够在切换时钟信号的同时,切换数据信号。
(第6实施例)
以下,参照附图对本发明的第6实施例所涉及的时钟信号切换装置加以说明。
图39为表示第6实施例所涉及的时钟信号切换装置的结构图。
如图39所示,第6实施例所涉及的时钟信号切换装置600由信号选择器610、及时钟信号屏蔽器620构成。
信号选择器610根据输入的切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。时钟信号屏蔽器620通过用输入的屏蔽信号屏蔽选择时钟信号,来产生输出时钟信号且将其输出。另外,输入到时钟信号切换装置600的屏蔽信号及切换信号例如由外部时机控制电路控制。
其次,用图40对实现所述功能的电路结构加以说明。
图40为表示实现图39所示的时钟信号切换装置600的功能的时钟信号切换电路601的结构图。
如图40所示,时钟信号切换电路601由第8多路转换器611、及第6“与”电路621构成。
第8多路转换器611以第1时钟信号、第2时钟信号、及切换信号为输入,根据输入的切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号。第6“与”电路621以选择时钟信号及屏蔽信号为输入,产生为输入的屏蔽信号和选择时钟信号的“与”的输出时钟信号,且将其输出。
其次,用图41所示的时序图对传达所述时钟信号切换电路601的信号的波形加以说明。
图41为在图40所示的时钟信号切换电路601中,将第1时钟信号切换到第2时钟信号后,再将第2时钟信号切换到第1时钟信号时的各个信号的时序图。另外,在图41中的符号A1、A2、B、C、D、及E分别对应于图40所示的符号。
如图41所示,首先,若当从第1时钟信号切换到第2时钟信号时,在时刻T61中,切换信号(B)从高电平变成低电平的话,则由第8多路转换器611输出的选择时钟信号(C)在时刻T61从第1时钟信号(A1)切换到第2时钟信号(A2)。
并且,在切换信号(B)发生变化的时刻T61前的、从是本来要切换的时钟信号的第1时钟信号的最后的脉冲开始下降的时刻T60,到在时刻T61后的、是要切换成的时钟信号的第2时钟信号(A2)的最初的脉冲开始下降的时刻T62之间,使屏蔽信号(D)在该期间为低电平。这样一来,由于通过时钟信号屏蔽器620产生选择时钟信号(C)和屏蔽信号(D)的“与”,因此能够产生从选择时钟信号(C)除去波形60(细须状脉冲)的输出时钟信号(E)。
相反,若当从第2时钟信号(A2)切换到第1时钟信号(A1)时,在时刻T64,切换信号(B)从低电平变为高电平的话,则由第8多路转换器611输出的选择时钟信号(C),在时刻T64从第2时钟信号(A2)切换到第1时钟信号(A1)。
并且,在切换信号(B)发生变化的时刻T64前的、从是本来要切换的时钟信号的第2时钟信号(A2)的最后的脉冲开始下降的时刻T63,到在时刻T64后的、是要切换成的时钟信号的第1时钟信号(A1)的最初的脉冲开始下降的时刻T65之间,使屏蔽信号(D)在该期间为低电平。这样一来,由于通过时钟信号屏蔽器620产生选择时钟信号(C)和屏蔽信号(D)的“与”,因此能够产生从选择时钟信号(C)除去波形61(细须状脉冲)的输出时钟信号(E)。
图42为表示分别使切换信号(B)及屏蔽信号(D)变化的时序图。
如图42所示,首先,在第1屏蔽信号变化步骤S60中,在是本来要切换的时钟信号的第1时钟信号的脉冲开始下降的时刻T60,使屏蔽信号从高电平变为低电平。
其次,在切换信号变化步骤S61中,从时刻T60算起,在本来要切换的第1时钟信号的一个周期的时间之内,使切换信号变化。
其次,在第2屏蔽信号变化步骤S62中,在切换信号变化的时刻T61后的、在为要切换成的时钟信号的第2时钟信号的最初脉冲开始下降的时刻T64,使时钟信号从低电平变为高电平。
如上所述,根据第6实施例,能够通过时钟信号屏蔽器620用输入的屏蔽信号,将由信号选择器610选出的选择切换信号屏蔽。因此,由于控制了使切换信号及屏蔽信号变化的时机,故能够从发生了细须状脉冲或者负载比变化很大的选择时钟信号中排除细须状脉冲等。所以,能够在不发生误动作等的情况下切换时钟信号。
并且,根据第6实施例,第1时钟信号和第2时钟信号同步、及第1时钟信号和第2时钟信号相位相同,均不会影响到防止细须状脉冲或者负载比变化很大的现象。因此,即使是在互不同步且相位互不相同的时钟信号之间,也能够在不发生细须状脉冲或者负载比变化很大的情况下,切换输出时钟信号。
并且,根据第6实施例,若当切换时钟信号时,要切换成的时钟信号已被输入的话,则不管本来要切换的时钟信号为何种状态,都能够进行时钟信号的切换。因此,能够回避在现有的一部分装置中所发生的因本来要切换的时钟信号的状态而导致时钟信号切换失败的问题。
另外,虽然在第6实施例中,以时钟信号切换电路601作为实现时钟信号切换装置600的功能的电路结构的例子加以了说明,但也可以用其它的电路结构实现。
并且,若在设置第6实施例所涉及的时钟信号切换装置600以外,再设置数据信号选择器的话,则能够在切换时钟信号的同时,切换数据信号。该结构如图43所示。另外,如图43所示,信号选择器630根据输入的切换信号,从第1时钟信号及第2时钟信号中选出一个作为选择时钟信号,并且从第1数据信号及第2数据信号中选出一个作为选择数据信号。在信号屏蔽器640中,用屏蔽信号分别屏蔽由信号选择器630选出的选择时钟信号及选择数据信号,且将与被屏蔽的选择时钟信号同步的选择数据信号作为输出数据信号输出。
并且,在第6实施例中,在切换信号变化前的、本来要切换的时钟信号的最后的脉冲下降,到切换信号变化后的、要切换成的时钟信号的最初的脉冲下降之间,使屏蔽信号的波形在该期间为低电平。但是,也可以例如在切换信号变化前的、本来要切换的时钟信号的最后的脉冲开始下降,到切换信号变化后的、要切换成的时钟信号的最初的脉冲开始上升之间,使屏蔽信号的波形在该期间为低电平。
(第6实施例的变形例)
以下,参照附图对本发明的第6实施例的变形例所涉及的时钟信号切换装置加以说明。
图44为表示第6实施例的变形例所涉及的时钟信号切换装置的结构图。
如图44所示,本变形例所涉及的时钟信号切换装置602的特征在于:能够从输入的N个(N为2以上的整数)时钟信号中选出一个作为输出时钟信号。
具体地说,时钟信号切换装置602由切换信号译码器650、及第1~第(N-1)时钟信号选择器600n1~600n(N-1)构成。切换信号译码器650通过将输入的切换信号译码,来输出分别与第1~第(N-1)时钟信号选择器600n1~600n(N-1)相对应的切换信号(第1~第(N-1)切换信号)。各个时钟信号选择器,例如第1时钟信号选择器600n1根据输入的第1切换信号,从一样被输入的第1时钟信号及第2时钟信号中选出一个,且将被选择的时钟信号作为第1输出时钟信号输出。第2时钟信号选择器600n2(无图示)根据输入的第2切换信号(译码信号),从由第1时钟信号选择器600n1输出的第1输出时钟信号及第3时钟信号中选出一个作为第2输出时钟信号。
其次,用图45对各个时钟信号选择器的具体结构加以说明。
图45为表示图44所示的(N-1)个第1~第(N-1)时钟信号选择器600n1~600n(N-1)中的例如第(N-1)时钟信号选择器600n(N-1)的结构图。另外,在图45中,对与图39所示的时钟信号切换装置600相同的构成要素标注相同的符号。
如图45所示,第(N-1)时钟信号选择器600n(N-1)的结构与图39所示的时钟信号切换装置600一样。也就是说,第(N-1)时钟信号选择器600n(N-1)由信号选择器630、及信号屏蔽器640构成。但是,向第(N-1)时钟信号选择器600n(N-1)输入由第(N-2)时钟信号选择器600n(N-2)输出的第(N-2)输出时钟信号、被切换信号译码器650译码的第(N-1)切换信号、第N时钟信号、及第(N-1)屏蔽信号。并且,与用图39说明的第6实施例一样,在第(N-1)时钟信号选择器600n(N-1)中,根据第(N-1)切换信号,从第(N-2)输出时钟信号及第N时钟信号中选出一个作为第(N-1)选择时钟信号,且通过用输入的第(N-1)屏蔽信号屏蔽第(N-1)选择时钟信号,来产生第(N-1)输出时钟信号且将其输出。
另外,图44所示的各个时钟信号选择器中的动作,与图39所示的时钟信号切换装置600中的动作一样。
这样一来,根据第6实施例的变形例,由于图44所示的第(N-1)时钟信号选择器600n(N-1),也就是图38所示的第6实施例所涉及的时钟信号切换装置600设置了两个以上,因此能够在3个以上的时钟信号之间相互切换。并且,由于构成时钟信号切换装置602的各个时钟信号选择器600n1~600n(N-1),与图39所示的时钟信号切换装置600一样,因此即使在切换3个以上的时钟信号时,也能够确实地获得通过第6实施例所得到的效果。
另外,在第6实施例的变形例中,实现构成时钟信号切换装置602的各个时钟信号选择器的功能的电路结构,为例如图40所示的时钟信号切换电路601那样。
并且,若在设置第6实施例的变形例所涉及的数据切换装置以外,如图17所示的数据总线切换装置203那样,再设置数据信号选择器(210n1~210n(N-1)的话,则能够在切换时钟信号的同时,切换数据信号。
(产业上的利用可能性)
由于本发明所涉及的时钟信号切换装置、时钟信号切换方法、数据总线切换装置、数据总线切换方法、及数据接收装置能够从输入的多个时钟信号中选出一个作为输出时钟信号,且能够回避在该输出时钟信号所发生的细须状脉冲或者负载比变化很大的现象,因此在切换多个系统的时钟信号的装置等中,特别是对如HDMI或者DVI那样的采用数字传送方式的装置等非常有效。

Claims (48)

1、一种时钟信号切换装置,其特征在于:
包括:根据用以选择第1时钟信号及第2时钟信号中的一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;
根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;
通过用所述第1屏蔽信号将所述第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;
通过用所述第2屏蔽信号将所述第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;
根据所述切换信号,选出所述第1同步切换信号及所述第2同步切换信号中的一个作为选择切换信号的同步切换信号选择器;以及
根据所述选择切换信号,选出所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中的一个作为选择时钟信号的屏蔽时钟信号选择器。
2、根据权利要求第1项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
3、根据权利要求第1项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
4、一种数据接收装置,其至少包含一个权利要求第1项所述的时钟信号切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号传送到外部的传送器。
5、一种时钟信号切换方法,其特征在于:
包括:根据用以选择第1时钟信号及第2时钟信号中的一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;
通过用所述第1屏蔽信号将所述第1时钟信号屏蔽,产生第1屏蔽时钟信号,并且,通过用所述第2屏蔽信号将所述第2时钟信号屏蔽,产生第2屏蔽时钟信号的步骤;
根据所述切换信号,从所述第1同步切换信号及所述第2同步切换信号中选出一个作为选择切换信号的步骤;以及
根据所述选择切换信号,从所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中选出一个作为选择时钟信号的步骤。
6、根据权利要求第5项所述的时钟信号切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
7、根据权利要求第5项所述的时钟信号切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
8、一种数据总线切换装置,其特征在于:
包括:根据用以选择通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中的一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号、及第1同步切换信号的第1信号同步产生器;
根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号、及第2同步切换信号的第2信号同步产生器;
通过用所述第1屏蔽信号将所述第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;
通过用所述第2屏蔽信号将所述第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;
根据所述切换信号,将所述第1同步切换信号、及所述第2同步切换信号中的一个选为选择切换信号的同步切换信号选择器;
根据所述选择切换信号,将所述第1屏蔽时钟信号、及所述第2屏蔽时钟信号中的一个选为选择时钟信号的屏蔽时钟信号选择器;以及
根据所述选择切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的数据信号选择器。
9、根据权利要求第8项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
10、根据权利要求第8项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
11、一种数据接收装置,至少包含一个权利要求第8项所述的数据总线切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号、及所述第1数据信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号、及所述第2数据信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号、及所述选择数据信号传送到外部的传送器。
12、一种数据总线切换方法,其特征在于:
包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;
通过用所述第1屏蔽信号将所述第1时钟信号屏蔽,产生第1屏蔽时钟信号的步骤;
通过用所述第2屏蔽信号将所述第2时钟信号屏蔽,产生第2屏蔽时钟信号的步骤;
根据所述切换信号,将所述第1同步切换信号及所述第2同步切换信号中的一个选为选择切换信号的步骤;
根据所述选择切换信号,将所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中的一个选为选择时钟信号的步骤;以及
根据所述选择切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的步骤。
13、根据权利要求第12项所述的数据总线切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
14、根据权利要求第12项所述的数据总线切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
15、一种时钟信号切换装置,其特征在于:
包括:通过用第1屏蔽信号将第1时钟信号屏蔽,产生第1屏蔽时钟信号的第1时钟信号屏蔽器;
通过用第2屏蔽信号将第2时钟信号屏蔽,产生第2屏蔽时钟信号的第2时钟信号屏蔽器;以及
根据用以从所述第1时钟信号及所述第2时钟信号中选出一个的切换信号,来从所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器。
16、根据权利要求第15项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
17、根据权利要求第15项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
18、根据权利要求第15项所述的时钟信号切换装置,其特征在于:
还包括:使所述第1屏蔽信号与所述第1时钟信号同步的第1信号同步产生器,以及
使所述第2屏蔽信号与所述第2时钟信号同步的第2信号同步产生器;
所述第1时钟信号屏蔽器,用与所述第1时钟信号同步的所述第1屏蔽信号将所述第1时钟信号屏蔽;
所述第2时钟信号屏蔽器,用与所述第2时钟信号同步的所述第2屏蔽信号将所述第2时钟信号屏蔽。
19、根据权利要求第15项所述的时钟信号切换装置,其特征在于:
还包括:使所述切换信号与所述第1时钟信号同步的第1信号同步产生器,
使所述切换信号与所述第2时钟信号同步的第2信号同步产生器,以及
根据所述切换信号,从与所述第1时钟信号同步的所述切换信号、及与所述第2时钟信号同步的所述切换信号中选出一个作为选择切换信号的切换信号选择器;
所述屏蔽时钟信号选择器,根据所述选择切换信号,从所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中选出一个作为所述选择时钟信号。
20、一种数据接收装置,至少包含一个权利要求第15项所述的时钟信号切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号传送到外部的传送器。
21、一种数据总线切换装置,其特征在于:
包括:使用第1屏蔽信号将通过第1数据总线输入的第1时钟信号屏蔽,来产生第1屏蔽时钟信号的第1时钟信号屏蔽器;
使用第2屏蔽信号将通过第2数据总线输入的第2时钟信号屏蔽,来产生第2屏蔽时钟信号的第2时钟信号屏蔽器;
根据用来从所述第1时钟信号及所述第2时钟信号中选出一个的切换信号,来从所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中选出一个作为选择时钟信号的屏蔽时钟信号选择器;以及
根据所述切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的数据信号选择器。
22、根据权利要求第21项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
23、根据权利要求第21项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
24、根据权利要求第21项所述的数据总线切换装置,其特征在于:
还包括:使所述第1屏蔽信号与所述第1时钟信号同步的第1信号同步产生器,以及
使所述第2屏蔽信号与所述第2时钟信号同步的第2信号同步产生器;
所述第1时钟信号屏蔽器,用与所述第1时钟信号同步的所述第1屏蔽信号将所述第1时钟信号屏蔽;
所述第2时钟信号屏蔽器,用与所述第2时钟信号同步的所述第2屏蔽信号将所述第2时钟信号屏蔽。
25、根据权利要求第21项所述的数据总线切换装置,其特征在于:
还包括:使所述切换信号与所述第1时钟信号同步的第1信号同步产生器,
使所述切换信号与所述第2时钟信号同步的第2信号同步产生器,以及
根据所述切换信号,从与所述第1时钟信号同步的所述切换信号、及与所述第2时钟信号同步的所述切换信号中选出一个作为选择切换信号的切换信号选择器;
所述屏蔽时钟信号选择器,根据所述选择切换信号,从所述第1屏蔽时钟信号及所述第2屏蔽时钟信号中选出一个作为所述选择时钟信号;
所述数据信号选择器,根据所述选择切换信号,从所述第1数据信号及所述第2数据信号中选出一个作为所述选择数据信号。
26、一种数据接收装置,至少包含一个权利要求第21项所述的数据总线切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号及所述第1数据信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号及所述第2数据信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号及所述选择数据信号传送到外部的传送器。
27、一种时钟信号切换装置,其特征在于:
包括:根据用以选择第1时钟信号及第2时钟信号中的一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;
根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;
根据所述切换信号,从所述第1同步切换信号及所述第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;
根据所述选择切换信号,从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;
产生将所述第1屏蔽信号的屏蔽部分、和所述第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的合成屏蔽信号产生器;以及
使用所述合成屏蔽信号将所述选择时钟信号屏蔽的时钟信号屏蔽器。
28、根据权利要求第27项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
29、根据权利要求第27项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
30、一种数据接收装置,至少包含一个权利要求第27项所述的时钟信号切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号传送到外部的传送器。
31、一种时钟信号切换方法,其特征在于:
包括:根据用以选择第1时钟信号及第2时钟信号中的一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;
根据所述切换信号,从所述第1同步切换信号及所述第2同步切换信号中选出一个作为选择切换信号的步骤;
根据所述选择切换信号,从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的步骤;
产生将所述第1屏蔽信号的屏蔽部分、和所述第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的步骤;以及
使用所述合成屏蔽信号将所述选择时钟信号屏蔽的步骤。
32、根据权利要求第31项所述的时钟信号切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
33、根据权利要求第31项所述的时钟信号切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
34、一种数据总线切换装置,其特征在于:
包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号的第1信号同步产生器;
根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的第2信号同步产生器;
根据所述切换信号,从所述第1同步切换信号及所述第2同步切换信号中选出一个作为选择切换信号的同步切换信号选择器;
根据所述选择切换信号,从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;
产生将所述第1屏蔽信号的屏蔽部分、和所述第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的合成屏蔽信号产生器;
使用所述合成屏蔽信号将所述选择时钟信号屏蔽的时钟信号屏蔽器;
以及根据所述选择切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的数据信号选择器。
35、根据权利要求第34项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
36、根据权利要求第34项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
37、一种数据接收装置,至少包含一个权利要求第34项所述的数据总线切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号及所述第1数据信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号及所述第2数据信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号及所述选择数据信号传送到外部的传送器。
38、一种数据总线切换方法,其特征在于:
包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号及所述第1时钟信号,产生分别与所述第1时钟信号同步的第1屏蔽信号及第1同步切换信号,并且,根据所述切换信号及所述第2时钟信号,产生分别与所述第2时钟信号同步的第2屏蔽信号及第2同步切换信号的步骤;
根据所述切换信号,从所述第1同步切换信号及所述第2同步切换信号中选出一个作为选择切换信号的步骤;
根据所述选择切换信号,从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的步骤;
产生将所述第1屏蔽信号的屏蔽部分、和所述第2屏蔽信号的屏蔽部分的重复部分作为屏蔽部分的合成屏蔽信号的步骤;
使用所述合成屏蔽信号将所述选择时钟信号屏蔽的步骤;以及
根据所述选择切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的步骤。
39、根据权利要求第38项所述的数据总线切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
40、根据权利要求第38项所述的数据总线切换方法,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
41、一种时钟信号切换装置,其特征在于:
包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号,来从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;以及
使用输入的屏蔽信号将所述选择时钟信号屏蔽的时钟信号屏蔽器。
42、根据权利要求第41项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
43、根据权利要求第41项所述的时钟信号切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
44、一种数据接收装置,至少包含一个权利要求第41项所述的时钟信号切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号传送到外部的传送器。
45、一种数据总线切换装置,其特征在于:
包括:根据用以从通过第1数据总线输入的第1时钟信号、及通过第2数据总线输入的第2时钟信号中选出一个的切换信号,来从所述第1时钟信号及所述第2时钟信号中选出一个作为选择时钟信号的时钟信号选择器;
使用输入的屏蔽信号将所述选择时钟信号屏蔽的时钟信号屏蔽器;
以及根据所述切换信号,从通过所述第1数据总线输入且与所述第1时钟信号同步的第1数据信号、及通过所述第2数据总线输入且与所述第2时钟信号同步的第2数据信号中,选出一个作为选择数据信号的数据信号选择器。
46、根据权利要求第45项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的频率互不相同。
47、根据权利要求第45项所述的数据总线切换装置,其特征在于:
所述第1时钟信号及所述第2时钟信号的相位互不相同。
48、一种数据接收装置,至少包含一个权利要求第45项所述的数据总线切换装置作为信号切换器,其特征在于:
至少包括:将从外部接收的所述第1时钟信号及所述第1数据信号输出到所述信号切换器的第1接收器,
将从外部接收的所述第2时钟信号及所述第2数据信号输出到所述信号切换器的第2接收器,以及
将由所述信号切换器选出的所述选择时钟信号及所述选择数据信号传送到外部的传送器。
CNB2004100634944A 2003-07-14 2004-07-09 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法 Expired - Fee Related CN1300972C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003274346 2003-07-14
JP2003274346 2003-07-14

Publications (2)

Publication Number Publication Date
CN1578211A true CN1578211A (zh) 2005-02-09
CN1300972C CN1300972C (zh) 2007-02-14

Family

ID=34056069

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100634944A Expired - Fee Related CN1300972C (zh) 2003-07-14 2004-07-09 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法

Country Status (3)

Country Link
US (4) US7145368B2 (zh)
JP (1) JP4972181B2 (zh)
CN (1) CN1300972C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103546125A (zh) * 2013-09-24 2014-01-29 北京时代民芯科技有限公司 一种多选一无毛刺时钟切换电路
CN104049713A (zh) * 2013-03-14 2014-09-17 三星电子株式会社 使用时钟级联互补开关逻辑的集成时钟选通器(icg)
CN108616270A (zh) * 2018-05-16 2018-10-02 珠海市杰理科技股份有限公司 恢复电路和接收设备
CN109254522A (zh) * 2018-09-26 2019-01-22 上海星秒光电科技有限公司 时钟切换装置、方法及时间测量设备、方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3778292B2 (ja) * 2004-07-12 2006-05-24 セイコーエプソン株式会社 クロック切り替え回路
KR100689845B1 (ko) * 2004-10-11 2007-03-08 삼성전자주식회사 영상재생장치 및 그 제어방법
DE102007053128B3 (de) * 2007-11-08 2008-12-18 Texas Instruments Deutschland Gmbh Störimpulsfreier Zweiweg-Taktumschalter
KR20120012119A (ko) * 2010-07-30 2012-02-09 주식회사 하이닉스반도체 레이턴시 제어 회로 및 그의 동작 방법
JP2013196380A (ja) * 2012-03-19 2013-09-30 Ricoh Co Ltd クロック生成装置、及び情報処理装置
JP5880603B2 (ja) * 2014-03-19 2016-03-09 日本電気株式会社 クロック発生装置、サーバシステムおよびクロック制御方法
US20170255985A1 (en) * 2016-03-03 2017-09-07 Ebay Inc. Recommendation engine
JP7340957B2 (ja) * 2019-05-27 2023-09-08 キヤノン株式会社 撮像装置及びその制御方法及びプログラム
GB201918998D0 (en) * 2019-12-20 2020-02-05 Nordic Semiconductor Asa Clock selector circuit
CN112291029B (zh) * 2020-11-02 2024-05-28 温州大学 一种系统同步方法
GB202102971D0 (en) 2021-03-03 2021-04-14 Nordic Semiconductor Asa Clock selector circuit

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0282812A (ja) 1988-09-20 1990-03-23 Fujitsu Ltd クロック切換方式
JPH04305719A (ja) 1991-01-10 1992-10-28 Nec Corp クロック信号切換え回路
JPH04291609A (ja) * 1991-03-20 1992-10-15 Matsushita Electric Ind Co Ltd クロック切り替え制御装置
JP2954773B2 (ja) * 1992-01-17 1999-09-27 株式会社日立製作所 システムクロックの位相制御方式
JP3142084B2 (ja) 1992-05-26 2001-03-07 キヤノン株式会社 情報処理装置
JPH08328687A (ja) 1995-05-30 1996-12-13 Nkk Corp クロック切替回路
US5537062A (en) 1995-06-07 1996-07-16 Ast Research, Inc. Glitch-free clock enable circuit
JPH0998161A (ja) 1995-09-29 1997-04-08 Oki Electric Ind Co Ltd クロック切替え回路
JPH1041794A (ja) * 1996-07-26 1998-02-13 Victor Co Of Japan Ltd クロック位相調整回路
JPH10154021A (ja) * 1996-09-30 1998-06-09 Toshiba Corp クロック切換装置およびクロック切換方法
JPH1168726A (ja) 1997-08-22 1999-03-09 Oki Electric Ind Co Ltd クロック切替え回路
DE19844671C1 (de) * 1998-09-29 1999-10-07 Siemens Ag Spikefreie Taktumschaltung
US6453425B1 (en) * 1999-11-23 2002-09-17 Lsi Logic Corporation Method and apparatus for switching clocks presented to synchronous SRAMs
JP2002117683A (ja) 2000-10-04 2002-04-19 Sony Corp クロック切り換え回路およびこれを有する記憶装置
JP2002182777A (ja) * 2000-12-15 2002-06-26 Mitsubishi Electric Corp クロック切り換え回路
DE10122481B4 (de) * 2001-05-09 2012-02-16 Nxp B.V. Schaltung zur wahlweisen Erzeugung eines Ausgangssignals aus einem von mehreren Taktsignalen
TWI237946B (en) * 2001-07-06 2005-08-11 Via Tech Inc Clock output circuit free of glitch and method thereof
US6600345B1 (en) * 2001-11-15 2003-07-29 Analog Devices, Inc. Glitch free clock select switch
JP3593104B2 (ja) * 2002-01-11 2004-11-24 沖電気工業株式会社 クロック切替回路
US7188336B2 (en) * 2002-04-17 2007-03-06 International Bussiness Machines Corporation Multi-platform software interface and documentation generator
JP2005191877A (ja) * 2003-12-25 2005-07-14 Fujitsu Ltd クロック切り替え回路
KR100674910B1 (ko) * 2004-07-06 2007-01-26 삼성전자주식회사 글리치를 유발하지 않는 클럭 스위칭 회로
DE102006026914B4 (de) * 2006-06-09 2008-02-28 Atmel Germany Gmbh Verfahren zum Umschalten eines Systemtakts und Taktsynchronisierungsvorrichtung

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104049713A (zh) * 2013-03-14 2014-09-17 三星电子株式会社 使用时钟级联互补开关逻辑的集成时钟选通器(icg)
CN104049713B (zh) * 2013-03-14 2018-10-19 三星电子株式会社 使用时钟级联互补开关逻辑的集成时钟选通器(icg)
CN103546125A (zh) * 2013-09-24 2014-01-29 北京时代民芯科技有限公司 一种多选一无毛刺时钟切换电路
CN103546125B (zh) * 2013-09-24 2016-03-23 北京时代民芯科技有限公司 一种多选一无毛刺时钟切换电路
CN108616270A (zh) * 2018-05-16 2018-10-02 珠海市杰理科技股份有限公司 恢复电路和接收设备
CN108616270B (zh) * 2018-05-16 2021-10-15 珠海市杰理科技股份有限公司 恢复电路和接收设备
CN109254522A (zh) * 2018-09-26 2019-01-22 上海星秒光电科技有限公司 时钟切换装置、方法及时间测量设备、方法

Also Published As

Publication number Publication date
US20070061927A1 (en) 2007-03-15
US7816952B2 (en) 2010-10-19
US8026744B2 (en) 2011-09-27
JP2010191976A (ja) 2010-09-02
US7145368B2 (en) 2006-12-05
US20080290913A1 (en) 2008-11-27
US7423459B2 (en) 2008-09-09
US20050012530A1 (en) 2005-01-20
US20100315129A1 (en) 2010-12-16
JP4972181B2 (ja) 2012-07-11
CN1300972C (zh) 2007-02-14

Similar Documents

Publication Publication Date Title
CN1300972C (zh) 时钟信号切换装置、时钟信号切换方法、数据总线切换装置及数据总线切换方法
CN1260889C (zh) 低消耗电流的驱动电路
CN1163781C (zh) 有源矩阵型液晶显示器件的驱动电路
CN1948974A (zh) 半导体集成电路装置及电子装置
CN1320769C (zh) 编码器、解码器以及数据传送系统
CN1829092A (zh) 电平移动电路和移位寄存器和显示设备
CN1790912A (zh) 半导体集成电路装置
CN1487748A (zh) B图像的直接模式运动矢量计算方法
CN1805531A (zh) 图像处理装置及方法、记录介质、以及程序
CN1744440A (zh) 电平转换、电源电压发生、移位、移位寄存器电路和显示设备
CN1976229A (zh) 半导体集成电路及泄漏电流降低方法
CN1773590A (zh) 电流驱动器
CN101040306A (zh) 伪随机数生成装置
CN1262986C (zh) 图象处理方法及图象处理装置
CN1201519C (zh) 数据一致性检测装置、数据一致性判断装置及数据挑选装置
CN1248513C (zh) 彩色图象显示器中的自动白平衡调整电路
CN1771668A (zh) 数据处理终端系统以及使用其的发射和接收方法
CN1290300C (zh) 接收设备及其流控制方法和发送设备及其流控制方法
CN1905075A (zh) 半导体存储器件
CN1764928A (zh) 多等级单色图像显示方法,多等级单色图像显示设备,计算机,单色显示设备,再转换适配器,和视频卡
CN1017489B (zh) 数字调制方法
CN1405671A (zh) 传输装置、源分组生成装置、分组模式确定方法与程序
CN1232024C (zh) 电机控制器
CN1129311C (zh) 数据处理控制装置及其方法
CN1213799A (zh) 半导体集成电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070214

Termination date: 20170709