CN1489846A - 半导体集成电路 - Google Patents
半导体集成电路 Download PDFInfo
- Publication number
- CN1489846A CN1489846A CNA018226027A CN01822602A CN1489846A CN 1489846 A CN1489846 A CN 1489846A CN A018226027 A CNA018226027 A CN A018226027A CN 01822602 A CN01822602 A CN 01822602A CN 1489846 A CN1489846 A CN 1489846A
- Authority
- CN
- China
- Prior art keywords
- clock signal
- phase
- circuit
- semiconductor integrated
- generating circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
- H04L7/0338—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开了一种用于接收串行传输数据的半导体集成电路。该电路在接收串行传输数据时,即使在串行传输数据因传输线路中信号出现延迟偏差而相对于采样时钟信号出现相移或波形质量下降时,也能够稳定地测定符号值。这种半导体集成电路含有:第一时钟信号发生电路,产生同步于输入时钟信号的N相位时钟信号;第二时钟信号发生电路,产生M相位时钟信号而且这些时钟信号同步于所选择的一个由第一时钟信号产生电路产生的N相位时钟信号,在此,N≠M;以及一个计算电路,用于求出一个控制值以从N相位时钟信号中选择一个相位,它根据串行传输数据的逻辑值,所述串行传输数据的采样利用N相位时钟信号和M相位时钟信号来进行。
Description
技术领域
本发明涉及一种半导体集成电路,特别涉及一种用于接收串行传输数据的半导体集成电路。
背景技术
到目前为止,就数字信号(数据)的高速串行传输而言,在接收串行传输数据方面,通常是使用这样一种方法,其中利用一个采样时钟信号来对串行传输数据进行采样,这个采样时钟信号的频率等于串行传输数据的位速率,而且这个采样时钟信号同步于串行传输数据。
但是,根据这样一个简单的采样方法,当利用这种采样时钟信号来对串行传输数据进行采样时,因为传输线路中的信号延迟偏差,相对于采样时钟信号的相位,串行传输数据的相位会出现相移(这种现象称之为“偏移”),或串行传输数据本身的波形质量会出现下降,从而在一些情况下,不能够准确地测定符号值。
因此,就设计用来接收高速串行传输数字信号的接收电路而言,即使在接收到波形质量下降的串行传输数据时,也能够稳定地测定符号值的电路技术已变得非常重要。
近年来,一种重复采样方法已得到使用,该方法作为一种即使在传输线路中的串行传输数据出现波形质量下降的情况下也能够有效稳定地测定符号值的方法,是以采样点数量高于串行传输数据位数的原理来测定符号值。
例如,美国专利5,802,103公开了全双工传输系统的一个实例,其中利用高速串行传输中的重复采样方法来测定接收数据。正如文件中所公开的那样,在利用三倍重复采样方法的情况下,即使当串行传输数据的相位相对于采样时钟信号的相位发生相移时,相对于符号周期(这相当于时钟频率乘以一个数据块中的位数所获得的乘积的倒数)而言,能够允许近乎±30%的相移。
图1为方框图,显示了先前技术中一个利用重复采样方法的接收电路的实例。在这个实例中,一个数据块中的位数是8位,而且采样速率是串行传输数据的位速率的三倍。
如图1所示,这种接收电路含有:一个PLL或DLL电路210,它根据输入时钟信号产生多相位时钟信号,多相位时钟信号提供的采样速率是串行传输数据的位速率的三倍;一个采样寄存器220,它利用多相位时钟信号来对串行传输数据进行重复采样;以及一个逻辑值判定电路230,它根据重复采样的结果,判定包含在一个数据块中的8位符号值。
输入到采样寄存器220的一个数据块(8位)的串行传输数据被分在24个采样点进行重复采样,采样点的数量是符号位数的三倍,而重复采样数据以24位并行数据形式被输出。
逻辑值判定电路230利用并行数据进行概率计算,以此来发现串行传输数据的转换点。此外,逻辑值判定电路230还根据转换点,执行重新采样,从重复采样所获得的24位并行数据中选定适当的8位并行数据,以此来最终确定8位符号值。
图2为从逻辑值的角度说明图1所示的接收电路工作原理的示意图。输入到接收电路的串行传输数据的一个数据块,通过多相位时钟信号被进行重复采样,多相位时钟信号的频率是串行传输数据一个数据块的位速率的三倍,从而采样数据以24位并行数据的形式被输出,24位并行数据反映了串行传输数据的逻辑值。
利用并行数据执行概率计算,以此可以确定转换点201~205。例如,当相同的逻辑值在采样并行数据中连续两次时,就确定了转换点的存在。在因此而确定的转换点的基础上,可以从24位并行数据中确定8位符号值。
但是,按照这种重复采样方法,采样时钟的数量和采样电路的数量会增多,从而在半导体集成电路中所需要的基片面积和耗损电流也会增大。因此,就设计采用三倍、四倍或更高倍数的重复采样方法的半导体集成电路而言,虽然可通过采用精密半导体技术来解决这个问题,但存在着制造成本上升的问题。
发明内容
鉴于上述原因,本发明的目的是提供一种半导体集成电路,用于实现接收串行传输数据的接收电路,这种接收电路在接收串行传输数据时,即使在串行传输数据因传输线路中信号出现偏差或延迟而相对于采样时钟信号出现相移或波形质量下降时,也能够稳定地测定符号值,而且这种接收电路还能够控制采样时钟信号数量和采样电路数量的增加。
为实现上述的目的,本发明采用下述的技术方案:
根据本发明第一个技术方案所述的一种半导体集成电路中含有:第一时钟信号发生电路,用于产生N相位时钟信号并使这些时钟信号同步于输入时钟信号;第二时钟信号发生电路,用于产生M相位时钟信号并使这些时钟信号同步于所选择的一个由第一时钟信号产生电路产生的N相位时钟信号,在此,N≠M;以及一个计算电路,用于求出一个控制值以从N相位时钟信号中选择一个相位,它根据串行传输数据的逻辑值,所述串行传输数据的采样利用N相位时钟信号和M相位时钟信号来进行。
此外,根据本发明第二个技术方案所述的一种半导体集成电路中含有:第一时钟信号发生电路,用于产生N相位时钟信号并使这些时钟信号同步于输入时钟信号;第二时钟信号发生电路,用于产生M相位时钟信号并使这些时钟信号同步于输入时钟信号;以及一个计算电路,用于获得控制值以改变N相位时钟信号与M相位时钟信号之间的相位关系,它根据串行传输数据的逻辑值,所述串行传输数据的采样利用N相位时钟信号和M相位时钟信号来进行。
本发明所述的半导体集成电路适用于诸如液晶显示器之类的装置,它的特点是:利用两组多相位时钟信号,它们同步于输入时钟信号而且在一个时间单位内脉冲数不同,即频率不同。第一组多相位时钟信号,用于测量串行传输数据的相位校准;而第二组多相位时钟信号,用于测量串行传输数据的相位校准和用于获得串行传输数据的符号值。第二组多相位时钟信号的相位利用相位校准的测量结果来进行调整,以此能够确保采样时钟信号的相位相对于传输数据来说总是处于最佳。
因此,在接收串行传输数据时,即使在串行传输数据因传输线路中信号出现偏差或延迟而相对于采样时钟信号出现相移或波形质量下降时,也能够稳定地测定符号值,而且还能够控制采样时钟信号数量和采样电路数量的增加。
附图说明
通过参看附图来阅读下面的详细说明,本发明的特点将变得清晰易懂。在这些附图中,相同的标号表示的是相同的组件。
图1为方框图,表明了以前的一个利用重复采样方法的接收电路的实例。
图2为示意图,从逻辑值的角度说明了图1所示的接收电路的工作原理。
图3为方框图,表明了一种接收电路的结构。这种接收电路是根据本发明第一实施例所述的一种半导体集成电路的原理来实现的。
图4为示意图,从逻辑值的角度说明了图3所示的接收电路的工作原理。
图5为示意图,从逻辑值的角度说明了图3所示的接收电路中输入串行传输数据相对于采样时钟信号出现相移的情况下的工作原理。
图6为示意图,从逻辑值的角度说明了图5所示的相移调整之后的工作原理。
图7A表明了所需要的最少采样数量,以及在利用本发明的N相位时钟信号和M相位时钟信号的采样方法中,串行传输数据的相位调整范围,而图7B表明了所需要的最少采样数量,以及在利用先前技术实例的X倍重复采样方法中,串行传输数据的相位调整范围。
图8为示意图,从逻辑值的角度说明了在图3所示接收电路中输入串行传输数据相对于采样时钟信号出现不平衡相移的情况下的工作原理。
图9为示意图,从逻辑值的角度说明了图8所示的不平衡相移调整之后的工作原理。
图10为方框图,表明了一种接收电路的结构。这种接收电路是根据本发明第二实施例揭示的一种半导体集成电路的原理来实现的。
具体实施方式
图3为方框图,表明了一种接收电路的结构。这种接收电路是根据本发明第一实施例所述的一种半导体集成电路的原理来实现的。在这个实施例中,一个数据块中的位数为8位,而且实现的相位调整能力等于或高于以串行传输数据的位速率的三倍速率来进行重复采样的情况下所实现的相位调整能力。
这种接收电路含有:第一PLL或DLL电路10,用于根据一个输入时钟信号产生等相位间隔的N相位时钟信号;第二PLL或DLL电路20,用于产生等相位间隔的M相位时钟信号,而且M相位时钟信号同步于N相位时钟信号的N相位中的一个相位。N相位时钟信号,用于测量串行传输数据的相位校准;而M相位时钟信号,用于测量串行传输数据的相位校准和用于求出串行传输数据的符号值。在这个实施例中,7相位时钟信号用作N相位时钟信号,而8相位时钟信号用作M相位时钟信号。
此外,这种接收电路还含有一个采样寄存器30,它在14个(=N+M-1)采样点对串行传输数据进行采样,这些采样点在7相位时钟信号与8相位时钟信号之间并不重合。输入到采样寄存器30的串行传输数据是位速率为1.75倍于符号位数的并行数据,从而并行数据是以14位采样数据的形式被输出。
另外,这种接收电路还含有一个校准计算电路40,它利用所输入的14位采样数据来执行概率计算。以此来最终确定8位符号值、校准相移值及传输质量值。校准相移值从校准计算电路40输出,被输送到第二PLL或DLL电路20。
图4为示意图,从逻辑值的角度说明了图3所示的接收电路的工作原理。输入的串行传输数据在第一组采样点11~17和第二组采样点21~28被进行采样,第一组采样点11~17是将一个数据块的周期(8位)等分为7等份,而第二组采样点21~28是将一个数据块的周期等分为8等份,从而,采样数据是以14位的形式被输出:即采样数据31、32a、32b、33a、33b、34a、34b、35、36a、36b、37a、37b、38a及38b。
图3所示的校准计算电路40利用14位采样数据计算串行传输数据离开适当相位校准位置的相移值。
下面,将以实例形式介绍一种计算方法,计算串行传输数据离开适当相位校准位置的相移值。
首先,将校准计算电路的内部寄存器41~47中的值复位到“0”。接着,校准计算电路判定采样数据32a的逻辑值是否等于采样数据32b的逻辑值,如果逻辑值彼此相等,校准计算电路将“-1”存储在内部寄存器42中。同样,校准计算电路判定采样数据33a的逻辑值是否等于采样数据33b的逻辑值,如果逻辑值彼此相等,校准计算电路将“-1”存储在内部寄存器43中。同样,校准计算电路判定采样数据34a的逻辑值是否等于采样数据34b的逻辑值,如果逻辑值彼此相等,校准计算电路将“-1”存储在内部寄存器44中。
另一个方面,校准计算电路判定采样数据36a的逻辑值是否等于采样数据36b的逻辑值,如果逻辑值彼此相等,校准计算电路将“+1”存储在内部寄存器45中。同样,校准计算电路判定采样数据37a的逻辑值是否等于采样数据37b的逻辑值,如果逻辑值彼此相等,校准计算电路将“+1”存储在内部寄存器46中。同样,校准计算电路判定采样数据38a的逻辑值是否等于采样数据38b的逻辑值,如果逻辑值彼此相等,校准计算电路将“+1”存储在内部寄存器47中。
通过对分别存储在内部寄存器41~47中的值进行求和,即能够计算出校准相移值,它代表着串行传输数据离开适当相位校准位置的相移量。在串行传输数据是在适当相位校准位置时,校准相移值为“0”。此外,通过对分别存储在内部寄存器41~47中的值的绝对值进行求和,能够计算出质量值,它代表着传输线路的质量。在传输线路的质量为良好的情况下,传输质量值变为“6”。
同时,通过在第二组采样点21~28对串行传输数据进行采样所获得的符号值,是以检测信号的形式被输出,第二组采样点21~28是将一个数据块的周期等分为8等份。
下面,将以实例形式介绍另一种计算方法,计算串行传输数据离开适当相位校准位置的相移值。
虽然在前面的实例中,每个内部寄存器41~47中存储的都是“0”、“-1”或“+1”,但在这个实例中,每个内部寄存器41~47中存储的是“0”或“1”。具体地讲就是,如果两个比较的采样数据的逻辑值是相等的话,那么,校准计算电路是将“1”存储在每个内部寄存器中。此后,校准计算电路进行求和计算:求出分别存储在内部寄存器41~44中的值的总和SUM1和求出分别存储在内部寄存器45~47中的值的总和SUM2,以求出两个和的差值(SUM2-SUM1)。因此,校准计算电路能够计算出校准相移值,它代表着串行传输数据离开适当相位校准位置的相移量。
图5为示意图,从逻辑值的角度说明了在根据本实施例的接收电路中输入串行传输数据相对于采样时钟信号出现相移的情况下的工作原理。这是一个出现波形质量下降的实例,波形质量下降的原因是传输线路中串行传输数据与时钟信号之间的信号延迟时间不同。
输入的串行传输信号在第一组采样点11~17和第二组采样点21~28被进行采样,两组采样点有一个共同的采样点,从而采样数据是以14位的形式被输出:即采样数据51、52a、52b、53a、53b、54a、54b、55、56a、56b、57a、57b、58a及58b。
由于串行传输数据相对于采样时钟信号的相位校准出现相移,因此,分别存储在校准计算电路内部寄存器41~47中的值的总和,即校准相移值,为“+2”而不是“0”。相位调整是以这样的方式来进行:根据产生采样时钟信号的第二PLL或DLL电路20(见图3)的校准相移值,改变从输出的7相位时钟信号中所选择的一个作为基准相位的时钟信号。此外,分别存储在校准计算电路内部寄存器41~47中的值的绝对值的总和,即传输质量值,为“4”而不是“6”。这表明在传输线路等因素的影响之下,接收数据的质量出现下降。
图6为示意图,从逻辑值的角度说明了图5所示的相移调整之后的工作原理。由于图5中计算出的校准相移值为“+2”,因此,第二PLL或DLL电路20(见图3)中所选择的时钟信号被相移“-2”,从而,提供采样点11的时钟信号被改变为提供采样点16的时钟信号,而且内部寄存器41~47被复位。另一种方法是,在预定时间周期内对计算出的校准相移值进行求和然后再求出平均值,可以很好地确定所选择的时钟信号。
输入的串行传输数据在重新排列的采样点被进行采样,从而采样数据以14位的形式被输出:即采样数据63a、63b、64a、64b、65、66a、66b、67a、67b、68a、68b、61、62a及62b。此后,利用分别存储在内部寄存器41~47中的值,再次计算校准相移值。由于基准采样点被相移“-2”,因此,校准相移值再次变为“0”。此外,传输质量值也被恢复为“6”。
正如前面所描述过的那样,串行传输数据与采样时钟信号之间的相位关系,总是利用校准计算电路的计算结果进行调整,因此,即使在传输线路中信号波形出现波形质量下降(例如偏移)的情况下,也能够根据少量的数据采样,稳定地检测符号值。
图7A表明了所需要的最少采样数量,以及在利用本发明的N相位时钟信号和M相位时钟信号的采样方法中串行传输数据的相位调整范围。另一方面,图7B表明了所需要的最少采样数量,以及在利用以前技术实例的X倍重复采样方法中串行传输数据的相位调整范围。显然,通过比较两种采样方法,在N≤M情况下,当(M/N-1)小于1/3时,本发明所采用的方法能够进行较为精确的相位调整,精确度高于在以前技术实例中所采用的三倍重复采样方法。顺便指出,N>M情况下也可以很好地确定调整值,而且在这种情况下,当(M/N-1)小于1/3时,本发明所采用的方法也能够进行较为精确的相位调整,精确度高于在先前技术实例中所采用的三倍重复采样方法。
图8为示意图,从逻辑值的角度说明了在图3所示接收电路中输入串行传输数据相对于采样时钟信号出现不平衡相移情况下的工作原理。这是一个出现波形质量下降的实例,波形质量下降的原因是不平衡传输线路中串行传输数据与时钟信号之间的信号延迟时间不同以及平衡传输线路中两条传输线路之间的信号延迟时间不同。
输入的串行传输数据在第一组采样点11~17和第二组采样点21~28被进行采样,第一组采样点11~17是将一个数据块的周期(8位)等分为7等份,而第二组采样点21~28是将一个数据块的周期等分为8等份,而且第二组采样点是同步于第一组采样点中的一个采样点,从而,采样数据是以14位的形式被输出:即采样数据71、72a、72b、73a、73b、74a、74b、75、76a、76b、77a、77b、78a及78b。
在图8中,由于输入的串行传输数据的后边相对于采样时钟信号的相位出现相移,因此,校准计算电路40(见图3)根据输入的14位采样数据所计算出的校准相移值为“+1”而不是“0”。根据校准相移值,改变产生采样时钟信号的第二PLL或DLL电路20(见图3)中的时钟信号的选择,以此,调整相位校准。
图9为示意图,从逻辑值的角度说明了图8所示的不平衡相移调整之后的工作原理。由于计算出的校准相移值为“+1”,因此从提供采样点11~17的7相位时钟信号中所选择的时钟信号被相移“-1”,这样,选择的时钟信号从提供采样点11的时钟信号被改变到提供采样点17的时钟信号。另一种方法是,在预定时间周期内对计算出的校准相移值进行合计然后再求出平均值,可以很好地确定所选择的时钟信号。
输入的串行传输数据在重新排列的采样点被进行采样,从而采样数据是以14位的形式被输出:即采样数据82a、82b、83a、83b、84a、84b、85、86a、86b、87a、87b、88a及88b。当利用采样数据计算校准相移值时,由于采样时钟信号的相位被相移“-1”,因此,校准相移值再次变为“0”。
应当指出的是,在图9中,校准相移值已变为“0”,但是,传输质量值,即存储在内部寄存器41~47中的值的绝对值的和数,是“4”,而不是图4和图6中的“6”。与图5中所示的情况不同,在图5中,串行传输数据仅仅相对于平衡传输线路中的采样时钟信号出现延迟,而在图9所示的情况下,由于平衡传输线路中所含的两个传输线路之间的延迟时间也不同,因此,接收的串行传输数据具有质量较低的波形,即使在保持相位校准的情况下,传输质量值也会变小。
因此根据本实施例,通过对存储在校准计算电路的内部寄存器中的值进行求和,就能够知道相位校准的正确方向,此外,通过对存储在校准计算电路的内部寄存器中的值的绝对值进行求和,还能够确保传输线路质量。
就一般的串行传输线路而言,容易出现传输线路质量的动态波动。在这种情况下,如果能够利用一种简单的方法来测量传输线路的质量(波形质量下降的程度),则允许选择一种与传输线路质量相对应的传输方法。例如,就一个波形质量下降严重的传输线路而言,通过降低位速率来控制传输电路的串行传输数据的传输,以此实现稳定的串行传输数据的传输。同样,也能够选择一种与传输线路质量相对应的接收方法。例如,就一个波形质量下降严重的传输线路而言,提高放大器的初级增益或是在接收电路中进行波形均衡,以此实现稳定的串行传输数据的接收。
根据本实施例,利用比重复采样方法所需要的更少的时钟信号数量,即能够实现相位校准能力等于或高于以前重复采样技术的接收电路。因此,可在电力损耗较低的情况下,实现性能等于或高于采用重复采样方法接收电路的电路。
此外,虽然在以前的重复采样方法中难以实现串行传输数据的动态测量,但是,根据本实施例,这却易于实现。因此,本实施例能够动态适应传输线路的质量。
在本实施例中,已说明了这样一个实例。它利用PLL或DLL电路来产生同步于输入时钟信号的N相位时钟信号,而且它利用PLL或DLL电路来产生同步于N相位时钟信号中一个所选择时钟信号的M相位时钟信号。但是,即使当使用另一个能够产生等相位间隔的多相位时钟信号的电路时,本发明也是可以实现而且是同样有效的。此外,就多相位时钟信号的数量而言,只要N≠M,不论N和M使用的是什么数值,本发明也是可以实现而且是同样有效的。
下面,将对本发明第二实施例所述的一种半导体集成电路进行说明。这个实施例是将本发明应用于这样一种接收电路:它具有针对RGB数字图像信号的3个通道。在这个实施例中,一个数据块中的位数为10,而且这种技术所提供的相位校准能力等于或高于4倍重复采样技术的相位校准能力。
图10为方框图,表明了一种接收电路的结构,这种接收电路是根据本发明第二实施例所述的一种半导体集成电路的原理来实现的。
这种接收电路含有:一个公用电路块100C;一个R通道电路块100R;一个G通道电路块100G;以及一个B通道电路块100B。
一个输入的平衡时钟信号和三个通道的平衡串行传输数据,分别由差分放大器90~93来放大。差分放大器90~93中的每个放大器,都具备根据控制信号来调整其初级增益的功能,控制信号由控制电路50来提供。在第一DLL电路110中,放大的平衡时钟信号被转换为9相位校准测量时钟信号,校准测量时钟信号具有相等的相位间隔而且同步于输入的平衡时钟信号。
在由相位校准电路60所控制的时钟信号选择电路70中,从第一DLL电路110所输出的9相位时钟信号中,选择一个时钟信号。第二DLL电路120,根据所选择的时钟信号,输出10相位符号采样时钟信号,10相位符号采样时钟信号同步于输入的平衡时钟信号。
在本地缓冲器80中接受波形整形的9相位时钟信号和第二DLL电路120输出的10相位时钟信号,被输入到采样电路130。采样电路130,根据输入的时钟信号,对差分放大器91放大的串行传输数据进行采样,以输出18(=10+9-1)位的采样数据。
相位校准电路60,根据18位的采样数据,获得校准相移值,这个值代表着有关串行传输数据相位校准的信息,而且相位校准电路60将这个校准相移值返回给时钟信号选择电路70。
同时,相位校准电路60还根据18位的采样数据,求出传输质量值,这个值代表着有关串行传输数据的传输质量,而且相位校准电路60将这个传输质量值返回给控制电路50。控制电路50,根据3个通道的传输质量值,确定差分放大器90~93的初级增益,这样就能够进行与串行传输数据传输质量相一致的增益调整。
另一个方面,利用第二DLL电路120输出的采样时钟信号采样到的10位数据,要通过字校准电路90来进行位位置校准,此后,采样数据以并行数据的形式被输出。
虽然前面是对R、G、B三通道电路块中的R通道电路块进行了详细说明,但是,其余2个通道中的每个通道也都是由类似的电路块所组成。因此,通过利用根据本实施例的接收装置,即使当3个通道的串行传输数据相对于时钟信号有独立的相位延迟,也能够实现传输数据的稳定接收。
虽然前面已结合实施例对本发明进行了说明,但本发明并不局限于上述实施例,可在权利要求所确定的范围内,可对本发明进行自由改进和变化。
Claims (17)
1.一种半导体集成电路,其特征在于:
它包括:
第一时钟信号发生电路,用于产生N相位时钟信号并使这些时钟信号同步于输入时钟信号;
第二时钟信号发生电路,用于产生M相位时钟信号并使这些时钟信号同步于所选择的一个由所述第一时钟信号产生电路产生的N相位时钟信号,在此,N≠M;
以及一个计算电路,用于求出一个控制值以从N相位时钟信号中选择一个相位,它根据串行传输数据的逻辑值,所述串行传输数据的采样利用N相位时钟信号和M相位时钟信号来进行。
2.如权利要求1所述的半导体集成电路,其特征在于:所述第二时钟信号发生电路根据所述计算电路获得的控制值,选择一个由所述第一时钟信号产生电路产生的N相位时钟信号,以此作为确定基准相位的时钟信号。
3.如权利要求1所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路产生等相位间隔的N相位时钟信号,所述第二时钟信号发生电路产生等相位间隔的M相位时钟信号。
4.如权利要求1所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路和所述第二时钟信号发生电路中的至少一个电路,含有锁相环电路和延迟锁定环电路中的一个。
5.如权利要求1所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路含有一个锁相环电路,所述第二时钟信号发生电路含有一个延迟锁定环电路。
6.如权利要求1所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路含有一个延迟锁定环电路,所述第二时钟信号发生电路含有一个锁相环电路。
7.一种半导体集成电路,包括:
第一时钟信号发生电路,用于产生N相位时钟信号并使这些时钟信号同步于输入时钟信号;
第二时钟信号发生电路,用于产生M相位时钟信号并使这些时钟信号同步于输入时钟信号;以及
一个计算电路,用于获得控制值以改变N相位时钟信号与M相位时钟信号之间的相位关系,它根据串行传输数据的逻辑值,所述串行传输数据的采样利用N相位时钟信号和M相位时钟信号来进行。
8.如权利要求7所述的半导体集成电路,其特征在于:所述第二时钟信号发生电路根据所述计算电路所获得的控制值,将M相位时钟信号的相位移动N相位时钟信号的一个相位差周期,所述M相位时钟信号和N相位时钟信号均为时间周期单位形式的信号。
9.如权利要求7所述的半导体集成电路,其特征在于:分别由第一和第二时钟信号发生电路所产生的N相位时钟信号和M相位时钟信号,确定(N+M-1)个采样点,在输入时钟信号的一个周期内,这些采样点有一个公用采样点。
10.如权利要求9所述的半导体集成电路,其特征在于:所述计算电路获得分别对应于(N+M-1)位并行数据中多个预定的2位组合的值的求和值,这些并行数据是通过在(N+M-1)个不同采样点对串行传输数据进行采样所获得的,以此来获得表征串行传输数据相对于M相位时钟信号的相位校准相移的控制值。
11.如权利要求10所述的半导体集成电路,其特征在于:所述计算电路使用预定的2位并行数据,所述2位并行数据是在N相位时钟信号所代表的N个采样点中的第一个采样点和在M相位时钟信号所代表的M个采样点中的邻近第一采样点的第二采样点进行采样而获得的。
12.如权利要求9所述的半导体集成电路,其特征在于:所述计算电路获得分别对应于(N+M-1)位并行数据中多个预定的2位组合的值的绝对值求和值,这些并行数据是通过在(N+M-1)个不同采样点对串行传输数据进行采样所获得的,以此来获得有关串行传输数据的质量值。
13.如权利要求12所述的半导体集成电路,其特征在于:所述集成电路还包括:
一个放大器,具有可变增益;以及
一个控制电路,用来根据由所述计算电路获得的有关串行传输线路的质量值,改变所述放大器的增益。
14.如权利要求7所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路产生等相位间隔的N相位时钟信号,所述第二时钟信号发生电路产生等相位间隔的M相位时钟信号。
15.如权利要求7所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路和所述第二时钟信号发生电路中的至少一个电路,含有锁相环电路和延迟锁定环电路中的一个。
16.如权利要求7所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路含有一个锁相环电路,所述第二时钟信号发生电路含有一个延迟锁定环电路。
17.如权利要求7所述的半导体集成电路,其特征在于:所述第一时钟信号产生电路含有一个延迟锁定环电路,所述第二时钟信号发生电路含有一个锁相环电路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001036657 | 2001-02-14 | ||
JP36657/2001 | 2001-02-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1489846A true CN1489846A (zh) | 2004-04-14 |
CN1285190C CN1285190C (zh) | 2006-11-15 |
Family
ID=18899905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB018226027A Expired - Fee Related CN1285190C (zh) | 2001-02-14 | 2001-12-25 | 半导体集成电路 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6864734B2 (zh) |
JP (1) | JP3756485B2 (zh) |
KR (1) | KR20030072407A (zh) |
CN (1) | CN1285190C (zh) |
TW (1) | TW529280B (zh) |
WO (1) | WO2002065690A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102055442A (zh) * | 2007-11-01 | 2011-05-11 | 钰创科技股份有限公司 | 全频率宽度的多重相位延迟锁定回路锁定频率的方法 |
CN1771704B (zh) * | 2004-04-16 | 2011-05-18 | 哉英电子股份有限公司 | 发送电路、接收电路和时钟抽出电路以及数据传送方法和数据传送系统 |
CN113204504A (zh) * | 2020-01-31 | 2021-08-03 | 瑞昱半导体股份有限公司 | 串行数据处理装置与数据偏移修正方法 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004153712A (ja) * | 2002-10-31 | 2004-05-27 | Thine Electronics Inc | 受信装置 |
WO2004064346A1 (ja) * | 2003-01-15 | 2004-07-29 | Nippon Telegraph And Telephone Corporation | 非接触rfidシステムの通信方法、非接触rfidシステム、送信機及び受信機 |
KR100574938B1 (ko) * | 2003-02-20 | 2006-04-28 | 삼성전자주식회사 | 고속 직렬 링크에서 데이터 복원시 에러 발생을감소시키는 데이터 복원장치 및 그 복원방법 |
US7321648B2 (en) * | 2003-08-13 | 2008-01-22 | International Business Machines Corporation | Drift compensation system and method in a clock device of an electronic circuit |
WO2005101773A1 (ja) * | 2004-04-16 | 2005-10-27 | Thine Electronics, Inc. | 送信回路、受信回路及びクロック抽出回路並びにデータ伝送方法及びデータ伝送システム |
US7221201B2 (en) * | 2004-08-11 | 2007-05-22 | Micron Technology, Inc. | Fast-locking digital phase locked loop |
KR100863781B1 (ko) * | 2004-08-19 | 2008-10-16 | 가부시끼가이샤 르네사스 테크놀로지 | 위상 동기 회로 |
TW200620938A (en) * | 2004-09-07 | 2006-06-16 | Nec Electronics Corp | Synchronization device and semiconductor device |
US7702059B2 (en) * | 2005-02-09 | 2010-04-20 | Analog Devices, Inc. | Adaptable phase lock loop transfer function for digital video interface |
US8327204B2 (en) * | 2005-10-27 | 2012-12-04 | Dft Microsystems, Inc. | High-speed transceiver tester incorporating jitter injection |
JP4886276B2 (ja) | 2005-11-17 | 2012-02-29 | ザインエレクトロニクス株式会社 | クロックデータ復元装置 |
US7813297B2 (en) * | 2006-07-14 | 2010-10-12 | Dft Microsystems, Inc. | High-speed signal testing system having oscilloscope functionality |
US7681091B2 (en) * | 2006-07-14 | 2010-03-16 | Dft Microsystems, Inc. | Signal integrity measurement systems and methods using a predominantly digital time-base generator |
JP2010518760A (ja) * | 2007-02-09 | 2010-05-27 | ディー・エフ・ティー・マイクロシステムズ・インコーポレーテッド | ハイスピード・シリアル・リンクのミッション環境における、該ハイスピード・シリアル・リンクの物理層テスティングのためのシステム及び方法 |
JP4666393B2 (ja) * | 2007-03-29 | 2011-04-06 | 富士通テン株式会社 | タイミングクロック生成装置、データ処理装置及びタイミングクロック生成方法 |
JP4774005B2 (ja) * | 2007-04-11 | 2011-09-14 | ザインエレクトロニクス株式会社 | 受信装置 |
US7917319B2 (en) * | 2008-02-06 | 2011-03-29 | Dft Microsystems Inc. | Systems and methods for testing and diagnosing delay faults and for parametric testing in digital circuits |
JP6034273B2 (ja) * | 2013-10-04 | 2016-11-30 | ザインエレクトロニクス株式会社 | 送信装置、受信装置、送受信システムおよび画像表示システム |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5430759A (en) * | 1992-08-20 | 1995-07-04 | Nexus 1994 Limited | Low-power frequency-hopped spread spectrum reverse paging system |
US5714904A (en) * | 1994-06-06 | 1998-02-03 | Sun Microsystems, Inc. | High speed serial link for fully duplexed data communication |
US5950115A (en) * | 1997-08-29 | 1999-09-07 | Adaptec, Inc. | GHz transceiver phase lock loop having autofrequency lock correction |
JP3504119B2 (ja) * | 1997-09-12 | 2004-03-08 | 三菱電機株式会社 | 復調装置、クロック再生装置、復調方法及びクロック再生方法 |
JP3731313B2 (ja) | 1997-09-19 | 2006-01-05 | ソニー株式会社 | クロック再生回路およびデータ伝送装置 |
JP2000031951A (ja) * | 1998-07-15 | 2000-01-28 | Fujitsu Ltd | バースト同期回路 |
-
2001
- 2001-12-25 JP JP2002564881A patent/JP3756485B2/ja not_active Expired - Fee Related
- 2001-12-25 WO PCT/JP2001/011358 patent/WO2002065690A1/ja active Application Filing
- 2001-12-25 CN CNB018226027A patent/CN1285190C/zh not_active Expired - Fee Related
- 2001-12-25 US US10/467,666 patent/US6864734B2/en not_active Expired - Fee Related
- 2001-12-25 KR KR10-2003-7010550A patent/KR20030072407A/ko active IP Right Grant
- 2001-12-28 TW TW090132912A patent/TW529280B/zh not_active IP Right Cessation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1771704B (zh) * | 2004-04-16 | 2011-05-18 | 哉英电子股份有限公司 | 发送电路、接收电路和时钟抽出电路以及数据传送方法和数据传送系统 |
CN102055442A (zh) * | 2007-11-01 | 2011-05-11 | 钰创科技股份有限公司 | 全频率宽度的多重相位延迟锁定回路锁定频率的方法 |
CN113204504A (zh) * | 2020-01-31 | 2021-08-03 | 瑞昱半导体股份有限公司 | 串行数据处理装置与数据偏移修正方法 |
CN113204504B (zh) * | 2020-01-31 | 2024-03-12 | 瑞昱半导体股份有限公司 | 串行数据处理装置与数据偏移修正方法 |
Also Published As
Publication number | Publication date |
---|---|
TW529280B (en) | 2003-04-21 |
CN1285190C (zh) | 2006-11-15 |
WO2002065690A1 (fr) | 2002-08-22 |
JPWO2002065690A1 (ja) | 2004-06-17 |
JP3756485B2 (ja) | 2006-03-15 |
US20040051571A1 (en) | 2004-03-18 |
US6864734B2 (en) | 2005-03-08 |
KR20030072407A (ko) | 2003-09-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1285190C (zh) | 半导体集成电路 | |
CN101779376B (zh) | 测量时钟抖动的电路装置和方法 | |
US20070008044A1 (en) | Test circuit, delay circuit, clock generating circuit, and image sensor | |
CN1478324A (zh) | 大范围负载信号的通用阻抗控制 | |
CN112511135A (zh) | 可调占空比电路 | |
CN101038295A (zh) | 转台速率等精度测量方法和测量装置 | |
EP1752740B1 (en) | Method and Circuit for interpolating an Encoder Output | |
US10389281B2 (en) | Correcting offset and gain drift related angle errors with motor position detectors | |
JP2010154728A (ja) | サーボモーターの低速制御方法と装置 | |
CN114460830A (zh) | 一种新型时间数字转换集成电路 | |
WO2020186383A1 (zh) | 校正电路以及相关信号处理电路及芯片 | |
CN111142357B (zh) | 时间数字转换器延迟链内插的多沿变位置编码方法 | |
CN101145779B (zh) | 相角产生器 | |
CN1609558A (zh) | 传感器信号处理器 | |
WO2023134507A1 (zh) | 随机计算方法、电路、芯片及设备 | |
CN1200517C (zh) | 延迟锁相回路装置与时钟信号产生方法 | |
TWI635706B (zh) | 決定出取樣時脈訊號的取樣相位的方法及相關的電子裝置 | |
CN111580033B (zh) | 一种动态校准过程中相位差的校准方法 | |
US7535382B2 (en) | High speed quadrature counter | |
CN115509111B (zh) | 用于延时链型时间数字转换器的采样控制电路及控制方法 | |
US9350529B1 (en) | Method and apparatus for detecting logical signal | |
TWI779853B (zh) | 時脈校準模組、高速接收器及與其相關的校準方法 | |
CN215416357U (zh) | 一种基于微控制器的多路编码器控制系统 | |
Rull et al. | Programmable logic design for an encoder-based velocity sensor in a DSP-controlled motion system | |
KR102707221B1 (ko) | 피드백 루프를 갖는 아이 오프닝 모니터 회로 및 아이 오프닝 모니터링 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |