CN1416215A - 振荡器及使用该振荡器的电子仪器 - Google Patents

振荡器及使用该振荡器的电子仪器 Download PDF

Info

Publication number
CN1416215A
CN1416215A CN02149908.XA CN02149908A CN1416215A CN 1416215 A CN1416215 A CN 1416215A CN 02149908 A CN02149908 A CN 02149908A CN 1416215 A CN1416215 A CN 1416215A
Authority
CN
China
Prior art keywords
output
circuit
waveform
oscillator
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02149908.XA
Other languages
English (en)
Other versions
CN1228916C (zh
Inventor
寺泽克义
冈学
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1416215A publication Critical patent/CN1416215A/zh
Application granted granted Critical
Publication of CN1228916C publication Critical patent/CN1228916C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0307Stabilisation of output, e.g. using crystal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Abstract

本发明通过调节输出波形的振幅、占空比、上升/下降的波形特性,可选择并提供与用户的规格对应的时钟信号。而且,具有输出不同频率的多个端子,并也可对它们的输出波形进行调节。从反相式振荡电路4获得的振荡信号输入到输出驱动电路5。输出驱动电路5中,根据控制电路53写入存储电路54的控制数据,控制电压控制电路52及缓冲电路51,生成具有与上述控制数据对应的输出波形的振幅、占空比以及上升/下降特性的时钟信号。通过用多个电压控制电路以及缓冲电路构成输出驱动电路5,能够从多个输出端子获得不同波形特性的时钟信号。

Description

振荡器及使用该振荡器的电子仪器
技术领域
本发明涉及用于便携电话机等电子仪器的振荡器以及使用该振荡器的电子仪器,具体地说,涉及可任意调节输出波形的波形特性和频率的振荡器和具备该振荡器的电子仪器。更具体地说,本发明涉及可分别调节多个频率的输出波形的振荡器和具备该振荡器的电子仪器。
背景技术
以前,作为微型计算机和便携电话机等电子仪器的基准时钟源,采用不受周围温度和电气元件的固有特性影响的稳定振荡电路,如性能良好的温度补偿型晶体振荡器(TemperatureCompensated Crystal Oscillator:TCXO)等晶体振荡器。该晶体振荡器连接的负载电路可以有许多种类,其负载容量可分布在从小容量到大容量的很宽的范围内,另外,这些负载电路也因使用晶体振荡器的用户的用途而异。
图18表示以前通常采用的晶体振荡器的一个例子。该晶体振荡器用由晶体振子X作为振荡源的反相式振荡电路4生成振荡信号,并用输出驱动电路100进行波形调节,从输出端子OUT输出期望的输出波形信号。图19表示从图18的输出驱动电路的输出端子OUT输出的信号的输出波形。图19(a)是用于便携电话机的所谓已削正弦波的伪正弦波信号、图19(b)是通常的数字电路中使用的矩形波信号。另外,图20是多级并联振荡电路的输出驱动电路100,101,...,10n而构成的输出驱动电路的一个例子。
图20中,用户的指定信号的输出波形的规格由多个输出驱动电路100,101,...,10n的任何一个或其组合决定。即,由用户选择输出波形的振幅、上升和下降的特性等的期望特性作为输出波形的规格,从输出端子OUT输出期望的输出波形信号。例如,如图20所示,通过切断适当的输出驱动电路100,101,...,10n的布线图中的某一个(图中用×表示),可以使输出波形的波形特性变化,从输出端子OUT输出期望的输出波形信号。
与本发明相关的先行技术文献有专利文献1、2。
[专利文献1]
实开平3-103614号公报
[专利文献2]
特开2001-156547号公报
(发明解决的问题)
上述例中,说明了使用晶体振荡器的场合,但是不限定晶体振荡器,传统的一般的振荡器在制造时,根据用户的规格切断适当的输出驱动电路的布线图以获得期望的输出波形。从而,为了获得多种输出波形,输出驱动电路的种类变多而导致巨大的开发成本、而且必须进行多种类的输出驱动电路的库存管理等,因而导致生产成本的增大。特别是传统的晶体振荡器为了对应许多用户,设计输出驱动电路,使之可对应最大负载,从而必然导致晶体振荡器的消耗电流变大。另一方面,在抑制消耗电流的电路设计时,如果连接比预先设定的负载大的负载,则输出端子OUT的输出信号的振幅变小,导致无法满足用户要求的规格。
另外,虽然输出波形的占空比通常设计、制造成50%的占空比,但是占空比会由于构成输出驱动电路的晶体管的制造偏差和振荡器连接的后级负载而发生变动。由于传统的振荡器无法进行占空比的变动量的调节,因而提供不平衡占空比的输出信号。
而且,传统的便携电话机等为了向模拟部分和数字部分等的各功能块提供具有各个频率和波形特性的时钟信号,使用了多个振荡器。从而,振荡器全体的结构变大且消耗功率增大,无法满足小型化、省电的时代需求。
发明内容
本发明是针对上述问题的解决而提出的,其目的在于提供根据用以控制驱动能力调节电路的存储电路中存储的控制数据,调节期望的波形特性即输出信号的振幅、上升下降特性等,能够容易地选择对应用户的规格的波形特性的振荡器以及采用该振荡器的电子仪器。
另外,本发明另一个目的在于提供预先考虑构成振荡器的晶体管的制造偏差和振荡器连接的后级负载的变动,可将占空比调节到最佳值的振荡器以及采用该振荡器的电子仪器。
而且,本发明另一个目的在于提供对应连接的用户的负载,通过优化输出驱动电路的驱动能力可抑制消耗电流的振荡器以及采用该振荡器的电子仪器。
而且,本发明另一个目的在于,在一个振荡器中设置多个驱动电路,从各驱动电路向各个负载电路提供频率和波形特性各异的时钟信号,实现包含振荡器的电子仪器的小型化和省电。即,提供具有多输出功能的振荡器以及采用该振荡器的电子仪器。
(解决问题的装置)
为了达成上述目的,第一发明的振荡器包括输出规定频率的振荡波形信号的振荡电路以及输入振荡波形信号、输出具有期望波形特性的输出波形的时钟信号的输出驱动装置。其特征在于输出驱动装置包括:存储装置,存储用以调节输出波形的波形特性的控制数据;控制装置,抽出存储装置存储的控制数据作为输出波形的波形特性调节用控制数据并输出;电压控制装置,输入来自外部的第一电源电压、根据控制数据生成并输出规定输出波形的输出振幅的第二电源电压;缓冲电路,分别输入振荡波形信号及第二电源电压,根据控制数据调节输出波形的波形特性,向外部输出时钟信号。
根据上述第一发明的振荡器,为了获得由用户指定的规定规格对应的输出波形的波形特性的时钟信号,预先在制造工序中向存储装置写入控制缓冲电路的控制数据,控制装置根据存储装置存储的控制数据控制输出驱动装置,调节到用户期望的波形特性。因而,不必象传统的振荡器一样在开发工序中重复开发制造对应用户规格的许多种类的集成电路(IC)。从而,由于可以预先开发制造一种IC,因而能够极大地简化生产管理。另外,由于从缓冲电路输出提供期望的时钟信号,因而不必安装对应用户规格的晶体振子和IC来制造晶体振荡器,可以制造一种晶体振荡器,因而能够降低库存管理的成本。
另外,第二发明的振荡器的缓冲电路包括:输出装置,分别输入振荡波形信号和第二电源电压,将调节了输出波形的输出振幅的时钟信号向外部输出;多个驱动能力调节装置,分别输入振荡波形信号和第二电源电压,根据控制数据调节输出波形的波形特性并输出时钟信号;开关装置,根据控制数据选择各个驱动能力调节装置输出的时钟信号。其特征在于它根据控制数据,使选择的至少一个开关装置动作,调节输出波形的波形特性。
根据上述第二发明的振荡器,根据用以调节存储装置存储的输出波形的波形特性的控制数据,有选择地使至少一个开关装置动作。从而,可以输出具有对应用户期望的输出波形的波形特性的时钟信号。
另外,第三发明的振荡器的缓冲电路,其特征在于,根据控制数据,分别使选择的至少一个驱动能力调节装置和与其对应的开关装置同时动作。
根据上述第三发明的振荡器,通过使选择的至少一个驱动能力调节装置和与其对应的开关装置同时动作,能够降低消耗功率,而且能够获得用户期望的波形特性的时钟信号。因而,最好使驱动能力调节装置和与其对应的开关装置同时动作。
另外,第四发明的振荡器的电压控制装置,其特征在于,根据控制装置提供的控制数据,通过选择电压控制装置内具备的多个电阻来生成第二电源电压。
上述第四发明的振荡器的电压控制装置根据控制数据,从用户确定的电压控制装置内设定的多个电阻选择期望的电阻,控制操作状态。从而,用户可由振荡器获得期望的输出波形的输出振幅。
另外,第五发明的振荡器,其特征在于,输出驱动装置具备多个由电压控制装置和缓冲电路构成、向负载电路输出具有期望波形特性的输出波形的时钟信号的驱动装置,控制装置根据存储装置存储的控制数据,使各驱动装置输出具有各个期望的波形特性的输出波形的时钟信号。
上述第五发明的振荡器具有多个输出端子,能够从各输出端子输出波形的占空比和表示上升/下降特性的转换速率等的波形特性以及振幅各异的时钟信号。从而,例如,可以从一个振荡器分别向便携电话机的RF部分、CPU、数字电路以及图象显示部分等功能各异的功能块提供期望的时钟信号。而且,通过仅仅向存储装置写入期望的控制数据,可以从多输出的振荡器向各功能块发送具有最佳波形特性和振幅的时钟信号。从而,通过预备共用的振荡器,仅仅进行控制数据的写入就能够实现定制的振荡器,从而能够极大简化振荡器的库存管理。而且,由于一个振荡器可以向许多功能块提供各个时钟信号,与传统的振荡器相比可进一步实现安装空间的小型化。另外,通过将振荡器集成为一个,可降低消耗电流,因而能够实现省电。
另外,第六发明的振荡器中,其特征在于多个驱动装置中至少一个驱动装置具备对输出时钟信号的频率分频的分频电路。
根据上述第六发明的振荡器,通过在多输出的输出驱动装置中与必须调节频率的负载系统对应的驱动装置上设置分频电路,可以用一台振荡器提供多种振荡频率,同时可以调节时钟信号的波形特性和振幅。
另外,第七发明的振荡器中,其特征在于多个上述驱动装置中至少一个驱动装置具备用以倍增输出的时钟信号的频率的PLL电路。
根据上述第七发明的振荡器,通过使多个上述驱动装置中至少一个驱动装置具备PLL电路,可以用一台振荡器提供多种振荡频率。
另外,第八发明的振荡器中,其特征在于具备用以在待机模式时切断上述振荡电路提供的振荡信号的待机电路。
上述第八发明的振荡器具备用以切断振荡信号的待机电路,因而例如在便携电话机待机时,可以切断待机电路的门电路,使驱动装置停止操作,处于待机模式。从而,由于可实现便携电话机的省电,因而能够实现电池消耗少的便携电话机。
另外,第九发明的振荡器中,其特征在于,输出驱动装置具备的多个驱动装置包括:第一驱动装置,它根据上述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号;第二驱动装置,具备有根据上述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号的同时,倍增上述时钟信号的频率的PLL电路;第三驱动装置,具备有根据上述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号的同时,对上述时钟信号的频率分频的分频电路;待机电路,在待机模式时分别切断从上述振荡电路向第一至第三驱动装置提供的振荡信号。
根据上述第九发明,可以从多输出的振荡器向便携电话机的RF部分、CPU以及数字电路等各功能块分别提供频率和波形特性各异的时钟信号。而且,通过仅仅向存储电路写入期望的控制数据,可以向各功能块提供具有最佳频率和波形特性的时钟信号。
另外,第十发明也适用于内置有上述各发明的振荡器、根据该振荡器的输出时钟信号动作的电子仪器。
根据上述第十发明,由于可以向振荡器的存储装置存储用以调节输出波形的波形特性的控制数据,因而能够用一种振荡器来对应安装有振荡器的多个不同规格的电子仪器。
附图说明
图1是本发明的第一实施例的晶体振荡器的结构方框图。
图2(a)是由一级驱动能力调节部分构成的缓冲电路、(b)是与该缓冲电路的驱动能力的操作状态对应的逻辑图。
图3(a)是由三级驱动能力调节部分构成的缓冲电路、(b)是与该缓冲电路的各驱动能力的操作状态对应的逻辑图。
图4(a)是表示示例的电压控制电路的具体电路图、(b)是与电压控制电路的各操作模式对应的逻辑图。
图5(a)是便携电话装置中采用的输出波形图、(b)是通常的电子仪器中采用的数字电路中的波形上升特性及下降特性调节后的输出波形图、(c)同样也是输出振幅的特性调节后的输出波形图。
图6是表示本发明的第一实施例中采用电压控制式振荡电路或温度补偿反相式振荡电路时的振荡器的结构方框图。
图7是本发明的第二实施例的输出波形的占空比的可变方法的说明图。
图8是本发明的晶体振荡器中调节输出信号的振幅、占空比以及上升/下降时间时的缓冲电路结构的一个例子的方框图。
图9是本发明的振荡器用塑料封装构成时的构造图。
图10是表示采用本发明的振荡器的多功能便携电话机结构方框图。
图11是图10所示便携电话机中采用的本发明的多输出振荡器的结构方框图。
图12是表示图11所示本发明的振荡器中一个驱动电路与其外围电路的结构方框图。
图13是在本发明的振荡器的缓冲电路的前级中具备分频电路的驱动电路及其外围电路的结构图。
图14是本发明的振荡器中具备PLL电路以及分频器的驱动电路及其外围电路的结构方框图。
图15是本发明的振荡器的输出驱动电路附加有待机功能的电路结构图。
图16是表示图11所示本发明的多输出振荡器设置有待机电路时的结构方框图。
图17是本发明的振荡器用陶瓷封装构成时的构造图。
图18是传统技术的晶体振荡器的具体电路图。
图19是图18所示的晶体振荡器对应用途输出的振荡输出的波形图。
图20是传统技术的晶体振荡器的驱动电路多级并联而构成输出驱动电路时的电路图。
(符号的说明)1晶体振荡器2电压控制型晶体振荡器(VCXO)3温度补偿型晶体振荡器(TCXO)4反相式振荡电路5,100,101,...,10n输出驱动电路6电压控制型振荡电路7温度补偿型振荡电路10塑料封装10’陶瓷封装20驱动用反相电路21~23,41~44驱动能力调节部分51,51a,51b,51c缓冲电路52电压控制电路53控制电路54存储电路61振荡器62RF部分63CPU64USB65MPEG66LCD67调制器·编解码器68总线69ROM70RAM71振荡电路72输出驱动电路73,73a、73b、73c驱动电路74控制电路75存储电路76电压控制电路77缓冲电路78单芯片IC79压电振子80罩81相位比较器82LPF83VCO84反馈分频器85PLL电路86分频器87分频电路88,88a,88b,88c待机电路89数字电路90便携电话机INV1 CMOS反相电路X晶体振子R1,R33~R36电阻C1,C2电容器OUT输出端子I/O输入输出端子Vdd电源电压提供端子Vd,Vcnt,Vm控制数据Vdd1电源电压Vdd2输出电压
发明实施例
以下、参考图面对本发明的振荡器的几个实施例进行详细说明。
第一实施例
图1是表示本发明的第一实施例的晶体振荡器1的结构方框图。图1中,晶体振荡器1由输出以规定频率振荡的振荡波形的反相式振荡电路4和输入该反相式振荡电路4的振荡波形、调节晶体振荡器1中的输出波形的波形特性并输出期望的输出波形的时钟信号的输出驱动电路(输出驱动装置)5构成。另外,反相式振荡电路4由电阻R1、CMOS反相器INV1、晶体振子X以及电容器C1、C2构成。
输入来自反相式振荡电路4的振荡信号的输出驱动电路5由以下几个部分构成:存储用以调节晶体振荡器1的输出波形的波形特性的控制数据的存储电路(存储装置)54;抽出存储电路54存储的控制数据并作为输出波形的波形特性调节用数据而输出的控制电路(控制装置)53;输入由电源电压提供端子Vdd提供的电源电压(第一电源电压)Vdd1,根据前述的控制数据生成并输出规定电源电压(第二电源电压)Vdd2的电压控制电路(电压控制装置)52;分别输入前述的振荡波形和来自电压控制电路52的规定电源电压Vdd2,根据前述的控制数据调节晶体振荡器1的输出波形的波形特性并向外部输出期望的时钟信号的缓冲电路51。另外,规定的电源电压Vdd2是向缓冲电路51提供的电源电压,由输出端子OUT连接的用户的时钟输入电路的规格决定。
另外,电压控制电路52中,用以生成规定的电源电压Vdd2的控制数据Vd是用以选择后述的图4的电压控制电路52具备的多个电阻的控制数据。控制信号CONT1~3构成的控制数据Vcnt是用以选择后述图3的驱动能力调节部分21~23和开关元件SW1~3并使其动作的控制数据。另外,这些控制数据Vcnt、Vd由输出端子OUT连接的用户电路的规格决定,在制造时用与I/O端子的外部连接的未图示的写入装置通过控制电路53记录到存储装置54。
图2(a)是缓冲电路51a由MOS晶体管构成的电路图,(b)是表示驱动能力调节部分21的动作状态的逻辑图。更详细地说,图2(a)是由用MOS晶体管构成的驱动用反相电路20、用相同MOS晶体管构成的驱动能力调节部分21以及开关元件SW1构成的缓冲电路51a的电路图。图2(b)是由来自控制电路53的控制数据Vcnt(CONT1)控制的驱动能力调节部分21的动作状态的逻辑图。图2(b)所示逻辑图表示开关元件SW1导通时(即CONT1为高电平(H电平)时)驱动能力变大、开关元件SW1截止时(即CONT1为低电平(L电平)时)驱动能力变小的情况。
这里,驱动能力指驱动用户的负载电路的能力,即与用户的负载电路连接时的输出信号的振幅、上升时间以及下降时间等的晶体振荡器1的输出波形的波形特性。
图3(a)是三个驱动能力调节部分21~23并联时的电路图,(b)是由来自控制电路53的控制数据Vcnt(CONT1~CONT3)控制的驱动能力调节部分21~23的动作状态的逻辑图。图3(a)中,缓冲电路51b由以下部分构成:从输入端子IN输入来自反相式振荡电路4的振荡波形,调节输出波形的输出振幅并向外部输出信号的驱动用反相电路(输出装置)20;输入来自反相式振荡电路4的振荡波形信号,根据来自图1所示控制电路53的控制数据Vcnt(CONT1~CONT3)调节输出波形的波形特性的多个驱动能力调节部分(驱动能力调节装置)21~23;根据控制电路53输出的控制数据Vcnt(CONT1~CONT3),使各个驱动能力调节部分21~23输出的时钟信号导通/截止的多个开关元件(开关装置)SW1~SW3。
另外,驱动用反相电路20由p沟道MOS晶体管(以下称为p-chMOS晶体管)和n沟道MOS晶体管(以下称为n-chMOS晶体管)构成。另外,驱动能力调节部分21、22,23分别由两个p-chMOS晶体管和两个n-chMOS晶体管构成。如图3(b)所示,通过开关元件SW1~SW3的导通/截止状态,可将晶体振荡器1的驱动能力选择为“小”、“中”、“大”的其中一个状态。
为了增强驱动晶体振荡器1连接的负载的能力,可以增大CMOS晶体管的沟道宽度和长度(未图示),以使得构成驱动能力调节部分21~23的CMOS晶体管流过大电流。结果,第一实施例中,通过选择多个驱动能力调节部分21~23,可以获得驱动能力大的晶体振荡器1。从而如果驱动能力变大,则可以获得上升时间、下降时间短的输出波形。
图4(a)是电压控制电路52的一个例子的具体电路图。电压控制电路52由MOS晶体管Q31、运算放大器OP32、基准电压Vref、4个电阻R33~R36以及3个开关元件SW37~SW39构成。另外,图4(b)是表示从开关元件SW37~SW39的动作状态获得、向缓冲电路51提供的电源电压Vdd2的具体示例的逻辑图。
参考图4,对电压控制电路52的操作进行具体说明。外部电源电压为Vdd1、运算放大器OP32的基准电压为Vref时,获得的电源电压Vdd2可用式(1)表示。
Vdd2={1+R33/(R34+R35+R36)}Vref        (1)
例如,Vdd1=2V、Vref=1V、电阻R33~R36分别为电阻值R时,根据开关元件SW37~SW39的各个动作状态用式(1)求出电源电压Vdd2。即,开关元件SW37~SW39的各动作模式中的电源电压Vdd2成为如图4(b)的逻辑图所示的值。从而,用户根据自己的规格,通过预先将用以控制电阻R33~R36的使用状态的控制数据Vd存储到存储装置54,可获得对应用户期望规格的电源电压Vdd2,并可容易地获得晶体振荡器1的输出波形的输出振幅。
图5是表示因本发明的输出驱动电路5的驱动能力的差异而输出的各种输出波形的图。(a)是便携电话装置中采用的称为已削正弦波的波形图、(b)是通常采用的数字电路中的波形上升特性及下降特性调节后的波形图、(c)同样也是输出振幅的特性调节后的波形图。
接着,根据图1~图5,说明第一实施例的晶体振荡器1的动作。图3(b)中,说明缓冲电路51b的输出波形的输出振幅以及上升时间及下降时间的特性为“中”时的情况。
图1中,控制电路53经由I/O输入输出端子从未图示的外部控制部分向存储电路54存储控制数据Vm。然后,从存储电路54抽出用以选择图3的各级驱动能力调节部分21~23的其中一个的控制数据Vm。另外,控制数据Vcnt(例如CONT1:H电平、CONT2:H电平以及CONT3:L电平)分别向驱动能力调节部分21~23输出,同时,也分别向与输出端子OUT连接的开关元件SW1~SW3输出。
另一方面、控制电路53从存储电路54抽出控制数据Vm,通过基于该控制数据Vm提供的控制数据Vd,控制与电压控制电路52中的多个串联电阻R33~R36并联的开关元件SW37~SW39。电压控制电路52输出规定输出波形的输出振幅的规定电源电压Vdd2。
上述控制数据Vcnt例如为CONT1:H电平、CONT2:H电平以及CONT3:L电平的例子中,图3(a)的三级驱动能力调节部分21~23中,除了第三级驱动能力调节部分23以外都处于前述的动作状态,因而,各驱动能力对应的输出波形Sout1、Sout2通过开关元件SW1、SW2作为驱动用反相电路20的输出波形Sout输出。从而,图5所示的用户规格所对应的输出振幅以及上升时间及下降时间被调节后的输出波形Sout的时钟信号可以从晶体振荡器1的输出端子OUT向外部输出。
用图1对以上说明的晶体振荡器的动作进行概括。在存储电路54中预先写入从输出驱动电路5的输出端子OUT输出的时钟信号的控制数据。来自以晶体振子X作为振荡源的反相式振荡电路4的振荡信号输入到输出驱动电路5的缓冲电路51。此时,控制电路53将控制数据提供给电压控制电路52。从而,电压控制电路52根据控制数据进行输入到缓冲电路51的振荡信号的波形调节。从而,缓冲电路51从输出端子OUT向未图示的用户负载电路提供具有与控制数据对应的输出波形的振幅、占空比以及上升/下降特性的时钟信号。
根据执行该动作的第一实施例的振荡器,可以获得以下所述的几个效果。
第一实施例的振荡器为了获得与用户指定的规定规格对应的输出波形的输出振幅以及上升时间及下降时间的波形特性,预先在制造工序中将用以选择使用的电压控制电路52和驱动能力调节部分21~23的控制数据Vm存储到存储电路54。然后,根据存储电路54存储的控制数据Vm由控制电路53进行控制,调节到用户期望的各个输出波形的波形特性。结果,不必象传统的振荡器一样预先重复开发制造对应用户规格的多种IC,仅仅用一种IC就可调节到期望的输出波形的波形特性。结果,由于可以仅仅制造一种IC,极大地简化了产品的生产管理。而且,为了获得具有用户期望的输出波形的输出振幅以及上升时间及下降时间的波形特性的缓冲电路51的输出信号,不必每次都制造安装了晶体振子X和IC的晶体振荡器1,可以只预先制造一种晶体振荡器。
另外,第一实施例的振荡器中说明了如图3所示由三级构成的驱动能力调节部分21~23,但是不局限于此,也可以构成任意级数n的驱动能力调节部分。因而,可以构成具有对应多个规格的输出波形的输出振幅以及上升时间及下降时间的各个波形特性的晶体振荡器1。
另外,使选择的至少一个驱动能力调节部分2n和与其对应的开关元件SWn同时动作有利于降低消耗功率。即,通过使未选择的驱动能力调节部分2n和与其对应的开关元件SWn不动作,可以降低消耗功率。
另外,第一实施例的振荡器中说明了缓冲电路51使用MOS晶体管进行构成的例子,但是也可以由电路形式不同的双极型晶体管构成。
而且,第一实施例的振荡器说明了n级的驱动能力调节部分21~2n中的各输出波形的输出振幅以及上升时间及下降时间的各个波形特性。即,对由构成驱动能力调节部分21~2n的n-chMOS晶体管或p-chMOS晶体管的沟道宽度和沟道长度决定的MOS晶体管的特性相同的情况进行了说明。但是,也可以通过使MOS晶体管的特性各异而使输出波形的上升特性和下降特性等的波形特性存在差异。从而,可以以较少级数构成驱动能力调节部分来优化波形特性并能够抑制消耗电流。
另外,根据第一实施例的振荡器,控制电路53根据存储电路54存储的用以控制输出波形的输出振幅以及上升时间及下降时间的各个输出波形的波形特性的控制数据Vm,可以调节驱动能力调节部分21~2n。从而,通过适当的开关元件SW1~SWn从多个输出信号选择的输出信号作为晶体振荡器1的输出信号被提供,因而能够获得对应用户期望的输出波形的波形特性。而且,由于利用写入装置可预先从外部将驱动能力调节用数据存储到存储电路54,因而控制电路53在晶体振荡器1制造时可以对应用户的规格设定晶体振荡器1的输出波形的输出振幅以及上升时间及下降时间的各个输出波形的波形特性。
另外,根据第一实施例的振荡器,用以控制与多个电阻R33~R35并联的开关元件SW37~SW39的控制数据Vd存储于存储电路54。然后,控制电路53根据该控制数据Vd,设定电压控制电路52中设置的各电阻R33~R35的动作状态。从而,即使用户的要求规格不同,也能够容易地将输出波形的输出振幅设定成期望值。即,即使缓冲电路51输出的输出波形的输出振幅因用户而异时,也可通过调节向MOS晶体管提供的电源电压Vdd2,容易地将输出波形的振幅设定成用户的期望值。
另外,作为第一实施例的振荡电路的一个例子,对采用CMOS反相式晶体振荡电路的振荡器进行了说明。但是不限定于此,作为其他实施例,如应用图6所示的电压控制型晶体振荡电路6或温度补偿型晶体振荡电路7也可获得与上述同样的效果。
第二实施例
接着,说明本发明第二实施例的振荡器。第二实施例中,根据用户规格,可通过写入图1所示存储电路54的控制数据任意变更振荡器1的输出波形的占空比。另外,第二实施例振荡器的结构与用第一实施例说明的图1~图4相同,而且关于其动作,除了占空比不同以外其他与第一实施例相同,因而省略其详细说明。
图7是构成驱动能力调节部分21的MOS晶体管的输入输出电压特性和输入输出波形关系的说明图。根据图7说明改变占空比的方法。如图7的输入输出电压特性所示,依赖于n-chMOS晶体管或p-chMOS晶体管的各个沟道宽度和沟道长度的晶体管参数βn、βp的比β=βn/βp(以下称为β比)如果变化,则输入输出电压特性也变化(出处:CMOS超大规模集成电路的设计P16,培风馆)。
图7(a)是为了使输出波形的占空比为50%,设定阈电平Vth0的场合的图。如果令β比很大,则图7(a)的输入输出电压特性如(b)所示,阈电平Vth1变成比Vth0低的值。结果,与振荡波形对应的响应电平下降,如图7(b)所示,获得占空比50%以下的输出波形。另外,如果令β比很小(未图示),则与之相反,由于Vth变大,可获得占空比50%以上的输出波形。
从以上说明可知,如图3(a)所示,准备多个β比不同的驱动能力调节部分2n(n=1~3),通过选择用预先存储于存储电路5 4的控制数据CONT1~CONTn(n=3)控制的至少一个驱动能力调节部分2n(n=1~3),可输出具有期望占空比的输出波形。例如,将驱动用反相电路20设成基准占空比(例如50%),选择驱动能力调节部分21~23的其中一个,获得考虑了与负载电路连接时的变动量的期望占空比。与第一实施例同样,驱动能力调节部分21~2n以及控制数据CONT1~CONTn可配置任意的数目。
如上所述,根据第二实施例的振荡器,为了获得与规定规格对应的输出波形的占空比,预先在制造工序将用以选择使用电压控制电路52和驱动能力调节部分21~23的控制数据存储到存储电路54。控制电路53根据存储的控制数据,考虑构成振荡电路和输出驱动电路的晶体管的制造偏差和由晶体振荡器1与负载电路连接引起的变动,将输出波形调节到期望的占空比。进行这样的调节后,用户将振荡器连接到负载电路进行使用时,可获得期望设计的占空比(50%)。其他效果与第一实施例的情况相同。
另外,可以综合第一实施例和第二实施例,对晶体振荡器1的输出波形的输出振幅、占空比以及上升时间及下降时间进行调节。图8是表示调节晶体振荡器1的输出波形的输出振幅、占空比以及上升时间及下降时间时的缓冲电路51c的结构方框图。该缓冲电路51c例如具有多个驱动能力调节部分41~44,通过选择或组合各驱动能力调节部分,可以调节不同的占空比以及各个上升时间、下降时间。
第三实施例
图9是本发明第三实施例的振荡器的构造的一个例子的透视图。第一实施例和第二实施例中,没有说明构成振荡器的构成部件的安装状态,第三实施例中,除压电振子79以外的构成部件构成单芯片IC78,而且,对单芯片IC78和压电振子79进行模制密封,构成塑料封装10。
第四实施例
接着,说明本发明第四实施例的振荡器。第四实施例说明可生成占空比和波形的上升/下降特性及振幅各异的多个时钟信号的多输出型振荡器。
便携电话机中采用向RF电路和CPU等数字电路提供基准时钟信号的多个压电振荡器(例如晶体振荡器)。而且,最近的多功能便携电话机附加有动画重放功能,为了对应各个功能块,有必要提供具有不同频率、波形特性和振幅的时钟信号。
图10是多功能便携电话机的结构方框图。该便携电话机中,从多输出的振荡器61将频率、波形特性以及振幅各异的时钟信号分别提供给RF部分(无线部分)62、CPU(Central ProcessingUnit:中央处理单元)63、USB(Universal Serial Bus:通用串行总线)64以及MPEG(Motion Picture Experts Group:图象压缩处理部分)65和LCD(Liquid Crystal Display:液晶显示器)66。另外,RF部分62是具有对通过天线从外部设置的(未图示)基站接收的RF信号进行频率变换等处理功能的功能块。由该RF部分62输入输出的声音信息、文字信息以及动画信息等的信号通过调制器·编解码器67提供给总线68。该总线68与CPU63、USB64以及MPEG65直接连接。而且总线68与ROM69及RAM70连接。另外,声音通话、文字信息、动画信息等数据的处理电路是众所周知的技术,且与本发明没有直接关系,因而省略其说明。
图10的便携电话机90中,从振荡器61向RF部分62提供高次谐波分量少的正弦波状、例如20MHz的时钟信号。另外,从振荡器61向CPU63、USB64以及MPEG65提供,用以驱动各个逻辑电路,例如,频率为10MHz、5MHz、1MHz的波形的各个上升/下降时间陡峭的矩形波状的时钟信号。从而,传统的便携电话机90中设置有用以向RF部分62、CPU63、USB64以及MPEG6 5的各功能块提供时钟信号的各个振荡器。另外,虽然知道多输出型振荡器可以从一个振荡器提供频率各异的多个输出信号,但是由于各输出提供相同波形特性的时钟信号,因而无法用作如图10所示具有多个功能的多功能便携电话机的振荡器。
即,传统的便携电话机预备有压电振荡器,其各个功能块具有各自的振荡电路。从而,便携电话机的消耗功率增大且便携电话机的形状也大型化,违背了便携电话机要求的省电和小型化。而且,便携电话机以电池作为电源,必须考虑省电的问题,而传统的便携电话机具有多个振荡器,消耗过大而使得电池很快消耗。
另外,最近的便携电话机不仅具备通话的功能,还具备动画重放功能、作为与计算机等之间的接口的USB功能、使用蓝牙等的数据传送功能以及GPS功能等各种功能,省电和小型化变得更加重要。这里,本发明中,为了向便携电话机具备的功能块提供对应的时钟信号,通过在生成RF部分中作为基准信号的时钟信号的TCXO及VCXO等的振荡器中设置具有如图1所示的驱动能力、波形特性调节功能的输出驱动电路来实现多输出的振荡器。而且,通过组合PLL(Phase Locked Loop:锁相环)电路和分频器等,向便携电话机的RF部分提供基准时钟信号的同时,可以从一个振荡器向利用动画重放部分和GPS部分或蓝牙和USB等的接口功能实现数据传送部分等的功能的功能块提供各个必要频率的基准时钟信号。从而,可以实现符合市场需求的省电、小型化的便携电话机。另外,以下的说明中,提供频率和波形特性各异的多输出时钟信号的振荡器称为多输出振荡器。
本发明的多输出振荡器通过根据振荡器内的存储电路写入的控制数据调节各输出信号的负载驱动能力(即振幅)和波形特性(即波形的占空比和上升/下降特性的转换速率),可以对各个负载电路优化其负载驱动能力和波形特性。例如,如前述的图1至图5所述,根据存储电路54写入的控制数据Vcnt,对驱动用反相电路20、驱动能力调节部分21、22、23中的时钟信号的负载驱动能力(振幅)、波形进行调节,并调节波形特性(占空比和转换速率)。通过该调节,可以从图10所示振荡器61的各输出端子向RF部分62提供如图5(a)所示正弦波状的时钟信号,向逻辑电路即CPU63、USB64以及MPEG65等提供如图5(b)、(c)所示的矩形波状的时钟信号。
图11是表示用于图10所示便携电话机的本发明的多输出振荡器的详细结构方框图。另外,以下的说明中,本发明的多输出振荡器简称振荡器。振荡器61由以晶体振子作为基准振荡源的一个振荡电路71、多个驱动电路73a、73b、73c、控制电路74以及包括有存储电路75的输出驱动电路72构成。即,如图11所示振荡器61是使图1说明的振荡器(晶体振荡器1)的输出驱动电路5具有多输出的振荡器。
从而,对比图11所示振荡器61和图1的振荡器(晶体振荡器1),如果图11的驱动电路73a、驱动电路73b、驱动电路73c分别由图1的缓冲电路51和电压控制电路52构成,则可以用另一种方法来读取。但是,图1所示振荡器(晶体振荡器1)中,一个输出驱动电路5中具备一个控制电路53和存储电路54,而本发明的多输出振荡器中,如图11所示,具备有用以控制构成多输出的输出驱动电路72的各驱动电路73a、73b、73c的共用控制电路74和存储电路75。
说明图11所示振荡器61的动作。预先在存储电路75上写入用以设定各输出端子OUT1、OUT2、OUT3输出的时钟信号的频率、负载驱动能力(振幅)以及波形特性(占空比、转换速率)的控制数据。如果从振荡电路71分别向驱动电路73a、驱动电路73b以及驱动电路73c输入时钟信号,则控制电路74根据存储电路75中写入的控制数据,分别控制各驱动电路73a、73b、73c的驱动能力。驱动能力的控制方法如前面的图2、图3所述,因而省略重复说明。
这样,通过分别控制各驱动电路73a、73b、73c的驱动能力,例如,从驱动电路73a的输出端子OUT1向图10的RF部分62提供如图5(a)的虚线所示的正弦波状的时钟信号。同样,从驱动电路73c的输出端子OUT2向图10的CPU63提供如图5(b)的实线所示陡峭的矩形波状的时钟信号。而且,从驱动电路73b的输出端子OUT3向图10的USB64提供如图5(c)的虚线所示的振幅小的矩形波状的时钟信号。另外,图11说明了驱动电路为三个的情况,但是如果设置n个这样的驱动电路,对应外部连接的n个的负载电路,可以提供具有各个负载驱动能力和波形特性的时钟信号。
图12是图11所示本发明的振荡器的一个驱动电路及其外围电路的结构方框图。另外,虽然假定图11所示各驱动电路73a、73b、73c具有互不相同的结构,但是也可以是完全相同的结构。图12表示图11的驱动电路73的一个例子。图12中,驱动电路73由根据来自控制电路74的控制数据控制缓冲电路77的驱动能力的电压控制电路76和通过电压控制电路76的控制对驱动能力对应的负载驱动能力和波形特性进行调节的缓冲电路77构成。
图12中,控制电路74读出存储电路75中写入的控制数据Vm,根据控制数据Vcnt控制电压控制电路76、缓冲电路77。从而,输出波形的负载驱动能力(振幅)以及波形特性(占空比、转换速率)被调节后的时钟信号从缓冲电路77的输出端子OUT输出。此时,为了获得对缓冲电路77连接的负载电路最佳的负载驱动能力(振幅)、波形特性(占空比、转换速率),必须预先向存储电路75写入期望的控制数据Vm。
图12的驱动电路的电路结构中,虽然仅仅可以改变输出波形的负载驱动能力以及波形特性,但是还可以通过向驱动电路附加分频器和PLL电路,将用以设定分频比的控制数据Vm写入存储电路75,则除了负载驱动能力和波形特性以外还可以改变频率。即,根据与存储电路75中写入的分频比相当的控制数据Vcnt,通过控制缓冲电路77,可以改变输出的时钟信号的频率,因而可以向各功能块提供适当频率的时钟信号。
图13是在本发明的振荡器的缓冲电路的前级中具备分频电路的驱动电路73b及其外围电路的结构图。如图13所示,缓冲电路77的前级设置的分频电路87的分频比为N2,如果该分频比N2预先写入存储电路75,则控制电路根据存储电路75写入的分频比N2对分频电路87的分频比进行控制。从而,振荡电路71输出的时钟信号的频率由分频电路87分频为1/N2并提供给缓冲电路77。这样,可用一台振荡器提供多种振荡频率。另外,在图13的驱动电路的场合,不仅是频率,还可以改变输出波形的负载驱动能力以及波形特性。
图14是本发明的振荡器中具备倍增频率的PLL电路以及分频器的驱动电路73c及其外围电路的结构方框图。图14所示驱动电路73c是在图12的驱动电路73a和同样的电压控制电路76以及缓冲电路77的结构上再附加由相位比较器81、LPF(低通滤波器)82、VCO(Voltage Controlled Oscillator:电压控制型振荡电路)83以及反馈分频器84构成的PLL电路85和分频器86。该驱动电路73c除了PLL电路85中的频率的倍增功能外,还包含分频器86中的频率的分频功能,因而可以扩大频率的调节范围。另外,PLL电路85是众所周知的技术,因而省略其说明。
如图14所示的驱动电路73c,通过在缓冲电路77的前级设置PLL电路85和分频器86,可以改变从驱动电路73c的输出端子OUT向外部提供的时钟信号的频率。例如,令PLL电路85的反馈分频器84的分频比为N1、分频器86的分频比为M,将N1、M的值写入存储电路75。控制电路74根据存储电路75中写入的N1、M的值,如果分别设定分频器84、86的分频比为N1、M,则可以从缓冲电路77的输出端子OUT提供期望频率的时钟信号。通过在各个分频器设定分频比,可以用一台振荡器准备多种振荡频率。当然,图14的驱动电路中不仅可以改变频率,还可改变输出波形的负载驱动能力以及波形特性。
图15是本发明的振荡器的输出驱动电路附加有待机功能的电路结构图。在驱动电路73的前级附加了待机电路88以作为待机功能,例如,在图12的驱动电路73a的缓冲电路77的前级附加了待机电路88的结构。图15中,由振荡电路71通过待机电路88向驱动电路73提供时钟信号时,如果从外部向I/O端子输入待机信号BST,则控制电路74切断待机电路88的门电路。从而,切断到驱动电路73的时钟信号。例如,对应便携电话机的待机/使用模式,如果发送/停止待机信号,可以截止/导通待机电路88。从而,如果在便携电话机待机时向待机电路88发送待机信号使驱动电路73(73a,73b,73c,...)的动作停止,可以在待机时节省电力。
图16是表示图11所示本发明的多输出振荡器设置有待机电路88时的结构方框图。图16的振荡器61的输出驱动电路(输出驱动装置)72中具备有多个驱动电路(驱动装置),从驱动电路(第一驱动装置)73a、驱动电路(第二驱动装置)73b以及驱动电路(第三驱动装置)73c输出各不相同的频率、负载驱动能力以及波形特性的时钟信号。如果从I/O端子输入待机信号BST,则控制电路74切断待机电路88的门电路。
图16所示输出驱动电路72通过向图12所示驱动电路73a附加待机电路88a而构成。从而,驱动电路73a经由待机电路88a输入来自振荡电路71的振荡信号,从输出端子OUT1向RF部分62提供如图5(a)所示的正弦波状的时钟信号。即,通过向存储电路75写入期望的控制数据,在驱动电路73a中设定期望的负载驱动能力(振幅)、波形特性(占空比、转换速率)。从而,可以从驱动电路73a的输出端子OUT1向RF部分62提供最佳负载驱动能力(振幅)、波形特性(占空比、转换速率)的时钟信号。另外,在便携电话机待机时,如果从未图示的I/O端子输入待机信号BST,则控制电路74将切断信号提供给驱动电路73a的前级设置的待机电路88a,驱动电路73a停止动作。从而,可以在便携电话机待机时实现节省电力。
另外,如图16所示的输出驱动电路72是在附加了图13所示分频电路87的驱动电路73b上再附加待机电路88b的结构。驱动电路73b通过待机电路88b输入来自振荡电路71的振荡信号,从输出端子OUT1向CPU63提供如图5(b)所示的矩形波状的时钟信号。即,通过向存储电路75写入期望的控制数据,在驱动电路73b中设定期望的负载驱动能力(振幅)、波形特性(占空比、转换速率)以及频率。从而,可以从驱动电路73b的输出端子OUT2向CPU63提供最佳负载驱动能力(振幅)、波形特性(占空比、转换速率)以及频率的时钟信号。另外,在便携电话机待机时,如果从未图示的I/O端子输入待机信号,则控制电路74向待机电路88b提供切断信号,驱动电路73b停止动作。因而可以节省便携电话机待机时的电力消耗。
另外,如图16所示输出驱动电路72是在附加了图14所示PLL电路85和分频电路86的驱动电路73c上再附加待机电路88c而构成。从而,驱动电路73c通过待机电路88c输入来自振荡电路71的振荡信号,从输出端子OUT3向数字电路89提供如图5(c)所示的矩形波状的时钟信号。即,在存储电路75中写入期望的控制数据,通过控制电路74的控制在驱动电路73c中设定期望的负载驱动能力(振幅)、波形特性(占空比、转换速率)以及频率。从而,可以从驱动电路73c的输出端子OUT3向数字电路89提供最佳负载驱动能力(振幅)、波形特性(占空比、转换速率)以及频率的时钟信号。另外,如果在便携电话机待机时从未图示的I/O端子输入待机信号,则控制电路74向待机电路88c提供切断信号,驱动电路73c停止动作。因而可以节省便携电话机待机时的电力消耗。
传统的便携电话机中,使用各个振荡器对RF部分、CPU、USB及MPEG等数字电路以及LCD等图象显示部分的各功能块提供时钟信号。但是,采用本发明的多输出振荡器,用一个振荡器置换由多个构成的振荡器,可以节省安装空间,因而与传统的振荡器相比可进一步实现小型化。另外,振荡器集成为一个,可以降低消耗电流,因而可以节省电力。而且,在便携电话机待机模式时可使振荡器的振荡停止,因而可进一步节省电力。结果,由于可以抑制电池消耗,因而可以实现使用极为方便的便携电话机。
而且,本实施例说明了每一个驱动电路73设置一个待机电路88的情况,但是也可以通过切断一个待机电路88的门电路,使提供给三个驱动电路73的信号同时切断。从而,可削减待机电路并减小电路的规模。
以上所述实施例是说明本发明的一个例子,本发明不限于上述实施例,在发明内容的范图内可有各种变形。例如,上述第三实施例中,说明了通过模制密封构成振荡器的情况,如图17所示,也可以用罩80密封单芯片IC78和压电振子79而成的陶瓷封装10’来构成振荡器。
另外,图17中,单芯片IC78采用引线接合法与基片连接,但是也可采用倒装式接合法(FCB)。另外,作为上述各实施例的振荡电路,对分别采用了晶体振荡电路、电压控制型晶体振荡电路、温度补偿型晶体振荡电路的三种振荡电路的振荡器进行了说明。但是本发明的振荡器不限定于此,例如,也可以是电阻和电容构成的RC振荡电路、电感和电容构成的LC振荡电路。
另外,上述各实施例的振荡电路中,说明了采用晶体振子作为振荡源的情况,但是本发明不限定于此,例如,也可以是压电陶瓷、钽酸锂或铌酸锂构成的振荡器。而且,采用弹性谐振器(由表面声波谐振器构成的谐振器)也可获得同样的效果。
(发明的效果)
如上所述,根据本发明的振荡器,为了获得对应用户指定的规定规格的输出波形的波形特性,预先在存储装置存储用以控制电压控制电路和驱动能力调节部分的控制数据,根据存储的控制数据,对用户期望的输出波形的输出振幅、占空比以及上升时间及下降时间的各个波形特性进行调节。从而,不必象传统一样在开发工序中重复开发制造对应用户规格的许多种类的IC,可以预先开发用一种IC构成的振荡器,根据用户的规格向存储器写入期望的控制数据。另外,不必对应用户规格来制造多个振荡器,可以只制造一种振荡器,从振荡器的缓冲电路提供用户期望的输出信号,因而能够极大地简化制造方的生产管理和库存管理。
另外,即使有由于构成振荡器的晶体管的制造偏差和由振荡器与用户的负载电路连接引起的输出信号的波形变动,对这些因素预先考虑,将输出波形调节成期望的占空比,可获得用户期望的设计上的占空比。
另外,本发明的振荡器由多输出振荡器构成,从各输出端子可以输出不同的波形的占空比和表示上升/下降特性的转换速率等波形特性及振幅的时钟信号。从而,例如,可以从一个振荡器向便携电话机的RF部分、CPU、数字电路以及图象显示部分等不同功能块发送各个期望的时钟信号。而且,仅仅通过向存储装置写入期望的控制数据的所谓软处理,可以从多输出振荡器向各功能的单芯片发送具有最佳波形特性、振幅及频率的时钟信号。从而,预备共用的振荡器,仅仅通过重写控制数据就可以实现定制的振荡器,因而可极大简化振荡器的库存管理。而且,用一个振荡器可以向多功能芯片组发送各个时钟信号,因而与传统的振荡器相比可进一步实现安装空间的小型化。另外,振荡器集成为一个,可以降低消耗电流,因而可以节省电力。

Claims (10)

1.一种振荡器,其特征在于包括输出规定频率的振荡波形信号的振荡电路以及输入所述振荡波形信号、输出具有期望波形特性的输出波形的时钟信号的输出驱动装置,所述输出驱动装置包括:
存储装置,存储用以调节所述输出波形的波形特性控制数据;
控制装置,抽出所述存储装置存储的所述控制数据作为用以调节输出波形的波形特性的控制数据并输出;
电压控制装置,输入来自外部的第一电源电压、根据所述控制数据生成并输出规定所述输出波形的输出振幅的第二电源电压;
缓冲电路,分别输入所述振荡波形信号及所述第二电源电压,根据所述控制数据调节所述输出波形的波形特性,向外部输出时钟信号。
2.如权利要求1所述的振荡器,其特征在于所述缓冲电路包括:
输出装置,分别输入所述振荡波形信号和所述第二电源电压,将调节了所述输出波形的输出振幅的时钟信号向外部输出;
多个驱动能力调节装置,分别输入所述振荡波形信号和所述第二电源电压,根据所述控制数据调节所述输出波形的波形特性并输出时钟信号;
开关装置,根据所述控制数据选择各个驱动能力调节装置向外部输出的时钟信号,
其特征在于根据所述控制数据,使选择的至少一个所述开关装置动作,调节所述输出波形的波形特性。
3.如权利要求2所述的振荡器,其特征在于所述缓冲电路根据所述控制数据,分别使选择的至少一个所述驱动能力调节装置和与其对应的所述开关装置同时动作。
4.如权利要求1所述的振荡器,其特征在于所述电压控制装置根据所述控制装置提供的控制数据,通过选择所述电压控制装置内具备的多个电阻来生成所述第二电源电压。
5.如权利要求1至4的任何一项所述的振荡器,其特征在于所述输出驱动装置具备多个由所述电压控制装置和所述缓冲电路构成并输出具有期望波形特性的输出波形的时钟信号的驱动装置,
所述控制装置根据所述存储装置存储的控制数据,使所述各驱动装置输出具有各个期望的波形特性的输出波形的时钟信号。
6.如权利要求5所述的振荡器,其特征在于所述多个驱动装置中至少一个驱动装置具备对输出的时钟信号的频率分频的分频电路。
7.如权利要求5或6所述的振荡器,其特征在于多个所述驱动装置中至少一个驱动装置具备用以倍增输出的时钟信号的频率的PLL电路。
8.如权利要求5至7的任何一项所述的振荡器,其特征在于所述输出驱动装置具备用以在待机模式时切断上述振荡电路提供的振荡信号的待机电路。
9.如权利要求5所述的振荡器,其特征在于所述输出驱动装置具备的多个驱动装置包括:
第一驱动装置,根据所述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号;
第二驱动装置,具备有根据所述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号的同时,倍增所述时钟信号的频率的PLL电路;
第三驱动装置,具备有根据所述存储装置存储的控制数据输出具有期望的波形特性的输出波形的时钟信号的同时,对所述时钟信号的频率分频的分频电路;
待机电路,在待机模式时分别切断从所述振荡电路向第一至第三驱动装置提供的振荡信号。
10.一种电子仪器,内置有如权利要求1至9的任何一项所述的振荡器,根据所述振荡器的输出时钟信号动作。
CN02149908.XA 2001-11-02 2002-11-01 振荡器及使用该振荡器的电子仪器 Expired - Fee Related CN1228916C (zh)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP2001338044 2001-11-02
JP338044/01 2001-11-02
JP338044/2001 2001-11-02
JP66132/02 2002-03-11
JP2002066132 2002-03-11
JP66132/2002 2002-03-11
JP280919/02 2002-09-26
JP2002280919A JP2003338710A (ja) 2001-11-02 2002-09-26 発振器およびこれを用いた電子機器
JP280919/2002 2002-09-26

Publications (2)

Publication Number Publication Date
CN1416215A true CN1416215A (zh) 2003-05-07
CN1228916C CN1228916C (zh) 2005-11-23

Family

ID=27347779

Family Applications (1)

Application Number Title Priority Date Filing Date
CN02149908.XA Expired - Fee Related CN1228916C (zh) 2001-11-02 2002-11-01 振荡器及使用该振荡器的电子仪器

Country Status (3)

Country Link
US (1) US6927641B2 (zh)
JP (1) JP2003338710A (zh)
CN (1) CN1228916C (zh)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100417012C (zh) * 2003-08-13 2008-09-03 松下电器产业株式会社 振荡电路以及振荡稳定化方法
CN101098157B (zh) * 2006-06-29 2010-07-07 联发科技股份有限公司 通信系统及振荡信号运用方法
CN102027672A (zh) * 2008-05-13 2011-04-20 日本电波工业株式会社 振荡器
CN102332864A (zh) * 2011-09-29 2012-01-25 北京经纬恒润科技有限公司 一种正弦波振荡电路
CN102566407A (zh) * 2010-12-14 2012-07-11 亚旭电脑股份有限公司 多重输出时钟源信号产生器
CN103166674A (zh) * 2011-12-14 2013-06-19 无锡国科微纳传感网科技有限公司 一种信号频率的校正方法和装置
CN104579171A (zh) * 2013-10-16 2015-04-29 精工爱普生株式会社 振荡电路、振荡器、电子设备以及移动体
CN104660226A (zh) * 2013-11-22 2015-05-27 苏州普源精电科技有限公司 一种具有门控猝发功能的信号发生器
CN105515532A (zh) * 2015-11-30 2016-04-20 北京机械设备研究所 一种低畸变正弦波发生电路
CN107852133A (zh) * 2015-07-01 2018-03-27 高通股份有限公司 响应于电源电压变化提供时钟频率调节的电路和方法
CN111756328A (zh) * 2019-03-28 2020-10-09 精工爱普生株式会社 输出电路、电路装置、振荡器、电子设备以及移动体
CN114594817A (zh) * 2020-12-07 2022-06-07 中移物联网有限公司 一种输入输出芯片驱动能力的调节电路及方法
US11703905B1 (en) 2022-04-26 2023-07-18 Changxin Memory Technologies, Inc. Clock generation circuit, equidistant four-phase signal generation method, and memory
WO2023206658A1 (zh) * 2022-04-26 2023-11-02 长鑫存储技术有限公司 信号产生器和存储器

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10284143B2 (en) 2002-03-06 2019-05-07 Piedek Technical Laboratory Quartz crystal unit, quartz crystal oscillator and electronic apparatus
US7845063B2 (en) 2002-03-06 2010-12-07 Piedek Technical Laboratory Quartz crystal unit and method for manufacturing a quartz crystal unit and electronic apparatus
US7528682B2 (en) * 2002-03-06 2009-05-05 Piedek Technical Laboratory Electronic apparatus having display portion and oscillator and manufacturing method of the same
TWI222797B (en) * 2003-07-01 2004-10-21 Benq Corp Compensation method and device of the voltage-controlled crystal oscillator in mobile unit
JP3872779B2 (ja) * 2003-08-04 2007-01-24 Necエレクトロニクス株式会社 発振回路および半導体集積回路装置
CN100458906C (zh) * 2004-02-20 2009-02-04 三星电子株式会社 脉冲补偿器、显示装置及驱动该显示装置的方法
KR101056374B1 (ko) * 2004-02-20 2011-08-11 삼성전자주식회사 펄스 보상기, 이를 갖는 영상표시장치 및 영상표시장치의구동방법
US7221233B2 (en) * 2004-09-24 2007-05-22 Cypress Semiconductor Corp. Nonvolatile programmable crystal oscillator circuit
JP4259485B2 (ja) * 2005-04-28 2009-04-30 エプソントヨコム株式会社 圧電発振回路
JP2006319628A (ja) * 2005-05-12 2006-11-24 Nec Electronics Corp 発振回路および発振回路を備える半導体装置
JP2007043339A (ja) * 2005-08-01 2007-02-15 Epson Toyocom Corp 水晶発振器
JP2007184809A (ja) * 2006-01-10 2007-07-19 Epson Toyocom Corp 発振装置
JP2007259052A (ja) * 2006-03-23 2007-10-04 Matsushita Electric Ind Co Ltd 水晶発振器
US7558086B2 (en) * 2006-06-28 2009-07-07 Zippy Technology Corp. Inverter control circuit with a resonant frequency modulation function
US7656235B2 (en) * 2006-06-29 2010-02-02 Mediatek Inc. Communication system and oscillation signal provision method
US7902926B2 (en) * 2006-06-29 2011-03-08 Mediatek Inc. Communication system and oscillation signal provision method
US8174330B2 (en) * 2008-02-01 2012-05-08 Broadcom Corporation Method and system for an energy efficient temperature sensing crystal integrated circuit
JP5235534B2 (ja) * 2008-07-02 2013-07-10 日本電波工業株式会社 発振器
JP2011109227A (ja) * 2009-11-13 2011-06-02 Nippon Dempa Kogyo Co Ltd 水晶発振器
JP5631135B2 (ja) * 2010-09-28 2014-11-26 日本電波工業株式会社 多出力水晶発振器
JP5772109B2 (ja) * 2011-03-18 2015-09-02 セイコーエプソン株式会社 回路装置及び電子機器
JP2012235208A (ja) * 2011-04-28 2012-11-29 Kyocera Crystal Device Corp 水晶発振器
JP2012257183A (ja) * 2011-06-10 2012-12-27 Mitsumi Electric Co Ltd 発振回路
JP5774934B2 (ja) * 2011-07-29 2015-09-09 京セラクリスタルデバイス株式会社 発振器、半導体部品及び電子機器
US8797110B2 (en) * 2012-07-26 2014-08-05 Qualcomm Incorporated Buffer input impedance compensation in a reference clock signal buffer
JP6354939B2 (ja) * 2014-04-18 2018-07-11 セイコーエプソン株式会社 半導体集積回路、発振器、電子機器及び移動体
JP6648489B2 (ja) 2015-10-30 2020-02-14 セイコーエプソン株式会社 バッファー回路、半導体集積回路装置、発振器、電子機器及び基地局
JP2017194789A (ja) * 2016-04-19 2017-10-26 ローム株式会社 クロック発生装置、電子回路、集積回路、及び電気機器
US10171033B2 (en) * 2016-11-03 2019-01-01 Intel Corporation Crystal oscillator interconnect architecture with noise immunity
JP7238553B2 (ja) * 2019-04-02 2023-03-14 セイコーエプソン株式会社 Lvdsドライバー回路、集積回路装置、発振器、電子機器及び移動体
JP2022103739A (ja) * 2020-12-28 2022-07-08 セイコーエプソン株式会社 回路装置及び発振器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03103614A (ja) 1989-09-16 1991-04-30 Canon Inc すべり軸受
JPH03262322A (ja) 1990-03-13 1991-11-22 Seiko Epson Corp 半導体素子
JPH04167615A (ja) 1990-10-26 1992-06-15 Seiko Epson Corp 半導体装置
JPH07154146A (ja) 1993-11-30 1995-06-16 Nippon Precision Circuits Kk 発振用集積回路および発振回路
US6166609A (en) * 1997-04-14 2000-12-26 Seiko Epson Corporation Oscillator circuit supplied with optimal power voltage according to oscillator output
JP3721901B2 (ja) 1999-11-26 2005-11-30 松下電器産業株式会社 多出力発振装置

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100417012C (zh) * 2003-08-13 2008-09-03 松下电器产业株式会社 振荡电路以及振荡稳定化方法
CN101098157B (zh) * 2006-06-29 2010-07-07 联发科技股份有限公司 通信系统及振荡信号运用方法
CN102027672A (zh) * 2008-05-13 2011-04-20 日本电波工业株式会社 振荡器
CN102566407A (zh) * 2010-12-14 2012-07-11 亚旭电脑股份有限公司 多重输出时钟源信号产生器
CN102332864A (zh) * 2011-09-29 2012-01-25 北京经纬恒润科技有限公司 一种正弦波振荡电路
CN102332864B (zh) * 2011-09-29 2013-09-25 北京经纬恒润科技有限公司 一种正弦波振荡电路
CN103166674A (zh) * 2011-12-14 2013-06-19 无锡国科微纳传感网科技有限公司 一种信号频率的校正方法和装置
CN104579171A (zh) * 2013-10-16 2015-04-29 精工爱普生株式会社 振荡电路、振荡器、电子设备以及移动体
CN104579171B (zh) * 2013-10-16 2020-09-15 精工爱普生株式会社 振荡电路、振荡器、电子设备以及移动体
CN104660226B (zh) * 2013-11-22 2019-04-12 苏州普源精电科技有限公司 一种具有门控猝发功能的信号发生器
CN104660226A (zh) * 2013-11-22 2015-05-27 苏州普源精电科技有限公司 一种具有门控猝发功能的信号发生器
CN107852133A (zh) * 2015-07-01 2018-03-27 高通股份有限公司 响应于电源电压变化提供时钟频率调节的电路和方法
CN107852133B (zh) * 2015-07-01 2021-03-30 高通股份有限公司 响应于电源电压变化提供时钟频率调节的电路和方法
CN105515532B (zh) * 2015-11-30 2018-04-13 北京机械设备研究所 一种低畸变正弦波发生电路
CN105515532A (zh) * 2015-11-30 2016-04-20 北京机械设备研究所 一种低畸变正弦波发生电路
CN111756328A (zh) * 2019-03-28 2020-10-09 精工爱普生株式会社 输出电路、电路装置、振荡器、电子设备以及移动体
CN111756328B (zh) * 2019-03-28 2023-07-25 精工爱普生株式会社 输出电路、电路装置、振荡器、电子设备以及移动体
CN114594817A (zh) * 2020-12-07 2022-06-07 中移物联网有限公司 一种输入输出芯片驱动能力的调节电路及方法
CN114594817B (zh) * 2020-12-07 2023-10-27 中移物联网有限公司 一种输入输出芯片驱动能力的调节电路及方法
US11703905B1 (en) 2022-04-26 2023-07-18 Changxin Memory Technologies, Inc. Clock generation circuit, equidistant four-phase signal generation method, and memory
WO2023206658A1 (zh) * 2022-04-26 2023-11-02 长鑫存储技术有限公司 信号产生器和存储器

Also Published As

Publication number Publication date
JP2003338710A (ja) 2003-11-28
US6927641B2 (en) 2005-08-09
CN1228916C (zh) 2005-11-23
US20030098749A1 (en) 2003-05-29

Similar Documents

Publication Publication Date Title
CN1416215A (zh) 振荡器及使用该振荡器的电子仪器
CN1909362A (zh) 石英振荡器
CN1543703A (zh) 振荡器及通信设备
US8201995B2 (en) Method and system for a temperature sensing crystal integrated circuit with digital temperature output
CN1164023C (zh) 温度补偿型振荡器及其控制方法和无线通信装置
CN1584774A (zh) 半导体集成电路
US6084483A (en) Internal oscillator circuit including a ring oscillator controlled by a voltage regulator circuit
CN1694348A (zh) 对称化线性压控振荡器
CN1773862A (zh) 电压控制振荡器及振荡频率调节方法
CN1761149A (zh) 振荡器起动控制电路
CN1122893C (zh) 振荡电路及采用这种振荡电路的装置
CN1902824A (zh) 频率和/或相位补偿的微机电振荡器
CN1909360A (zh) 低噪声高稳定性晶体振荡器
CN1855693A (zh) 压电振荡电路
CN1474505A (zh) 主从触发电路
CN1658500A (zh) 石英振荡器、振荡方法及加热器
CN1576977A (zh) 显示驱动控制装置及其驱动方法、电子装置和半导体集成电路
CN103250347A (zh) 振荡器和ic 芯片
CN101057392A (zh) 非易失性可编程晶体振荡器电路
CN1212521A (zh) 数控振荡电路和锁相环电路
US20180254742A1 (en) Low-power crystal oscillator operating in class b with positive feedback and a step-down voltage regulator
US11855646B2 (en) Circuit device, oscillator, and processing system
CN1210867C (zh) 用于产生周期信号的电路
CN1909361A (zh) 低噪声精细频率调节
CN1778034A (zh) 温度补偿压电振荡器及包含其的电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20051123

Termination date: 20181101