CN114594817A - 一种输入输出芯片驱动能力的调节电路及方法 - Google Patents

一种输入输出芯片驱动能力的调节电路及方法 Download PDF

Info

Publication number
CN114594817A
CN114594817A CN202011430669.6A CN202011430669A CN114594817A CN 114594817 A CN114594817 A CN 114594817A CN 202011430669 A CN202011430669 A CN 202011430669A CN 114594817 A CN114594817 A CN 114594817A
Authority
CN
China
Prior art keywords
driving
circuit
output
value
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011430669.6A
Other languages
English (en)
Other versions
CN114594817B (zh
Inventor
卢锋
肖青
孙东昱
王政宏
刘勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Mobile Communications Group Co Ltd
China Mobile IoT Co Ltd
Original Assignee
China Mobile Communications Group Co Ltd
China Mobile IoT Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Mobile Communications Group Co Ltd, China Mobile IoT Co Ltd filed Critical China Mobile Communications Group Co Ltd
Priority to CN202011430669.6A priority Critical patent/CN114594817B/zh
Publication of CN114594817A publication Critical patent/CN114594817A/zh
Application granted granted Critical
Publication of CN114594817B publication Critical patent/CN114594817B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Logic Circuits (AREA)

Abstract

本发明提供一种输入输出芯片驱动能力的调节电路及方法,包括:驱动检测电路;与所述驱动检测电路电连接的驱动设置电路以及驱动自动调节电路;与所述驱动自动调节电路电连接的驱动电路;其中,所述驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;所述驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;所述驱动自动调节电路根据所述比较结果自动调节所述驱动电路。本发明的技术方案可以降低实际配置值和目标配置值的误差,信号上升沿和下降沿驱动分别配置,通信过程稳定,提升了开发效率。

Description

一种输入输出芯片驱动能力的调节电路及方法
技术领域
本发明涉及芯片技术领域,尤其涉及一种输入输出芯片驱动能力的调节电路及方法。
背景技术
现有技术中,开发人员在进行芯片IO(输入输出芯片)匹配时需要进行繁琐的反复过程,配置完成后需要进行波形信号抓取确认和通信稳定测试,还存在实际配置值和配置值误差较大的情况,从而影响通信稳定性。
现有的技术方案的缺点其主要表现为:
1.芯片IO驱动问题可能设计迭代多。现有的技术方案,芯片IO驱动能力不能很好的适配电路板级的需求,可能需要较多次数的迭代才能满足应用需求。
2.传统的芯片IO驱动调节需要人为参与分析多,比如电信号采集之后需要人工参与分析时序是否满足需求,容易出现错误。
3.电路板存在设计修改的风险,甚至存在可能需要更换芯片的风险,这必将导致电路板定型时间延长。
4.传统IO驱动调节上,调整的间隔较大,难以适配芯片生产环节各流程要求,对于生产环境适配性不好将会导致生产过程错误率高。
发明内容
本发明实施例提供一种输入输出芯片驱动能力的调节电路及方法,用于降低实际配置值和目标配置值的误差,信号上升沿和下降沿驱动分别配置,通信过程稳定,同时,提升了开发人员的开发效率。
为了上述技术问题,本发明实施例提供如下技术方案:
一种输入输出芯片驱动能力的调节电路,包括:
驱动检测电路;
与所述驱动检测电路电连接的驱动设置电路以及驱动自动调节电路;
与所述驱动自动调节电路电连接的驱动电路;
其中,所述驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
所述驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
所述驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
可选的,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
可选的,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
本发明实施例还提供一种输入输出芯片驱动能力的调节方法,应用于如上所述的调节电路;所述方法包括:
通过驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
通过驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
通过驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
可选的,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
可选的,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
本发明的实施例,具有如下技术效果:
本发明的技术方案,可以降低实际配置值和目标配置值的误差,信号上升沿和下降沿驱动分别配置,通信过程稳定,同时,提升了开发人员的开发效率。将芯片IO的驱动范围覆盖生产环节和应用环节,即芯片IO的驱动能力需要覆盖芯片生产以及应用的各种环境,提升芯片IO电路的适用范围。将芯片IO 驱动能力调节,由传统的复杂调整方式,调整为芯片内部电路自动化完成,即通过IO驱动能力检测电路、驱动能力自动调节电路。芯片IO驱动能力的自动化检测,即通过对比输出给IO电路的内部信号和IO压焊点信号之间的延迟等信息,通过检测电路得到当前IO的驱动能力。
附图说明
图1为本发明实施例提供的输入输出芯片自动调节电路结构示意图;
图2为本发明实施例提供的驱动电路示意图;
图3为本发明实施例提供的输入输出芯片的驱动自动调节电路的工作流程示意图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
如图1所示,本发明实施例提供一种输入输出芯片驱动能力的调节电路,包括:
驱动检测电路;
与所述驱动检测电路电连接的驱动设置电路以及驱动自动调节电路;
与所述驱动自动调节电路电连接的驱动电路;
其中,所述驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
所述驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
所述驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
具体的,1)驱动检测电路用于检测芯片IO(输入输出芯片)当前的驱动配置是否符合需要,通过检测芯片内部输出信号和传输到外部的信号之间的时间差等信息。
驱动检测电路检测通信信号从芯片IO内部传输到外部压焊点的延迟,检测是否满足应用和生产环节要求,芯片IO外部信号的上升时间和下降时间的要求。
驱动检测电路在启动驱动自动调节电路之后开始工作,分别检测信号的上升沿和下降沿的驱动能力,将检测结果传输给驱动自动调节电路进行下一次调节。
2)驱动设置电路用于配置通信输出信号传输延迟和时序要求,当配置完成之后,配置值提供给驱动自动调节电路,和驱动检测电路检测的值进行比较,然后将比较值提供给驱动自动调节电路进行驱动能力的调节。
3)驱动自动调节电路用于根据驱动设置电路设置的配置值与驱动检测电路检测的当前值,进行配置值与当前值的匹配。当不匹配的时候需要进行驱动能力的增加或者减小,当匹配成功的时候则停止自动调节,输出匹配完成标志。
其中,自动调节电路中的检测值和配置值允许存在一定误差,误差值对于应用的影响可以忽略。
自动调节电路如果调节值已经调至最大或者最小,仍不能达到设置值,则输出错误信号,通知给系统进行处理。
在驱动自动调节电路启动之后,输出信号自动产生上升沿和下降沿信号,提供给驱动检测电路进行当前驱动能力的检测。
本发明的该实施例,可以降低实际配置值和目标配置值的误差,信号上升沿和下降沿驱动分别配置,通信过程稳定,同时,将芯片IO和电路板的驱动能力配置,采用自动化的方法完成,提升了开发人员的开发效率。
本发明一可选的实施例,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
具体的,在芯片IO输出由低电平转换为高电平时,高电平驱动实现对外部负载充电,而低电平驱动电路关断,以保持输出信号为高电平。在芯片IO 输出由高电平转换为低电平时,低电平驱动电路实现对外部负载放电,而高电平驱动电路关断,以保持输出信号为低电平。
本发明一可选的实施例,如图2所示,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
具体的,次级高电平电路的个数根据实际需要可以设计N个,N≧2,N 为正整数。
本发明一可选的实施例,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
具体的,驱动电路包括高电平驱动电路和低电平驱动电路,分别都由若干个小驱动电路组成。在实际驱动调节的时候,根据配置值,确定次级高电平驱动电路和次级低电平驱动电路的有效个数,其余则保持无效状态。
具体的,次级低电平电路的个数根据实际需要可以设计N个,N≧2,N 为正整数。
本发明的该实施例,可以实现对芯片IO进行不同的驱动能力的调节需求,降低目标配置值与实际配置值之间的误差,提高通信过程的稳定性。
本发明一可选的实施例,所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
本发明的上述实施例中,输出信号指从芯片内部传输到外部的通信电信号,通常满足某种通信的物理层电信号要求。
芯片IO负责通信信号的输入和输出,由于芯片内部电信号电平和外部电信号电平通常不同,所以IO需要将电信号的电平进行相互转换。实际应用环境中,外部负载的不同,需要调整驱动电流能力。
在常用的芯片通信协议中,对于速率和时序会有一定要求,通常会对IO 输出能力进行适配,满足通信中功耗、速率、时序的约束。
在自动调节功能启动之后,输出信号自动产生上升沿和下降沿信号,提供给驱动检测电路进行当前驱动能力的检测。
高低电平驱动电路,现在芯片IO中通常都会有IO的输出驱动电路,分为高电平驱动电路和低电平驱动电路。在芯片IO输出由低电平转换为高电平时,高电平驱动实现对外部负载充电,而低电平驱动电路关断,以保持输出信号为高电平。在芯片IO输出由高电平转换为低电平时,低电平驱动电路实现对外部负载放电,而高电平驱动电路关断,以保持输出信号为低电平。
如图2所示,高电平驱动电路和低电平驱动电路,为了达到可以调整不同驱动能力的要求,分别都由若干个小驱动电路组成。在实际驱动调节的时候,根据应用需求,确定小的高电平驱动电路和低电平驱动电路的有效个数,其余则保持无效状态。
驱动检测电路的功能主要是检测芯片IO当前的驱动配置是否符合需要,方法是通过检测芯片内部输出信号和传输到外部的信号之间的时间差等信息。
驱动检测电路检测通信信号从芯片内部传输到外部压焊点的延迟,检测是否满足应用和生产环节要求,芯片外部信号的上升时间和下降时间的要求。
驱动检测电路在启动驱动自动调节功能之后开始工作,分别检测信号的上升沿和下降沿的驱动能力,将检测结果传输给驱动自动调节电路进行下一次调节。
驱动设置电路的功能是配置通信输出信号传输延迟和时序要求,当配置完成之后,配置值提供给驱动自动调节电路,和驱动检测电路检测的值进行比较,然后将比较值提供给驱动自动调节电路进行驱动能力的调节。
驱动自动调节电路主要功能为根据驱动设置电路设置的目标值与驱动检测电路检测的当前值,进行目标值与当前值的匹配。当不匹配的时候需要进行驱动能力的增加或者减小,当匹配成功的时候则停止自动调节,输出匹配完成标志。
自动调节电路中检测值和目标值允许存在一定误差,误差值对于应用的影响可以忽略。
自动调节电路如果调节值已经调至最大或者最小,仍不能达到设置值,则输出错误信号,通知给系统进行处理。
本发明实施例的驱动自动调节电路,具体包括以下工作流程:
如图3所示,选取芯片IO,确定芯片IO的大致驱动能力;
1)根据时序要求,驱动配置电路配置驱动能力的配置值,启动驱动自动调节电路,输出信号自动产生上升沿和下降沿信号,驱动检测电路对所述上升沿和下降沿信号进行通信测试,获取输出信号的第一传输时间,输出信号经过驱动电路获取反馈信号并反馈至所述驱动检测电路,获取输出信号的第二传输时间,驱动检测电路将第一传输时间与第二传输时间作比较,获得差值也即检测值,将检测值与配置值作比较,若比较值不等于零,分析配置值,若配置值在芯片IO的驱动能力的可调节范围内,分析配置值,重新进行芯片IO驱动能力的自动调节,若比较值等于零则通信测试成功,确认满足需求,对芯片IO 进行设计定型;或者:
2)根据时序要求,驱动配置电路配置驱动能力的配置值,启动驱动自动调节电路,输出信号自动产生上升沿和下降沿信号,驱动检测电路对所述上升沿和下降沿信号进行通信测试,获取输出信号的第一传输时间,输出信号经过驱动电路获取反馈信号并反馈至所述驱动检测电路,获取输出信号的第二传输时间,驱动检测电路将第一传输时间与第二传输时间作比较,获得差值也即检测值,将检测值与配置值作比较,若比较值不等于零,分析配置值,若配置值超出所述芯片IO的驱动能力的可调节范围,则配置失败。
本发明实施例的上述技术方案,相比于现有技术的芯片IO的驱动调节,本发明实施例采用更加灵活的多个次级驱动电路实现,调节范围更大适用范围更广。
本发明实施例还提供一种输入输出芯片驱动能力的调节方法,应用于如上所述的调节电路;所述方法包括:
通过驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
通过驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
通过驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
可选的,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
可选的,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
可选的,所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
本发明人上述实施例可以自动完成芯片驱动能力的自动配置。
在配置驱动能力的目标时序配置值之后,启动自动配置功能。配置成功并通过通信测试即完成当前电路板适用性驱动配置,整个驱动配置过程自动化完成。
当通信测试不通过时,则需要分析驱动配置电路的目标配置值是否存在不合理情况,可以重新进行一轮驱动自动配置。当通信测试不通过而且已经调至最大值或者最小值,则输出错误标记,然后进行详细分析原因。
当通信测试通过,则芯片IO驱动配置定型。
本发实施例的上述技术方案,芯片IO输出的信号波形可以精确调整,降低了芯片输出信号驱动不匹配引起的干扰问题,有利于整个电路板级的稳定性。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种输入输出芯片驱动能力的调节电路,其特征在于,包括:
驱动检测电路;
与所述驱动检测电路电连接的驱动设置电路以及驱动自动调节电路;
与所述驱动自动调节电路电连接的驱动电路;
其中,所述驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
所述驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
所述驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
2.根据权利要求1所述的输入输出芯片驱动能力的调节电路,其特征在于,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
3.根据权利要求2所述的输入输出芯片驱动能力的调节电路,其特征在于,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
4.根据权利要求2所述的输入输出芯片驱动能力的调节电路,其特征在于,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
5.根据权利要求1所述的输入输出芯片驱动能力的调节电路,其特征在于,
所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
6.一种输入输出芯片驱动能力的调节方法,其特征在于,应用于如权利要求1至5任一项所述的调节电路;所述方法包括:
通过驱动检测电路获取第一值,所述第一值为芯片输出接口的输出信号以及所述输出信号经过所述驱动电路反馈的反馈信号的差值;
通过驱动检测电路将所述第一值与所述驱动设置电路输出的配置值进行比较,获得比较结果,将所述比较结果输出至所述驱动自动调节电路;
通过驱动自动调节电路根据所述比较结果自动调节所述驱动电路。
7.根据权利要求6所述的输入输出芯片驱动能力的调节方法,其特征在于,所述驱动电路包括:
低电平驱动电路和高电平驱动电路。
8.根据权利要求7所述的输入输出芯片驱动能力的调节方法,其特征在于,所述高电平驱动电路包括:
至少2个次级高电平电路;
所述次级高电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
9.根据权利要求7所述的输入输出芯片驱动能力的调节方法,其特征在于,所述低电平驱动电路包括:
至少2个次级低电平电路;
所述次级低电平电路的有效个数通过所述的驱动自动调节电路输出的驱动控制信号控制。
10.根据权利要求9所述的输入输出芯片驱动能力的调节方法,其特征在于,
所述反馈信号包括:
所述驱动自动调节电路输出驱动控制信号,所述驱动控制信号控制所述驱动电路输出调节后的信号以获得所述反馈信号并反馈至所述驱动检测电路。
CN202011430669.6A 2020-12-07 2020-12-07 一种输入输出芯片驱动能力的调节电路及方法 Active CN114594817B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011430669.6A CN114594817B (zh) 2020-12-07 2020-12-07 一种输入输出芯片驱动能力的调节电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011430669.6A CN114594817B (zh) 2020-12-07 2020-12-07 一种输入输出芯片驱动能力的调节电路及方法

Publications (2)

Publication Number Publication Date
CN114594817A true CN114594817A (zh) 2022-06-07
CN114594817B CN114594817B (zh) 2023-10-27

Family

ID=81802559

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011430669.6A Active CN114594817B (zh) 2020-12-07 2020-12-07 一种输入输出芯片驱动能力的调节电路及方法

Country Status (1)

Country Link
CN (1) CN114594817B (zh)

Citations (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000121689A (ja) * 1998-08-13 2000-04-28 Toshiba Tec Corp 容量性負荷駆動ユニット及びこのユニットの検査方法並びに検査装置
CN1254990A (zh) * 1998-11-25 2000-05-31 西门子公司 改进的延迟锁定环
CN1416215A (zh) * 2001-11-02 2003-05-07 精工爱普生株式会社 振荡器及使用该振荡器的电子仪器
CN1419274A (zh) * 2001-11-12 2003-05-21 三菱电机株式会社 半导体电路装置及半导体装置
CN1577455A (zh) * 2003-07-28 2005-02-09 罗姆股份有限公司 有机电致发光板驱动电路及其驱动电流的属性测试方法
US20060237705A1 (en) * 2005-04-25 2006-10-26 Hung-Yi Kuo Method And Related Apparatus For Calibrating Signal Driving Parameters Between Chips
WO2008050607A1 (fr) * 2006-10-25 2008-05-02 Advantest Corporation Testeur, puce de comparateur de pilote, dispositif de mesure de réponse, procédé d'étalonnage et dispositif d'étalonnage
CN101232471A (zh) * 2008-02-26 2008-07-30 上海士康射频技术有限公司 基带信号处理芯片
CN101547081A (zh) * 2008-03-28 2009-09-30 华为技术有限公司 一种配置互连芯片系数的方法及装置
CN101751595A (zh) * 2008-12-04 2010-06-23 北京中电华大电子设计有限责任公司 一种提高io速度的电路
CN201536359U (zh) * 2009-11-18 2010-07-28 苏州麦格芯微电子有限公司 集成电路芯片智能自适应驱动级控制系统
CN102324924A (zh) * 2011-04-27 2012-01-18 钜泉光电科技(上海)股份有限公司 输出驱动器及输出驱动器的驱动能力输出方法
CN104065368A (zh) * 2013-03-22 2014-09-24 联咏科技股份有限公司 驱动能力与芯片终端电阻值自我调整方法及其装置
CN106053919A (zh) * 2016-05-30 2016-10-26 华为技术有限公司 一种确定芯片管脚驱动电流的方法、设备及芯片
CN106452232A (zh) * 2016-11-11 2017-02-22 上海灿瑞科技股份有限公司 一种直流双相风扇的驱动电路及驱动芯片
US20170301305A1 (en) * 2015-10-16 2017-10-19 Boe Technology Group Co., Ltd. Gate driver and configuration system and configuration method thereof
CN107783025A (zh) * 2017-09-22 2018-03-09 深圳芯邦科技股份有限公司 一种基于芯片端口电流驱动能力的测试系统及方法
CN107949986A (zh) * 2016-03-04 2018-04-20 富士电机株式会社 半导体元件的驱动装置
CN111090036A (zh) * 2019-12-30 2020-05-01 上海华岭集成电路技术股份有限公司 一种基于ate的芯片动态负载测试方法
CN111693847A (zh) * 2020-05-18 2020-09-22 大唐微电子技术有限公司 一种芯片测试方法和装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2638274B2 (ja) * 1990-09-18 1997-08-06 株式会社日立製作所 タイミング補正方法
JP3132648B2 (ja) * 1996-09-20 2001-02-05 富士電機株式会社 電力変換器におけるゲート駆動回路
JP3853190B2 (ja) * 2001-10-23 2006-12-06 アルプス電気株式会社 振動子の駆動装置
JP4453640B2 (ja) * 2005-09-30 2010-04-21 ソニー株式会社 容量性負荷を有する半導体装置を駆動する駆動方法および駆動装置、並びに電子機器
WO2008020524A1 (fr) * 2006-08-16 2008-02-21 Advantest Corporation Circuit de compensation de variation de charge, dispositif électronique, appareil de test, circuit de génération de séquencement et procédé de compensation de variation de charge
CN101470682B (zh) * 2007-12-26 2011-06-08 北京中电华大电子设计有限责任公司 Usb自调节驱动方法及电路
JP5262904B2 (ja) * 2009-03-27 2013-08-14 日本電気株式会社 クロックスキュー自動調整回路
JP2018026904A (ja) * 2016-08-08 2018-02-15 Tdk株式会社 ワイヤレス給電装置およびワイヤレス電力伝送システム
CN108075886B (zh) * 2016-11-15 2024-03-12 上海国盾量子信息技术有限公司 一种用于量子密钥分发系统的自动时序调整方法和装置
CN107864532B (zh) * 2017-11-03 2023-09-26 杰华特微电子股份有限公司 Led调光电路和方法及led控制电路
CN108631554B (zh) * 2018-03-28 2019-11-15 成都启臣微电子股份有限公司 一种自适应调节输出驱动能力的电路
CN108738201B (zh) * 2018-06-21 2024-04-30 上海晶丰明源半导体股份有限公司 控制电路、led驱动芯片、led驱动系统及led驱动方法
CN210442478U (zh) * 2019-06-28 2020-05-01 深圳米飞泰克科技有限公司 高压栅极驱动芯片测试系统

Patent Citations (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000121689A (ja) * 1998-08-13 2000-04-28 Toshiba Tec Corp 容量性負荷駆動ユニット及びこのユニットの検査方法並びに検査装置
CN1254990A (zh) * 1998-11-25 2000-05-31 西门子公司 改进的延迟锁定环
CN1416215A (zh) * 2001-11-02 2003-05-07 精工爱普生株式会社 振荡器及使用该振荡器的电子仪器
CN1419274A (zh) * 2001-11-12 2003-05-21 三菱电机株式会社 半导体电路装置及半导体装置
CN1577455A (zh) * 2003-07-28 2005-02-09 罗姆股份有限公司 有机电致发光板驱动电路及其驱动电流的属性测试方法
US20060237705A1 (en) * 2005-04-25 2006-10-26 Hung-Yi Kuo Method And Related Apparatus For Calibrating Signal Driving Parameters Between Chips
WO2008050607A1 (fr) * 2006-10-25 2008-05-02 Advantest Corporation Testeur, puce de comparateur de pilote, dispositif de mesure de réponse, procédé d'étalonnage et dispositif d'étalonnage
CN101232471A (zh) * 2008-02-26 2008-07-30 上海士康射频技术有限公司 基带信号处理芯片
CN101547081A (zh) * 2008-03-28 2009-09-30 华为技术有限公司 一种配置互连芯片系数的方法及装置
CN101751595A (zh) * 2008-12-04 2010-06-23 北京中电华大电子设计有限责任公司 一种提高io速度的电路
CN201536359U (zh) * 2009-11-18 2010-07-28 苏州麦格芯微电子有限公司 集成电路芯片智能自适应驱动级控制系统
CN102324924A (zh) * 2011-04-27 2012-01-18 钜泉光电科技(上海)股份有限公司 输出驱动器及输出驱动器的驱动能力输出方法
CN104065368A (zh) * 2013-03-22 2014-09-24 联咏科技股份有限公司 驱动能力与芯片终端电阻值自我调整方法及其装置
US20170301305A1 (en) * 2015-10-16 2017-10-19 Boe Technology Group Co., Ltd. Gate driver and configuration system and configuration method thereof
CN107949986A (zh) * 2016-03-04 2018-04-20 富士电机株式会社 半导体元件的驱动装置
CN106053919A (zh) * 2016-05-30 2016-10-26 华为技术有限公司 一种确定芯片管脚驱动电流的方法、设备及芯片
CN106452232A (zh) * 2016-11-11 2017-02-22 上海灿瑞科技股份有限公司 一种直流双相风扇的驱动电路及驱动芯片
CN107783025A (zh) * 2017-09-22 2018-03-09 深圳芯邦科技股份有限公司 一种基于芯片端口电流驱动能力的测试系统及方法
CN111090036A (zh) * 2019-12-30 2020-05-01 上海华岭集成电路技术股份有限公司 一种基于ate的芯片动态负载测试方法
CN111693847A (zh) * 2020-05-18 2020-09-22 大唐微电子技术有限公司 一种芯片测试方法和装置

Also Published As

Publication number Publication date
CN114594817B (zh) 2023-10-27

Similar Documents

Publication Publication Date Title
US8199858B2 (en) OOB (out of band) detection circuit and serial ATA system
US7164997B2 (en) Bus line current calibration
CA2494082A1 (en) Flexible interface for universal bus test instrument
CN102566564A (zh) 一种车载控制器测试系统
CN102931920B (zh) 适用于输入输出接口的传输电路及其讯号传输方法
CN110930914B (zh) 一种信号检测电路、信号检测方法及显示装置
CN111880513A (zh) 待测设备的测试电路以及测试方法
CN110930910B (zh) 一种显示面板中信号的处理方法及装置
CN114594817A (zh) 一种输入输出芯片驱动能力的调节电路及方法
CN112904254B (zh) 一种用于Memory VRTT动态响应测试的上位机系统及其工作方法
CN111415701A (zh) 眼图生成装置及方法、存储芯片测试系统
US8188770B2 (en) Method and apparatus for adjusting driver output current and electronic apparatus
CN104168067A (zh) 一种判断光接收电路中的光功率信号强度的方法及其电路
CN115905070A (zh) 一种激光器控制接口的适配方法、适配装置和可存储介质
CN114325318B (zh) 一种rf芯片的ft测试系统及方法
CN112748354B (zh) 一种服务器电源的连接测试方法和系统
CN109542826B (zh) 一种spi通讯控制方法、装置、设备及系统
CN218350444U (zh) 一种通用式电平转换类芯片的单粒子效应测控系统
TWI819487B (zh) 高速介面之嵌入式測試裝置及其方法
CN117992701B (zh) 一种计量采集ic的通用型校准装置
US12007426B2 (en) Device for automatically detecting coupling between electronic devices
CN219392219U (zh) 一种基于fpga的ip测试系统及其测试电路
CN109901042B (zh) 使用usb且具电压可调功能的jtag控制装置及其方法
CN116483761A (zh) Usb芯片及其操作方法
CN116840652A (zh) 一种基于老炼箱的集成电路老炼系统及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant