CN1238941C - 一种集成电路载体 - Google Patents
一种集成电路载体 Download PDFInfo
- Publication number
- CN1238941C CN1238941C CNB018177522A CN01817752A CN1238941C CN 1238941 C CN1238941 C CN 1238941C CN B018177522 A CNB018177522 A CN B018177522A CN 01817752 A CN01817752 A CN 01817752A CN 1238941 C CN1238941 C CN 1238941C
- Authority
- CN
- China
- Prior art keywords
- carrier
- integrated circuit
- island
- snakelike
- qualifying part
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000463 material Substances 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 6
- 239000002184 metal Substances 0.000 claims description 2
- 229910052751 metal Inorganic materials 0.000 claims description 2
- 239000012811 non-conductive material Substances 0.000 claims description 2
- 239000000758 substrate Substances 0.000 claims description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 239000000969 carrier Substances 0.000 description 5
- 238000005538 encapsulation Methods 0.000 description 4
- 239000007787 solid Substances 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000010008 shearing Methods 0.000 description 2
- JYEUMXHLPRZUAT-UHFFFAOYSA-N 1,2,3-triazine Chemical compound C1=CN=NN=C1 JYEUMXHLPRZUAT-UHFFFAOYSA-N 0.000 description 1
- XQUPVDVFXZDTLT-UHFFFAOYSA-N 1-[4-[[4-(2,5-dioxopyrrol-1-yl)phenyl]methyl]phenyl]pyrrole-2,5-dione Chemical compound O=C1C=CC(=O)N1C(C=C1)=CC=C1CC1=CC=C(N2C(C=CC2=O)=O)C=C1 XQUPVDVFXZDTLT-UHFFFAOYSA-N 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000001186 cumulative effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000007323 disproportionation reaction Methods 0.000 description 1
- 238000004100 electronic packaging Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 229920003192 poly(bis maleimide) Polymers 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000010992 reflux Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0271—Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09009—Substrate related
- H05K2201/09063—Holes or slots in insulating substrate not used for electrical connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/36—Assembling printed circuits with other printed circuits
- H05K3/368—Assembling printed circuits with other printed circuits parallel to each other
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
- Amplifiers (AREA)
Abstract
一种集成电路载体包括一个容纳集成电路的容纳区,该容纳区包括多个电触点。在容纳区周围设置多个岛屿界定部分。每个岛屿界定部分具有一个电连接到容纳区某一个触点的电端子。一个刚性降低装置将每个岛屿界定部分连接到与其相邻的岛屿界定部分。
Description
技术领域
本发明与集成电路封装有关。特别地,本发明与用于集成电路封装的集成电路载体有关。
技术背景
由于集成电路连接(引脚数目)的数目不断增加,采用球栅阵列封装将集成电路连接到印刷电路板的技术正在不断增加。这样使得集成电路倒装芯片凸点阵列由非常微小的间距重新分布到更大间距的球栅阵列,以附着到印刷电路板(PCB)。
该载体通常是指一个内插板(interposer)并且可以利用不同的材料例如陶瓷,或者塑性材料,例如双马来酰亚胺三嗪(BT)进行制造。
通过热传导而去除集成电路的热能,集成电路载体也可以起到热沉的作用。因此集成电路载体容易受到热应变的影响。
另外,包括集成电路、载体和PCB的电子封装组件具有多种不同机械性能的不同材料。在工作中由于温度分布不均、几何形状、材料结构和热膨胀不匹配而在封装内部产生复杂的热应变。
典型地,当前的集成电路是通过金或焊接凸点的球栅阵列电连接到该载体。同样,该载体通过更多的、更大的焊球的球栅阵列与PCB电连接。在PCB和载体之间的焊球接口处的热机械应变是最严重的。这会导致焊球连接的剪切(shearing)。该问题被由PCB和载体之间热应变差的增加而引起的载体边缘长度的增加而扩大。典型地,载体边缘长度的增加与集成电路连接和焊球数目的增加有关联。
目前球栅阵列设计受到典型的集成电路引脚数目的可靠性的限制。
通常焊球的最大弹性剪切应变值大约为0.08%。申请人采用厚度为500微米固态硅载体,间距为1毫米、直径为500微米的焊球,厚度为700微米的PCB和边长16毫米的硅芯片进行实验计算,结果显示在封装最外面球的最大剪切应变为1.476%,该数值远大于焊球的塑流值(plastic yield value)。
该结果被认为是在封装的最外面边缘的焊球产生最大的平移剪切应变。
正如1999年版the Assembly and Packaging Section of theInternational Technology Road Map for Semiconductors的出版中第217页表59a所述,高性能集成电路引脚数目可达到1800个引脚的水平,该版本是提出本申请时的最新版本。在近期内,也就是说直到2005年,对于高性能集成电路,将要求引脚的数目超过3,000,如表所示,至今还没有解决方案。同样,如该出版物第219页表59b所述,在较长期的时间内,直到大约2014年,高性能集成电路封装引脚数目将需要是9,000个的水平。此外,如表中所述,没有公知的针对该类型封装的解决方案。
这些方面的问题是本发明的焦点。
发明内容
本发明提供一种集成电路载体,包括
包括电接触的容纳区,用于容纳集成电路;
多个岛限定部分,设置在容纳区周围,至少一个岛限定部分具有电端子,其电连接到容纳区的接触中的一个;以及
刚性降低装置,将每个岛限定部分连接到其相邻的每个岛限定部分。
该载体可以由非传导材料的晶片制作。优选地,为降低载体和集成电路之间的热不匹配,晶片采用与集成电路相同的材料以具有与集成电路相近的热膨胀系数。
岛限定部分和刚性降低装置可以通过蚀刻晶片而形成。优选地,该蚀刻为重入式(re-entrant)蚀刻。
每个刚性降低装置可以采取蛇形件的形式。该蛇形件可以包括一个或者多个基本并行的臂。当采用并行臂设置时,相邻的并行臂可以通过垂直桥接部分相互连接。
每个与容纳区接界的岛限定部分可以通过第二刚性降低装置连接到容纳区。第二刚性降低装置可以包括之字形元件。
每个岛限定部分的电端子可以采用金属垫的形式。
附图说明
下面结合附图和实例对本发明给予说明;
图1所示为概念性集成电路载体的部分平面示意图;
图2所示为本发明的集成电路载体的部分平面图;
图3所示为集成电路载体的一个实施例的局部透视截面图;
图4所示为集成电路载体第二实施例的局部透视截面图;
图5所示为集成电路载体第三实施例的局部透视截面图;
图6所示为集成电路载体第四实施例的局部透视截面图;
图7所示为使用中的集成电路载体的一个实施例的截面侧视图;
图8所示为使用中的集成电路载体的另一个实施例的截面侧视图;
图9所示为图8中圆圈A部分的放大示意图;
图10所示为集成电路载体以更大比例放大的截面侧视图;
图11所示为集成电路载体的另一个实施例的侧视图;
图12所示为集成电路载体的再一个实施例的截面侧视图;
图13所示为基于集成电路载体的多芯片模块;
图14所示为基于集成电路载体的多芯片模块的截面侧视图。
具体实施方式
参考附图,本发明的集成电路载体通常用参考数字10来表示。附图的图2对集成电路载体给予更加具体的说明。
集成电路载体10具有一个容纳区12,用以容纳一个集成电路或者芯片14(图7)。
多个岛限定部分或者岛16围绕着容纳区12。每个岛16其上具有一个电端子18,焊球20附着或者回流(reflow)到该电端子18。
每个岛16通过一个蛇形件22形式的刚性降低装置连接到与其相邻的一个岛或者多个岛16。图1对此给予了详细的概念性说明。如图1所示,每个蛇形件22起到类似弹簧的作用,这样每个岛16相对于其相邻的岛16都具有一定的移动自由度。因此,印刷电路板24(图7至图9)和载体10之间的膨胀差通过相关蛇形件22的伸或缩而得到补偿。由此,岛16上焊球20的剪切应变被显著降低,同时对焊球20产生的疲乏失效(fatigue failure)也相应下降。
下面结合图3到附图6对载体10的各种具体实施例给予具体说明。如图3所示,载体10具有通过具有单个曲线臂26的蛇形件22被连接到其相邻的岛16的每个岛26。
在如图4所示的本发明的具体实施例中,每个蛇形件22通过由垂直桥接部分30而相互连接的一对并行臂28,将一个岛16连接到其相邻的岛16。
在图5所示的具体实施例中,每个蛇形件22通过具有三个彼此并行延伸的臂34的装置,将一个岛16连接到其相邻的岛16,相邻臂34通过垂直桥接部分32连接在一起。
在图6所显示的具体实施例中,每个将一个岛16连接到其相邻的岛16的蛇形件22具有五个并行臂36,其中,相邻的并行臂36通过一个垂直桥接部分38而连接。
为便于说明,在附图的图3到图6中所示的具体实施例可以在以下内容中分别称为:一臂26蛇形件22、两臂28蛇形件22、三臂34蛇形件22以及五臂36蛇形件22。
如附图的图7到附图9更加清晰地说明的,围绕容纳区12的岛16由之字形元件40形式的第二刚性降低装置而连接到容纳区,该之字形元件40可进一步降低作用在焊球20上的应变。
同样,如图7到图9所示,集成电路14通过焊接凸点44电连接到容纳区12内的电接触42(图2)。
载体10由与集成电路14相同的材料形成。因此,载体10是由具有一层二氧化硅绝缘层的硅而形成的。该绝缘层也作为蚀刻蛇形件22的硬掩膜,这一点将在以下内容给予更加细致的讨论。
在集成电路载体10的制作过程当中,提供一个硅晶片46。该晶片46可以为单晶硅或者多晶硅。
需要注意的是,附图的图10所示的载体10的版本中,接收区12与图7中所示的垫18位于载体10的同一侧。如图8所示,当容纳区12位于与载体10的相对表面上时,电路层可应用在晶片46的两侧。这一点在图9中以较小比例进行了显示。在该具体实施例中,每条轨道52都通过延伸通过晶片46的电镀通孔58而电连接到其关联垫18上。
现在参照图11和12,对载体10的另外两个具体实施例给予说明。参照前面的附图,除非特别指定,相同部件采用相同的数字编号标注。
在图示的实例中,容纳区12不是在载体10的表面上被界定,而是一个通过载体10限定的通道60。集成电路14附着在金属盖形式的安装装置或者保持装置上,该装置接合到载体10的一个表面上。集成电路14的相反表面上具有将集成电路电连接到载体10上的接合垫。将理解,在本实施例中,在围绕通道60的载体10部分设置以电接触。在如图11所述的具体实施例中,相互连接是引线接合64。也可采用球或者楔接合的形式。在图12所示的具体实施例中,相互连接是通过采取是卷带自动接合(TAB)薄层66或者其他诸如梁式引线等平面连接形式。
现在参考附图的图13,在以下内容对集成电路载体的进展给予了说明,并且采用参考数字70表示集成电路载体。参照前面的附图,除非特别指定,相同部件采用相同的参考数字。
在本发明的本实施例中,载体70是一个多芯片模块的基板70,承载有多个集成电路或者芯片,例如图13所示的72,74和760芯片72,74和76或者安装在载体70的表面,或者如上面参照图10和图11所描述的,该芯片被嵌入载体70,如图14所示。
如上面的指示,蛇形件22具有不同的结构,例如,单臂26结构,两臂28结构,三臂34结构或者五臂36结构。使用有限元分析也可以采用例如四臂、六臂或者更多臂结构的其他结构,因此用于具有不同形式的蛇形件22和不同球阵列的不同载体装置的结果矩阵被产生。下面所列举的矩阵包括用于具有一到二十四个球的行,固态硅,固态Al2O3,固态BT的载体,单臂26蛇形件22,两臂28蛇形件22,三臂34蛇形件22和五臂36蛇形件的球栅阵列的结果。
每排焊球数 1 4 8 16 24 100 | ||||||
固态硅内插件 | 1.08% | 1.48% | 1.61% | 1.01% | ||
固态Al2O3内插件 | 0.667% | 0.953% | 1.077% | 0.72% | ||
固态BT内插件 | 0.126% | 0.149% | 0.150% | 0.097% | ||
单臂蛇形件 | 0.103% | 0.0903% | 0.085% | |||
二臂蛇形件 | 0.47% | 0.15% | 0.147% | 0.136% | 0.128% | 0.088% |
三臂蛇形件 | 0.22% | 0.082% | 0.079% | 0.058% | 0.056% | |
五臂蛇形件 | 0.025% | 0.025% | 0.013% |
如上所示,焊料弹性应变限度大约为0.08%。一排焊球被限定为从容纳区12的边缘到载体10的边缘。
以上结果显示,由于PCB24和载体10之间的热-机械应变的累积效应,固态载体的焊球应变峰值随焊球20数目增加达到某一点时而增加。对于上百的球实施焊球应变实际下降了,这可能是由于固态硅载体的形状发生畸变而造成的。虽然应变由于载体和PCB之间的差别膨胀被最小化而被降低,但是在最外面的球中仍然出现最大应变。而且,除了BT载体,固态载体的最大应变值仍然远远超过焊料的弹性应变极限。
蛇形件22实施表明随着焊球数目的增加最大焊球应变降低。这是由于热应变不匹配分布到了大量焊球20,从而导致较轻程度的形变。球栅阵列越小,即每行的焊球越少,就会显示出越严重的形变,从而在焊球20的最内面或最外面都会造成集中负荷现象。
因此,本发明的一个具体优点在于,由于应变的峰值随焊球20数目的增加而减少,所以对于集成电路针脚连接的数目不存在热-机械的限制。在容纳区12的所有的侧上一行100个球相当于一个大于40,000个球的球栅阵列,远远超过到2014年9000个球的预期要求。对于具有三个或更多臂的蛇形件,具有8行或者更多行球的载体,有限元计算表明最大焊球应变低于焊料的弹性限度。由于容纳区为硅,并且因此与硅集成电路具有相同的热膨胀系数,从集成电路14至载体10的凸点连接上的应变被最小化。这一点指示这里所述的带有蚀刻顺从区域的硅BGA能够对热循环的失败问题提供肯定的解决方案,其限制了使用球栅阵列能够在芯片和PCB之间制作的连接数量。同样,如上所述,通过提供蛇形件22,可以提供更大的表面积并且该表面积通过重入式蚀刻50进一步增加从而增强了载体10的热沉能力。这也有助于增加能够构成阵列的焊球20的数目。
本领域的技术人员应该明确:在不违背本发明所广泛说明的精神和范围的情况下,可以对本发明进行各种变化和/或改进。因此,应当将本发明的实施例作为说明而不是限制。
Claims (11)
1.一种集成电路载体,包括
包括电接触的容纳区,用于容纳集成电路;
多个岛限定部分,设置在容纳区周围,至少一个岛限定部分具有电端子,其电连接到容纳区的接触中的一个;以及
刚性降低装置,将至少一个岛限定部分连接到其相邻的至少一个岛限定部分。
2.如权利要求1所述的载体,其特征在于,由非传导材料的晶片制成。
3.如权利要求2所述的载体,其特征在于,晶片由与集成电路相同的材料构成,以具有与集成电路近似的热膨胀系数。
4.如权利要求2所述的载体,其特征在于,岛限定部分和刚性降低装置通过蚀刻晶片而形成。
5.如权利要求4所述的载体,其特征在于,蚀刻为重入式蚀刻。
6.如权利要求1所述的载体,其特征在于,每个刚性降低装置采取蛇形件的形式。
7.如权利要求6所述的载体,其特征在于,至少一个蛇形件通过从基板上去除材料而产生,由此降低相应的岛限定部分之间的热应变。
8.如权利要求7所述的载体,其特征在于,至少一个蛇形件通过蚀刻而产生。
9.如权利要求1所述的载体,其特征在于,每个与容纳区接界的岛限定部分都通过第二刚性降低装置连接到容纳区。
10.如权利要求9所述的载体,其特征在于,第二刚性降低装置包括之字形元件。
11.如权利要求1所述的载体,其特征在于,每个岛限定部分的电端子是金属垫的形式。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/693,277 | 2000-10-20 | ||
US09/693,277 US6710457B1 (en) | 2000-10-20 | 2000-10-20 | Integrated circuit carrier |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1471801A CN1471801A (zh) | 2004-01-28 |
CN1238941C true CN1238941C (zh) | 2006-01-25 |
Family
ID=24784027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB018177522A Expired - Fee Related CN1238941C (zh) | 2000-10-20 | 2001-10-19 | 一种集成电路载体 |
Country Status (12)
Country | Link |
---|---|
US (5) | US6710457B1 (zh) |
EP (1) | EP1334647B1 (zh) |
JP (2) | JP3839405B2 (zh) |
KR (1) | KR100499821B1 (zh) |
CN (1) | CN1238941C (zh) |
AT (1) | ATE375702T1 (zh) |
AU (2) | AU2002210256B2 (zh) |
DE (1) | DE60130913D1 (zh) |
IL (2) | IL155459A0 (zh) |
SG (1) | SG126772A1 (zh) |
WO (1) | WO2002034020A1 (zh) |
ZA (1) | ZA200303160B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7221043B1 (en) * | 2000-10-20 | 2007-05-22 | Silverbrook Research Pty Ltd | Integrated circuit carrier with recesses |
US6775906B1 (en) * | 2000-10-20 | 2004-08-17 | Silverbrook Research Pty Ltd | Method of manufacturing an integrated circuit carrier |
US6710457B1 (en) * | 2000-10-20 | 2004-03-23 | Silverbrook Research Pty Ltd | Integrated circuit carrier |
TW587325B (en) * | 2003-03-05 | 2004-05-11 | Advanced Semiconductor Eng | Semiconductor chip package and method for manufacturing the same |
US7345353B2 (en) * | 2005-12-30 | 2008-03-18 | International Business Machines Corporation | Silicon carrier having increased flexibility |
US8735183B2 (en) * | 2007-04-12 | 2014-05-27 | Micron Technology, Inc. | System in package (SIP) with dual laminate interposers |
WO2010106703A1 (ja) | 2009-03-19 | 2010-09-23 | 富士通株式会社 | 半導体装置とその製造方法、電子装置、及び電子部品 |
TW201448126A (zh) * | 2013-06-07 | 2014-12-16 | Advanced Semiconductor Eng | 半導體封裝件及其製造方法 |
DE102014210912A1 (de) * | 2014-06-06 | 2015-12-17 | Robert Bosch Gmbh | Interposer für die Montage eines vertikal hybrid integrierten Bauteils auf einem Bauteilträger |
US10064275B1 (en) | 2017-07-18 | 2018-08-28 | Mellanox Technologies, Ltd. | Extending the lifetime of a leadless SMT solder joint using pads comprising spring-shaped traces |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62257756A (ja) * | 1986-04-30 | 1987-11-10 | Nec Corp | シリコン基板 |
IT1201836B (it) * | 1986-07-17 | 1989-02-02 | Sgs Microelettronica Spa | Dispositivo a semiconduttore montato in un contenitore segmentato altamente flessibile e fornite di dissipatore termico |
JPH01258458A (ja) * | 1988-04-08 | 1989-10-16 | Nec Corp | ウェーハ集積型集積回路 |
JPH0242739A (ja) * | 1988-08-01 | 1990-02-13 | Toagosei Chem Ind Co Ltd | Cob実装プリント回路板 |
JPH06503207A (ja) * | 1990-09-27 | 1994-04-07 | イー・アイ・デュポン・ドゥ・ヌムール・アンド・カンパニー | 熱的歪み緩和複合超小形電子デバイス |
JPH0685010A (ja) * | 1992-09-02 | 1994-03-25 | Toshiba Corp | マルチチップモジュール |
JP3294740B2 (ja) * | 1995-07-31 | 2002-06-24 | 富士通株式会社 | 半導体装置 |
DE19540814A1 (de) * | 1995-11-02 | 1997-05-07 | Vdo Schindling | Platine |
FR2745930B1 (fr) * | 1996-03-11 | 1998-04-10 | Solaic Sa | Carte a circuit integre comportant une zone desolidarisee par une rainure |
US6064576A (en) * | 1997-01-02 | 2000-05-16 | Texas Instruments Incorporated | Interposer having a cantilevered ball connection and being electrically connected to a printed circuit board |
US6067505A (en) * | 1997-04-10 | 2000-05-23 | The Foxboro Company | Method and apparatus for self-calibration of a coordinated control system for an electric power generating station |
AUPP398798A0 (en) * | 1998-06-09 | 1998-07-02 | Silverbrook Research Pty Ltd | Image creation method and apparatus (ij43) |
JPH11135675A (ja) * | 1997-10-30 | 1999-05-21 | Kawasaki Steel Corp | 半導体装置及びその製造方法 |
JP3398319B2 (ja) * | 1997-12-16 | 2003-04-21 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
JP3718989B2 (ja) | 1998-03-17 | 2005-11-24 | 日本軽金属株式会社 | アルミニウム精製方法及び精製装置 |
JPH11284029A (ja) | 1998-03-27 | 1999-10-15 | Denso Corp | 電子部品の実装構造 |
JP3575324B2 (ja) | 1998-03-31 | 2004-10-13 | セイコーエプソン株式会社 | 半導体装置、半導体装置の製造方法及び半導体装置の実装方法 |
WO1999059206A2 (en) | 1998-05-13 | 1999-11-18 | Koninklijke Philips Electronics N.V. | Semiconductor device and method for making the device |
JP2000012732A (ja) * | 1998-06-24 | 2000-01-14 | Rohm Co Ltd | Bga型半導体装置の構造 |
US6050832A (en) * | 1998-08-07 | 2000-04-18 | Fujitsu Limited | Chip and board stress relief interposer |
US6341071B1 (en) | 1999-03-19 | 2002-01-22 | International Business Machines Corporation | Stress relieved ball grid array package |
US6078505A (en) | 1999-05-14 | 2000-06-20 | Triquint Semiconductor, Inc. | Circuit board assembly method |
JP2001094228A (ja) | 1999-09-22 | 2001-04-06 | Seiko Epson Corp | 半導体装置の実装構造 |
JP3772078B2 (ja) * | 2000-09-29 | 2006-05-10 | 株式会社東芝 | 半導体装置及び半導体装置搭載用配線基板 |
US6507099B1 (en) * | 2000-10-20 | 2003-01-14 | Silverbrook Research Pty Ltd | Multi-chip integrated circuit carrier |
US6710457B1 (en) * | 2000-10-20 | 2004-03-23 | Silverbrook Research Pty Ltd | Integrated circuit carrier |
US6700195B1 (en) * | 2003-03-26 | 2004-03-02 | Delphi Technologies, Inc. | Electronic assembly for removing heat from a flip chip |
-
2000
- 2000-10-20 US US09/693,277 patent/US6710457B1/en not_active Expired - Fee Related
-
2001
- 2001-10-19 JP JP2002537090A patent/JP3839405B2/ja not_active Expired - Fee Related
- 2001-10-19 AT AT01977992T patent/ATE375702T1/de not_active IP Right Cessation
- 2001-10-19 AU AU2002210256A patent/AU2002210256B2/en not_active Ceased
- 2001-10-19 IL IL15545901A patent/IL155459A0/xx unknown
- 2001-10-19 SG SG200501881A patent/SG126772A1/en unknown
- 2001-10-19 DE DE60130913T patent/DE60130913D1/de not_active Expired - Lifetime
- 2001-10-19 KR KR10-2003-7005530A patent/KR100499821B1/ko not_active IP Right Cessation
- 2001-10-19 CN CNB018177522A patent/CN1238941C/zh not_active Expired - Fee Related
- 2001-10-19 WO PCT/AU2001/001336 patent/WO2002034020A1/en active IP Right Grant
- 2001-10-19 AU AU1025602A patent/AU1025602A/xx active Pending
- 2001-10-19 EP EP01977992A patent/EP1334647B1/en not_active Expired - Lifetime
-
2003
- 2003-04-15 IL IL155459A patent/IL155459A/en not_active IP Right Cessation
- 2003-04-24 ZA ZA200303160A patent/ZA200303160B/en unknown
-
2004
- 2004-03-04 US US10/791,714 patent/US6946743B2/en not_active Expired - Fee Related
-
2005
- 2005-02-25 US US11/065,148 patent/US7187086B2/en not_active Expired - Fee Related
- 2005-10-24 JP JP2005308818A patent/JP4528245B2/ja not_active Expired - Fee Related
-
2007
- 2007-02-15 US US11/706,308 patent/US7470995B2/en not_active Expired - Fee Related
-
2008
- 2008-11-04 US US12/264,730 patent/US7919872B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1471801A (zh) | 2004-01-28 |
KR100499821B1 (ko) | 2005-07-07 |
EP1334647A1 (en) | 2003-08-13 |
EP1334647B1 (en) | 2007-10-10 |
ZA200303160B (en) | 2003-11-06 |
US6946743B2 (en) | 2005-09-20 |
JP2004511921A (ja) | 2004-04-15 |
US20050140001A1 (en) | 2005-06-30 |
JP3839405B2 (ja) | 2006-11-01 |
US6710457B1 (en) | 2004-03-23 |
KR20030057542A (ko) | 2003-07-04 |
EP1334647A4 (en) | 2006-05-03 |
IL155459A (en) | 2010-05-17 |
US7187086B2 (en) | 2007-03-06 |
ATE375702T1 (de) | 2007-10-15 |
US20070164450A1 (en) | 2007-07-19 |
US7919872B2 (en) | 2011-04-05 |
US20090056986A1 (en) | 2009-03-05 |
AU1025602A (en) | 2002-04-29 |
IL155459A0 (en) | 2003-11-23 |
DE60130913D1 (de) | 2007-11-22 |
WO2002034020A1 (en) | 2002-04-25 |
JP4528245B2 (ja) | 2010-08-18 |
US7470995B2 (en) | 2008-12-30 |
SG126772A1 (en) | 2006-11-29 |
JP2006080556A (ja) | 2006-03-23 |
AU2002210256B2 (en) | 2004-04-22 |
US20040164424A1 (en) | 2004-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1235452C (zh) | 一种集成电路载体的制作方法 | |
US20070215985A1 (en) | Novel chip packaging structure for improving reliability | |
CN1835229A (zh) | 半导体器件和制造半导体器件的方法 | |
US20090218679A1 (en) | Chip package and process thereof | |
US6184570B1 (en) | Integrated circuit dies including thermal stress reducing grooves and microelectronic packages utilizing the same | |
US20080164605A1 (en) | Multi-chip package | |
CN101283450A (zh) | 3d直通硅体系结构的集成微通道 | |
KR970024069A (ko) | 반도체장치 및 그 제조방법(semiconductor device and method of manufacturing semiconductor device) | |
JP2005150719A (ja) | ダブルスタックされたbgaパッケージ及び多重スタックされたbgaパッケージ | |
CN100550360C (zh) | 具有底部散热的设备和系统及其制造方法 | |
JP2006080555A5 (zh) | ||
CN111081649A (zh) | 半导体封装 | |
CN1238941C (zh) | 一种集成电路载体 | |
CN1239057C (zh) | 一种多芯片集成电路载体 | |
CN1235453C (zh) | 一种具有凹槽的集成电路载体 | |
WO2011021364A1 (ja) | 半導体装置およびその製造方法 | |
CN1791978A (zh) | 互连图案设计 | |
KR102704716B1 (ko) | 반도체 패키지 및 그의 제조 방법 | |
KR20040083192A (ko) | 솔더 볼 패키지 | |
US11581232B2 (en) | Semiconductor device with a dielectric between portions | |
KR100233861B1 (ko) | Bga 반도체 패키지 | |
KR100891538B1 (ko) | 칩 스택 패키지 | |
US20230197545A1 (en) | Semiconductor device with a dielectric between portions | |
CN110416396B (zh) | 一种节能环保型照明装置及其制造方法 | |
TWI244180B (en) | Chip package structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060125 Termination date: 20121019 |