CN116896894A - 包括存储器单元串的存储器阵列和其形成方法 - Google Patents

包括存储器单元串的存储器阵列和其形成方法 Download PDF

Info

Publication number
CN116896894A
CN116896894A CN202310246273.3A CN202310246273A CN116896894A CN 116896894 A CN116896894 A CN 116896894A CN 202310246273 A CN202310246273 A CN 202310246273A CN 116896894 A CN116896894 A CN 116896894A
Authority
CN
China
Prior art keywords
string
laterally
level
conductive
charge blocking
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310246273.3A
Other languages
English (en)
Inventor
C·豪德
J·D·霍普金斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of CN116896894A publication Critical patent/CN116896894A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels

Landscapes

  • Non-Volatile Memory (AREA)

Abstract

本案实施例涉及包括存储器单元串的存储器阵列和其形成方法。包括存储器单元串的存储器阵列包括在导体层面的导体材料正上方且个别地包括竖直堆叠的横向间隔开的存储器块,竖直堆叠包括交替的绝缘层面和导电层面。沟道材料串构造穿过绝缘层面和导电层面延伸到导电层面的最下部。沟道材料串构造个别地包括电荷阻挡材料串、从电荷阻挡材料串横向向内的存储材料串、从存储材料串横向向内的电荷传递材料串,及从电荷传递材料串横向向内的沟道材料串。处于最下部导电层面中的导电材料将个别沟道材料串的沟道材料与导体层面的导体材料直接电耦合在一起。导电材料横向处于电荷阻挡材料串的横向内部侧壁旁边且从横向内部侧壁横向向内。公开方法。

Description

包括存储器单元串的存储器阵列和其形成方法
技术领域
本文中所公开的实施例涉及包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法。
背景技术
存储器是一种类型的集成电路系统且用于计算机系统中以存储数据。存储器可被制造成个体存储器单元的一或多个阵列。可使用数字线(其也可称作位线、数据线或感测线)和存取线(其也可称作字线)对存储器单元进行写入或从中进行读取。感测线可沿着阵列的列使存储器单元以导电方式互连,并且存取线可沿着阵列的行使存储器单元以导电方式互连。每个存储器单元可通过感测线和存取线的组合唯一地寻址。
存储器单元可为易失性、半易失性或非易失性的。非易失性存储器单元可在不通电的情况下将数据存储很长一段时间。非易失性存储器通常被指定为具有至少约10年保持时间的存储器。易失性存储器会消散,且因此经刷新/重写以维持数据存储。易失性存储器可具有数毫秒或更短的保留时间。无论如何,存储器单元被配置成以至少两个不同可选状态保留或存储存储器。在二进制系统中,状态被认为是“0”或“1”。在其它系统中,至少一些个体存储器单元可被配置成存储两个以上电平或状态的信息。
场效应晶体管是可用于存储器单元中的一种类型的电子组件。这些晶体管包括一对导电源极/漏极区,所述一对导电源极/漏极区之间具有半导电沟道区。导电栅极邻近于沟道区且通过薄的栅极绝缘体与沟道区分离。向栅极施加合适的电压允许电流通过沟道区从源极/漏极区中的一者流动到另一者。当从栅极移除电压时,很大程度上防止了电流流动通过沟道区。场效应晶体管还可包含额外结构,例如,作为栅极绝缘体与导电栅极之间的栅极构造的部分的可逆可编程电荷存储区。
快闪存储器是一种类型的存储器,且大量用于现代计算机和装置中。例如,现代个人计算机可使BIOS存储在快闪存储器芯片上。作为另一实例,越来越常见的是,计算机和其它装置利用呈固态硬盘的快闪存储器替代传统的硬盘驱动器。作为又一实例,快闪存储器在无线电子装置中普及,这是因为快闪存储器使制造商能够在新的通信协议变得标准化时支持所述新的通信协议,且使制造商能够提供针对增强特征远程升级装置的能力。
存储器阵列可布置于存储器页、存储器块和部分块(例如,子块)和存储器平面中,例如,如第2015/0228651号、第2016/0267984号和第2017/0140833号美国专利申请公开案中的任一个中所示出和描述。存储器块可至少部分地限定竖直堆叠的存储器单元的个别字线层面中的个别字线的纵向轮廓。与这些字线的连接可在竖直堆叠的存储器单元的阵列的末端或边缘处所谓的“阶梯结构”中发生。阶梯结构包含限定个别字线的接触区的个别“台阶”(替代地被称为“梯级”或“阶梯”),竖向延伸的导电通孔接触所述接触区以提供对字线的电接入。
发明内容
根据本公开的实施例,提供一种用于形成包括存储器单元串的存储器阵列的方法。所述方法包括以下步骤:在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面;形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述电荷传递材料串选择性地蚀刻所述存储材料串;在蚀刻所述存储材料串之后,从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述沟道材料串选择性地蚀刻所述电荷传递材料串;和在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料。
根据本公开的实施例,提供一种用于形成包括存储器单元串的存储器阵列的方法。所述方法包括以下步骤:在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面;形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;在所述最下部第一层面中蚀刻所述电荷阻挡材料串、所述存储材料串和所述电荷传递材料串以暴露所述最下部第一层面中的所述沟道材料串的所述沟道材料;在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料,所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
根据本公开的实施例,提供一种包括存储器单元串的存储器阵列。所述存储器阵列包括:横向间隔开的存储器块,其处于导体层面的导体材料正上方并且个别地包括竖直堆叠,所述竖直堆叠包括交替的绝缘层面和导电层面;沟道材料串构造,其穿过所述绝缘层面和导电层面延伸到所述导电层面的最下部,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;和导电材料,其处于所述最下部导电层面中并将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起,所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
附图说明
图1-4是根据本发明的实施例的将包括存储器单元的竖向延伸串的阵列的构造的部分的示意性横截面图。
图5-23是根据本发明的一些实施例的处理中的图1-4的构造或其部分或替代和/或额外实施例的示意性顺序截面和/或放大视图。
具体实施方式
本发明的实施例涵盖用于形成存储器阵列的方法,所述存储器阵列为例如NAND或其它存储器单元的阵列,其在阵列下可具有至少一些外围控制电路系统(例如阵列下CMOS)。本发明的实施例涵盖所谓的“后栅”或“替换栅”处理、所谓的“先栅”处理,以及不论是现有的还是未来开发的都与晶体管栅极的形成时间无关的其它处理。本发明的实施例还涵盖包括具有与制造方法无关的存储器单元串的存储器阵列(例如,NAND架构)的集成电路系统。参考图1-23描述实例方法实施例。
图1-4示出构造10,其具有其中将形成晶体管和/或存储器单元的竖向延伸串的阵列或阵列区域12。此包含具有导电/导体/传导、半导电/半导体/半传导或绝缘/绝缘体/隔绝(即,其中以电学方式)材料中的任一或多种材料的基底衬底11。各种材料竖向形成于基底衬底11上方。材料可在图1-4所描绘的材料的旁边、竖向向内或竖向向外。例如,可以在基础衬底11上方、周围或内部的某处提供集成电路系统的其它部分或全部制造的组件。还可以制造用于操作存储器单元竖向延伸串的阵列(例如,阵列12)内的组件的控制和/或其它外围电路系统,并且所述系统可以或可以不完全或部分地在阵列或子阵列内。此外,也可相对彼此独立地、先后地或以其它方式制造和操作多个子阵列。在此文件中,“子阵列”也可视为阵列。
包括导体材料17的导体层面16已形成于衬底11上方。如所示的导体材料17包括处于下部导体材料44正上方并且与其直接电耦合(例如,直接抵靠)的上部导体材料43,所述下部导体材料44与上部导体材料43具有不同组成。在一个实施例中,上部导体材料43包括导电掺杂半导电材料(例如,经n型掺杂或经p型掺杂多晶硅)。在一个实施例中,下部导体材料44包括金属材料(例如,金属硅化物,例如WSix)。导体层面16可包括用于控制对将在阵列12内形成的晶体管和/或存储器单元的读取和写入存取的控制电路系统(例如外围阵列下电路系统和/或公共源极线或板)的部分。
堆叠18*的下部部分18L已形成于衬底11和导体层面16上方(*作为后缀用于包含所有此类可能具有也可能不具有其它后缀的用相同数值指定的组件)。堆叠18*包括竖直交替的导电层面22*和绝缘层面20*,其中层面22*的材料具有与层面20*的材料不同的组成。堆叠18*包括横向间隔开的存储器块区58,所述存储器块区在最终的电路系统构造中包括横向间隔开的存储器块58。本文中,除非另有指示,否则“块”通常包含“子块”。存储器块区58和所得的存储器块58(尚未示出)可视为是纵向伸长的且例如沿着方向55定向。
导电层面22*(替代地称为第一层面)可不包括传导材料,且绝缘层面20*(替代地称为第二层面)可不包括绝缘材料或在结合在此最初描述的“后栅”或“替换栅”实例方法实施例处理时是绝缘的。在一个实施例中,下部部分18L包括处于导体材料17正上方(例如,直接抵靠)的第二层面20*的最下部层面20z。实例最下部第二层面20z是绝缘的且可以是牺牲性的(例如,包括材料62,例如二氧化硅和/或氮化硅)。第二层面20*的次最下部(next-lowest)第二层面20x处于最下部第二层面20z的正上方且可以是牺牲性的(例如,包括材料63,例如二氧化硅和/或氮化硅)。在一些实施例中,包括牺牲材料77(例如,多晶硅或氮化硅)的第一层面22*的最下部层面22z竖直处于最下部第二层面20z与次最下部第二层面20x之间。在一个实施例中,下部部分18L包括处于次最下部第二层面20x正上方的包括传导材料47(例如,导电掺杂多晶硅)的传导材料层面21。实例下部部分18L包括上部第二层面20w(例如,第三最下部(next-next lowest)的第二层面),所述上部第二层面包括绝缘材料24(例如,二氧化硅)。可存在额外层面。举例来说,一或多个额外层面可处于层面20w上方(层面20w由此不是部分18L中的最上层面,且未示出),处于层面20w与层面21之间(未示出),和/或处于层面22z下方(除20z外未示出)。实例下部部分18L包括至少如最初形成的多个第一/导电层面(例如,22z和21)和多个第二/绝缘层面(例如,20z、20x、20w)。
堆叠18*的上部部分18U的竖直交替的第一层面22U和第二层面20U已形成在下部部分18L上方。第一层面22U的材料26为牺牲性的(例如,氮化硅;在一些实施例中被称作牺牲材料)且具有与第二层面20U的材料24不同的组成(例如,二氧化硅)。第一层面22U可以是导电的且第二层面20U可以是绝缘的(例如,包括二氧化硅24),但在结合在此初始地描述的“后栅”或“替换栅”实例方法实施例处理时不需要如此。实例上部部分18U示出为在下部部分18L上方开始于第一层面22U,但这可替代地开始于第二层面20U(未示出)。此外,且借助于实例,下部部分18L可形成为具有一或多个第一和/或第二层面作为其顶部。无论如何,仅示出了少量层面20U及22U,其中上部部分18U(且由此堆叠18*)更有可能包括几十个、一百个或更多个等层面20*和22*。另外,可以是或可以不是外围和/或控制电路系统的部分的其它电路系统可处于导体层面16与堆叠18*之间。仅借助于实例,此类电路系统的导电材料和绝缘材料的多个竖直交替层面可在导电层面22的最下部下方和/或在导电层面22*的最上部上方。举例来说,一或多个选择栅极层面(未示出)可在导体层面16与最下部导电层面22之间,且一或多个选择栅极层面可处于导电层面22*的最上部上方。替代地或另外,所描绘的最上部和最下部导电层面22*中的至少一个可以是选择栅极层面。
沟道开口25已(例如,通过蚀刻)形成为穿过上部部分18U中的第二层面20*和第一层面22*到下部部分18L(例如,至少到下部部分18L中的最下部第一层面22z)。沟道开口25可随着移动到堆叠18中的更深处而径向向内或径向向外逐渐变窄(未示出)。在一些实施例中,沟道开口25可如所示出进入导体层面16的导体材料17中,或可止于顶部(未示出)。替代地,作为实例,沟道开口25可止于最下部第二层面20z的顶部或内部。使沟道开口25至少延伸到导体层面16的导体材料17中的原因是为了向沟道开口25内的材料提供锚定效应。蚀刻终止材料(未示出)可处于导体层面16的导体材料17内或顶上以便于当需要时终止沟道开口25相对于导体层面16的蚀刻。此类蚀刻终止材料可以是牺牲性或非牺牲性的。
晶体管沟道材料可竖向地沿着绝缘层面和导电层面形成在个别沟道开口中,因此包括与导体层面中的导体材料直接电耦合的个别沟道材料串。正在形成的实例存储器阵列的个别存储器单元可包括栅极区(例如控制栅极区)和横向处于栅极区与沟道材料之间的存储器结构。在一个此类实施例中,存储器结构形成为包括电荷阻挡区、存储材料(例如,电荷存储材料)和绝缘电荷传递材料。个别存储器单元的存储材料(例如,浮动栅极材料,如经掺杂或未掺杂的硅,或电荷捕集材料,如氮化硅、金属点等)竖向地沿着个别电荷阻挡区。绝缘电荷传递材料(例如,具有包夹在两个绝缘体氧化物[例如,二氧化硅]之间的含氮材料[例如,氮化硅]的带隙工程化结构)横向处于沟道材料与存储材料之间。
已形成穿过第一层面22*和第二层面20*延伸到最下部第一层面22z的沟道材料串构造95。沟道材料串构造95个别地包括电荷阻挡材料串85(例如,包括电荷阻挡材料30)、从电荷阻挡材料串85横向向内的存储材料串87(例如,包括存储材料32)、从存储材料串87横向向内的电荷传递材料串89(例如,包括电荷传递材料34),以及从电荷传递材料串89横向向内的沟道材料串53(例如,包括沟道材料36)。材料30、32和34(例如,晶体管材料和/或存储器单元材料)可通过例如其相应薄层沉积于堆叠18*上方和个别开口25内,随后将这类薄层往回至少平坦化到堆叠18*的顶表面而形成。归因于比例尺,材料30、32、34和36在一些图中共同示出且仅指定为材料37。在一个实施例中且如所示出,沟道材料串构造95延伸到导体层面16中。
实例沟道材料36包含适当掺杂的晶体半导体材料,例如一或多种硅、锗和所谓的第III/V族半导体材料(例如,GaAs、InP、GaP和GaN)。材料30、32、34和36中的每一者的实例厚度是25到100埃。可进行冲孔蚀刻以从沟道开口25的基底移除材料30、32和34以暴露导体层面16,使得沟道材料36直接抵靠导体层面16的导体材料17。此类冲孔蚀刻可相对于材料30、32和34中的每一者单独地发生(如所示),或可仅相对于其中的一些发生(未示出)。替代地且仅作为实例,可不进行冲压蚀刻,且沟道材料36可仅通过单独的导电互连件(未示出)直接电耦合到导体层面16的导体材料17。无论如何,可在形成上部部分18U之前在下部部分18L中沟道开口25所处的水平位置中形成牺牲性蚀刻终止塞(未示出)。接着可通过以下步骤形成沟道开口25:蚀刻材料24和26以在牺牲性塞的材料上或内部终止,随后掘出此类塞的其余材料来,之后形成沟道开口25中的材料。在沟道开口25中示出径向中心实心介电材料38(例如,旋涂电介质、二氧化硅和/或氮化硅)。替代地且仅作为举例,沟道开口25内的径向中心部分可包含空隙空间(未示出)和/或不含实心材料(未示出)。
水平伸长的沟槽40已经形成(例如,通过各向异性蚀刻)到堆叠18*中且个别地处于横向紧邻的存储器块区58之间。沟槽40个别地延伸穿过上部部分18U到达最下部第一层面22z且暴露其中的牺牲材料77。具有与沟槽40相同的一般水平轮廓的牺牲性蚀刻终止线(未示出)可在形成沟槽40之前个别地形成在堆叠18*的下部部分中。可接着通过蚀刻材料24和26以止于个别牺牲性线的材料上或内,随后挖出此类牺牲性线的剩余材料来形成沟槽40。任选的薄牺牲衬里81(例如,二氧化铪、氧化铝、相同或其它材料的多个层,[例如,二氧化硅和氮化硅]等)随后已形成于沟槽40中,接着穿过所述沟槽进行冲压蚀刻以暴露材料77。沟槽40可横向向内或横向向外逐渐变窄,从而更深地移动到堆叠18*中(未示出)。仅借助于实例且为简洁起见,沟道开口25示出为以每行四个和五个沟道开口25的交错行的群组或列布置。沟槽40通常比沟道开口25宽(例如,宽2到5倍)。可使用任何替代性现有或将来开发的布置和构造。沟槽40和沟道开口25可相对彼此按任何次序或同时形成。
参考图5和6,已经穿过沟槽40从最下部第一层面22z(例如,通过各向同性蚀刻)移除牺牲性材料77(未示出)。这可例如通过理想情况下选择性地相对于材料62和63进行的各向同性蚀刻来实现,所述各向同性蚀刻例如使用液体或蒸气H3PO4作为主要蚀刻剂,其中材料77为氮化硅,或使用四甲基氢氧化铵[TMAH],其中材料77为多晶硅。
图7和8示出实例后续处理,其中在一个实施例中,已经蚀刻最下部第一层面22z中的材料30(例如,二氧化硅)以从中移除所述材料30并且在一个实施例中,以暴露存储材料串87。作为实例,100:1(体积比)水与HF的溶液将相对于氮化硅选择性地蚀刻二氧化硅。在一个实施例中,可相对于衬里81(当存在时,如所示)选择性地进行这类蚀刻。在一个实施例中且如所示出,已移除材料62和63(当存在时,未示出)。当如此移除时,可在例如材料62和63包括与材料30相同的组成的情况下,当移除材料30时移除这类材料62和63。替代地,当如此移除时,可单独地移除这类材料62和63(例如,通过各向同性蚀刻)。
参考图9和10,从最下部第一层面22z向上穿过最下部第一层面22z相对于电荷阻挡材料串85选择性地并且相对于电荷传递材料串89选择性地蚀刻存储材料串87。作为实例,1000:1(体积比)水与HF的溶液将相对于二氧化硅和大多数其它氧化物(如H3PO4)选择性地蚀刻氮化硅。在一个实施例中,这类蚀刻还从最下部第一层面22z向下相对于电荷阻挡材料串85选择性地并且相对于电荷传递材料串89选择性地蚀刻存储材料串87。
参考图11和12,随后从最下部第一层面22z向上(例如,以及向下)穿过最下部第一层面22z相对于电荷阻挡材料串87选择性地并且相对于沟道材料串53选择性地蚀刻电荷传递材料串89。技术人员能够在期望如所示出的构造的情况下选择适当的化学物质用于蚀刻各种材料。(例如,在电荷传递材料34是氮化硅的情况下是H3PO4)。
参考图13-15,导电材料42(例如,导电掺杂多晶硅)形成于最下部第一层面22z中并且在一个实施例中,直接抵靠沟道材料36的横向外部侧壁41。在一个实施例中且如所示,此类材料已形成为直接抵靠传导层面21的传导材料47的底部并且直接抵靠导体层面16的导体材料43的顶部,进而将个别沟道材料串53的沟道材料36与导体层面16的导体材料43和传导层面21的传导材料47直接电耦合在一起。在一个实施例中且如所示,传导材料42横向处于电荷s串85的横向内部侧壁75旁边并且从所述横向内部侧壁75横向向内(例如,直接抵靠)。
参考图16和17,导电材料42因为具有牺牲衬里81(此处未示出)已经从沟槽40移除。可在形成导电材料42之前或之后移除牺牲衬里81(当存在时进行移除)。在如所示的一个实施例中,直接抵靠彼此的层面21的传导材料47和层面22z的导电材料42可共同地被视为至少处于阵列区12中的最下部导电层面。
参考图18-23,例如通过相对于其它暴露材料理想地选择性地穿过沟槽40各向同性地蚀刻掉来移除导电层面22U的材料26(未示出)(例如将液态或气态H3PO4用作主蚀刻剂,其中材料26是氮化硅,且其它材料包括一或多种氧化物或多晶硅)。在实例实施例中,导电层面22U中的材料26(未示出)是牺牲性的,且已替换为导电材料48,且此后从沟槽40中移除,因此形成个别导电线29(例如,字线)和个别晶体管和/或存储器单元56的竖向延伸串49。
可在形成传导材料48之前形成薄的绝缘衬里(例如,Al2O3,未示出)。一些晶体管和/或一些存储器单元56的大致位置用括号或用虚线轮廓指示,其中晶体管和/或存储器单元56在所描绘的实例中基本上是环状或环形的。替代地,晶体管和/或存储器单元56可相对于个别沟道开口25不完全环绕,使得每个沟道开口25可具有两个或更多个竖向延伸串49(例如,在个别导电层面中,多个晶体管和/或存储器单元围绕个别沟道开口,其中个别导电层面中可能是每沟道开口多个字线,未示出)。导电材料48可被视为具有对应于个别晶体管和/或存储器单元56的控制栅极区52的末端50。在所描绘的实施例中,控制栅极区域52包括个别导电线29的个别部分。材料30、32和34可视为横向地位于控制栅极区52与沟道材料36之间的存储器结构65。在一个实施例中且如关于实例“后栅”处理所示出,导电层面22*的导电材料48在形成开口25和/或沟槽40之后形成。替代地,例如相对于“先栅”处理,导电层面的导电材料可在形成沟道开口25和/或沟槽40之前形成(未示出)。
电荷阻挡区(例如,电荷阻挡材料30)处于存储材料32与各个控制栅极区52之间。电荷阻挡件可在存储器单元中具有以下功能:在编程模式中,电荷阻挡件可防止电荷载流子朝向控制栅极从存储材料(例如,浮动栅极材料、电荷捕集材料等)离开,且在擦除模式中,电荷阻挡件可防止电荷载流子从控制栅极流入电荷存储材料中。因此,电荷阻挡件可用以阻挡个别存储器单元的控制栅极区与存储材料之间的电荷迁移。如所示的实例电荷阻挡区域包括绝缘体材料30。借助于其它实例,电荷阻挡区域可包括存储材料(例如,材料32)的横向(例如,径向)外部部分,其中此存储材料为绝缘的(例如,在绝缘存储材料32与传导材料48之间不存在任何不同成分材料的情况下)。无论如何,作为额外实例,控制栅极的存储材料和导电材料的界面可足以在不存在任何单组成绝缘体材料30的情况下充当电荷阻挡区。此外,导电材料48与材料30(如果存在)的界面结合绝缘体材料30可一起充当电荷阻挡区,且替代地或另外可充当绝缘存储材料(例如氮化硅材料32)的横向外部区。实例材料30是氧化铪和二氧化硅中的一或多者。
居间材料57已经形成于沟槽40中,且由此横向处于横向紧邻的存储器块58之间,且纵向沿着所述横向紧邻的存储器块58。居间材料57可在横向紧邻的存储器块之间提供横向电隔离(绝缘)。这可包含绝缘、半导电以及导电材料中的一或多者,且无论如何,可有助于防止成品电路系统构造中导电层面22相对于彼此的短接。实例绝缘材料是SiO2、Si3N4和Al2O3中的一或多者。居间材料57可包含穿阵列通孔(未示出)。
可使用如本文关于其它实施例示出和/或描述的任何其它属性或方面。
在一个实施例中,用于形成包括存储器单元(例如,56)串(例如,49)的存储器阵列(例如,12)的方法包括在导体层面(例如,16)的导体材料(例如,17)正上方形成个别地包括竖直堆叠(例如,18*)的横向间隔开的存储器块区(例如,58),所述竖直堆叠包括交替的第一层面(例如,22*)和第二层面(例如,20*)。形成穿过第一层面和第二层面延伸到第一层面的最下部(例如,22z)的沟道材料串构造(例如,95)。沟道材料串构造个别地包括电荷阻挡材料串(例如,85)、从电荷阻挡材料串横向向内的存储材料串(例如,87)、从存储材料串横向向内的电荷传递材料串(例如,89),以及从电荷传递材料串横向向内的沟道材料串(例如,53)。在最下部第一层面中蚀刻电荷阻挡材料串、存储材料串和电荷传递材料串以暴露最下部第一层面中的沟道材料串的沟道材料(例如,36)。在最下部第一层面中形成将个别沟道材料串的沟道材料与导体层面的导体材料直接电耦合在一起的导电材料(例如,42)。导电材料横向处于电荷阻挡材料串的横向内部侧壁(例如,75)旁边并且从所述横向内部侧壁横向向内。
可使用如本文关于其它实施例示出和/或描述的任何其它属性或方面。
替代实施例构造可由上文所描述的方法实施例或以其它方式产生。无论如何,本发明的实施例涵盖独立于制造方法的存储器阵列。尽管如此,此类存储器阵列可具有如本文在方法实施例中所描述的属性中的任一个。同样,上文所描述的方法实施例可并入有、形成和/或具有相对于装置实施例描述的任一属性。
在一个实施例中,包括存储器单元(例如,56)串(例如,49)的存储器阵列(例如,12)包括处于导体层面(例如,16)的导体材料(例如,17)正上方的个别地包括竖直堆叠(例如,18*)的横向间隔开的存储器块(例如,58),所述竖直堆叠包括交替的绝缘层面(例如,20*)和导电层面(例如,22*)。沟道材料串构造(例如,95)穿过绝缘层面和导电层面延伸到导电层面的最下部(例如,22z)。沟道材料串构造个别地包括电荷阻挡材料串(例如,85)、从电荷阻挡材料串横向向内的存储材料串(例如,87)、从存储材料串横向向内的电荷传递材料串(例如,89),以及从电荷传递材料串横向向内的沟道材料串(例如,85)。导电材料(例如,42)处于最下部导电层面中并且将个别所述沟道材料串的沟道材料(例如,36)和导体层面的导体材料直接电耦合在一起。导电材料横向处于电荷阻挡材料串的横向内部侧壁(例如,75)旁边并且从所述横向内部侧壁横向向内。
在一个实施例中,导电材料在最下部导电层面上方横向处于电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内,且因此在一个此类实施例中,在最下部导电层面正上方的次最下部导电层面(例如,紧靠在最下部层面20U上方的层面22U)中横向处于电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内,且因此在一个此类实施例中,在紧靠在次最下部导电层面上方的绝缘层面中横向处于电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
在一个实施例中,导电材料在最下部导电层面下方并且在导体层面中横向处于电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内,且在一个此类实施例中,在导体层面中横向处于电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内的导电材料具有与靠近导体层面的最上部表面(例如,80)相比更靠近导体层面的最下部表面(例如,79)的最下部表面(例如,78)。
可使用如本文关于其它实施例示出和/或描述的任何其它属性或方面。
相较于一些现有技术构造,本发明的方面可增加材料42与36之间的接触面积,尤其是对于较窄沟槽40和/或较薄最下部导电层面22z。本发明的方面可当材料42含有导电性增加的掺杂剂时促进这类掺杂剂较高程度地驱动到材料36中和/或降低将这类掺杂剂驱动到较高所需的温度。
上述处理或构造可以被视为相对于组件的阵列,所述组件形成为此类组件的单个堆叠或单个叠组或者在单个堆叠或单个叠组内,所述堆叠或叠组在底层面基底衬底上方或作为底层面基底衬底的部分(但单个堆叠/叠组可具有多个层面)。用于操作或存取阵列内的此类组件的控制和/或其它外围电路系统作为最终构造的部分也可形成于任何位置,并且在一些实施例中可以在阵列下面(例如,阵列下方的CMOS)。无论如何,一或多个额外此类堆叠/叠组可提供或制造于途中示出或上文描述的堆叠/叠组上方和/或下方。此外,组件的阵列在不同堆叠/叠组中可相对于彼此相同或不同,且不同堆叠/叠组可相对于彼此具有相同的厚度或不同厚度。居间结构可提供于竖直紧邻的堆叠/叠组之间(例如,额外电路系统和/或介电层)。并且,不同堆叠/叠组可相对彼此电耦合。多个堆叠/叠组可以单独地且依序地(例如,一个在另一个顶上)制造,或两个或更多个堆叠/叠组可以基本上同时制造。
上文所论述的组合件和结构可用于集成电路/电路系统中且可并入于电子系统中。这类电子系统可用于例如存储器模块、装置驱动器、功率模块、通信调制解调器、处理器模块和应用专用模块中,且可包含多层、多芯片模块。电子系统可以是以下广泛范围的系统中的任一个:例如相机、无线装置、显示器、芯片组、机顶盒、游戏、照明系统、交通工具、时钟、电视、蜂窝电话、个人计算机、汽车、工业控制系统、飞机等等。
在此文件中,除非另有指示,否则“竖向”、“更高”、“上部”、“下部”、“顶部”、“顶上”、“底部”、“上方”、“下方”、“在……下”、“底下”、“向上”和“向下”大体上参考竖直方向。“水平”指代沿着主衬底表面的在制造期间处理衬底可相对的大体方向(即,10度内),且竖直为与其大体正交的方向。“恰好水平”是沿着主衬底表面的在制造期间处理衬底可相对的方向(即,与其不成角度)。此外,如本文中所使用的“垂直”和“水平”是相对于彼此的大体上垂直方向,且独立于三维空间中衬底的定向。另外,“竖向延伸”和“竖向地延伸”是指从恰好水平偏离至少45°的方向。此外,相对于场效应晶体管“竖向地延伸”、“竖向延伸”、“水平地延伸”、“水平延伸”等是参考晶体管的沟道长度的定向,在操作中电流在源极/漏极区之间沿着所述定向流动。对于双极结晶体管,“竖向地延伸”、“竖向延伸的”、“水平地延伸”、“水平延伸的”等是参考基底长度的定向,在操作中电流在发射极与集电极之间沿着所述定向流动。在一些实施例中,竖向延伸的任何组件、特征和/或区竖直地或在竖直的10°内延伸。
此外,“正上方”、“处于正下方”和“正下方”要求两个所陈述区/材料/组件相对于彼此的至少一些横向重叠(即,水平地)。而且,使用前面没有“正”的“上方”仅要求在另一所陈述区/材料/组件上方的所陈述区/材料/组件的某一部分从另一所陈述区/材料/组件的竖向向外(即,与两个所陈述区/材料/组件是否存在任何橫向重叠无关)。类似地,使用前面没有“正”的“下方”和“下面”仅要求在另一所陈述区/材料/组件下方/下面的所陈述区/材料/组件的某一部分在另一所陈述区/材料/组件的竖向向内(即,与两个所陈述区/材料/组件是否存在任何横向重叠无关)。
本文中所描述的材料、区以及结构中的任一个可为均匀的或非均匀的,且无论如何在其上覆的任何材料上方可为连续的或不连续的。当针对任何材料提供一或多种实例组合物时,所述材料可包括这类一或多种组合物、主要由这类一或多种组合物组成或由这类一或多种组合物组成。另外,除非另行说明,否则可使用任何合适的现有或未来开发的技术来形成每一材料,其中原子层沉积、化学气相沉积、物理气相沉积、外延生长、扩散掺杂以及离子植入是实例。
另外,单独使用的“厚度”(前面无方向性形容词)被定义为从具有不同组成的紧邻材料或紧邻区的最接近表面垂直穿过给定材料或区的平均直线距离。另外,本文中所描述的各种材料或区域可具有基本恒定的厚度或具有可变的厚度。如果具有可变的厚度,那么除非另有指示,否则厚度是指平均厚度,且所述材料或区由于厚度可变而将具有某一最小厚度和某一最大厚度。如本文中所使用,“不同组成”仅要求两个所陈述材料或区的可彼此直接抵靠的那些部分在化学上和/或在物理上不同,例如在此类材料或区并非均匀的情况下。如果两个所陈述材料或区彼此并未直接抵靠,那么在此类材料或区并非均匀的情况下,“不同组成”仅要求两个所陈述材料或区的彼此最接近的那些部分在化学上和/或在物理上不同。在此文件中,当所陈述材料、区或结构相对于彼此存在至少某一物理接触时,一材料、区或结构“直接抵靠”另一材料、区或结构。相比之下,前面没有“正”的“在……上方(over)”、“在……上(on)”、“邻近”、“沿着”和“抵靠”涵盖“直接抵靠”以及其中居间材料、区或结构使得所陈述材料、区或结构相对于彼此无物理接触的构造。
本文中,如果在正常操作中,电流能够从一个区-材料-组件连续流动到另一区-材料-组件,且在充足地产生亚原子正和/或负电荷时主要通过所述亚原子正和/或负电荷的移动来进行所述流动,那么所述区-材料-组件相对于彼此“电耦合”。另一电子组件可在所述区域-材料-组件之间且电耦合到所述区域-材料-组件。相比之下,当区-材料-组件称为“直接电耦合”时,直接电耦合的区-材料-组件之间没有居间电子组件(例如,没有二极管、晶体管、电阻器、换能器、交换器、熔断器等)。
本文中的“行”和“列”的任何使用是为了方便区分一个系列或定向的特征与另一系列或定向的特征,且组件已经或可沿着所述“行”和“列”形成。“行”和“列”相对于任何系列的区、组件和/或特征同义地使用,与功能无关。无论如何,行可相对彼此是直的和/或弯曲的和/或平行和/或不平行,列可同样如此。此外,行和列可相对于彼此以90°或以一或多个其它角度(即,除平角之外)相交。
本文中的导电/导体/传导材料中的任一个的组合物可为导电金属材料和/或导电掺杂的半导电/半导体/半传导材料。“金属材料”是元素金属、两种或大于两种元素金属的任何混合物或合金及任一或多种金属化合物中的任一者或组合。
在本文中,关于蚀刻(etch/etching)、移除、沉积、形成(forming)和/或形成(formation)而对“选择性”的任何使用是一种所陈述材料相对于所作用的另一种所陈述材料以按体积计至少2:1的比率进行的此类动作。此外,选择性地沉积、选择性地生长或选择性地形成的任何使用是以按体积计至少2:1的比率使一种材料相对于另一或多种所陈述材料沉积、生长或形成达至少第一75埃的沉积、生长或形成。
除非另有指示,否则本文中“或”的使用涵盖任一个和两者。
结论
在一些实施例中,一种用于形成包括存储器单元串的存储器阵列的方法包括在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面。形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造。所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串。从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述电荷传递材料串选择性地蚀刻所述存储材料串。在蚀刻所述存储材料串之后,从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述沟道材料串选择性地蚀刻所述电荷传递材料串。在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料。
在一些实施例中,一种用于形成包括存储器单元串的存储器阵列的方法包括在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面。形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造。所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串。在所述最下部第一层面中蚀刻所述电荷阻挡材料串、所述存储材料串和所述电荷传递材料串以暴露所述最下部第一层面中的所述沟道材料串的所述沟道材料。在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料。所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
在一些实施例中,一种包括存储器单元串的存储器阵列包括处于导体层面的导体材料正上方并且个别地包括竖直堆叠的横向间隔开的存储器块,所述竖直堆叠包括交替的绝缘层面和导电层面。沟道材料串构造穿过所述绝缘层面和导电层面延伸到所述导电层面的最下部。所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串。处于所述最下部导电层面中的导电材料将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起。所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
根据规定,已经就结构和方法特征以更具体或更不具体的语言描述了本文中所公开的主题。然而,应理解,权利要求书不限于所示出和描述的具体特征,因为本文中所公开的装置包括实例实施例。因此,权利要求书具有如书面所说明的整个范围,且应根据等效物原则恰当地进行解释。

Claims (25)

1.一种用于形成包括存储器单元串的存储器阵列的方法,其包括:
在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面;
形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;
从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述电荷传递材料串选择性地蚀刻所述存储材料串;
在蚀刻所述存储材料串之后,从所述最下部第一层面向上穿过所述最下部第一层面相对于所述电荷阻挡材料串选择性地并且相对于所述沟道材料串选择性地蚀刻所述电荷传递材料串;和
在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料。
2.根据权利要求1所述的方法,其中处于所述最下部第一层面正上方的次最下部第一层面在最终的构造中不直接电耦合到所述导电材料。
3.根据权利要求1所述的方法,其中所述沟道材料串构造延伸到所述导体层面中。
4.根据权利要求1所述的方法,其中所述最下部第一层面中的所述导电材料直接抵靠所述沟道材料串的所述沟道材料的横向外部侧壁。
5.根据权利要求1所述的方法,其中所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
6.根据权利要求5所述的方法,其中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向的所述导电材料直接抵靠所述电荷阻挡材料串。
7.根据权利要求1所述的方法,其中穿过所述最下部第一层面的所述存储材料串的所述蚀刻从所述最下部第一层面向下相对于所述电荷阻挡材料串选择性地并且相对于所述电荷传递材料串选择性地蚀刻所述存储材料串。
8.一种用于形成包括存储器单元串的存储器阵列的方法,其包括:
在导体层面的导体材料正上方形成个别地包括竖直堆叠的横向间隔开的存储器块区,所述竖直堆叠包括交替的第一层面和第二层面;
形成穿过所述第一和第二层面延伸到所述第一层面的最下部的沟道材料串构造,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;
在所述最下部第一层面中蚀刻所述电荷阻挡材料串、所述存储材料串和所述电荷传递材料串以暴露所述最下部第一层面中的所述沟道材料串的所述沟道材料;
在所述最下部第一层面中形成将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起的导电材料,所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
9.根据权利要求8所述的方法,其中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内的所述导电材料直接抵靠所述电荷阻挡材料串。
10.根据权利要求8所述的方法,其中所述导电材料在所述最下部导电层面上方横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
11.根据权利要求10所述的方法,其中所述导电材料在所述最下部第一层面正上方的次最下部第一层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
12.根据权利要求11所述的方法,其中所述导电材料在紧靠在所述次最下部第一层面上方的所述绝缘层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
13.根据权利要求8所述的方法,其中所述导电材料在所述最下部导电层面下方并且在所述导体层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
14.根据权利要求13所述的方法,其中在所述导体层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内的所述导电材料具有与靠近所述导体层面的最上部表面相比更靠近所述导体层面的最下部表面的最下部表面。
15.根据权利要求13所述的方法,其中所述导电材料在所述最下部导电层面上方横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
16.一种包括存储器单元串的存储器阵列,其包括:
横向间隔开的存储器块,其处于导体层面的导体材料正上方并且个别地包括竖直堆叠,所述竖直堆叠包括交替的绝缘层面和导电层面;
沟道材料串构造,其穿过所述绝缘层面和导电层面延伸到所述导电层面的最下部,所述沟道材料串构造个别地包括电荷阻挡材料串、从所述电荷阻挡材料串横向向内的存储材料串、从所述存储材料串横向向内的电荷传递材料串,以及从所述电荷传递材料串横向向内的沟道材料串;和
导电材料,其处于所述最下部导电层面中并将个别所述沟道材料串的所述沟道材料与所述导体层面的所述导体材料直接电耦合在一起,所述导电材料横向处于所述电荷阻挡材料串的横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
17.根据权利要求16所述的存储器阵列,其中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内的所述导电材料直接抵靠所述电荷阻挡材料串。
18.根据权利要求16所述的存储器阵列,其中所述导电材料在所述最下部导电层面上方横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
19.根据权利要求18所述的存储器阵列,其中所述导电材料在所述最下部第一层面正上方的次最下部第一层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
20.根据权利要求19所述的存储器阵列,其中所述导电材料在紧靠在所述次最下部第一层面上方的所述绝缘层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
21.根据权利要求16所述的存储器阵列,其中所述导电材料在所述最下部导电层面下方并且在所述导体层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
22.根据权利要求21所述的存储器阵列,其中在所述导体层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内的所述导电材料具有与靠近所述导体层面的最上部表面相比更靠近所述导体层面的最下部表面的最下部表面。
23.根据权利要求21所述的存储器阵列,其中所述导电材料在所述最下部导电层面上方横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
24.根据权利要求23所述的存储器阵列,其中所述导电材料在所述最下部第一层面正上方的次最下部第一层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
25.根据权利要求24所述的存储器阵列,其中所述导电材料在紧靠在所述次最下部第一层面上方的所述绝缘层面中横向处于所述电荷阻挡材料串的所述横向内部侧壁旁边并且从所述横向内部侧壁横向向内。
CN202310246273.3A 2022-04-05 2023-03-14 包括存储器单元串的存储器阵列和其形成方法 Pending CN116896894A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/713,955 US20230320092A1 (en) 2022-04-05 2022-04-05 Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
US17/713,955 2022-04-05

Publications (1)

Publication Number Publication Date
CN116896894A true CN116896894A (zh) 2023-10-17

Family

ID=88192936

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310246273.3A Pending CN116896894A (zh) 2022-04-05 2023-03-14 包括存储器单元串的存储器阵列和其形成方法

Country Status (2)

Country Link
US (1) US20230320092A1 (zh)
CN (1) CN116896894A (zh)

Also Published As

Publication number Publication date
US20230320092A1 (en) 2023-10-05

Similar Documents

Publication Publication Date Title
CN113675203B (zh) 用于形成包括存储器单元串的存储器阵列的方法
US11101210B2 (en) Methods for manufacturing a memory array having strings of memory cells comprising forming bridge material between memory blocks
CN113206096B (zh) 存储器阵列和用于形成存储器阵列的方法
CN116058096A (zh) 集成电路系统和用于形成包括存储器单元串的存储器阵列的方法
JP2023527517A (ja) メモリセルのストリングを含むメモリアレイ及びメモリセルのストリングを含むメモリアレイを形成することに使用される方法
CN116744684A (zh) 包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法
CN115206981A (zh) 集成电路系统、存储器阵列及用于形成存储器阵列的方法
CN115623782A (zh) 包括存储器单元串的存储器阵列及用于形成包括存储器单元串的存储器阵列的方法
CN116326236A (zh) 存储器阵列和用于形成包括存储器单元串的存储器阵列的方法
CN116391453A (zh) 包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法
CN116803230A (zh) 包括存储器单元串的存储器阵列及用于形成包括存储器单元串的存储器阵列的方法
CN113053909A (zh) 存储器阵列和用于形成存储器阵列的方法
CN113345908B (zh) 包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法
CN116896894A (zh) 包括存储器单元串的存储器阵列和其形成方法
US11631740B2 (en) Memory array and method used in forming a memory array comprising strings of memory cells
US20230320085A1 (en) Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
CN116896895A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN116963503A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN116583114A (zh) 包括存储器单元串的存储器阵列及用于形成包括存储器单元串的存储器阵列的方法
CN117098397A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN117099499A (zh) 包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法
CN115942751A (zh) 包括存储器单元串的存储器阵列及用于形成包括存储器单元串的存储器阵列的方法
CN117119801A (zh) 包括存储器单元串的存储器阵列和形成包括存储器单元串的存储器阵列的方法
CN115707239A (zh) 包括存储器单元串的存储器阵列集成电路系统和形成包括存储器单元串的存储器阵列方法
CN116367547A (zh) 包括存储器单元串的存储器阵列和用于形成包括存储器单元串的存储器阵列的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication