CN114743482B - 基于goa的显示面板 - Google Patents

基于goa的显示面板 Download PDF

Info

Publication number
CN114743482B
CN114743482B CN202210315883.XA CN202210315883A CN114743482B CN 114743482 B CN114743482 B CN 114743482B CN 202210315883 A CN202210315883 A CN 202210315883A CN 114743482 B CN114743482 B CN 114743482B
Authority
CN
China
Prior art keywords
transistor
port
electrically connected
goa
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210315883.XA
Other languages
English (en)
Other versions
CN114743482A (zh
Inventor
历杰
应见见
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202210315883.XA priority Critical patent/CN114743482B/zh
Publication of CN114743482A publication Critical patent/CN114743482A/zh
Application granted granted Critical
Publication of CN114743482B publication Critical patent/CN114743482B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请涉及一种基于GOA的显示面板,其中,该显示面板包括像素单元阵列以及GOA电路,GOA电路包括至少两个级传的GOA单元,至少一个GOA单元包括第一反相单元、开关单元以及上拉控制单元:第一反相单元用于接收在前GOA单元输出的级传信号和/或行扫描信号;开关单元用于在在前GOA单元输出的级传信号和/或行扫描信号异常时打开;上拉控制单元用于接收在前GOA单元输出的级传信号和/或行扫描信号。本申请通过在至少一个GOA单元中设置第一反相单元、开关单元以及上拉控制单元,能够在GOA单元输出异常时使上拉控制单元正常输出,进而提升各GOA单元之间级传的稳定性,避免出现水平密集线现象,改善显示画面的质量。

Description

基于GOA的显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种基于GOA的显示面板。
背景技术
GOA(Gate Driver on Array,阵列基板行驱动)电路在显示面板的显示系统中占据着重要的作用,是驱动显示面板正常工作的重要组成部分。GOA电路将栅极驱动电路集成在显示面板的阵列基板上,以实现逐行扫描。采用GOA技术可以使显示面板的边框更窄和更薄,显示面板的集成度更高。
相关技术中,GOA电路包括多个级传的GOA单元。某一级GOA单元输出异常,会造成下一级以及后续其他级的级传出现问题,从而导致显示画面出现水平密集线现象,影响显示的均匀性。
发明内容
有鉴于此,本申请提出了一种基于GOA的显示面板,能够在GOA单元输出异常时使所述上拉控制单元正常输出,进而提升各GOA单元之间级传的稳定性,避免出现水平密集线现象,改善显示画面的质量。
根据本申请的一方面,提供了一种基于GOA的显示面板,所述基于GOA的显示面板包括像素单元阵列以及GOA电路,所述像素单元阵列与所述GOA电路电连接,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个级传的GOA单元,其中,至少一个所述GOA单元包括第一反相单元、开关单元以及上拉控制单元:所述第一反相单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号,所述行扫描信号用于对所述像素单元阵列中的至少一行像素单元进行扫描;所述开关单元,分别与所述第一反相单元以及所述上拉控制单元电连接,所述开关单元用于在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开;所述上拉控制单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号。
进一步地,在第N级GOA单元中,所述第一反相单元包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管,其中,所述第一晶体管的第一端口分别与该第一晶体管的第三端口以及所述第三晶体管的第三端口电连接,用于接收第一控制信号;所述第一晶体管的第二端口分别与所述第三晶体管的第一端口以及所述第二晶体管的第三端口电连接;所述第二晶体管的第一端口与所述第四晶体管的第一端口电连接,用于接收第N-6级级传信号,其中,N为大于6的任意正整数;所述第二晶体管的第二端口与所述第四晶体管的第二端口电连接,用于接收第一电源电压;所述第三晶体管的第二端口分别与所述第四晶体管的第三端口以及所述开关单元电连接。
进一步地,所述开关单元包括第五晶体管,其中,所述第五晶体管的第一端口分别与所述第三晶体管的第二端口以及所述第四晶体管的第三端口电连接;所述第五晶体管的第二端口与所述上拉控制单元电连接,用于接收第N-6级级传信号;所述第五晶体管的第三端口与所述上拉控制单元电连接,用于接收第N-6级行扫描信号。
进一步地,所述上拉控制单元包括第六晶体管,其中,所述第六晶体管的第一端口与所述第五晶体管的第二端口电连接,用于接收第N-6级级传信号;所述第六晶体管的第三端口与所述第五晶体管的第三端口电连接,用于接收第N-6级行扫描信号。
进一步地,所述第一反相单元接收的级传信号与所述上拉控制单元接收的级传信号相同,所述第一反相单元接收的行扫描信号与所述上拉控制单元接收的行扫描信号相同。
进一步地,第N级GOA单元还包括上拉单元,所述上拉单元包括第七晶体管、第八晶体管以及输出电容,其中,所述第七晶体管的第一端口分别与所述输出电容的一端、第八晶体管的第一端口以及第六晶体管的第二端口电连接,形成第一内部结点;所述第七晶体管的第二端口与所述输出电容的另一端电连接,用于输出第N级行扫描信号;所述第七晶体管的第三端口与所述第八晶体管的第二端口电连接,用于接收第N级时钟信号;所述第八晶体管的第二端口用于接收第N级级传信号。
进一步地,第N级GOA单元还包括下拉单元,所述下拉单元包括第九晶体管以及第十晶体管,其中,所述第九晶体管的第一端口与所述第十晶体管的第一端口电连接,用于接收第N+6级行扫描信号;所述第九晶体管的第二端口用于接收第二电源电压;所述第九晶体管的第三端口与所述第七晶体管的第二端口电连接;所述第十晶体管的第二端口与所述第一内部结点电连接,所述第十晶体管的第三端口分别与所述第二晶体管的第二端口以及所述第四晶体管的第二端口电连接,形成第二内部结点。
进一步地,第N级GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管以及第十六晶体管,其中,所述第十一晶体管的第一端口分别与该第十一晶体管的第二端口以及所述第十三晶体管的第二端口电连接,用于接收第二控制信号;所述第十一晶体管的第三端口分别与所述第十三晶体管的第一端口以及所述第十二晶体管的第三端口电连接;所述第十二晶体管的第一端口与所述第一内部结点电连接,所述第十二晶体管的第二端口与所述第二内部结点电连接;所述第十三晶体管的第三端口分别与所述第十五晶体管的第一端口以及所述第十四晶体管的第三端口电连接;所述第十四晶体管的第一端口与所述第一内部结点电连接,所述第十四晶体管的第二端口与所述第二内部结点电连接;所述第十五晶体管的第二端口与所述第七晶体管的第二端口电连接,所述第十五晶体管的第三端口与所述第一内部结点电连接;所述第十六晶体管的第一端口与所述第十五晶体管的第一端口电连接,所述第十六晶体管的第二端口与所述第一内部结点电连接,所述第十六晶体管的第三端口与所述第二内部结点电连接。
进一步地,第N级GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管以及第二十二晶体管,其中,所述第十七晶体管的第一端口分别与该第十七晶体管的第三端口以及所述第十九晶体管的第二端口电连接,用于接收第三控制信号;所述第十七晶体管的第二端口分别与所述第十九晶体管的第一端口以及所述第十八晶体管的第二端口电连接;所述第十八晶体管的第一端口与所述第一内部结点电连接,所述第十八晶体管的第二端口与所述第二内部结点电连接;所述第十九晶体管的第二端口分别与所述第二十一晶体管的第一端口以及所述第二十晶体管的第三端口电连接;所述第二十晶体管的第一端口与所述第一内部结点电连接,所述第二十晶体管的第二端口与所述第二内部结点电连接;所述第二十一晶体管的第二端口用于接收所述第二电源电压,所述第二十一晶体管的第三端口与所述第七晶体管的第二端口电连接;所述第二十二晶体管的第一端口与所述第二十一晶体管的第一端口电连接,所述第二十二晶体管的第二端口与所述第二内部结点电连接,所述第二十二晶体管的第三端口与所述第一内部结点电连接。
进一步地,所述基于GOA的显示面板中,任一晶体管的第一端口为该晶体管的栅极,任一晶体管的第二端口为该晶体管的源极,任一晶体管的第二端口为该晶体管的漏极;或者,任一晶体管的第一端口为该晶体管的栅极,任一晶体管的第二端口为该晶体管的漏极,任一晶体管的第二端口为该晶体管的源极。
通过在至少一个所述GOA单元中设置第一反相单元、开关单元以及上拉控制单元,并利用所述上拉控制单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述第一反相单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述开关单元在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开,根据本申请的各方面能够在GOA单元输出异常时使所述上拉控制单元正常输出,进而提升各GOA单元之间级传的稳定性,避免出现水平密集线现象,改善显示画面的质量。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1示出相关技术中的GOA电路的示意图。
图2示出本申请实施例的GOA单元的示意图。
图3示出本申请实施例的GOA单元的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接连接,也可以通过中间媒介间接连接,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本申请的主旨。
图1示出相关技术中的GOA电路的示意图。
如图1所示,相关技术中的GOA电路包括多个级传的GOA单元,GOA单元11可以为相关技术中的第N级GOA单元,上拉控制单元12为晶体管T11。其中,晶体管T11的栅极接入第N-4级上拉控制信号ST(N-4),晶体管T11的源极与电路节点Q(N)电连接,晶体管T11的漏极接入第N-4级栅极信号G(N-6)。该第N级GOA单元的输出为G(N)。
对于图1中的GOA单元,若该级GOA单元的输出G(N)输出异常,由于各GOA单元相互级联,当前级的输出作为下一级的输入,因此第N级GOA单元之后的GOA单元,例如第(N+1)级GOA单元、第(N+2)级GOA单元等GOA单元的输出也会出现问题。同时,由于显示面板的各个像素单元基于各级GOA单元输出的栅极信号进行驱动,因此,各个像素单元的驱动时序会出现紊乱,导致显示画面出现疏密不一的现象,例如水平方向出现密集的线,无法保证显示的均匀性以及正确性。
有鉴于此,本申请主要提供一种基于GOA的显示面板,所述基于GOA的显示面板包括像素单元阵列以及GOA电路,所述像素单元阵列与所述GOA电路电连接,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个级传的GOA单元,其中,至少一个所述GOA单元包括第一反相单元、开关单元以及上拉控制单元:所述第一反相单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号,所述行扫描信号用于对所述像素单元阵列中的至少一行像素单元进行扫描;所述开关单元,分别与所述第一反相单元以及所述上拉控制单元电连接,所述开关单元用于在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开;所述上拉控制单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号。
通过在至少一个所述GOA单元中设置第一反相单元、开关单元以及上拉控制单元,并利用所述上拉控制单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述第一反相单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述开关单元在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开,本申请能够在GOA单元输出异常时使所述上拉控制单元正常输出,进而提升各GOA单元之间级传的稳定性,避免出现水平密集线现象,改善显示画面的质量。
其中,所述基于GOA的显示面板可包括控制单元,所述控制单元可用于生成例如时钟信号、电源电压等信号。所述时钟信号可以是周期性的方波,所述电源电压可以是低电压,也可以是高电压。可以理解,本申请对于所述控制单元的具体实现并不限定。
进一步地,第N级GOA单元可接收第N-1级GOA单元发送的第N-1级级传信号,并生成第N级级传信号,将第N级级传信号送至第N+1级GOA单元。其中,N为正整数。值得注意的是,第N级GOA单元也可接收对应的时钟信号以及电源电压,并根据接收第N-1级GOA单元发送的第N-1级级传信号、时钟信号以及电源电压生成第N级级传信号以及与第N行像素单元对应的行扫描信号。例如,所述与第N行像素单元对应的行扫描信号可包括与第N行像素单元对应的行扫描信号G(N)。
图2示出本申请实施例的GOA单元的示意图。
如图2所示,GOA单元20可以为所述基于GOA的显示面板中第N级GOA单元,该GOA单元可包括第一反相单元21、开关单元22、上拉控制单元23、上拉单元24、下拉单元25、第一下拉维持单元26以及第二下拉维持单元27。
进一步地,在第N级GOA单元中,所述第一反相单元包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管,其中,所述第一晶体管的第一端口分别与该第一晶体管的第三端口以及所述第三晶体管的第三端口电连接,用于接收第一控制信号;所述第一晶体管的第二端口分别与所述第三晶体管的第一端口以及所述第二晶体管的第三端口电连接;所述第二晶体管的第一端口与所述第四晶体管的第一端口电连接,用于接收第N-6级级传信号,其中,N为大于6的任意正整数;所述第二晶体管的第二端口与所述第四晶体管的第二端口电连接,用于接收第一电源电压;所述第三晶体管的第二端口分别与所述第四晶体管的第三端口以及所述开关单元电连接。
参见图2,在第N级GOA单元中,所述第一反相单元包括第一晶体管T71、第二晶体管T72、第三晶体管T73以及第四晶体管T74。
其中,所述第一晶体管T71的第一端口分别与该第一晶体管T71的第三端口以及所述第三晶体管T73的第三端口电连接,用于接收第一控制信号LC;所述第一晶体管T71的第二端口分别与所述第三晶体管T73的第一端口以及所述第二晶体管T72的第三端口电连接;所述第二晶体管T72的第一端口与所述第四晶体管T74的第一端口电连接,用于接收第N-6级级传信号ST(N-6),其中,N为大于6的任意正整数;所述第二晶体管T72的第二端口与所述第四晶体管T74的第二端口电连接,用于接收第一电源电压VSSQ;所述第三晶体管T73的第二端口分别与所述第四晶体管T74的第三端口以及所述开关单元电连接。
进一步地,所述开关单元包括第五晶体管,其中,所述第五晶体管的第一端口分别与所述第三晶体管的第二端口以及所述第四晶体管的第三端口电连接;所述第五晶体管的第二端口与所述上拉控制单元电连接,用于接收第N-6级级传信号;所述第五晶体管的第三端口与所述上拉控制单元电连接,用于接收第N-6级行扫描信号。
参见图2,所述开关单元包括第五晶体管T23,其中,所述第五晶体管T23的第一端口分别与所述第三晶体管的第二端口以及所述第四晶体管的第三端口电连接;所述第五晶体管T23的第二端口与所述上拉控制单元电连接,用于接收第N-6级级传信号ST(N-6);所述第五晶体管T23的第三端口与所述上拉控制单元电连接,用于接收第N-6级行扫描信号G(N-6)。
进一步地,所述上拉控制单元包括第六晶体管,其中,所述第六晶体管的第一端口与所述第五晶体管的第二端口电连接,用于接收第N-6级级传信号;所述第六晶体管的第三端口与所述第五晶体管的第三端口电连接,用于接收第N-6级行扫描信号。
参见图2,所述上拉控制单元包括第六晶体管T11,其中,所述第六晶体管T11的第一端口与所述第五晶体管的第二端口电连接,用于接收第N-6级级传信号ST(N-6);所述第六晶体管T11的第三端口与所述第五晶体管的第三端口电连接,用于接收第N-6级行扫描信号G(N-6)。
其中,所述第一反相单元接收的级传信号与所述上拉控制单元接收的级传信号相同,所述第一反相单元接收的行扫描信号与所述上拉控制单元接收的行扫描信号相同。例如,所述第一反相单元接收的级传信号与所述上拉控制单元接收的级传信号均可以是ST(N-6),所述第一反相单元接收的行扫描信号与所述上拉控制单元接收的行扫描信号均可以是G(N-6)。可以理解,所述第一反相单元接收的级传信号与所述上拉控制单元接收的级传信号、所述第一反相单元接收的行扫描信号与所述上拉控制单元接收的行扫描信号也可以是其他级的级传信号以及行扫描信号,本申请对此并不限定。
进一步地,第N级GOA单元还包括上拉单元,所述上拉单元包括第七晶体管、第八晶体管以及输出电容,其中,所述第七晶体管的第一端口分别与所述输出电容的一端、第八晶体管的第一端口以及第六晶体管的第二端口电连接,形成第一内部结点;所述第七晶体管的第二端口与所述输出电容的另一端电连接,用于输出第N级行扫描信号;所述第七晶体管的第三端口与所述第八晶体管的第二端口电连接,用于接收第N级时钟信号;所述第八晶体管的第二端口用于接收第N级级传信号。
参见图2,第N级GOA单元还包括上拉单元,所述上拉单元包括第七晶体管T21、第七晶体管T22以及输出电容Cbt,其中,所述第七晶体管T21的第一端口分别与所述输出电容Cbt的一端、第七晶体管T22的第一端口以及第六晶体管的第二端口电连接,形成第一内部结点Q(N);所述第七晶体管T21的第二端口与所述输出电容Cbt的另一端电连接,用于输出第N级行扫描信号G(N);所述第七晶体管T21的第三端口与所述第七晶体管T22的第二端口电连接,用于接收第N级时钟信号CK(N);所述第七晶体管T22的第二端口用于接收第N级级传信号ST(N)。
其中,第一内部结点Q(N)可以进行预充。第N级行扫描信号G(N)可以为高电平,G(N)在扫描第N行像素单元之外的其他行的像素单元时可为低电平。
进一步地,第N级GOA单元还包括下拉单元,所述下拉单元包括第九晶体管以及第十晶体管,其中,所述第九晶体管的第一端口与所述第十晶体管的第一端口电连接,用于接收第N+6级行扫描信号;所述第九晶体管的第二端口用于接收第二电源电压;所述第九晶体管的第三端口与所述第七晶体管的第二端口电连接;所述第十晶体管的第二端口与所述第一内部结点电连接,所述第十晶体管的第三端口分别与所述第二晶体管的第二端口以及所述第四晶体管的第二端口电连接,形成第二内部结点。
参见图2,第N级GOA单元还包括下拉单元,所述下拉单元包括第九晶体管T31以及第十晶体管T41,其中,所述第九晶体管T31的第一端口与所述第十晶体管T41的第一端口电连接,用于接收第N+6级行扫描信号;所述第九晶体管T31的第二端口用于接收第二电源电压VSSG;所述第九晶体管T31的第三端口与所述第七晶体管的第二端口电连接;所述第十晶体管T41的第二端口与所述第一内部结点电连接,所述第十晶体管T41的第三端口分别与所述第二晶体管的第二端口以及所述第四晶体管的第二端口电连接,形成第二内部结点(即VSSQ)。
进一步地,第N级GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管以及第十六晶体管,其中,所述第十一晶体管的第一端口分别与该第十一晶体管的第二端口以及所述第十三晶体管的第二端口电连接,用于接收第二控制信号;所述第十一晶体管的第三端口分别与所述第十三晶体管的第一端口以及所述第十二晶体管的第三端口电连接;所述第十二晶体管的第一端口与所述第一内部结点电连接,所述第十二晶体管的第二端口与所述第二内部结点电连接;所述第十三晶体管的第三端口分别与所述第十五晶体管的第一端口以及所述第十四晶体管的第三端口电连接;所述第十四晶体管的第一端口与所述第一内部结点电连接,所述第十四晶体管的第二端口与所述第二内部结点电连接;所述第十五晶体管的第二端口与所述第七晶体管的第二端口电连接,所述第十五晶体管的第三端口与所述第一内部结点电连接;所述第十六晶体管的第一端口与所述第十五晶体管的第一端口电连接,所述第十六晶体管的第二端口与所述第一内部结点电连接,所述第十六晶体管的第三端口与所述第二内部结点电连接。
继续参见图2,第N级GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十一晶体管T61、第十二晶体管T62、第十三晶体管T63、第十四晶体管T64、第十五晶体管T33以及第十六晶体管T43,其中,所述第十一晶体管T61的第一端口分别与该第十一晶体管T61的第二端口以及所述第十三晶体管T63的第二端口电连接,用于接收第二控制信号LC2;所述第十一晶体管T61的第三端口分别与所述第十三晶体管T63的第一端口以及所述第十二晶体管T62的第三端口电连接;所述第十二晶体管T62的第一端口与所述第一内部结点电连接,所述第十二晶体管T62的第二端口与所述第二内部结点电连接;所述第十三晶体管T63的第三端口分别与所述第十五晶体管T33的第一端口以及所述第十四晶体管T64的第三端口电连接;所述第十四晶体管T64的第一端口与所述第一内部结点电连接,所述第十四晶体管T64的第二端口与所述第二内部结点电连接;所述第十五晶体管T33的第二端口与所述第七晶体管的第二端口电连接,所述第十五晶体管T33的第三端口与所述第一内部结点电连接;所述第十六晶体管T43的第一端口与所述第十五晶体管T33的第一端口电连接,所述第十六晶体管T43的第二端口与所述第一内部结点电连接,所述第十六晶体管T43的第三端口与所述第二内部结点电连接。
进一步地,第N级GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管以及第二十二晶体管,其中,所述第十七晶体管的第一端口分别与该第十七晶体管的第三端口以及所述第十九晶体管的第二端口电连接,用于接收第三控制信号;所述第十七晶体管的第二端口分别与所述第十九晶体管的第一端口以及所述第十八晶体管的第二端口电连接;所述第十八晶体管的第一端口与所述第一内部结点电连接,所述第十八晶体管的第二端口与所述第二内部结点电连接;所述第十九晶体管的第二端口分别与所述第二十一晶体管的第一端口以及所述第二十晶体管的第三端口电连接;所述第二十晶体管的第一端口与所述第一内部结点电连接,所述第二十晶体管的第二端口与所述第二内部结点电连接;所述第二十一晶体管的第二端口用于接收所述第二电源电压,所述第二十一晶体管的第三端口与所述第七晶体管的第二端口电连接;所述第二十二晶体管的第一端口与所述第二十一晶体管的第一端口电连接,所述第二十二晶体管的第二端口与所述第二内部结点电连接,所述第二十二晶体管的第三端口与所述第一内部结点电连接。
参见图2,第N级GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十七晶体管T51、第十八晶体管T52、第十九晶体管T53、第二十晶体管T54、第二十一晶体管T32以及第二十二晶体管T42,其中,所述第十七晶体管T51的第一端口分别与该第十七晶体管T51的第三端口以及所述第十九晶体管T53的第二端口电连接,用于接收第三控制信号LC1;所述第十七晶体管T51的第二端口分别与所述第十九晶体管T53的第一端口以及所述第十八晶体管T52的第二端口电连接;所述第十八晶体管T52的第一端口与所述第一内部结点电连接,所述第十八晶体管T52的第二端口与所述第二内部结点电连接;所述第十九晶体管T53的第二端口分别与所述第二十一晶体管T32的第一端口以及所述第二十晶体管T54的第三端口电连接;所述第二十晶体管T54的第一端口与所述第一内部结点电连接,所述第二十晶体管T54的第二端口与所述第二内部结点电连接;所述第二十一晶体管T32的第二端口用于接收所述第二电源电压,所述第二十一晶体管T32的第三端口与所述第七晶体管的第二端口电连接;所述第二十二晶体管T42的第一端口与所述第二十一晶体管T32的第一端口电连接,所述第二十二晶体管T42的第二端口与所述第二内部结点电连接,所述第二十二晶体管T42的第三端口与所述第一内部结点电连接。
其中,VSSQ可以为第一低电位,VSSG可以为第二低电位。VSSQ以及VSSG均可以预先设置。
进一步地,所述基于GOA的显示面板中,任一晶体管的第一端口可以是该晶体管的栅极,任一晶体管的第二端口可以是该晶体管的源极,任一晶体管的第二端口可以是该晶体管的漏极;或者,任一晶体管的第一端口可以是该晶体管的栅极,任一晶体管的第二端口可以是该晶体管的漏极,任一晶体管的第二端口可以是该晶体管的源极。即本申请中的任一晶体管可以是N型,也可以是P型。可以理解,本申请对于晶体管的类型并不限定。
示例性的,在图2中,若第N-6级上拉控制信号ST(N-6)输出异常,会导致上拉控制单元中的晶体管T11无法打开。因此,本申请实时例增加一组反相器以及至少一个晶体管。在实际工作时,当第N-6级上拉控制信号ST(N-6)输出异常为低电位时,利用反相单元可将晶体管T74的栅极(即A点)输出为高电位,进而使得T23的栅极(即B点)设置为高电位,使得晶体管T23打开。此时,G(N-6)输入时,可以将该高电位正常传输到晶体管T11的栅极,从而使晶体管T11打开,保证该第N级级传正常进行,从而减轻水平密集线产生几率。
图3示出本申请实施例的GOA单元的示意图。
与图2不同的是,图3针对的是行扫描信号输出异常的情况。如图3所示,晶体管T72的第一端口接收的是第N-6级行扫描信号G(N-6)。若第N-6级行扫描信号G(N-6)输出异常,会导致上拉控制单元中的晶体管T11无法打开。因此,本申请实时例增加一组反相器以及至少一个晶体管。在实际工作时,当第N-6级行扫描信号G(N-6)输出异常为低电位时,利用反相单元可将晶体管T74的栅极(即A点)输出为高电位,进而使得T23的栅极(即B点)设置为高电位,使得晶体管T23打开。此时,ST(N-6)输入正常为高电位时,则G(N-6)变化为高电位,从而使晶体管T11打开,保证该第N级级传正常进行,从而减轻水平密集线产生几率。
综上所述,本申请通过在至少一个所述GOA单元中设置第一反相单元、开关单元以及上拉控制单元,并利用所述上拉控制单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述第一反相单元接收在前GOA单元输出的级传信号和/或行扫描信号,利用所述开关单元在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开,能够在GOA单元输出异常时使所述上拉控制单元正常输出,进而提升各GOA单元之间级传的稳定性,避免出现水平密集线现象,改善显示画面的质量,适用于例如液晶显示面板的多种类型的显示面板。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的基于GOA的显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (7)

1.一种基于GOA的显示面板,其特征在于,所述基于GOA的显示面板包括像素单元阵列以及GOA电路,所述像素单元阵列与所述GOA电路电连接,所述像素单元阵列包括以行列形式排列的多个像素单元,所述GOA电路包括至少两个级传的GOA单元,其中,
至少一个所述GOA单元包括第一反相单元、开关单元以及上拉控制单元:
所述第一反相单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号,所述行扫描信号用于对所述像素单元阵列中的至少一行像素单元进行扫描;
所述开关单元,分别与所述第一反相单元以及所述上拉控制单元电连接,所述开关单元用于在所述在前GOA单元输出的级传信号和/或行扫描信号异常时打开;
所述上拉控制单元,用于接收在前GOA单元输出的级传信号和/或行扫描信号;
其中,在第N级GOA单元中,所述第一反相单元包括第一晶体管、第二晶体管、第三晶体管以及第四晶体管,所述第一晶体管的第一端口分别与该第一晶体管的第三端口以及所述第三晶体管的第三端口电连接,用于接收第一控制信号;所述第一晶体管的第二端口分别与所述第三晶体管的第一端口以及所述第二晶体管的第三端口电连接;所述第二晶体管的第一端口与所述第四晶体管的第一端口电连接,用于接收第N-6级级传信号,其中,N为大于6的任意正整数;所述第二晶体管的第二端口与所述第四晶体管的第二端口电连接,用于接收第一电源电压;所述第三晶体管的第二端口分别与所述第四晶体管的第三端口以及所述开关单元电连接;
所述开关单元包括第五晶体管,所述第五晶体管的第一端口分别与所述第三晶体管的第二端口以及所述第四晶体管的第三端口电连接;所述第五晶体管的第二端口与所述上拉控制单元电连接,用于接收第N-6级级传信号;所述第五晶体管的第三端口与所述上拉控制单元电连接,用于接收第N-6级行扫描信号;
所述上拉控制单元包括第六晶体管,所述第六晶体管的第一端口与所述第五晶体管的第二端口电连接,用于接收第N-6级级传信号;所述第六晶体管的第三端口与所述第五晶体管的第三端口电连接,用于接收第N-6级行扫描信号。
2.根据权利要求1所述的基于GOA的显示面板,其特征在于,所述第一反相单元接收的级传信号与所述上拉控制单元接收的级传信号相同,所述第一反相单元接收的行扫描信号与所述上拉控制单元接收的行扫描信号相同。
3.根据权利要求1所述的基于GOA的显示面板,其特征在于,第N级GOA单元还包括上拉单元,所述上拉单元包括第七晶体管、第八晶体管以及输出电容,其中,
所述第七晶体管的第一端口分别与所述输出电容的一端、第八晶体管的第一端口以及第六晶体管的第二端口电连接,形成第一内部结点;所述第七晶体管的第二端口与所述输出电容的另一端电连接,用于输出第N级行扫描信号;所述第七晶体管的第三端口与所述第八晶体管的第二端口电连接,用于接收第N级时钟信号;
所述第八晶体管的第二端口用于接收第N级级传信号。
4.根据权利要求3所述的基于GOA的显示面板,其特征在于,第N级GOA单元还包括下拉单元,所述下拉单元包括第九晶体管以及第十晶体管,其中,
所述第九晶体管的第一端口与所述第十晶体管的第一端口电连接,用于接收第N+6级行扫描信号;所述第九晶体管的第二端口用于接收第二电源电压;所述第九晶体管的第三端口与所述第七晶体管的第二端口电连接;
所述第十晶体管的第二端口与所述第一内部结点电连接,所述第十晶体管的第三端口分别与所述第二晶体管的第二端口以及所述第四晶体管的第二端口电连接,形成第二内部结点。
5.根据权利要求4所述的基于GOA的显示面板,其特征在于,第N级GOA单元还包括第一下拉维持单元,所述第一下拉维持单元包括第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管以及第十六晶体管,其中,
所述第十一晶体管的第一端口分别与该第十一晶体管的第二端口以及所述第十三晶体管的第二端口电连接,用于接收第二控制信号;所述第十一晶体管的第三端口分别与所述第十三晶体管的第一端口以及所述第十二晶体管的第三端口电连接;
所述第十二晶体管的第一端口与所述第一内部结点电连接,所述第十二晶体管的第二端口与所述第二内部结点电连接;
所述第十三晶体管的第三端口分别与所述第十五晶体管的第一端口以及所述第十四晶体管的第三端口电连接;
所述第十四晶体管的第一端口与所述第一内部结点电连接,所述第十四晶体管的第二端口与所述第二内部结点电连接;
所述第十五晶体管的第二端口与所述第七晶体管的第二端口电连接,所述第十五晶体管的第三端口与所述第一内部结点电连接;
所述第十六晶体管的第一端口与所述第十五晶体管的第一端口电连接,所述第十六晶体管的第二端口与所述第一内部结点电连接,所述第十六晶体管的第三端口与所述第二内部结点电连接。
6.根据权利要求5所述的基于GOA的显示面板,其特征在于,第N级GOA单元还包括第二下拉维持单元,所述第二下拉维持单元包括第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管以及第二十二晶体管,其中,
所述第十七晶体管的第一端口分别与该第十七晶体管的第三端口以及所述第十九晶体管的第二端口电连接,用于接收第三控制信号;所述第十七晶体管的第二端口分别与所述第十九晶体管的第一端口以及所述第十八晶体管的第二端口电连接;
所述第十八晶体管的第一端口与所述第一内部结点电连接,所述第十八晶体管的第二端口与所述第二内部结点电连接;
所述第十九晶体管的第二端口分别与所述第二十一晶体管的第一端口以及所述第二十晶体管的第三端口电连接;
所述第二十晶体管的第一端口与所述第一内部结点电连接,所述第二十晶体管的第二端口与所述第二内部结点电连接;
所述第二十一晶体管的第二端口用于接收所述第二电源电压,所述第二十一晶体管的第三端口与所述第七晶体管的第二端口电连接;
所述第二十二晶体管的第一端口与所述第二十一晶体管的第一端口电连接,所述第二十二晶体管的第二端口与所述第二内部结点电连接,所述第二十二晶体管的第三端口与所述第一内部结点电连接。
7.根据权利要求6所述的基于GOA的显示面板,其特征在于,所述基于GOA的显示面板中,任一晶体管的第一端口为该晶体管的栅极,任一晶体管的第二端口为该晶体管的源极,任一晶体管的第二端口为该晶体管的漏极;
或者,任一晶体管的第一端口为该晶体管的栅极,任一晶体管的第二端口为该晶体管的漏极,任一晶体管的第二端口为该晶体管的源极。
CN202210315883.XA 2022-03-28 2022-03-28 基于goa的显示面板 Active CN114743482B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210315883.XA CN114743482B (zh) 2022-03-28 2022-03-28 基于goa的显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210315883.XA CN114743482B (zh) 2022-03-28 2022-03-28 基于goa的显示面板

Publications (2)

Publication Number Publication Date
CN114743482A CN114743482A (zh) 2022-07-12
CN114743482B true CN114743482B (zh) 2024-06-11

Family

ID=82277468

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210315883.XA Active CN114743482B (zh) 2022-03-28 2022-03-28 基于goa的显示面板

Country Status (1)

Country Link
CN (1) CN114743482B (zh)

Citations (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980082439A (ko) * 1997-05-07 1998-12-05 윤종용 데이터 출력 버퍼 회로
KR20010027119A (ko) * 1999-09-10 2001-04-06 윤종용 전류소모가 최소화된 데이터 출력 버퍼
KR20160002291A (ko) * 2014-06-26 2016-01-07 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
WO2016173017A1 (zh) * 2015-04-27 2016-11-03 深圳市华星光电技术有限公司 具有正反向扫描功能的goa电路
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
CN106448606A (zh) * 2016-11-23 2017-02-22 深圳市华星光电技术有限公司 一种goa驱动电路
WO2018014381A1 (zh) * 2016-07-21 2018-01-25 深圳市华星光电技术有限公司 Goa电路及液晶显示器
CN108877723A (zh) * 2018-07-27 2018-11-23 深圳市华星光电半导体显示技术有限公司 Goa电路及具有该goa电路的液晶显示装置
CN108962175A (zh) * 2018-08-06 2018-12-07 深圳市华星光电技术有限公司 Goa电路
CN109215557A (zh) * 2018-10-18 2019-01-15 深圳市华星光电技术有限公司 Goa驱动电路及显示面板
CN109961737A (zh) * 2019-05-05 2019-07-02 深圳市华星光电半导体显示技术有限公司 Goa电路和显示装置
CN110390918A (zh) * 2019-07-18 2019-10-29 深圳市华星光电半导体显示技术有限公司 Tft阵列基板及显示面板
WO2020019407A1 (zh) * 2018-07-23 2020-01-30 深圳市华星光电技术有限公司 Goa电路及具有该goa电路的液晶显示装置
CN111223433A (zh) * 2020-01-19 2020-06-02 深圳市华星光电半导体显示技术有限公司 一种goa电路和显示装置
CN111223452A (zh) * 2020-03-18 2020-06-02 深圳市华星光电半导体显示技术有限公司 Goa电路
CN111312190A (zh) * 2020-04-01 2020-06-19 深圳市华星光电半导体显示技术有限公司 Goa驱动电路及其正负极性充电补偿方法、显示面板
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板
WO2020215435A1 (zh) * 2019-04-22 2020-10-29 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
WO2021007932A1 (zh) * 2019-07-18 2021-01-21 深圳市华星光电半导体显示技术有限公司 Goa电路
WO2021128547A1 (zh) * 2019-12-24 2021-07-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113140187A (zh) * 2021-04-06 2021-07-20 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
WO2021168965A1 (zh) * 2020-02-28 2021-09-02 深圳市华星光电半导体显示技术有限公司 Goa 电路及显示面板
CN113362752A (zh) * 2021-06-01 2021-09-07 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
WO2021184544A1 (zh) * 2020-03-18 2021-09-23 Tcl华星光电技术有限公司 一种goa电路及显示面板
CN113808534A (zh) * 2021-09-15 2021-12-17 深圳市华星光电半导体显示技术有限公司 显示面板及显示终端
CN114170986A (zh) * 2021-12-09 2022-03-11 Tcl华星光电技术有限公司 液晶显示面板及显示装置
WO2022056992A1 (zh) * 2020-09-17 2022-03-24 深圳市华星光电半导体显示技术有限公司 Goa 驱动电路及显示面板

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101993192B1 (ko) * 2012-10-04 2019-06-27 삼성전자주식회사 다중 전압 입력 버퍼
KR102330497B1 (ko) * 2015-06-02 2021-11-24 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치

Patent Citations (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980082439A (ko) * 1997-05-07 1998-12-05 윤종용 데이터 출력 버퍼 회로
KR20010027119A (ko) * 1999-09-10 2001-04-06 윤종용 전류소모가 최소화된 데이터 출력 버퍼
KR20160002291A (ko) * 2014-06-26 2016-01-07 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
WO2016173017A1 (zh) * 2015-04-27 2016-11-03 深圳市华星光电技术有限公司 具有正反向扫描功能的goa电路
WO2018014381A1 (zh) * 2016-07-21 2018-01-25 深圳市华星光电技术有限公司 Goa电路及液晶显示器
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
WO2018040465A1 (zh) * 2016-08-30 2018-03-08 深圳市华星光电技术有限公司 一种goa驱动单元
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106448606A (zh) * 2016-11-23 2017-02-22 深圳市华星光电技术有限公司 一种goa驱动电路
WO2020019407A1 (zh) * 2018-07-23 2020-01-30 深圳市华星光电技术有限公司 Goa电路及具有该goa电路的液晶显示装置
WO2020019443A1 (zh) * 2018-07-27 2020-01-30 深圳市华星光电半导体显示技术有限公司 Goa电路及具有该goa电路的液晶显示装置
CN108877723A (zh) * 2018-07-27 2018-11-23 深圳市华星光电半导体显示技术有限公司 Goa电路及具有该goa电路的液晶显示装置
CN108962175A (zh) * 2018-08-06 2018-12-07 深圳市华星光电技术有限公司 Goa电路
CN109215557A (zh) * 2018-10-18 2019-01-15 深圳市华星光电技术有限公司 Goa驱动电路及显示面板
WO2020215435A1 (zh) * 2019-04-22 2020-10-29 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN109961737A (zh) * 2019-05-05 2019-07-02 深圳市华星光电半导体显示技术有限公司 Goa电路和显示装置
CN110390918A (zh) * 2019-07-18 2019-10-29 深圳市华星光电半导体显示技术有限公司 Tft阵列基板及显示面板
WO2021007931A1 (zh) * 2019-07-18 2021-01-21 深圳市华星光电半导体显示技术有限公司 Tft阵列基板及显示面板
WO2021007932A1 (zh) * 2019-07-18 2021-01-21 深圳市华星光电半导体显示技术有限公司 Goa电路
WO2021128547A1 (zh) * 2019-12-24 2021-07-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111223433A (zh) * 2020-01-19 2020-06-02 深圳市华星光电半导体显示技术有限公司 一种goa电路和显示装置
WO2021142922A1 (zh) * 2020-01-19 2021-07-22 深圳市华星光电半导体显示技术有限公司 一种goa电路和显示装置
WO2021168965A1 (zh) * 2020-02-28 2021-09-02 深圳市华星光电半导体显示技术有限公司 Goa 电路及显示面板
CN111223452A (zh) * 2020-03-18 2020-06-02 深圳市华星光电半导体显示技术有限公司 Goa电路
WO2021184509A1 (zh) * 2020-03-18 2021-09-23 深圳市华星光电半导体显示技术有限公司 Goa电路
WO2021184544A1 (zh) * 2020-03-18 2021-09-23 Tcl华星光电技术有限公司 一种goa电路及显示面板
CN111312190A (zh) * 2020-04-01 2020-06-19 深圳市华星光电半导体显示技术有限公司 Goa驱动电路及其正负极性充电补偿方法、显示面板
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板
WO2022056992A1 (zh) * 2020-09-17 2022-03-24 深圳市华星光电半导体显示技术有限公司 Goa 驱动电路及显示面板
CN113140187A (zh) * 2021-04-06 2021-07-20 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113362752A (zh) * 2021-06-01 2021-09-07 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113808534A (zh) * 2021-09-15 2021-12-17 深圳市华星光电半导体显示技术有限公司 显示面板及显示终端
CN114170986A (zh) * 2021-12-09 2022-03-11 Tcl华星光电技术有限公司 液晶显示面板及显示装置

Also Published As

Publication number Publication date
CN114743482A (zh) 2022-07-12

Similar Documents

Publication Publication Date Title
CN108319385B (zh) 移位寄存器及具有移位寄存器的触控显示装置
CN111429856B (zh) 显示面板和电子设备
US8049704B2 (en) Liquid crystal display device
CN100397468C (zh) 移位寄存电路
US8976103B2 (en) Display apparatus, driving method for display apparatus and electronic apparatus
GB2548760A (en) GOA circuit and liquid crystal display device
CN112185311B (zh) Goa驱动电路及显示面板
EP3249638A1 (en) Goa unit and driving method, goa circuit and display device
US8134531B2 (en) Source line driving circuit, active matrix type display device and method for driving the same
CN110827776B (zh) Goa器件及栅极驱动电路
CN111243547B (zh) Goa电路及显示面板
CN113362752A (zh) Goa电路及显示面板
KR20110033807A (ko) 쉬프트 레지스터 및 게이트 라인 구동 장치
CN106683624B (zh) Goa电路及液晶显示装置
US20150332652A1 (en) Gate driving circuit with an auxiliary circuit for stabilizing gate signals
CN114743482B (zh) 基于goa的显示面板
CN114283726B (zh) 驱动电路
CN114283727B (zh) 驱动电路
CN114944123A (zh) Goa电路及阵列基板
CN114937441B (zh) 驱动电路及其控制方法
CN111564132A (zh) 移位寄存器、显示面板和显示装置
CN115862514B (zh) 栅极驱动电路及显示面板
CN116721624B (zh) 栅极驱动电路及显示面板
CN117612471A (zh) 显示面板、显示装置及显示面板驱动方法
CN115019718B (zh) Goa电路以及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant