CN113468849A - 印制电路板布线检测方法、装置、电子设备及存储介质 - Google Patents

印制电路板布线检测方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN113468849A
CN113468849A CN202110583890.3A CN202110583890A CN113468849A CN 113468849 A CN113468849 A CN 113468849A CN 202110583890 A CN202110583890 A CN 202110583890A CN 113468849 A CN113468849 A CN 113468849A
Authority
CN
China
Prior art keywords
signal line
detection
printed circuit
circuit board
speed signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110583890.3A
Other languages
English (en)
Inventor
李艳军
赵帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yingxin Computer Technology Co Ltd
Original Assignee
Shandong Yingxin Computer Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yingxin Computer Technology Co Ltd filed Critical Shandong Yingxin Computer Technology Co Ltd
Priority to CN202110583890.3A priority Critical patent/CN113468849A/zh
Publication of CN113468849A publication Critical patent/CN113468849A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/394Routing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2115/00Details relating to the type of the circuit
    • G06F2115/12Printed circuit boards [PCB] or multi-chip modules [MCM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本申请公开了一种印制电路板布线检测方法、装置、电子设备及计算机可读存储介质,该方法包括:从多个候选信号线中确定待测信号线;获取间隔检测参数,并利用间隔检测参数分别对待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;获取等长检测参数,并利用等长检测参数对待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,目标信号线为第一检测结果为未通过的目标高速信号线,或者为目标高速信号线和非高速信号线;输出第一检测结果和第二检测结果;该方法通过线间距检测和等长检测,可以全面且准确地检出印制电路板中是否存在可能会导致出现远端串扰问题的布线情况,提高检测效率,避免漏检。

Description

印制电路板布线检测方法、装置、电子设备及存储介质
技术领域
本申请涉及印制电路板技术领域,特别涉及一种印制电路板布线检测方法、印制电路板布线检测装置、电子设备及计算机可读存储介质。
背景技术
在对印制电路板进行布线设计时,针对某些信号线,一个接口对应的连接了不同设备的各个高速信号线(例如差分信号线),以及某些非高速信号线应当符合一定的规则,例如信号线间隔规则或信号线长度规则,进而避免出现严重的远端串扰问题。在布线人员完成印制电路板设计后,需要人工对印制电路板进行检查,判断印制电路板上的高速信号线是否符合上述规则。然而人工检查所需时间较长,且容易出现漏检的问题,无法保证印制电路板具有良好的信号完整性。
因此,相关技术存在的效率较低,无法保证印制电路板具有良好的信号完整性的问题,是本领域技术人员需要解决的技术问题。
发明内容
有鉴于此,本申请的目的在于提供一种印制电路板布线检测方法、印制电路板布线检测装置、电子设备及计算机可读存储介质,提高检测效率,避免漏检,保证了印制电路板具有良好的信号完整性。
为解决上述技术问题,本申请提供了一种印制电路板布线检测方法,包括:
从多个候选信号线中确定待测信号线;
获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;
获取等长检测参数,并利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,所述目标信号线为所述第一检测结果为未通过的目标高速信号线,或者为所述目标高速信号线和非高速信号线;
输出所述第一检测结果和所述第二检测结果。
可选地,所述从多个候选信号线中确定待测信号线,包括:
获取初始选择信息,并基于所述初始选择信息对所述候选信号线进行过滤,得到初选信号线;
输出所述初选信号线对应的初选数据,并获取响应于所述初选数据的二次选择信息;
基于所述二次选择信息对所述初选信号线进行过滤,得到所述待测信号线。
可选地,所述获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果,包括:
判断所述待测信号线中是否存在至少一组所述高速信号线;
若不存在,则确定所述第一检测结果为通过;
若存在,则获取所述间隔检测参数,基于第一高速信号线,利用所述间隔检测参数确定检测范围,并判断第二高速信号线是否处于所述检测范围内;所述第一高速信号线和所述第二高速信号线组成一组所述高速信号线;
若处于所述检测范围内,则确定所述第一检测结果为未通过;
若未处于所述检测范围内,则确定所述第一检测结果为通过。
可选地,所述判断所述待测信号线中是否存在至少一组所述高速信号线,包括:
获取各个所述待测信号线对应的信号线信息,并利用所述信号线信息进行高速信号线检测,得到初始高速信号线;
判断任意两个初试高速信号线的组合是否满足预设条件;所述预设条件为信号线起点相同且信号线终点不同;
若满足所述预设条件,则将两个所述初始高速信号线确定为一组所述高速信号线。
可选地,所述利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果,包括:
获取印制电路板信息;
获取各个所述目标信号线对应的信号线信息,并利用所述信号线信息和所述印制电路板信息确定各个所述待测信号线对应的待测参数;所述待测参数为长度参数或时间参数;
计算任意两个所述待测参数之间的差值,并判断所述差值是否处于等长检测参数对应的目标区间;
若处于所述目标区间,则确定所述第二检测结果为通过;
若不处于所述目标区间,则确定所述第二检测结果为未通过。
可选地,所述利用所述信号线信息和所述印制电路板信息确定各个所述待测信号线对应的待测参数,包括:
从所述信号线信息中得到层面信息、信号线段信息;
利用所述信号线段信息确定水平长度参数;
利用所述层面信息和所述印制电路板信息中的层厚度、层间距确定垂直长度参数;
利用所述水平长度参数和所述垂直长度参数相加,得到所述长度参数。
可选地,还包括:
利用所述印制电路板信息中的若干个介电常数数据,计算等效介电常数;
利用所述等效介电常数计算信号传输速度,并利用所述长度参数和所述信号传输速度得到所述时间参数。
本申请还提供了一种印制电路板布线检测装置,包括:
信号线选择模块,用于从多个候选信号线中确定待测信号线;
间距检测模块,用于获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;
等长检测模块,用于获取等长检测参数,并利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,所述目标信号线为所述第一检测结果为未通过的目标高速信号线,或者为所述目标高速信号线和非高速信号线;
输出模块,用于输出所述第一检测结果和所述第二检测结果。
本申请还提供了一种电子设备,包括存储器和处理器,其中:
所述存储器,用于保存计算机程序;
所述处理器,用于执行所述计算机程序,以实现上述的印制电路板布线检测方法。
本申请还提供了一种计算机可读存储介质,用于保存计算机程序,其中,所述计算机程序被处理器执行时实现上述的印制电路板布线检测方法。
本申请提供的印制电路板布线检测方法,从多个候选信号线中确定待测信号线;获取间隔检测参数,并利用间隔检测参数分别对待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;获取等长检测参数,并利用等长检测参数对待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,目标信号线为第一检测结果为未通过的目标高速信号线,或者为目标高速信号线和非高速信号线;输出第一检测结果和第二检测结果。
可见,该方法允许对指定的信号线进行检测,即可以从多个候选信号线中选择待测信号线。高速信号线需要满足间距规则或长度规则,在获取到检测参数后,可以先对待测信号线中的各组高速信号线进行线间距检测,判断各组高速信号线中的至少两个信号线之间的线间距是否符合规则,得到第一检测结果。若第一检测结果为未通过,则说明当前布局可能会引起远端串扰问题,将对应的高速信号线确定为目标高速信号线,并对目标高速信号线以及可能存在的非高速信号线进行等长检测,并得到对应的第二检测结果。第二检测结果可以表明目标信号线是否符合等长规则。通过线间距检测和等长检测,可以全面且准确地检出印制电路板中是否存在可能会导致出现远端串扰问题的布线情况,提高检测效率,避免漏检,保证了印制电路板具有良好的信号完整性,解决了相关技术存在的效率较低,无法保证印制电路板具有良好的信号完整性的问题。
此外,本申请还提供了一种印制电路板布线检测装置、电子设备及计算机可读存储介质,同样具有上述有益效果。
附图说明
为了更清楚地说明本申请实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例提供的一种印制电路板布线检测方法流程图;
图2为本申请实施例提供的一种操作界面示意图;
图3为本申请实施例提供的另一种操作界面示意图;
图4为本申请实施例提供的一种印制电路板布线检测装置的结构示意图;
图5为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参考图1,图1为本申请实施例提供的一种印制电路板布线检测方法流程图。该方法包括:
S101:从多个候选信号线中确定待测信号线。
印制电路板,Printed Circuit Board,PCB,是一种重要的电子部件,其具体是电子元器件的支撑体,是电子元器件电气连接的载体。电子元器件被焊接在印制电路板上,印制电路板上具有信号线,各个信号线将电子元器件连接起来。在本实施例中,印制电路板上的信号线即为候选信号线,其中任意一个候选信号线均可以作为待测信号线。由于在实际应用中,可能并不需要对所有的候选信号线进行检测,因此可以从中选择部分作为待测信号线。
对于待测信号线的具体确定方式,在一种实施方式中,用户可以输入待测信号线信息,获取待测信号线信息,并将其指定的候选信号线确定为待测信号线。例如,用户可以输入待测信号线的完整名称,在获取到该完整名称后,利用各个信号线的名称与其进行比对,并将比对成功的候选信号线确定为待测信号线。
在另一种实施方式中,印制电路板上的候选信号线可能较多,为了能够方便快捷地确定待测信号线。S101可以包括如下步骤:
步骤11:获取初始选择信息,并基于初始选择信息对候选信号线进行过滤,得到初选信号线。
步骤12:输出初选信号线对应的初选数据,并获取响应于初选数据的二次选择信息。
步骤13:基于二次选择信息对初选信号线进行过滤,得到待测信号线。
其中,初始选择信息是指用于对全部候选信号线进行筛选的信息,其具体可以为信号线名称关键词、信号线序号关键词等。在获取到初始选择信号后,可以基于其对各个候选信号线进行过滤,与初始选择信息相匹配的候选信号线即为初选信号线。需要说明的是,初始选择信息可以由外部直接输入得到,或者可以对外部输入的信息进行处理后得到。
在得到初选信号线后,可以将其对应的初选数据输出,以便用户查看。同时,可以获取响应于该初选数据的二次选择数据。二次选择数据是指用于对初选信号线进行选择的数据,其具体获取方式可以与初始选择信息的获取方式相同或不同。基于二次选择数据对初选信号线进行过滤后,剩余的初选信号线即为待测信号线。
需要说明的是,步骤11至步骤13的待测信号线选择过程可以在选定待测信号线的过程中执行多次,即每次执行可以选定部分待测信号线,通过多次执行选定全部的待测信号线。具体执行次数和确定停止执行的停止方式不做限定,例如可以循环执行,直至检测到用户输入的停止执行指令。请参考图2,图2为本申请实施例提供的一种操作界面示意图。在图2所示的操作界面中,当检测到用户点击了选择信号线的按钮时,开始循环执行上述步骤11至步骤13,当检测到用户点击了检查按钮时,确定停止执行步骤11至步骤13,开始执行后续步骤。
S102:获取间隔检测参数,并利用间隔检测参数分别对待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果。
间隔检测参数是指任意两个高速信号线之间的最小距离参数,其大小可以根据实际情况进行确定,具体大小不做限制,例如可以为高速信号线在PCB板中所处的信号层到参考层(通常为接地层)之间的间距的倍数,或者可以为高速信号线的线宽的倍数。此外,其大小可以为固定数值,或者可以在每次检测时不同,例如可以由用户在每次检测时输入本次检测所采用的的间隔检测参数。高速信号线是指印制电路板上能够以较高的信号传输速度发送数据的待测信号线,其类型有多种,例如为差分信号线。差分信号线是指用于传输差分信号的信号线,差分信号线包括两根信号线,区别于传统的一根信号线一根地线的做法,差分传输在这两根信号线上都传输信号,这两个信号的振幅相同,相位相反,在这两根信号线上的传输的信号就是差分信号。
在选定待测信号线后,可以确定其中的若干组高速信号线,并利用间隔检测参数分别对各组高速信号线进行线间距检测,得到对应的第一检测结果。其中,一组高速信号线即为一个高速信号线组,其包括两条起点相同且终点不同的高速信号线,因为只有这种情况下的高速信号线才可能会引起远端串扰问题。对于高速信号线为差分信号线的情况来说,可以从组成高速信号线的两条普通信号线(即信号线)中任选其一来代表该高速信号线。因此当高速信号线为差分信号线时,一组高速信号线包括两根普通信号线。例如第一条差分信号线包括序号为1和2的普通信号线,第二条差分信号线包括序号为3和4的普通信号线,那么该高速信号线组中可以包括序号为1、3的信号线,或者包括序号1、4的信号线,或者包括序号为2、3的信号线,或者包括序号为2、4的信号线。
由于高速信号线的信号传输速度较快,若其距离较近,则可能会引起严重的远端串扰问题,造成信号完整性较差。因此通过对一组两条高速信号线进行间距检测,可以从间距的角度判断是否存在可能引起远端串扰问题的情况。
对于线间距检测的检测过程,在一种实施方式中,可以在一组高速信号线中的某一条高速信号线上确定若干个检测点,并在各个检测点处以间隔检测参数为半径画圆,园内的区域即为检测范围。判断另一条高速信号线是否出现在检测范围内,若出现,则确定二者距离较近,第一检测结果为未通过,否则为通过。
可以理解的是,并不是每一个印制电路板上均具有两条以上的高速信号线。因此,为了保证第一检测结果的准确性,S102可以包括如下步骤:
步骤21:判断待测信号线中是否存在至少一组高速信号线。
步骤22:若不存在,则确定第一检测结果为通过。
步骤23:若存在,则获取间隔检测参数,基于第一高速信号线,利用间隔检测参数确定检测范围,并判断第二高速信号线是否处于检测范围内;第一高速信号线和第二高速信号线组成一组高速信号线。
步骤24:若处于检测范围内,则确定第一检测结果为未通过。
步骤25:若未处于检测范围内,则确定第一检测结果为通过。
在这种实施方式中,在获取间隔检测参数之前可以先判断其中是否存在至少一组高速信号线,及判断是否存在至少一个高速信号线组。具体的判断标准为是否存在两台高速信号线的起点相同且终点不同,即两条高速信号线的一端连接了同一个部件,另一端则连接了不同的部件。若不存在,则说明从间隔距离的角度,该印制电路板不存在风险,因此可以确定第一检测结果为通过。
在另一种实施方式中,可以获取筛选范围参数,筛选范围参数用于基于某一个高速信号线划定筛选范围,并在该筛选范围内判断是否存在另一个高速信号线。可以理解的是,筛选范围参数必然大于间隔检测参数。若该筛选范围内存在至少一个其他的高速信号线,则说明划定筛选范围的高速信号线与另一个高速信号线可能可以组成一组高速信号线,在这种情况下,可以利用其组成一个初选信号线组,进一步判断二者是否具有起点相同且终点不同的特性,若具有,则确定初选信号线组为高速信号线组,确定检测到一组高速信号线。
若存在至少一组高速信号线,则说明存在风险,因此获取间隔检测参数。并基于高速信号线组中的第一高速信号线确定检测范围。第一高速信号线为一个高速信号线组中的任意一条高速信号线。检测范围可以基于第一高速信号线上的检测点划定,或者可以基于整条第一高速信号线划定。若在检测范围内检测出存在第二高速信号线,则确定二者距离较近,第一检测结果为通过,否则为未通过。
进一步的,由于待测信号线中可能还存在非高速信号线,为了提高检测速度,判断待测信号线中是否存在至少一组高速信号线的过程可以包括如下步骤:
步骤31:获取各个待测信号线对应的信号线信息,并利用信号线信息进行高速信号线检测,得到初始高速信号线。
步骤32:判断任意两个初试高速信号线的组合是否满足预设条件;预设条件为信号线起点相同且信号线终点不同。
步骤33:若满足预设条件,则将两个初始高速信号线确定为一组高速信号线。
在检测高速信号线时,先获取各个待测信号线对应的信号线信息,该信号线信息可以表明信号的类型,此外,其还可以包括其他信息,例如层面信息、信号线段信息等。其中,层面信息是指表示待测信号线在PCB板的多个层所处位置的信息,换层孔信息是指换层孔的位置信息,换层孔是指待测信号线跨越PCB板上不同层的开孔。信号线段信息是指组成整个待测信号线的各个线段的起始坐标和信号线走向的信息。在得到信号线信息后,可以利用其进行高速信号线检测,将不属于高速信号线的低速信号线滤除,得到初始高速信号线。
为了保证检测准确率,本实施例将任何满足预设条件的两个初始高速信号线的组合均确定为高速信号线组,预设条件即为信号线起点相同且信号线终点不同。
S103:获取等长检测参数,并利用等长检测参数对待测信号线中的目标信号线进行等长检测,得到第二检测结果。
需要说明的是,等长检测参数和间隔检测参数可以由用户通过操作界面输入,操作界面可以如图2所示。在获取用户输入的上述两种参数时,还可以弹出规则描述文本框,提示用户输入规则描述,以便对后续得到的结果是基于何种规则生成的进行说明。
其中,目标信号线为第一检测结果为未通过的目标高速信号线,或者为目标高速信号线和非高速信号线。若高速信号线组的第一检测结果为通过,则说明二者之间距离间隔较大,即使无法做到等长,也不会影响信号完整性。因此可以无需对其进行等长测试,对于第一检测结果为未通过的目标高速信号线,或者对于其他各个作为待测信号线的非高速信号线,若其不能实现等长,则可以确定当前的布线方式会影响信号完整性。因此可以将目标高速信号线,或目标高速信号线和非高速信号线确定为目标信号线,并利用等长检测参数对其进行等长检测,得到对应的第二检测结果。
对于等长检测的具体过程,在一种实施方式中,可以利用目标高速信号线与目标高速信号线进行等长检测,利用非高速信号线与非高速信号线进行等长检测,而目标高速信号线与非高速信号线之间不进行等长检测。进一步的,目标高速信号线可以仅和与其组成高速信号线组的另一个目标高速信号线进行等长检测。在第二种实施方式中,可以利用目标高速信号线与目标高速信号线进行等长检测,利用非高速信号线与非高速信号线进行等长检测,而目标高速信号线与非高速信号线之间不进行等长检测。且各个目标高速信号线之间均进行等长检测。在第三种实施方式中,无论目标信号线是否为高速信号线,各个目标信号线之间均需要进行等长检测。上述三种等长检测的方式可以根据需要选择,本实施例不做限定。
对于等长检测的方式,其可以对信号线的长度进行比较,或者可以对信号线传输信号的时长进行比较。具体的,利用等长检测参数对待测信号线中的目标信号线进行等长检测,得到第二检测结果的过程具体可以包括如下步骤:
步骤41:获取印制电路板信息。
步骤42:获取各个目标信号线对应的信号线信息,并利用信号线信息和印制电路板信息确定各个待测信号线对应的待测参数。
步骤43:计算任意两个待测参数之间的差值,并判断差值是否处于等长检测参数对应的目标区间。
步骤44:若处于目标区间,则确定第二检测结果为通过。
步骤45:若不处于目标区间,则确定第二检测结果为未通过。
其中,待测参数为长度参数或时间参数,长度参数即为目标信号线的线长,时间参数即为目标信号线传输信号所需的时长。印制电路板信息也可以称为叠层信息,其具体可以包括信号层的厚度、各层之间的层间距等。由于目标信号线可能跨越了不同的信号层,因此需要利用印制电路板信息确定待测参数。由于信号线信息清楚描述了目标信号线的情况,因此可以利用信号线信息和印制电路板信息确定各个待测信号线对应的待测参数。在进行等长检测时,判断任意两个待测参数之间的差值,并判断是否处于目标区间。目标区间基于等长检测参数构建,例如当等长检测参数为正数A时,目标区间可以为[-A,A]。若处于目标区间,则确定这两个目标信号线对应的第二检测结果为通过,否则为不通过。
进一步的,当待测参数为长度参数时,利用信号线信息和印制电路板信息确定各个待测信号线对应的待测参数的过程可以包括如下步骤:
步骤51:从信号线信息中得到层面信息、信号线段信息。
步骤52:利用信号线段信息确定水平长度参数。
步骤53:利用层面信息和印制电路板信息中的层厚度、层间距确定垂直长度参数。
步骤54:利用水平长度参数和垂直长度参数相加,得到长度参数。
本实施例中,信号线信息包括层面信息和信号线段信息。利用信号线段信息可以确定目标信号线在每一个信号层上的信号线段的总长度,即水平长度参数。具体的,在一种实施方式中,信号线段信息可以包括信号线段起始坐标和换层孔信息,二者可以确定目标信号线在某一个信号层上的长度,进而得到总长度。层面信息可以记录组成目标信号线的各个信号线线段所处的信号层,印制电路板信息中包括层厚度和层间距,层厚度表示各个信号层的厚度,层间距表示各个信号层中间的绝缘体的厚度。利用层面信息、层厚度和层间距可以计算得到目标信号线在跨越信号层时信号层间的长度,即垂直长度参数。将水平长度参数和垂直长度参数相加即可得到长度参数。
可以理解的是,时间=长度/速度,因此若待测参数为时间参数,则还包括如下步骤:
步骤61:利用印制电路板信息中的若干个介电常数数据,计算等效介电常数。
步骤62:利用等效介电常数计算信号传输速度,并利用长度参数和信号传输速度得到时间参数。
其中,信号传输速度=c/sqrt(er),其中,c为光速,sqrt为平方根计算,er为介电常数。由于印制电路板中各个层的介电常数可能不一致,因此为了得到准确的信号传输速度,可以从印制电路板信息中提取得到多个介电常数数据,并利用其计算等效介电常数,其具体计算方式可以参考相关技术,在此不做限定。在得到等效介电常数后,将其确定为上述公式中的er参数计算得到信号传输速度,并利用长度参数与信号传输速度计算得到时间参数。
S104:输出第一检测结果和第二检测结果。
在得到第二检测结果后,可以将其第二检测结果和第一检测结果输出,具体的,可以直接输出,或者可以生成检测报告输出,或者可以生成最终检测结果并输出。请参考图3,图3为本申请实施例提供的另一种操作界面示意图。图3中检查结果单元中输出了最终检测结果,其表现形式为“fail”的字样。最终检测结果基于第一检测结果和第二检测结果得到,若某一待测信号线对应的第一检测结果和第二检测结果均为未通过时,则最终检测结果为未通过,否则为通过。
应用本申请实施例提供的印制电路板布线检测方法,允许对指定的信号线进行检测,即可以从多个候选信号线中选择待测信号线。高速信号线需要满足间距规则或长度规则,在获取到检测参数后,可以先对待测信号线中的各组高速信号线进行线间距检测,判断各组高速信号线中的至少两个信号线之间的线间距是否符合规则,得到第一检测结果。若第一检测结果为未通过,则说明当前布局可能会引起远端串扰问题,将对应的高速信号线确定为目标高速信号线,并对目标高速信号线以及可能存在的非高速信号线进行等长检测,并得到对应的第二检测结果。第二检测结果可以表明目标信号线是否符合等长规则。通过线间距检测和等长检测,可以全面且准确地检出印制电路板中是否存在可能会导致出现远端串扰问题的布线情况,提高检测效率,避免漏检,保证了印制电路板具有良好的信号完整性,解决了相关技术存在的效率较低,无法保证印制电路板具有良好的信号完整性的问题。
下面对本申请实施例提供的印制电路板布线检测装置进行介绍,下文描述的印制电路板布线检测装置与上文描述的印制电路板布线检测方法可相互对应参照。
请参考图4,图4为本申请实施例提供的一种印制电路板布线检测装置的结构示意图,包括:
信号线选择模块110,用于从多个候选信号线中确定待测信号线;
间距检测模块120,用于获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;
等长检测模块130,用于获取等长检测参数,并利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,所述目标信号线为所述第一检测结果为未通过的目标高速信号线,或者为所述目标高速信号线和非高速信号线;
输出模块140,用于输出所述第一检测结果和所述第二检测结果。
可选地,信号线选择模块110,包括:
初选单元,用于获取初始选择信息,并基于所述初始选择信息对所述候选信号线进行过滤,得到初选信号线;
获取单元,用于输出所述初选信号线对应的初选数据,并获取响应于所述初选数据的二次选择信息;
二次选择单元,用于基于所述二次选择信息对所述初选信号线进行过滤,得到所述待测信号线。
可选地,间距检测模块120,包括:
判断单元,用于判断所述待测信号线中是否存在至少一组所述高速信号线;
第一确定单元,用于若不存在,则确定所述第一检测结果为通过;
检测单元,用于若存在,则获取所述间隔检测参数,基于第一高速信号线,利用所述间隔检测参数确定检测范围,并判断第二高速信号线是否处于所述检测范围内;所述第一高速信号线和所述第二高速信号线组成一组所述高速信号线;
第二确定单元,用于若处于所述检测范围内,则确定所述第一检测结果为未通过;
第三确定单元,用于若未处于所述检测范围内,则确定所述第一检测结果为通过。
可选地,判断单元,包括:
类型检测子单元,用于获取各个所述待测信号线对应的信号线信息,并利用所述信号线信息进行高速信号线检测,得到初始高速信号线;
条件判断子单元,用于判断任意两个初试高速信号线的组合是否满足预设条件;所述预设条件为信号线起点相同且信号线终点不同;
高速信号线组确定子单元,用于若满足所述预设条件,则将两个所述初始高速信号线确定为一组所述高速信号线。
可选地,等长检测模块130,包括:
信息获取单元,用于获取印制电路板信息;
待测参数确定单元,用于获取各个所述目标信号线对应的信号线信息,并利用所述信号线信息和所述印制电路板信息确定各个所述待测信号线对应的待测参数;所述待测参数为长度参数或时间参数;
差值结算单元,用于计算任意两个所述待测参数之间的差值,并判断所述差值是否处于等长检测参数对应的目标区间;
第四确定单元,若处于所述目标区间,则确定所述第二检测结果为通过;
第五确定单元,用于若不处于所述目标区间,则确定所述第二检测结果为未通过。
可选地,待测参数确定单元,包括:
信息提取子单元,用于从所述信号线信息中得到层面信息、信号线段信息;
第一计算子单元,用于利用所述信号线段信息确定水平长度参数;
第二计算子单元,用于利用所述层面信息和所述印制电路板信息中的层厚度、层间距确定垂直长度参数;
第三计算子单元,用于利用所述水平长度参数和所述垂直长度参数相加,得到所述长度参数。
可选地,还包括:
计算等效介电常数计算子单元,用于利用所述印制电路板信息中的若干个介电常数数据,计算等效介电常数;
第四计算子单元,用于利用所述等效介电常数计算信号传输速度,并利用所述长度参数和所述信号传输速度得到所述时间参数。
下面对本申请实施例提供的电子设备进行介绍,下文描述的电子设备与上文描述的印制电路板布线检测方法可相互对应参照。
请参考图5,图5为本申请实施例提供的一种电子设备的结构示意图。其中电子设备100可以包括处理器101和存储器102,还可以进一步包括多媒体组件103、信息输入/信息输出(I/O)接口104以及通信组件105中的一种或多种。
其中,处理器101用于控制电子设备100的整体操作,以完成上述的印制电路板布线检测方法中的全部或部分步骤;存储器102用于存储各种类型的数据以支持在电子设备100的操作,这些数据例如可以包括用于在该电子设备100上操作的任何应用程序或方法的指令,以及应用程序相关的数据。该存储器102可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,例如静态随机存取存储器(Static Random Access Memory,SRAM)、电可擦除可编程只读存储器(Electrically Erasable Programmable Read-OnlyMemory,EEPROM)、可擦除可编程只读存储器(Erasable Programmable Read-Only Memory,EPROM)、可编程只读存储器(Programmable Read-Only Memory,PROM)、只读存储器(Read-Only Memory,ROM)、磁存储器、快闪存储器、磁盘或光盘中的一种或多种。
多媒体组件103可以包括屏幕和音频组件。其中屏幕例如可以是触摸屏,音频组件用于输出和/或输入音频信号。例如,音频组件可以包括一个麦克风,麦克风用于接收外部音频信号。所接收的音频信号可以被进一步存储在存储器102或通过通信组件105发送。音频组件还包括至少一个扬声器,用于输出音频信号。I/O接口104为处理器101和其他接口模块之间提供接口,上述其他接口模块可以是键盘,鼠标,按钮等。这些按钮可以是虚拟按钮或者实体按钮。通信组件105用于电子设备100与其他设备之间进行有线或无线通信。无线通信,例如Wi-Fi,蓝牙,近场通信(Near Field Communication,简称NFC),2G、3G或4G,或它们中的一种或几种的组合,因此相应的该通信组件105可以包括:Wi-Fi部件,蓝牙部件,NFC部件。
电子设备100可以被一个或多个应用专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、数字信号处理器(Digital Signal Processor,简称DSP)、数字信号处理设备(Digital Signal Processing Device,简称DSPD)、可编程逻辑器件(Programmable Logic Device,简称PLD)、现场可编程门阵列(Field ProgrammableGate Array,简称FPGA)、控制器、微控制器、微处理器或其他电子元件实现,用于执行上述实施例给出的印制电路板布线检测方法。
下面对本申请实施例提供的计算机可读存储介质进行介绍,下文描述的计算机可读存储介质与上文描述的印制电路板布线检测方法可相互对应参照。
本申请还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现上述的印制电路板布线检测方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
本领域技术人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件的方式来执行,取决于技术方案的特定应用和设计约束条件。本领域技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应该认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系属于仅仅用来将一个实体或者操作与另一个实体或者操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语包括、包含或者其他任何变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种印制电路板布线检测方法,其特征在于,包括:
从多个候选信号线中确定待测信号线;
获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;
获取等长检测参数,并利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,所述目标信号线为所述第一检测结果为未通过的目标高速信号线,或者为所述目标高速信号线和非高速信号线;
输出所述第一检测结果和所述第二检测结果。
2.根据权利要求1所述的印制电路板布线检测方法,其特征在于,所述从多个候选信号线中确定待测信号线,包括:
获取初始选择信息,并基于所述初始选择信息对所述候选信号线进行过滤,得到初选信号线;
输出所述初选信号线对应的初选数据,并获取响应于所述初选数据的二次选择信息;
基于所述二次选择信息对所述初选信号线进行过滤,得到所述待测信号线。
3.根据权利要求1所述的印制电路板布线检测方法,其特征在于,所述获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果,包括:
判断所述待测信号线中是否存在至少一组所述高速信号线;
若不存在,则确定所述第一检测结果为通过;
若存在,则获取所述间隔检测参数,基于第一高速信号线,利用所述间隔检测参数确定检测范围,并判断第二高速信号线是否处于所述检测范围内;所述第一高速信号线和所述第二高速信号线组成一组所述高速信号线;
若处于所述检测范围内,则确定所述第一检测结果为未通过;
若未处于所述检测范围内,则确定所述第一检测结果为通过。
4.根据权利要求3所述的印制电路板布线检测方法,其特征在于,所述判断所述待测信号线中是否存在至少一组所述高速信号线,包括:
获取各个所述待测信号线对应的信号线信息,并利用所述信号线信息进行高速信号线检测,得到初始高速信号线;
判断任意两个初试高速信号线的组合是否满足预设条件;所述预设条件为信号线起点相同且信号线终点不同;
若满足所述预设条件,则将两个所述初始高速信号线确定为一组所述高速信号线。
5.根据权利要求1所述的印制电路板布线检测方法,其特征在于,所述利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果,包括:
获取印制电路板信息;
获取各个所述目标信号线对应的信号线信息,并利用所述信号线信息和所述印制电路板信息确定各个所述待测信号线对应的待测参数;所述待测参数为长度参数或时间参数;
计算任意两个所述待测参数之间的差值,并判断所述差值是否处于等长检测参数对应的目标区间;
若处于所述目标区间,则确定所述第二检测结果为通过;
若不处于所述目标区间,则确定所述第二检测结果为未通过。
6.根据权利要求5所述的印制电路板布线检测方法,其特征在于,所述利用所述信号线信息和所述印制电路板信息确定各个所述待测信号线对应的待测参数,包括:
从所述信号线信息中得到层面信息、信号线段信息;
利用所述信号线段信息确定水平长度参数;
利用所述层面信息和所述印制电路板信息中的层厚度、层间距确定垂直长度参数;
利用所述水平长度参数和所述垂直长度参数相加,得到所述长度参数。
7.根据权利要求6所述的印制电路板布线检测方法,其特征在于,还包括:
利用所述印制电路板信息中的若干个介电常数数据,计算等效介电常数;
利用所述等效介电常数计算信号传输速度,并利用所述长度参数和所述信号传输速度得到所述时间参数。
8.一种印制电路板布线检测装置,其特征在于,包括:
信号线选择模块,用于从多个候选信号线中确定待测信号线;
间距检测模块,用于获取间隔检测参数,并利用所述间隔检测参数分别对所述待测信号线中的若干组高速信号线进行线间距检测,得到第一检测结果;
等长检测模块,用于获取等长检测参数,并利用所述等长检测参数对所述待测信号线中的目标信号线进行等长检测,得到第二检测结果;其中,所述目标信号线为所述第一检测结果为未通过的目标高速信号线,或者为所述目标高速信号线和非高速信号线;
输出模块,用于输出所述第一检测结果和所述第二检测结果。
9.一种电子设备,其特征在于,包括存储器和处理器,其中:
所述存储器,用于保存计算机程序;
所述处理器,用于执行所述计算机程序,以实现如权利要求1至7任一项所述的印制电路板布线检测方法。
10.一种计算机可读存储介质,其特征在于,用于保存计算机程序,其中,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的印制电路板布线检测方法。
CN202110583890.3A 2021-05-27 2021-05-27 印制电路板布线检测方法、装置、电子设备及存储介质 Pending CN113468849A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110583890.3A CN113468849A (zh) 2021-05-27 2021-05-27 印制电路板布线检测方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110583890.3A CN113468849A (zh) 2021-05-27 2021-05-27 印制电路板布线检测方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN113468849A true CN113468849A (zh) 2021-10-01

Family

ID=77871451

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110583890.3A Pending CN113468849A (zh) 2021-05-27 2021-05-27 印制电路板布线检测方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN113468849A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113964613A (zh) * 2021-12-16 2022-01-21 苏州浪潮智能科技有限公司 一种减小高速连接器stub的方法、装置、设备及可读介质
CN117641744A (zh) * 2024-01-24 2024-03-01 苏州元脑智能科技有限公司 Pcb走线串扰距离确定方法、装置、电子设备及介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000206171A (ja) * 1999-01-18 2000-07-28 Hitachi Ltd プリント基板の配線検査方法、検査装置、及び配線パタ―ン生成装置
CN109241594A (zh) * 2018-08-23 2019-01-18 郑州云海信息技术有限公司 T型拓扑结构线长检查方法、装置、设备及可读存储介质
CN110378062A (zh) * 2019-07-26 2019-10-25 苏州浪潮智能科技有限公司 一种差分线的引脚走线检查方法及相关装置
CN111125882A (zh) * 2019-11-29 2020-05-08 广东浪潮大数据研究有限公司 一种pcb传输线等长设置的走线方法、装置及设备
CN111123065A (zh) * 2018-10-30 2020-05-08 浙江宇视科技有限公司 印刷电路板布线检视方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000206171A (ja) * 1999-01-18 2000-07-28 Hitachi Ltd プリント基板の配線検査方法、検査装置、及び配線パタ―ン生成装置
CN109241594A (zh) * 2018-08-23 2019-01-18 郑州云海信息技术有限公司 T型拓扑结构线长检查方法、装置、设备及可读存储介质
CN111123065A (zh) * 2018-10-30 2020-05-08 浙江宇视科技有限公司 印刷电路板布线检视方法及装置
CN110378062A (zh) * 2019-07-26 2019-10-25 苏州浪潮智能科技有限公司 一种差分线的引脚走线检查方法及相关装置
CN111125882A (zh) * 2019-11-29 2020-05-08 广东浪潮大数据研究有限公司 一种pcb传输线等长设置的走线方法、装置及设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
路宏敏等: "工程电磁兼容(第3版)", pages: 334 - 335 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113964613A (zh) * 2021-12-16 2022-01-21 苏州浪潮智能科技有限公司 一种减小高速连接器stub的方法、装置、设备及可读介质
CN117641744A (zh) * 2024-01-24 2024-03-01 苏州元脑智能科技有限公司 Pcb走线串扰距离确定方法、装置、电子设备及介质
CN117641744B (zh) * 2024-01-24 2024-04-26 苏州元脑智能科技有限公司 Pcb走线串扰距离确定方法、装置、电子设备及介质

Similar Documents

Publication Publication Date Title
CN113468849A (zh) 印制电路板布线检测方法、装置、电子设备及存储介质
US7559045B2 (en) Database-aided circuit design system and method therefor
CN111880076B (zh) 一种信号测试点检测方法、系统及相关组件
CN108846176B (zh) 一种印刷电路板布线的检查方法、装置及电子设备
CN113673199A (zh) 可控深度钻孔的设计自检方法、系统、装置及存储介质
CN115081389B (zh) 一种印刷电路板走线检查方法、装置、设备、存储介质
CN109684770B (zh) 一种pcb中差分过孔的检查方法及相关装置
TWI632497B (zh) 用於檢測觸控面板的瑕疵的觸控處理裝置、電子系統與其觸控處理方法
CN107449385A (zh) 一种零件位号的间距检测方法及装置
CN110398681B (zh) 一种双带线检查方法及相关装置
CN107908873B (zh) 一种高速线跨参考平面的检查方法及装置
CN109740272B (zh) 一种pcb中感性补偿的检查方法及相关装置
CN109271666B (zh) 一种计算信号线breakout区域长度的方法和系统
CN115544951A (zh) 一种电口以太差分信号参考层检查方法、装置及电子设备
CN114441943B (zh) 应变检测方法、装置、计算机设备及存储介质
CN113704035A (zh) 一种时延检测方法、装置及相关设备
CN110856350B (zh) 一种板卡边缘走线返回路径的补偿方法、系统及板卡
KR20230063830A (ko) 임피던스 변화 위치 검출 장치 및 방법
CN114184933A (zh) 回流地孔检测方法、系统、装置及计算机可读存储介质
JP3289709B2 (ja) プリント配線板布線検査装置
CN111998815A (zh) Pcb板上器件之间pad间距的检测方法及相关装置
CN116538904A (zh) 一种pcb板差分线走线的检测方法、系统及电子设备
KR200225512Y1 (ko) 회로보드 어셈블리의 신호선 에러 검출 장치
CN114688966A (zh) 线路板的检测方法及装置
CN116702695A (zh) 一种走线阻抗检测方法、系统、电子设备及可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination