CN115544951A - 一种电口以太差分信号参考层检查方法、装置及电子设备 - Google Patents

一种电口以太差分信号参考层检查方法、装置及电子设备 Download PDF

Info

Publication number
CN115544951A
CN115544951A CN202110737104.0A CN202110737104A CN115544951A CN 115544951 A CN115544951 A CN 115544951A CN 202110737104 A CN202110737104 A CN 202110737104A CN 115544951 A CN115544951 A CN 115544951A
Authority
CN
China
Prior art keywords
differential signal
copper
signal line
rectangular area
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110737104.0A
Other languages
English (en)
Inventor
王隆峰
乔志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maipu Communication Technology Co Ltd
Original Assignee
Maipu Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maipu Communication Technology Co Ltd filed Critical Maipu Communication Technology Co Ltd
Priority to CN202110737104.0A priority Critical patent/CN115544951A/zh
Publication of CN115544951A publication Critical patent/CN115544951A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

本申请涉及一种电口以太差分信号参考层检查方法、装置及电子设备,属于计算机技术领域。该方法包括:从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。该方法可以有效解决人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题,提高检查效率。

Description

一种电口以太差分信号参考层检查方法、装置及电子设备
技术领域
本申请属于计算机技术领域,具体涉及一种电口以太差分信号参考层检查方法、装置及电子设备。
背景技术
电子设备在PCB(Printed Circuit Board,印制板)设计阶段,对电口以太差分信号EMC(Electro Magnetic Compatibility,电磁兼容)设计要求非常高。电口以太差分信号参考层设计正确是保证EMC性能良好的重要技术之一。
在PCB设计的后期,工程师需要对PCB板进行全面细致的检查,其中包括电口以太信号差分信号参考层的检查。EMC技术规范要求电口以太差分信号在网络变压器初级的走线参考地平面(GND),网络变压器次级的走线参考PGND(保护地)。如果参考层设计错误,会导致产品EMC性能劣化,从而形成质量问题。因此,检查网络变压器初级、次级以太信号走线的参考层是电口以太设备PCB设计中一个不能缺少的环节。
在对PCB板进行人工遍历式检查时,需要逐一查看电口以太信号走线和对应的参考层,找出不符合要求的对象。该方式存在检查耗时长,效率低下,且容易有遗漏,影响设计质量等缺陷。
发明内容
鉴于此,本申请的目的在于提供一种电口以太差分信号参考层检查方法、装置及电子设备,以改善人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题。
本申请的实施例是这样实现的:
第一方面,本申请实施例提供了一种电口以太差分信号参考层检查方法,包括:从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。本申请实施例中,通过从PCB设计电路图中找到网络变压器,并找到网络变压器的管脚上的差分信号线,针对PCB板的每一层,获取该层在差分信号线的指定区域内的铺铜,并判断铺铜是否为预设地,若该铺铜为预设地时,表征参考层设计错误,通过该方式可以快速、自动完成对电口以太信号差分信号参考层是否存在设计错误的检测,有效解决人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题,提高检查效率。
结合第一方面实施例的一种可能的实施方式,获取该层在所述差分信号线的指定区域内的铺铜,包括:获取构成所述差分信号线的各个直线线段和弧线线段;针对获取的每一条线段,将该线段等分成多个子线段;针对等分后的每一条子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;在为是时,获取该层在该子线段所在的矩形区域内的铺铜。本申请实施例中,通过拆分的方式将不规则的差分信号线拆分为多个规则的子线段,针对等分后的每一条子线段,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,在存在重叠时,获取该层在该子线段所在的矩形区域内的铺铜,以便后续判断该铺铜是否为预设地,这样既能避免检查遗漏,又能保证获取到的铺铜为该差分信号线走线上的铺铜,从而提高了检测的准确性。
结合第一方面实施例的一种可能的实施方式,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,包括:判断该子线段所在的矩形区域和铺铜所在的矩形区域分别在X、Y坐标轴上的投影线段是否重叠;若该子线段所在的矩形区域和铺铜所在的矩形区域在X坐标轴上的投影线段重叠,且该子线段所在的矩形区域和铺铜所在的矩形区域在Y坐标轴上的投影线段重叠,该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠。本申请实施例中,将判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠的问题转换为判断该子线段所在的矩形区域和铺铜所在的矩形区域分别在X、Y坐标轴上的投影线段是否重叠,从而可以快速得到两矩形区域是否重叠的结论,提高了效率。
结合第一方面实施例的一种可能的实施方式,获取该层在该子线段所在的矩形区域内的铺铜,包括:判断该子线段的首尾点是否位于重叠区域的铺铜上;在为是时,获取该子线段的首尾点所在的铺铜。本申请实施例中,通过该方法可以避免由于该子线段所在的矩形区域划分过大或者铺铜所在的划分过大,使得实际上该子线段不与铺铜所在的矩形区域重叠,仅是该子线段所在的矩形区域与铺铜所在的矩形区域重叠,从而造成判断误差的问题。
结合第一方面实施例的一种可能的实施方式,在获取该层在所述差分信号线的指定区域内的铺铜之前,所述方法还包括:获取所述差分信号线所在的矩形区域;获取该层的铺铜所在的矩形区域;确定所述铺铜所在的矩形区域与所述差分信号线所在的矩形区域存在重叠。本申请实施例中,在获取该层在所述差分信号线的指定区域内的铺铜之前,先判断差分信号线所在的矩形区域是否与铺铜所在的矩形区域重叠,只有在铺铜所在的矩形区域与差分信号线所在的矩形区域重叠时,才获取该层在所述差分信号线的指定区域内的铺铜,这样可以极大的提高处理效率,避免花费过多无用时间,却不能从差分信号线的指定区域内获取到铺铜。
结合第一方面实施例的一种可能的实施方式,若所述差分信号线为初级以太差分信号线,所述预设地为保护地;若所述差分信号线为次级以太差分信号线,所述预设地为参考地。
结合第一方面实施例的一种可能的实施方式,找到差分信号线之后,所述方法还包括:获取所述差分信号线所连接器件的属性信息;基于所述属性信息和预设规则,确定所述差分信号线的类型,所述类型为初级以太差分信号线或次级以太差分信号线。本申请实施例中,通过获取差分信号线所连接器件的属性信息,并基于获取到的属性信息和预设规则,从而可以快速确定差分信号线的类型,以便于在判断该铺铜是否与预设地时,实现有针对性的判断(即若差分信号线为初级以太差分信号线,预设地为保护地;若差分信号线为次级以太差分信号线,预设地为参考地),避免得出错误结论。
结合第一方面实施例的一种可能的实施方式,表征参考层设计错误之后,所述方法还包括:在所述PCB设计电路图上高亮所述网络变压器、所述差分信号线的错误走线线段以及该铺铜。本申请实施例中,在表征参考层设计错误之后,通过在PCB设计电路图上高亮网络变压器、差分信号线的错误走线线段以及该铺铜,从而可以快速定位到错误点,以便于准确观察错误点及修正。
第二方面,本申请实施例还提供了一种电口以太差分信号参考层检查装置,包括:信息采集模块以及检测模块;信息采集模块,用于从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;以及从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;检测模块,用于针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。
第三方面,本申请实施例还提供了一种电子设备,包括:存储器和处理器,所述处理器与所述存储器连接;所述存储器,用于存储程序;所述处理器,用于调用存储于所述存储器中的程序,以执行上述第一方面实施例和/或结合第一方面实施例的任一种可能的实施方式提供的方法。
第四方面,本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器运行时,执行上述第一方面实施例和/或结合第一方面实施例的任一种可能的实施方式提供的方法。
本申请的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请实施例而了解。本申请的目的和其他优点可通过在所写的说明书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。通过附图所示,本申请的上述及其它目的、特征和优势将更加清晰。在全部附图中相同的附图标记指示相同的部分。并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本申请的主旨。
图1示出了本申请实施例提供的一种电口以太差分信号参考层检查方法的流程示意图。
图2示出了本申请实施例提供的两条投影线段的一种位置示意图。
图3示出了本申请实施例提供的两条投影线段又一种的位置示意图。
图4示出了本申请实施例提供的两条投影线段的又一种位置示意图。
图5示出了本申请实施例提供的两条投影线段的又一种位置示意图。
图6示出了本申请实施例提供的两个矩形区域的一种位置示意图。
图7示出了本申请实施例提供的两个矩形区域的又一种位置示意图。
图8示出了本申请实施例提供的又一种电口以太差分信号参考层检查方法的流程示意图。
图9示出了本申请实施例提供的在Allegro软件中新增菜单“启动检查界面”的示意图。
图10示出了本申请实施例提供的一种启动检查界面的界面示意图。
图11示出了本申请实施例提供的一种对设计错误的信号差分走线及参考层铺铜进行高亮的示意图。
图12示出了本申请实施例提供的一种电口以太差分信号参考层检查装置的模块框图。
图13示出了本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中诸如“第一”、“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
再者,本申请中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
鉴于人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题,本申请实施例提供了一种可以快速、自动检测电口以太信号差分信号参考层是否设计错误的电口以太差分信号参考层检查方法,该方法可以有效解决人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题,提高检查效率。
下面将结合图1,对本申请实施例提供的电口以太差分信号参考层检查方法进行说明。
S101:从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件。
在PCB电路图设计过程中,需要对电口以太差分信号参考层的设计逻辑进行检测,在进行检测时,一种实施方式下,可以调用skill程序,从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件。例如,通过遍历PCB板上所有器件,抓取器件的位号(为标识号中的一种),解析位号,按照既定规则判断是否是网络变压器。该既定规则可以约定网络变压器位号的第一个字符为“T”,从第二字符开始为数字。如果符合前述规则,则是网络变压器,否则不是网络变压器。
S102:从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线。
在找到标识号表征为网络变压器的器件之后,从PCB设计电路图中获取该网络变压器的管脚上的信号线,并从中找到差分信号线。例如,可以通过遍历网络变压器的管脚,获取管脚上信号线,按照既定规则判断信号线是否为差分信号线。例如,该既定规则可以为通过信号线的网络名称固定位置(如末尾)是否包含特殊字符(如p或n)来判断信号线是否为差分信号线。通过查询网络名称该位置,并判断是否有该特殊字符。如果有,则是差分信号线,否则,不是差分信号线。
S103:针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地。
在找到差分信号线后,针对PCB板的每一层,获取该层在差分信号线的指定区域内的铺铜,并判断该铺铜是否为预设地,即可确定参考层设计是否存在错误,若该铺铜为预设地时,则表征参考层设计错误。
一种实施方式下,获取该层在差分信号线的指定区域内的铺铜的过程包括:可以通过获取构成差分信号线的各个直线线段和弧线线段,然后针对获取的每一条线段,将该线段等分成多个子线段,针对等分后的每一条子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;在为是时,即该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠时,获取该层在该子线段所在的矩形区域内的铺铜。例如,假设该差分信号线由2条直线线段和3条弧线线段构成,则针对这5条线段中的每一条线段,将该线段等分成多个子线段,如等分为n段,n的值为直线线段或弧线线段长度÷既定长度,该既定长度可以根据EMC(Electro Magnetic Compatibility,电磁兼容)设计经验值得出,一般为1毫米。在将每一条线段等分成多个子线段之后,遍历每一个子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,若有重叠,获取该层在该子线段所在的矩形区域内的铺铜,若该子线段没有重叠,则判断下一条子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,以此类推,直至完成所有子线段的判断。
需要说明的是,不同的直线线段或弧线线段等分后所得的子线段的数量可以不同,也即不同的直线线段或弧线线段对应的子线段的n值不同。
一种实施方式下,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠的过程可以是:判断该子线段所在的矩形区域和铺铜所在的矩形区域分别在X、Y坐标轴上的投影线段是否重叠,若该子线段所在的矩形区域和铺铜所在的矩形区域在X坐标轴上的投影线段重叠,且该子线段所在的矩形区域和铺铜所在的矩形区域在Y坐标轴上的投影线段重叠,该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠。也即,若该子线段所在的矩形区域在X坐标轴上的投影线段与该铺铜所在的矩形区域在X坐标轴上的投影线段重叠,且该子线段所在的矩形区域在Y坐标轴上的投影线段与铺铜所在的矩形区域在Y坐标轴上的投影线段重叠,则该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠。
判断在X坐标轴上的两条投影线段是否有重叠的方法为:通过获取两个投影线段的起始点中的最大点,记为α点;获取两个投影线段的末尾点中的最小点,记为β点;之后进行比较,如果α点值<β点值,则两条投影线段有重叠,反之则不重叠。判断在Y坐标轴上的两条投影线段是否有重叠的方法与判断在X坐标轴上的两条投影线段是否有重叠的方法同理。
两条线段在一维图中的位置关系有且仅有4种情况,下面分别对这四种情况进行说明:
情况1,如图2所示:线段AB、CD,这两个线段的起始点为A、C,末尾点为B、D。两个线段的起始点中最大点为C,则C记为α点。两线段的末尾点中最小点为B,则B记为β点。该情况下α点值>β点值,即不重叠。
情况2,如图3所示:线段AB、CD,这两个线段的起始点为A、C,末尾点为B、D。两个线段的起始点中最大点为C,则C记为α点。两线段的末尾点中最小点为B,则B记为β点。由于B点和C点是重合的,该情况下α点值=β点值,即不重叠。
情况3,如图4所示:线段AB、CD,这两个线段的起始点为A、C,末尾点为B、D。两个线段的起始点中最大点为C,则C记为α点。两线段的末尾点中最小点为B,则B记为β点。该情况下α点值<β点值,即重叠。
情况4,如图5所示:线段AB、CD,这两个线段的起始点为A、C,末尾点为B、D。两个线段的起始点中最大点为A,则A记为α点。两线段的末尾点中最小点为B,则B记为β点。该情况下α点值<β点值,即重叠。
在介绍完如何判断2条线段是否重叠的原理后,下面将判断两个矩形区域是否重叠的方法举例说明如下:
举例1:矩形区域A(1:2,4:4)与矩形区域B(6:3,9:5)的位置如图6所示:矩形区域A在X坐标轴上的投影线段为1→4,矩形区域B在X坐标轴投影线段为6→9。两条投影线段起始点的最大值α为6,两条投影线段末尾点的最小值β为4。由于α>β,即两条投影线段不重叠。由于X坐标轴投影线段不重叠,则矩形区域A与矩形区域B不重叠。
举例2:矩形区域A(1:2,4:4)与矩形区域B(3:3,6:5)的位置如图7所示:矩形区域A在X坐标轴投影线段为1→4,矩形区域B在X坐标轴投影线段为3→6。两条投影线段起始点的最大值α为3,两条投影线段末尾点的最小值β为4。由于α<β,即两条投影线段有重叠。矩形区域A在Y坐标轴投影线段为2→4,矩形区域B在Y坐标轴投影线段为3→5。两条投影线段起始点的最大值α为3,两条投影线段末尾点的最小值β为4。由于α<β,即两条投影线段有重叠。由于X、Y坐标轴投影线段都有重叠,所以矩形区域A与矩形区域B有重叠。
为了避免由于该子线段所在的矩形区域划分过大,或者,铺铜所在的矩形区域划分过大,使得实际上该子线段不与铺铜所在的矩形区域重叠,仅是该子线段所在的矩形区域与铺铜所在的矩形区域重叠,从而造成判断误差,一种可选实施方式下,获取该层在该子线段所在的矩形区域内的铺铜的过可以是:判断该子线段的首尾点是否位于重叠区域的铺铜上,在为是时,获取该子线段的首尾点所在的铺铜。即在该种实施方式下,在该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠时,还要判断该子线段的首尾点是否位于重叠区域的铺铜上,只有当该子线段的首尾点位于重叠区域的铺铜上,才获取该子线段的首尾点所在的铺铜。
这样可以避免该子线段所在的矩形区域划分过大,使得实际上该子线段不与铺铜所在的矩形区域重叠,从而造成判断误差的情况发生。一种可选实施方式下,为了进一步提高效率,在获取该层在差分信号线的指定区域内的铺铜之前,方法还包括:分别获取差分信号线所在的矩形区域以及该层的铺铜所在的矩形区域,并确定铺铜所在的矩形区域与差分信号线所在的矩形区域存在重叠。也即在获取该层在差分信号线的指定区域内的铺铜之前,需要分别获取差分信号线所在的矩形区域以及该层的铺铜所在的矩形区域,并判断铺铜所在的矩形区域与差分信号线所在的矩形区域是否重叠,若差分信号线所在的矩形区域与铺铜所在的矩形区域不重叠,则可以直接跳到下一条差分信号线,而无需遍历构成所差分信号线的各个直线线段和弧线线段,然后针对获取的每一条线段,将该线段等分成多个子线段,以及针对等分后的每一条子线段,获取该子线段所在的矩形区域,并判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,在为是时,获取该层在该子线段所在的矩形区域内的铺铜。这样可以极大的提高处理效率。
其中,该层的铺铜所在的矩形区域是根据该层的铺铜的尺寸所确定的最小矩形区域,该矩形区域刚好能将该层的整个铺铜包围在内;同理,差分信号线所在的矩形区域也是根据差分信号线的尺寸所确定的最小矩形区域,该矩形区域刚好能将整个差分信号线包围在内。
其中,该差分信号线的类型可以是初级以太差分信号线或次级以太差分信号线。若差分信号线为初级以太差分信号线,预设地为保护地(PGND);若差分信号线为次级以太差分信号线,预设地为参考地(GND)。
一种实施方式下,找到差分信号线之后,方法还包括:获取差分信号线所连接器件的属性信息,基于属性信息和预设规则,确定差分信号线的类型,其中,类型为初级以太差分信号线或次级以太差分信号线。例如,抓取该差分信号线所连接的器件的位号及封装,若该预设规则规定,该器件位号以“U”开头,即所连接的器件是芯片,则确定该差分信号线为初级以太差分信号线;如果该器件封装以“RJ45”开头,即所连接的器件是网口连接器,则确定该差分信号线为次级以太差分信号线。也即上述封装以“RJ45”开头则差分信号线所连接器件是网口连接器,若位号以“U”开头,则差分信号线所连接器件为芯片。此外,除了通过器件的位号及封装来确定差分信号线的类型外,还可以通过差分信号线所连接器件的材料编号来确定,不同的类型对应的材料编号不同。
判断铺铜是否为保护地(PGND)的过程可以是,通过抓取该铺铜的网络名称,如果网络名称是“PGND”,则为保护地,否则不是保护地。
判断铺铜是否为参考地(GND)的过程可以是,通过抓取该铺铜的网络名称,如果网络名称是“GND”,则为参考地,否则不是参考地。
S104:若该铺铜为预设地时,则表征参考层设计错误。
若该铺铜为预设地时,则表征参考层设计错误,为了便于后续还原问题现场,在表征参考层设计错误之后,方法还包括:在PCB设计电路图上高亮网络变压器、差分信号线的错误走线线段以及该铺铜部分。此外,还可以生成相应的错误报告,该错误报告可以包括:该层信息、指定区域内的铺铜的网络名称、网络变压器的标识号、指定区域内的差分信号线的线段坐标信息等。也即,在表征参考层设计错误之后,在PCB设计电路图上高亮网络变压器、差分信号线的错误走线线段以及该铺铜部分,并将该层信息、指定区域内的铺铜的网络名称、网络变压器的标识号、指定区域内的差分信号线的线段坐标信息等相关信息添加到错误列表。问题查看时,点击工具软件(可以是Candence公司的Allegro软件)界面的相应按钮,可以跳转到对应位置,还原问题现场,且在界面的错误信息栏中显示有设计错误的网络变压器的标识号、差分信号线的错误走线线段名称、铺铜的网络名称。
一种可选实施方式下,上述的电口以太差分信号参考层检查方法的流程可以是,如图8所示,其包含以下步骤:
S201:从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件。
S202:从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线。
S203:判断所述差分信号线是否为初级以太差分信号线。
在为是时,即为初级以太差分信号线,则执行S204-S207,在为否时,即为次级以太差分信号线,则执行S208-S211。
S204:针对所述PCB板的每一层,分别获取所述初级以太差分信号线所在的矩形区域,以及该层的铺铜所在的矩形区域。
S205:判断所述铺铜所在的矩形区域与所述初级以太差分信号线所在的矩形区域是否存在重叠。
若存在重叠时,则执行S206,否则跳到下一条差分信号线,也即返回S202。
S206:获取该层在所述初级以太差分信号线的指定区域内的铺铜,并判断所述铺铜是否为保护地。
其中,获取该层在所述初级以太差分信号线的指定区域内的铺铜的过程可以是:获取构成所述次级以太差分信号线的各个直线线段和弧线线段;针对获取的每一条线段,将该线段等分成多个子线段;针对等分后的每一条子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;在子线段所在的矩形区域与该层的铺铜所在的矩形区域有重叠时,获取该层在该子线段所在的矩形区域内的铺铜。
在铺铜为保护地时,进入S207,否则继续遍历,如果遍历完毕返回S202。
S207:在所述PCB设计电路图上高亮所述网络变压器、所述初级以太差分信号线的错误走线线段以及该铺铜。
S208:针对所述PCB板的每一层,分别获取所述次级以太差分信号线所在的矩形区域,以及该层的铺铜所在的矩形区域。
S209:判断所述铺铜所在的矩形区域与所述次级以太差分信号线所在的矩形区域是否存在重叠。
若存在重叠时,则执行S210,否则跳到下一条差分信号线,也即返回S202。
S210:获取该层在所述次级以太差分信号线的指定区域内的铺铜,并判断所述铺铜是否为参考地。
其中,获取该层在所述次级以太差分信号线的指定区域内的铺铜的过程可以是:获取构成所述次级以太差分信号线的各个直线线段和弧线线段;针对获取的每一条线段,将该线段等分成多个子线段;针对等分后的每一条子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;在子线段所在的矩形区域与该层的铺铜所在的矩形区域有重叠时,获取该层在该子线段所在的矩形区域内的铺铜。
在铺铜为保护地时,进入S211,否则继续遍历,如果遍历完毕返回S202。
S211:在所述PCB设计电路图上高亮所述网络变压器、所述次级以太差分信号线的错误走线线段以及该铺铜。
图8所示的部分,未介绍之处,请参阅图1中相应部分的内容。
下面将对实现上述方法的方式进行说明,可以通过Candence公司Allegro软件二次开发接口,在软件中新增菜单“启动检查界面”如在菜单栏新增“Maipu New Skill”并在该菜单下新增“01-Maipu SKILL UI”,添加的菜单如图9所示。启动检查交互界面是通过skill语言实现的,其界面如图10所示:点击“开始检查”按钮后,便可自动执行本申请中的电口以太差分信号参考层检查方法的运行逻辑,在“错误类型”、“错误信息”对应的编辑框中会显示相关信息,如在“错误类型”编辑框中显示错误类型为电口以太信号参考层错误,在“错误信息”对应的编辑框中显示该层信息、指定区域内的铺铜的网络名称、网络变压器的标识号、指定区域内的差分信号线的线段坐标信息等。如果有错误,可以点击“前一个”或“后一个”按钮跳转到错误对应的位置,且系统自动打开或屏蔽相关层,并在PCB设计电路图上高亮设计错误的差分信号线的走线以及参考层的铺铜,便于准确观察错误点,如图11所示,图11中对设计错误的电口以太差分信号线走线,以及参考层铺铜进行高亮,便于人工观察及指导修改错误。
其中,确定差分信号线的类型的核心代码,按既定方法将电口以太差分信号线所连接的器件存入ClineChildren变量。在此基础上,执行下面的代码:
Figure BDA0003141989860000151
Figure BDA0003141989860000161
获取参考地铺铜或保护地铺铜的核心代码:
Figure BDA0003141989860000162
Figure BDA0003141989860000171
判断两个矩形区域是否重叠的函数代码如下:
Figure BDA0003141989860000172
判断子线段首尾点是否在重叠区域的铺铜之上代码如下:
if(CF_IsBBoxOverlap(sp_box seg_box)then;如果铺铜矩形与线段矩形重合,则进入如下判断;
start=car(seg->startEnd);//seg是线段,获取开始点;
end=cadr(seg->startEnd);//获取seg线段的结束点;
s_ret=axlGeoPointInShape(start shape);//调用系统函数,判断开始点是否在铺铜shape上;
e_ret=axlGeoPointInShape(end shape);//调用系统函数,判断结束点是否在铺铜shape上;
)
通过上述方法,可以快速实现对电口以太差分信号参考层的检查,可以有效解决人工排查电口以太信号差分信号参考层设计错误所存在效率低、易遗漏的问题,提高检查效率。
基于同样的发明构思,本申请实施例还提供了一种电口以太差分信号参考层检查装置100,如图12所示。该电口以太差分信号参考层检查装置100,包括:信息采集模块110以及检测模块120。
信息采集模块110,用于从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;以及从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线。可选地,信息采集模块110,还用于获取所述差分信号线所连接器件的属性信息;基于所述属性信息和预设规则,确定所述差分信号线的类型,所述类型为初级以太差分信号线或次级以太差分信号线。
检测模块120,用于针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。
其中,检测模块120,具体用于:获取构成所述差分信号线的各个直线线段和弧线线段;针对获取的每一条线段,将该线段等分成多个子线段;针对等分后的每一条子线段,获取该子线段所在的矩形区域,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;在为是时,获取该层在该子线段所在的矩形区域内的铺铜。以及还具体用于:判断该子线段所在的矩形区域和铺铜所在的矩形区域分别在X、Y坐标轴上的投影线段是否重叠;若该子线段所在的矩形区域和铺铜所在的矩形区域在X坐标轴上的投影线段重叠,且该子线段所在的矩形区域和铺铜所在的矩形区域在Y坐标轴上的投影线段重叠,该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠。以及还具体用于:判断该子线段的首尾点是否位于重叠区域的铺铜上;在为是时,获取该子线段的首尾点所在的铺铜。
检测模块120,还用于在获取该层在所述差分信号线的指定区域内的铺铜之前,获取所述差分信号线所在的矩形区域;获取该层的铺铜所在的矩形区域;确定所述铺铜所在的矩形区域与所述差分信号线所在的矩形区域存在重叠。
电口以太差分信号参考层检查装置100还包括问题还原模块,在表征参考层设计错误之后,该问题还原模块用于:在所述PCB设计电路图上高亮所述网络变压器、所述差分信号线的错误走线线段以及该铺铜。
本申请实施例所提供的电口以太差分信号参考层检查装置100,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。
如图13所示,图13示出了本申请实施例提供的一种电子设备200的结构框图。所述电子设备200包括:收发器210、存储器220、通讯总线230以及处理器240。
所述收发器210、所述存储器220、处理器240各元件相互之间直接或间接地电性连接,以实现数据的传输或交互。例如,这些元件相互之间可通过一条或多条通讯总线230或信号线实现电性连接。其中,收发器210用于收发数据。存储器220用于存储计算机程序,如存储有图12中所示的软件功能模块,即电口以太差分信号参考层检查装置100。其中,电口以太差分信号参考层检查装置100包括至少一个可以软件或固件(firmware)的形式存储于所述存储器220中或固化在所述电子设备200的操作系统(operating system,OS)中的软件功能模块。所述处理器240,用于执行存储器220中存储的可执行模块,例如电口以太差分信号参考层检查装置100包括的软件功能模块或计算机程序。例如,处理器240,用于从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。
其中,存储器220可以是,但不限于,随机存取存储器(Random Access Memory,RAM),只读存储器(Read Only Memory,ROM),可编程只读存储器(Programmable Read-OnlyMemory,PROM),可擦除只读存储器(Erasable Programmable Read-Only Memory,EPROM),电可擦除只读存储器(Electric Erasable Programmable Read-Only Memory,EEPROM)等。
处理器240可能是一种集成电路芯片,具有信号的处理能力。上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,CPU)、网络处理器(NetworkProcessor,NP)等;还可以是数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门阵列(FieldProgrammable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器240也可以是任何常规的处理器等。
其中,上述的电子设备200,包括但不限于计算机等。
本申请实施例还提供了一种非易失性的计算机可读存储介质(以下简称存储介质),该存储介质上存储有计算机程序,该计算机程序被计算机如上述的电子设备200运行时,执行上述所示的电口以太差分信号参考层检查方法。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本申请的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,笔记本电脑,服务器,或者电子设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种电口以太差分信号参考层检查方法,其特征在于,包括:
从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;
从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;
针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;
若该铺铜为预设地时,表征参考层设计错误。
2.根据权利要求1所述的方法,其特征在于,获取该层在所述差分信号线的指定区域内的铺铜,包括:
获取构成所述差分信号线的各个直线线段和弧线线段;
针对获取的每一条线段,将该线段等分成多个子线段;
针对等分后的每一条子线段,获取该子线段所在的矩形区域,
判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠;
在为是时,获取该层在该子线段所在的矩形区域内的铺铜。
3.根据权利要求2所述的方法,其特征在于,判断该子线段所在的矩形区域与该层的铺铜所在的矩形区域是否重叠,包括:
判断该子线段所在的矩形区域和铺铜所在的矩形区域分别在X、Y坐标轴上的投影线段是否重叠;
若该子线段所在的矩形区域和铺铜所在的矩形区域在X坐标轴上的投影线段重叠,且该子线段所在的矩形区域和铺铜所在的矩形区域在Y坐标轴上的投影线段重叠,该子线段所在的矩形区域与该层的铺铜所在的矩形区域重叠。
4.根据权利要求2所述的方法,其特征在于,获取该层在该子线段所在的矩形区域内的铺铜,包括:
判断该子线段的首尾点是否位于重叠区域的铺铜上;
在为是时,获取该子线段的首尾点所在的铺铜。
5.根据权利要求1所述的方法,其特征在于,在获取该层在所述差分信号线的指定区域内的铺铜之前,所述方法还包括:
获取所述差分信号线所在的矩形区域;
获取该层的铺铜所在的矩形区域;
确定所述铺铜所在的矩形区域与所述差分信号线所在的矩形区域存在重叠。
6.根据权利要求1所述的方法,其特征在于,若所述差分信号线为初级以太差分信号线,所述预设地为保护地;若所述差分信号线为次级以太差分信号线,所述预设地为参考地。
7.根据权利要求6所述的方法,其特征在于,找到差分信号线之后,所述方法还包括:
获取所述差分信号线所连接器件的属性信息;
基于所述属性信息和预设规则,确定所述差分信号线的类型,所述类型为初级以太差分信号线或次级以太差分信号线。
8.一种电口以太差分信号参考层检查装置,其特征在于,包括:
信息采集模块,用于从PCB设计电路图中获取PCB板上每一个器件的标识号,找到标识号表征为网络变压器的器件;以及从所述PCB设计电路图中获取所述网络变压器的管脚上的信号线,并从中找到差分信号线;
检测模块,用于针对所述PCB板的每一层,获取该层在所述差分信号线的指定区域内的铺铜,并判断所述铺铜是否为预设地;若该铺铜为预设地时,表征参考层设计错误。
9.一种电子设备,其特征在于,包括:
存储器和处理器,所述处理器与所述存储器连接;
所述存储器,用于存储程序;
所述处理器,用于调用存储于所述存储器中的程序,以执行如权利要求1-7中任一项所述的方法。
10.一种计算机可读存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被处理器运行时,执行如权利要求1-7中任一项所述的方法。
CN202110737104.0A 2021-06-30 2021-06-30 一种电口以太差分信号参考层检查方法、装置及电子设备 Pending CN115544951A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110737104.0A CN115544951A (zh) 2021-06-30 2021-06-30 一种电口以太差分信号参考层检查方法、装置及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110737104.0A CN115544951A (zh) 2021-06-30 2021-06-30 一种电口以太差分信号参考层检查方法、装置及电子设备

Publications (1)

Publication Number Publication Date
CN115544951A true CN115544951A (zh) 2022-12-30

Family

ID=84705822

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110737104.0A Pending CN115544951A (zh) 2021-06-30 2021-06-30 一种电口以太差分信号参考层检查方法、装置及电子设备

Country Status (1)

Country Link
CN (1) CN115544951A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116629199A (zh) * 2023-06-13 2023-08-22 合芯科技有限公司 一种电路原理图的自动修改方法、装置、设备及存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116629199A (zh) * 2023-06-13 2023-08-22 合芯科技有限公司 一种电路原理图的自动修改方法、装置、设备及存储介质
CN116629199B (zh) * 2023-06-13 2023-11-24 合芯科技有限公司 一种电路原理图的自动修改方法、装置、设备及存储介质

Similar Documents

Publication Publication Date Title
US8578346B2 (en) System and method to validate and repair process flow drawings
CN111859847A (zh) 印制电路板的走线检测方法、装置及计算机可读存储介质
US7281232B1 (en) Method and apparatus for automatically checking circuit layout routing
CN109492310B (zh) 一种线路检查的方法及检查装置
US9075949B2 (en) Supporting design of electronic equipment
US20060218516A1 (en) Design rule report utility
EP1657659B1 (en) Printed circuit board return route check method and printed circuit board pattern design cad device
CN104573243B (zh) 一种pcb设计版图审核装置
CN110069827B (zh) Fpga在线逻辑分析仪的布局布线方法与装置
US8832637B2 (en) Support apparatus and information processing method thereof
CN115544951A (zh) 一种电口以太差分信号参考层检查方法、装置及电子设备
TWI762561B (zh) 用於插入電網之設備及方法以及非暫時性電腦可讀媒體
US6581196B2 (en) Automated crosstalk identification system
CN112882933A (zh) 脚本录制方法、装置、设备及存储介质
CN114239480A (zh) Pcb数据中丝印数据的处理方法、装置以及电子设备
CN109241594B (zh) T型拓扑结构线长检查方法、装置、设备及可读存储介质
JP2010055571A (ja) 制御盤設計支援システム
JP2008009574A (ja) 設計検証装置,設計検証プログラム,設計検証方法およびcadシステム
CN111857703B (zh) 一种界面中图层的匹配方法、装置及电子设备
JP6433159B2 (ja) 情報処理装置、方法及びプログラム
CN111353270B (zh) 自动检查走线的处理方法、装置、电子设备与存储介质
CN115081389B (zh) 一种印刷电路板走线检查方法、装置、设备、存储介质
CN117291140A (zh) 自动布线工具的绕线违例减少方法、装置、存储介质及电子终端
CN116245076A (zh) Drc测试版图库的自动构造方法及drc方法、系统、可读存储介质
US8762913B2 (en) Recording medium for generation program for connection of printed circuit boards, generation method for connection of printed circuit boards, and generation apparatus for connection of printed circuit boards

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination