CN109241594A - T型拓扑结构线长检查方法、装置、设备及可读存储介质 - Google Patents
T型拓扑结构线长检查方法、装置、设备及可读存储介质 Download PDFInfo
- Publication number
- CN109241594A CN109241594A CN201810965970.3A CN201810965970A CN109241594A CN 109241594 A CN109241594 A CN 109241594A CN 201810965970 A CN201810965970 A CN 201810965970A CN 109241594 A CN109241594 A CN 109241594A
- Authority
- CN
- China
- Prior art keywords
- wire length
- wire
- signal wire
- length
- branch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/06—Structured ASICs
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Architecture (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明公开了一种基于PCB的T型拓扑结构线长检查方法,包括:确定待检查的T型拓扑结构的信号线;确定与所述信号线对应的主干线长和分支线长;利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。可见,在本方案中,确定信号线的主干线长和分支线长后,可通过预先设定的线长检查规则从中自动筛选出不满足规则的信号线,这种自动检查PCB的T型拓扑结构布线是否满足要求的方式,可减少大量的工作时长,缩短开发周期,而且不会出现漏检情况,使用范围广,推广度高;本发明还公开了一种基于PCB的T型拓扑结构线长检查装置、设备及可读存储介质,同样能实现上述技术效果。
Description
技术领域
本发明涉及PCB线程布置技术领域,更具体地说,涉及一种基于PCB的T型拓扑结构线长检查方法、装置、设备及可读存储介质。
背景技术
在PCB(Printed Circuit Board印刷电路板)布线设计中,T型拓扑结构为常见的布线结构;参见图1,为现有技术中的T型拓扑结构示意图,在该图中,Driver为发送器,U2和U3为接收器,L1为主干线,L1的长度为主干线长,L2和L3为两个分支线,L2和L3的长度为分支线长。在芯片设计规范中,会针对L1,L2,L3的线长,以及L2&L3的等长给出相应的要求。目前,Layout工程师根据要求进行布线规则设定,要实现此规则设定,需要在L1&L2&L3的相交点添加T点。Layout工程师布线手动控制,这样难免有布线不满足要求的情况产生。在项目紧张且T型拓扑走线数量较多的时候,逐个检查会消耗大量的时间及人力。
因此,如何快速检查T型拓扑结构的线长是否符合标准,是本领域技术人员需要解决的问题。
发明内容
本发明的目的在于提供一种基于PCB的T型拓扑结构线长检查方法、装置、设备及可读存储介质,以实现对T型拓扑结构线长的自动检查,节省时间成本和人力成本。
为实现上述目的,本发明实施例提供了如下技术方案:
一种基于PCB的T型拓扑结构线长检查方法,包括:
确定待检查的T型拓扑结构的信号线;
确定与所述信号线对应的主干线长和分支线长;
利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
其中,所述确定待检查的T型拓扑结构的信号线,包括:
获取待检查的T型拓扑结构的信号线的名称;
根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
其中,所述确定与所述信号线对应的主干线长和分支线长,包括:
确定与所述信号线对应的Cline属性信息;
根据所述Cline属性信息,确定与所述信号线对应的主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标;
将所述主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标中三个相同的坐标,确定为T点坐标;
将所述T点坐标至发送器的走线长度,作为主干线长;
将所述T点坐标至第一接收器的走线长度,作为第一分支线长,将所述T点坐标至第二接收器的走线长度,作为第二分支线长。
其中,所述利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线,包括:
判断所述主干线长是否满足主干线长度规则、所述第一分支线长和所述第二分支线长是否均满足分支线长度规则、所述第一分支线长和所述第二分支线长是否满足分支线等长规则;
若存在不满足上述至少一个规则的信号线,则确定为不满足线长检查规则的信号线。
其中,所述确定不满足所述线长检查规则的信号线之后,还包括:
将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;
其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
一种基于PCB的T型拓扑结构线长检查装置,包括:
信号线确定模块,用于确定待检查的T型拓扑结构的信号线;
线长确定模块,用于确定与所述信号线对应的主干线长和分支线长;
信号线筛选模块,用于利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
其中,所述信号线确定模块包括:
名称获取单元,用于获取待检查的T型拓扑结构的信号线的名称;
器件确定单元,用于根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
其中,本方案还包括:
结果显示模块,用于将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,
结果存储模块,用于将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
一种基于PCB的T型拓扑结构线长检查设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现上述任意一项基于PCB的T型拓扑结构线长检查方法的步骤。
一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述任意一项基于PCB的T型拓扑结构线长检查方法的步骤。
通过以上方案可知,本发明实施例提供的一种基于PCB的T型拓扑结构线长检查方法,包括:确定待检查的T型拓扑结构的信号线;确定与所述信号线对应的主干线长和分支线长;利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
可见,在本方案中,对信号线的主干线长和分支线长的确定后,可通过预先设定的线长检查规则从中自动筛选出不满足规则的信号线,这种自动检查PCB的T型拓扑结构布线是否满足要求的方式,可减少大量的工作时长,缩短开发周期,而且不会出现漏检情况,使用范围广,推广度高;
本发明还公开了一种基于PCB的T型拓扑结构线长检查装置、设备及可读存储介质,同样能实现上述技术效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的T型拓扑结构示意图;
图2为本发明实施例公开的一种基于PCB的T型拓扑结构线长检查方法流程示意图;
图3为本发明实施例公开的T型拓扑结构线长检查模块示意图;
图4为本发明实施例公开的T型拓扑结构线长检查结果示意图;
图5为本发明实施例公开的一种基于PCB的T型拓扑结构线长检查装置结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种基于PCB的T型拓扑结构线长检查方法、装置、设备及可读存储介质,以实现对T型拓扑结构线长的自动检查,节省时间成本和人力成本。
参见图2,本发明实施例提供的一种基于PCB的T型拓扑结构线长检查方法,包括:
S101、确定待检查的T型拓扑结构的信号线;
其中,所述确定待检查的T型拓扑结构的信号线,包括:
获取待检查的T型拓扑结构的信号线的名称;
根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
具体的,本实施例所述的T型拓扑结构线长检查方法是采用Cadence SKILL语言进行开发,Cadence SKILL语言是Cadence公司为用户提供二次开发的SKILL语言,用户可以通过SKILL语言来访问,并且可以开发自己的基于Cadence平台的工具。参见图3,为本实施例提供的T型拓扑结构线长检查模块示意图,参见图3中标注的模块A,所实现的功能即为S101所实现的功能。
在本步骤中,需要选择要检查的使用T型拓扑布线的信号线。具体来说,可以根据用户检查需求,输入要检查的信号线,在输入信号线的名称时,可以输入关键字作为信号线的名称,进行快速过滤,选中过滤出来的信号线进行后续检查;也可以输入完整的信号线网络名字作为信号线的名称,进行后续检查。在信号线过滤过程中,程序自动带出这个信号线所连接器件的器件信息,用户需要手动选择哪个是发送器,那么没有选择的就是接收器,从而确定了与该信号线对应的发送器和接收器,以便于后续进一步检查。
S102、确定与所述信号线对应的主干线长和分支线长;
其中,所述确定与所述信号线对应的主干线长和分支线长,包括:
确定与所述信号线对应的Cline属性信息;
根据所述Cline属性信息,确定与所述信号线对应的主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标;
将所述主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标中三个相同的坐标,确定为T点坐标;
将所述T点坐标至发送器的走线长度,作为主干线长;
将所述T点坐标至第一接收器的走线长度,作为第一分支线长,将所述T点坐标至第二接收器的走线长度,作为第二分支线长。
具体的,参见图3中的模块B,为本方案用户设定线长检查规则的位置,该线长检查规则可包括对T型拓扑主干线长、分支线长和分支等长要求等,通过该线长检查规则筛选出不符合要求的信号线。参见图3中的模块C,在确定信号源和线长检查规则,需要点击check按钮来对信号线是否符合规则。在这个过程中,首先需要确定信号线的主干线长和分支线长,需要说明的是,T型拓扑的分支线程默认有两个,因此本方案中的分支线长包括第一分支线长和第二分支线长。
在S101中确定待检查的信号线后,根据选择的信号线,提取其ID信息,查询其Cline属性信息,得到每个主干线和分支线的首尾坐标,如果这个ID下面三个cline中有相同的坐标,则说明这个点是T点,接下来以这个T点为基础,计算从这个点到两个接收芯片pin处的走线长度,也就说,将T点坐标至发送器的走线长度,作为主干线长,将T点坐标至第一接收器的走线长度,作为第一分支线长,将T点坐标至第二接收器的走线长度,作为第二分支线长。
S103、利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
其中,所述利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线,包括:
判断所述主干线长是否满足主干线长度规则、所述第一分支线长和所述第二分支线长是否均满足分支线长度规则、所述第一分支线长和所述第二分支线长是否满足分支线等长规则;
若存在不满足上述至少一个规则的信号线,则确定为不满足线长检查规则的信号线。
具体的,在本实施例中,线长检查规则可根据需求进行改变,在本实施例中,线长检查规则主要包括:主干线长度规则、分支线长度规则和分支线等长规则,其判断过程主要包括如下几个步骤:
判断主干线长是否满足主干线长度规则;如果满足,则说明主干线满足要求,否则,不满足要求;判断第一分支线长和第二分支线长是否均满足分支线长度规则;如果满足,则说明分支线长满足要求,否则,不满足要求;判断第一分支线长和第二分支线长是否满足分支线等长规则;如果满足要求,则说明分支线满足等长要求,否则,不满足要求;
具体来说,分支线等长规则,是指这两个分支线长度相减绝对值在等长规则范围内,如果在该范围内,则满足要求。在上述三个判断当中,如果有任意一个不满足要求,则说明该信号线不满足现场检查规则。可以看出,本方案通过这种基于PCB的T型拓扑线长及等长自动检查方法,可以减少大量的工时,缩短开发周期,而且不会出现漏检情况。大大提高PCB设计质量,进而提高云运算产品的性能。
基于上述实施例,在本实施例中,确定不满足所述线长检查规则的信号线之后,还包括:
将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;
其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
具体的,参见图3的模块D,经过上述步骤的检查,可以把不满足要求的信号线信息显示在模块D的结果列表中;需要说明的是,本方案中不仅仅可以显示不满足要求的信号线,通过设置,也可以显示满足要求的信号线,或者将满足要求的信号线和不满足要求的信号线均在结果列表中显示,这时,为了将不满足要求的信号线与满足要求的信号线相区分,可将不满足要求的信号线进行特殊标注,例如:用红色字体显示、字体加粗显示等,在此并不具体限定。
进一步,为了方便后续工作人员查阅,在本方案中,也可以将不满足要求的信号线存储到文本文档中,以便于后续查阅;当然,这两种操作也可以同时执行,即:在结果列表上显示信号线的相关信息的同时,保存至文本文档中。参见图4,为本实施例提供的T型拓扑结构线长检查结果示意图,在该图中的结果列表中,已经显示了不满足要求的信号线的相关信息,在该图中,用户可通过按下ButtonnA将结果显示在结果列表中,按下ButtonnB将结果保存在文本文档中,图4是将结果显示在结果列表的示意图。
可以看出,本方案使用Cadence SKILL语言编写自动检查PCB T型拓扑线长及等长自动化检查的方法,来实现对T型拓扑线长及分支等长的自动检查。避免因T型拓扑分支时延不满足规范要求,造成到接收端的信号出现SI问题,进而影响系统正常运行。
下面对本发明实施例提供的T型拓扑结构线长检查装置进行介绍,下文描述的T型拓扑结构线长检查装置与上文描述的T型拓扑结构线长检查方法可以相互参照。
参见图5,本发明实施例提供的一种基于PCB的T型拓扑结构线长检查装置,包括:
信号线确定模块100,用于确定待检查的T型拓扑结构的信号线;
线长确定模块200,用于确定与所述信号线对应的主干线长和分支线长;
信号线筛选模块300,用于利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
其中,所述信号线确定模块包括:
名称获取单元,用于获取待检查的T型拓扑结构的信号线的名称;
器件确定单元,用于根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
其中,本方案还包括:
结果显示模块,用于将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,
结果存储模块,用于将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
其中,所述线长确定模块包括:
属性信息确定单元,用于确定与所述信号线对应的Cline属性信息;
首尾坐标确定单元,用于根据所述Cline属性信息,确定与所述信号线对应的主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标;
T点坐标确定单元,用于将所述主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标中三个相同的坐标,确定为T点坐标;
主干线长确定单元,用于将所述T点坐标至发送器的走线长度,作为主干线长;
第一分支线长确定单元,用于将所述T点坐标至第一接收器的走线长度,作为第一分支线长;
第二分支线长确定单元,用于将所述T点坐标至第二接收器的走线长度,作为第二分支线长。
其中,所述信号线筛选模块包括:
判断单元,用于判断所述主干线长是否满足主干线长度规则、所述第一分支线长和所述第二分支线长是否均满足分支线长度规则、所述第一分支线长和所述第二分支线长是否满足分支线等长规则;
信号线筛选单元,用于将存在不满足上述至少一个规则的信号线,确定为不满足线长检查规则的信号线。
本发明还公开了一种基于PCB的T型拓扑结构线长检查设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现上述任意方法实施例中基于PCB的T型拓扑结构线长检查方法的步骤。
本发明还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述任意方法实施例中基于PCB的T型拓扑结构线长检查方法的步骤。
其中,该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种基于PCB的T型拓扑结构线长检查方法,其特征在于,包括:
确定待检查的T型拓扑结构的信号线;
确定与所述信号线对应的主干线长和分支线长;
利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
2.根据权利要求1所述的T型拓扑结构线长检查方法,其特征在于,所述确定待检查的T型拓扑结构的信号线,包括:
获取待检查的T型拓扑结构的信号线的名称;
根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
3.根据权利要求2所述的T型拓扑结构线长检查方法,其特征在于,所述确定与所述信号线对应的主干线长和分支线长,包括:
确定与所述信号线对应的Cline属性信息;
根据所述Cline属性信息,确定与所述信号线对应的主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标;
将所述主干线的首尾坐标、第一分支线的首尾坐标和第二分支线的首尾坐标中三个相同的坐标,确定为T点坐标;
将所述T点坐标至发送器的走线长度,作为主干线长,将所述T点坐标至第一接收器的走线长度,作为第一分支线长,将所述T点坐标至第二接收器的走线长度,作为第二分支线长。
4.根据权利要求3所述的T型拓扑结构线长检查方法,其特征在于,所述利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线,包括:
判断所述主干线长是否满足主干线长度规则、所述第一分支线长和所述第二分支线长是否均满足分支线长度规则、所述第一分支线长和所述第二分支线长是否满足分支线等长规则;
若存在不满足上述至少一个规则的信号线,则确定为不满足线长检查规则的信号线。
5.根据权利要求1至4中任意一项所述的T型拓扑结构线长检查方法,其特征在于,所述确定不满足所述线长检查规则的信号线之后,还包括:
将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;
其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
6.一种基于PCB的T型拓扑结构线长检查装置,其特征在于,包括:
信号线确定模块,用于确定待检查的T型拓扑结构的信号线;
线长确定模块,用于确定与所述信号线对应的主干线长和分支线长;
信号线筛选模块,用于利用预先设定的线长检查规则,对信号线的主干线长和分支线长进行检查,确定不满足所述线长检查规则的信号线。
7.根据权利要求6所述的T型拓扑结构线长检查装置,其特征在于,所述信号线确定模块包括:
名称获取单元,用于获取待检查的T型拓扑结构的信号线的名称;
器件确定单元,用于根据所述名称从数据库中查找所述信号线,并确定与所述信号线对应的发送器、第一接收器和第二接收器。
8.根据权利要求6或7所述的T型拓扑结构线长检查装置,其特征在于,还包括:
结果显示模块,用于将不满足所述线长检查规则的信号线的相关信息显示在结果列表中;和/或,
结果存储模块,用于将不满足所述线长检查规则的信号线的相关信息存储至文本文档中;其中,信号线的相关信息包括:信号线的名称、主干线长和分支线长。
9.一种基于PCB的T型拓扑结构线长检查设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至5任一项所述基于PCB的T型拓扑结构线长检查方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述基于PCB的T型拓扑结构线长检查方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810965970.3A CN109241594B (zh) | 2018-08-23 | 2018-08-23 | T型拓扑结构线长检查方法、装置、设备及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810965970.3A CN109241594B (zh) | 2018-08-23 | 2018-08-23 | T型拓扑结构线长检查方法、装置、设备及可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109241594A true CN109241594A (zh) | 2019-01-18 |
CN109241594B CN109241594B (zh) | 2021-10-29 |
Family
ID=65069212
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810965970.3A Active CN109241594B (zh) | 2018-08-23 | 2018-08-23 | T型拓扑结构线长检查方法、装置、设备及可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109241594B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110610052A (zh) * | 2019-09-20 | 2019-12-24 | 中国科学院软件研究所 | Pcb自动布线系统及方法 |
CN113468849A (zh) * | 2021-05-27 | 2021-10-01 | 山东英信计算机技术有限公司 | 印制电路板布线检测方法、装置、电子设备及存储介质 |
WO2023035471A1 (zh) * | 2021-09-08 | 2023-03-16 | 长鑫存储技术有限公司 | 一种布线质量检测方法、装置及存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03250265A (ja) * | 1990-02-28 | 1991-11-08 | Hitachi Ltd | 配線設計支援方法及びその装置 |
CN1336699A (zh) * | 2000-06-29 | 2002-02-20 | 汤姆森许可贸易公司 | 用微带技术制造的具有相移单元的t型电路 |
CN103150425A (zh) * | 2013-02-06 | 2013-06-12 | 上海交通大学 | 基于拓扑分层的配电网单线图自动生成方法 |
CN104102758A (zh) * | 2013-04-15 | 2014-10-15 | 鸿富锦精密工业(深圳)有限公司 | 信号线长度检查系统及方法 |
CN106291256A (zh) * | 2016-09-30 | 2017-01-04 | 四川中光防雷科技股份有限公司 | 一种t型线路故障测距系统及方法 |
CN107194058A (zh) * | 2017-05-19 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种基于pcb上差分对分段等长自动化检查方法及系统 |
-
2018
- 2018-08-23 CN CN201810965970.3A patent/CN109241594B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03250265A (ja) * | 1990-02-28 | 1991-11-08 | Hitachi Ltd | 配線設計支援方法及びその装置 |
CN1336699A (zh) * | 2000-06-29 | 2002-02-20 | 汤姆森许可贸易公司 | 用微带技术制造的具有相移单元的t型电路 |
CN103150425A (zh) * | 2013-02-06 | 2013-06-12 | 上海交通大学 | 基于拓扑分层的配电网单线图自动生成方法 |
CN104102758A (zh) * | 2013-04-15 | 2014-10-15 | 鸿富锦精密工业(深圳)有限公司 | 信号线长度检查系统及方法 |
CN106291256A (zh) * | 2016-09-30 | 2017-01-04 | 四川中光防雷科技股份有限公司 | 一种t型线路故障测距系统及方法 |
CN107194058A (zh) * | 2017-05-19 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种基于pcb上差分对分段等长自动化检查方法及系统 |
Non-Patent Citations (2)
Title |
---|
EUDES, THOMAS;RAVELO, BLAISE;LACREVAZ, THIERRY;FLECHET, BERNARD: "Fast estimation of high-speed signal integrity for coupled PCB interconnects", 《2013 17TH IEEE WORKSHOP ON SIGNAL AND POWER INTEGRITY》 * |
巩稼民,侯斌,杨祎: "高速差分传输线的设计", 《西安邮电大学学报》 * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110610052A (zh) * | 2019-09-20 | 2019-12-24 | 中国科学院软件研究所 | Pcb自动布线系统及方法 |
CN110610052B (zh) * | 2019-09-20 | 2021-04-30 | 中国科学院软件研究所 | Pcb自动布线系统及方法 |
CN113468849A (zh) * | 2021-05-27 | 2021-10-01 | 山东英信计算机技术有限公司 | 印制电路板布线检测方法、装置、电子设备及存储介质 |
WO2023035471A1 (zh) * | 2021-09-08 | 2023-03-16 | 长鑫存储技术有限公司 | 一种布线质量检测方法、装置及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN109241594B (zh) | 2021-10-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100583920C (zh) | 测试脚本的生成方法及装置和测试方法及装置及系统 | |
CN111400186B (zh) | 性能测试方法及系统 | |
CN109241594A (zh) | T型拓扑结构线长检查方法、装置、设备及可读存储介质 | |
US10592631B2 (en) | Method for performing netlist comparison based on pin connection relationship of components | |
CN110069827B (zh) | Fpga在线逻辑分析仪的布局布线方法与装置 | |
CN102855337A (zh) | 自动化布线检查系统及方法 | |
US8413097B2 (en) | Computing device and method for checking design of printed circuit board layout file | |
CN106662986A (zh) | 优化的浏览器渲染过程 | |
CN109492310B (zh) | 一种线路检查的方法及检查装置 | |
CN112235949A (zh) | 一种印刷电路板设计中差分过孔的挖洞方法、装置及设备 | |
US7584211B2 (en) | Parts list system for managing parts used for unit and a method of preparing a parts list | |
CN104461603B (zh) | 一种信息处理方法及电子设备 | |
CN111966597B (zh) | 测试数据生成方法及装置 | |
CN117194501A (zh) | Dcs趋势测点跳转逻辑组态的方法、系统、设备及介质 | |
CN115081389B (zh) | 一种印刷电路板走线检查方法、装置、设备、存储介质 | |
CN112567375A (zh) | 形式验证方法、信息识别方法、设备和存储介质 | |
CN112528577A (zh) | 时钟复位电路的管理方法、装置和计算机存储介质 | |
CN105306928A (zh) | 一种测试机顶盒浏览器的方法及装置 | |
CN110334018A (zh) | 一种大数据导入方法以及相关设备 | |
US8510705B2 (en) | Computing device and method for checking via stub | |
CN102882611B (zh) | 射频性能对比的自动测试方法及其装置 | |
CN101303703B (zh) | 穿引通孔的开设系统及方法 | |
CN113419959A (zh) | 一种生成覆盖率验证报告的方法和设备 | |
CN115544951A (zh) | 一种电口以太差分信号参考层检查方法、装置及电子设备 | |
US9342641B1 (en) | Configuration of logic analyzer using graphical user interface |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |