CN113013061A - 一种利用有机薄膜进行化合物半导体加工的方法 - Google Patents

一种利用有机薄膜进行化合物半导体加工的方法 Download PDF

Info

Publication number
CN113013061A
CN113013061A CN202110203793.7A CN202110203793A CN113013061A CN 113013061 A CN113013061 A CN 113013061A CN 202110203793 A CN202110203793 A CN 202110203793A CN 113013061 A CN113013061 A CN 113013061A
Authority
CN
China
Prior art keywords
compound semiconductor
silicon
carrier plate
semiconductor substrate
based carrier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110203793.7A
Other languages
English (en)
Other versions
CN113013061B (zh
Inventor
符德荣
严立巍
陈政勋
文锺
李景贤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shaoxing Tongxincheng Integrated Circuit Co ltd
Original Assignee
Shaoxing Tongxincheng Integrated Circuit Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shaoxing Tongxincheng Integrated Circuit Co ltd filed Critical Shaoxing Tongxincheng Integrated Circuit Co ltd
Priority to CN202110203793.7A priority Critical patent/CN113013061B/zh
Publication of CN113013061A publication Critical patent/CN113013061A/zh
Application granted granted Critical
Publication of CN113013061B publication Critical patent/CN113013061B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67132Apparatus for placing on an insulating substrate, e.g. tape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6835Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during build up manufacturing of active devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

本发明属于半导体制造领域,公开一种利用有机薄膜进行化合物半导体加工的方法,包括以下步骤:S1、将化合物半导体基板永久键合在硅基载板上,完成正面的晶圆制程;S2、采用有机薄膜填充化合物半导体基板空隙,然后将化合物半导体基板正面暂时键合玻璃载板;S3、通过机械研磨硅基载板至键结层前,再通过蚀刻完全除去硅基载板并对化合物半导体基板减薄;S4、完成背面晶圆制程后解键合,移除玻璃载板,清洗去除黏着层,完成化合物半导体元件。本发明运用将小尺寸化合物半导体基板永久性键合于硅基载板上,实现了利用现行的主力尺寸硅片的生产线量产化合物半导体元件,可以一次进行多片化合物半导体晶圆的制造,提高了化合物半导体晶圆的产线效益。

Description

一种利用有机薄膜进行化合物半导体加工的方法
技术领域
本发明涉及半导体制造领域,具体的是一种利用有机薄膜进行化合物半导体加工的方法。
背景技术
半导体材料可分为单质半导体及化合物半导体两类,前者如硅(Si)、锗(Ge)等所形成的半导体,后者为砷化镓(GaAs)、氮化镓(GaN)、碳化硅(SiC)等化合物形成。半导体在过去主要经历了三代变化,砷化镓(GaAs)、氮化镓(GaN)和碳化硅(SiC)半导体分别作为第二代和第三代半导体的代表,相比第一代半导体高频性能、高温性能优异很多,制造成本更为高昂,可谓是半导体中的新贵。
化合物半导体能够在超高电压(>8000V)IGBT及超高频(>300KHz)的MOSFET元件上展现特佳的性能,但目前长晶材料的量产技术只能将基板尺寸局限在6寸及6寸以下,与现行硅片主力的8寸/12寸工艺不相容。由于绝大多数的制程工艺类似,若尺寸吻合,则可在8寸硅片的量产线中嵌入少许特殊针对SiC或GaN工艺的制程设备即可实施量产,远比重新设立小尺寸的SiC或GaN的产线效益高的多。因此,亟需一种适用于小尺寸化合物半导体晶圆制造工艺,以实现其规模化生产。
发明内容
为解决上述背景技术中提到的不足,本发明的目的在于提供一种利用有机薄膜进行化合物半导体加工的方法,本发明运用将小尺寸化合物半导体基板永久性键合于硅基载板上,完成前段工艺后,再将化合物半导体基板正面暂时性键合於玻璃载板上,去除硅基载板后将化合物半导体基板背面减薄,利用湿蚀刻技术去除应力损伤层后,做背面金属蒸镀和溅镀,最后再解键合化合物半导体基板与玻璃载板,清洗黏着剂后,完成化合物半导体基板元件制造。
本发明的目的可以通过以下技术方案实现:
一种利用有机薄膜进行化合物半导体加工的方法,弹性复合胶带为厚膜Elasticcomposite tape,利用有机薄膜进行化合物半导体加工的方法包括以下步骤:
S1、将多个化合物半导体基板背面永久键合在硅基载板上,完成化合物半导体基板正面的晶圆制程;
S2、采用有机薄膜填充化合物半导体基板空隙,完成正面平坦化,然后将化合物半导体基板正面暂时键合玻璃载板;
S3、翻转玻璃载板,先通过机械研磨硅基载板至键结层前,再通过蚀刻完全除去硅基载板,之后再次通过蚀刻的方式减薄化合物半导体基板;
S4、完成化合物半导体基板背面晶圆制程后解键合,移除玻璃载板,清洗去除黏着层,完成化合物半导体元件。
进一步优选地,化合物半导体基板包括砷化镓基板、氮化镓基板和碳化硅基板,化合物半导体基板为碳化硅基板时先完成高温制程再进行步骤S1中永久键合硅基载板。
进一步优选地,步骤S1中化合物半导体基板和硅基载板永久键合后厚度小于1500μm,硅基载板直径大于化合物半导体基板直径。
进一步优选地,步骤S1中正面晶圆制程包括黄光制程、ILD制程、离子植入制程、金属制程和蚀刻制程。
进一步优选地,步骤S4中背面晶圆制程包括黄光制程、离子植入制程和金属制程。
进一步优选地,步骤S4中在进行背面金属制程前先通过氧气电浆将厚膜Elasticcomposite tape填充物完全除去或部分除去。
本发明的有益效果:
本发明运用将小尺寸化合物半导体基板永久性键合于硅基载板上,实现了利用现行的主力尺寸硅片的生产线量产化合物半导体基板元件,可以一次进行多片化合物半导体晶圆的制造,提高了化合物半导体晶圆的产线效益。本发明在完成化合物半导体基板正面的晶圆制程后采用有机薄膜填充化合物半导体基板空隙,完成正面平坦化,克服了多个化合物半导体基板之间的高度断差,填充空隙形成应力缓冲,否则做背面研磨时会造成应力不均的问题。本发明在背面金属制程前先通过氧气电浆将厚膜Elastic composite tape填充物完全除去或部分除去,可以防止填充物对金属沉积的影响,避免解键合时填充物上金属层会将化合物半导体基板上的金属带下。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例中硅基载板和小尺寸化合物半导体基板键合结构示意图;
图2是本发明图1的A-A位置剖视图;
图3是本发明实施例1步骤S1的成型示意图;
图4是本发明实施例1步骤S2的成型示意图;
图5是本发明实施例1步骤S3的成型示意图。
图中:
1-8寸硅基载板,2-4寸化合物半导体基板,3-3寸化合物半导体基板,4-12寸硅基载板,5-6寸化合物半导体基板,6-玻璃载板,7-有机薄膜。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“开孔”、“上”、“下”、“厚度”、“顶”、“中”、“长度”、“内”、“四周”等指示方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的组件或元件必须具有特定的方位,以特定的方位构造和操作,因此不能理解为对本发明的限制。
实施例1
一种利用有机薄膜进行化合物半导体加工的方法,弹性复合胶带为聚酰亚胺膜,利用有机薄膜进行化合物半导体加工的方法包括以下步骤:
S1、将多个化合物半导体基板背面永久键合在硅基载板上,完成化合物半导体基板正面的晶圆制程;
S2、采用聚酰亚胺膜充化合物半导体基板空隙,固化完成正面平坦化,然后将化合物半导体基板正面暂时键合玻璃载板;
S3、翻转玻璃载板,先通过机械研磨硅基载板至键结层前,再通过蚀刻完全除去硅基载板并对化合物半导体基板减薄;
S4、完成化合物半导体基板背面晶圆制程后解键合,移除玻璃载板,清洗去除黏着层,完成化合物半导体元件。
化合物半导体基板为氮化镓基板。
步骤S1中键合后晶圆与硅基载板的总厚度为700μm,其中硅基载板厚度为450μm,化合物半导体基板厚度为250μm,可与目前主力硅片工艺的加工设备顺利链接,硅基载板为8寸载板,化合物半导体基板为四个,包括两个3寸基板和两个4寸基板,四个化合物半导体基板水平排列键合在硅基载板表面,如图1(a)所示,步骤S1中键合硅基载板的具体步骤为:
S101、表面处理:通过电浆对硅基载板表面处理,激发硅基载板原子活性键;
S102、对准键合:按照硅基载板的尺寸选择合适大小的化合物半导体基板水平排列键合在硅基载板表面;
S103、高温回火:将放置好化合物半导体基板的硅基载板放入高温炉管中以10℃/min的升温速率加热至1400℃,使化合物半导体基板与硅基载板形成永久键合。
步骤S2中正面晶圆制程包括黄光制程、ILD制程、离子植入制程、金属制程和蚀刻制程。
步骤S4中背面晶圆制程包括黄光制程、离子植入制程和金属制程。
步骤S4中在进行背面金属制程前先通过氧气电浆将聚酰亚胺膜填充物完全除去或部分除去。
实施例2
一种利用有机薄膜进行化合物半导体加工的方法,弹性复合胶带为厚膜Elasticcomposite tape,利用有机薄膜进行化合物半导体加工的方法包括以下步骤:
S1、将多个化合物半导体基板背面永久键合在硅基载板上,完成化合物半导体基板正面的晶圆制程;
S2、采用厚膜Elastic composite tape填充化合物半导体基板空隙,完成正面平坦化,然后将化合物半导体基板正面暂时键合玻璃载板;
S3、翻转玻璃载板,先通过机械研磨硅基载板至键结层前,再通过蚀刻完全除去硅基载板并对化合物半导体基板减薄;
S4、完成化合物半导体基板背面晶圆制程后解键合,移除玻璃载板,清洗去除黏着层,完成化合物半导体元件。
化合物半导体基板为碳化硅基板,步骤S1中先完成高温制程再进行键合硅基载板。
步骤S1中键合后晶圆与硅基载板的总厚度为800μm,其中硅基载板厚度为500μm,化合物半导体基板厚度为300μm,硅基载板为12寸载板,化合物半导体基板为四个,包括两个4寸基板和两个6寸基板,四个化合物半导体基板水平排列键合在硅基载板表面,如图1(b)所示,步骤S1中键合硅基载板的具体步骤为:
S101、表面处理:通过电浆对硅基载板表面处理,激发硅基载板原子活性键;
S102、对准键合:按照硅基载板的尺寸选择合适大小的化合物半导体基板水平排列键合在硅基载板表面;
S103、高温回火:将放置好化合物半导体基板的硅基载板放入高温炉管中以12℃/min的升温速率加热至1000℃,使化合物半导体基板与硅基载板形成永久键合。
步骤S102中硅基载板为12寸载板,化合物半导体基板为四个,包括两个4寸基板和两个6寸基板,四个化合物半导体基板水平排列键合在硅基载板表面,如图1(b)所示。
步骤S2中正面晶圆制程包括黄光制程、ILD制程、离子植入制程、金属制程和蚀刻制程。
步骤S4中背面晶圆制程包括黄光制程、离子植入制程和金属制程。
步骤S4中在进行背面金属制程前先通过氧气电浆将厚膜Elastic compositetape填充物完全除去或部分除去。
在本说明书的描述中,参考术语“一个实施例”、“示例”、“具体示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上显示和描述了本发明的基本原理、主要特征和本发明的优点。本行业的技术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是说明本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些变化和改进都落入要求保护的本发明范围内。

Claims (6)

1.一种利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述有机薄膜为厚膜Elastic composite tape或聚酰亚胺膜,所述化合物半导体加工的方法包括以下步骤:
S1、将多个化合物半导体基板背面永久键合在硅基载板上,完成化合物半导体基板正面的晶圆制程;
S2、采用有机薄膜填充化合物半导体基板空隙,完成正面平坦化,然后将化合物半导体基板正面暂时键合玻璃载板;
S3、翻转玻璃载板,先通过机械研磨硅基载板至键结层前,再通过蚀刻完全除去硅基载板,之后再次通过蚀刻的方式减薄化合物半导体基板;
S4、完成化合物半导体基板背面晶圆制程后解键合,移除玻璃载板,清洗去除黏着层,完成化合物半导体元件。
2.根据权利要求1所述的利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述化合物半导体基板包括砷化镓基板、氮化镓基板和碳化硅基板,所述化合物半导体基板为碳化硅基板时先完成高温制程再进行步骤S1中永久键合硅基载板。
3.根据权利要求1所述的利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述步骤S1中化合物半导体基板和硅基载板永久键合后厚度小于1500μm,所述硅基载板直径大于化合物半导体基板直径。
4.根据权利要求1所述的利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述步骤S1中正面晶圆制程包括黄光制程、ILD制程、离子植入制程、金属制程和蚀刻制程。
5.根据权利要求1所述的利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述步骤S4中背面晶圆制程包括黄光制程、离子植入制程和金属制程。
6.根据权利要求5所述的利用有机薄膜进行化合物半导体加工的方法,其特征在于,所述步骤S4中在进行背面金属制程前先通过氧气电浆将有机薄膜填充物完全除去或部分除去。
CN202110203793.7A 2021-02-23 2021-02-23 一种利用有机薄膜进行化合物半导体加工的方法 Active CN113013061B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110203793.7A CN113013061B (zh) 2021-02-23 2021-02-23 一种利用有机薄膜进行化合物半导体加工的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110203793.7A CN113013061B (zh) 2021-02-23 2021-02-23 一种利用有机薄膜进行化合物半导体加工的方法

Publications (2)

Publication Number Publication Date
CN113013061A true CN113013061A (zh) 2021-06-22
CN113013061B CN113013061B (zh) 2023-06-02

Family

ID=76408508

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110203793.7A Active CN113013061B (zh) 2021-02-23 2021-02-23 一种利用有机薄膜进行化合物半导体加工的方法

Country Status (1)

Country Link
CN (1) CN113013061B (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05226312A (ja) * 1992-02-14 1993-09-03 Seiko Instr Inc 半導体薄膜素子の製造方法
WO1999025019A1 (en) * 1997-11-11 1999-05-20 Irvine Sensors Corporation Method for thinning semiconductor wafers with circuits and wafers made by the same
US20040009649A1 (en) * 2002-07-12 2004-01-15 Kub Francis J. Wafer bonding of thinned electronic materials and circuits to high performance substrates
US20040232487A1 (en) * 2003-05-21 2004-11-25 Micron Technology, Inc. Ultra-thin semiconductors bonded on glass substrates
JP2006073577A (ja) * 2004-08-31 2006-03-16 Seiko Epson Corp 半導体ウエハの薄型加工方法
JP2010225830A (ja) * 2009-03-24 2010-10-07 Mitsumi Electric Co Ltd 半導体装置の製造方法
JP2011192774A (ja) * 2010-03-15 2011-09-29 Fuji Electric Co Ltd 半導体素子及び半導体素子の製造方法
US20140147989A1 (en) * 2012-11-29 2014-05-29 Micron Technology, Inc. Temporary adhesives including a filler material and related methods
TW201432815A (zh) * 2013-02-06 2014-08-16 Univ Nat Central 介電質材料形成平台側壁的半導體製造方法及其半導體元件
CN104701192A (zh) * 2015-03-11 2015-06-10 华进半导体封装先导技术研发中心有限公司 保护超薄硅基板的结构和制备工艺
CN106206395A (zh) * 2016-08-01 2016-12-07 上海华虹宏力半导体制造有限公司 改善igbt背面应力的方法
WO2020181815A1 (zh) * 2019-03-13 2020-09-17 电子科技大学 拼接式小尺寸单晶薄膜的制备方法、单晶薄膜及谐振器
CN111799178A (zh) * 2020-07-17 2020-10-20 绍兴同芯成集成电路有限公司 一种超薄晶圆双面电镀铜厚膜工艺
CN112234018A (zh) * 2020-10-19 2021-01-15 绍兴同芯成集成电路有限公司 一种采用聚酰亚胺的超薄大面积锡球印刷工艺

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05226312A (ja) * 1992-02-14 1993-09-03 Seiko Instr Inc 半導体薄膜素子の製造方法
WO1999025019A1 (en) * 1997-11-11 1999-05-20 Irvine Sensors Corporation Method for thinning semiconductor wafers with circuits and wafers made by the same
US20040009649A1 (en) * 2002-07-12 2004-01-15 Kub Francis J. Wafer bonding of thinned electronic materials and circuits to high performance substrates
US20040232487A1 (en) * 2003-05-21 2004-11-25 Micron Technology, Inc. Ultra-thin semiconductors bonded on glass substrates
JP2006073577A (ja) * 2004-08-31 2006-03-16 Seiko Epson Corp 半導体ウエハの薄型加工方法
JP2010225830A (ja) * 2009-03-24 2010-10-07 Mitsumi Electric Co Ltd 半導体装置の製造方法
JP2011192774A (ja) * 2010-03-15 2011-09-29 Fuji Electric Co Ltd 半導体素子及び半導体素子の製造方法
US20140147989A1 (en) * 2012-11-29 2014-05-29 Micron Technology, Inc. Temporary adhesives including a filler material and related methods
TW201432815A (zh) * 2013-02-06 2014-08-16 Univ Nat Central 介電質材料形成平台側壁的半導體製造方法及其半導體元件
CN104701192A (zh) * 2015-03-11 2015-06-10 华进半导体封装先导技术研发中心有限公司 保护超薄硅基板的结构和制备工艺
CN106206395A (zh) * 2016-08-01 2016-12-07 上海华虹宏力半导体制造有限公司 改善igbt背面应力的方法
WO2020181815A1 (zh) * 2019-03-13 2020-09-17 电子科技大学 拼接式小尺寸单晶薄膜的制备方法、单晶薄膜及谐振器
CN111799178A (zh) * 2020-07-17 2020-10-20 绍兴同芯成集成电路有限公司 一种超薄晶圆双面电镀铜厚膜工艺
CN112234018A (zh) * 2020-10-19 2021-01-15 绍兴同芯成集成电路有限公司 一种采用聚酰亚胺的超薄大面积锡球印刷工艺

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JUNG-HUN SEO: "Low dimensional freestanding semiconductors for flexible optoelectronics: materials, synthesis, process, and applications", 《MATER. RES. LETT》, vol. 8, no. 4, pages 123 - 144 *

Also Published As

Publication number Publication date
CN113013061B (zh) 2023-06-02

Similar Documents

Publication Publication Date Title
US11121244B2 (en) RF device integrated on an engineered substrate
JP5053855B2 (ja) 高出力半導体デバイスのための半導体構造体の作成方法
CN113151898B (zh) 一种嵌入式金刚石基碳化硅复合衬底的制备方法
KR101722401B1 (ko) 접합 웨이퍼의 제조 방법
US11361969B2 (en) Device substrate with high thermal conductivity and method of manufacturing the same
CN111900200A (zh) 一种金刚石基氮化镓复合晶片及其键合制备方法
CN113903656A (zh) 一种碳化硅晶圆加工工艺
CN111540710B (zh) 一种高导热氮化镓高功率hemt器件的制备方法
CN113013061A (zh) 一种利用有机薄膜进行化合物半导体加工的方法
CN116856051A (zh) 降低外延层破碎几率的金刚石基氮化镓晶圆的制备方法
JP5499826B2 (ja) 半導体素子の製造方法
CN113013064A (zh) 一种基于硅基载板的化合物半导体晶圆制造工艺
CN113013063A (zh) 一种基于硅基载板的化合物半导体晶圆正面加工方法
JP2008251579A (ja) 静電チャックおよび半導体装置の製造方法
CN113013062A (zh) 一种化合物半导体基板与硅基载板永久键合方法
CN113113306B (zh) 一种利用耐高温托盘进行化合物半导体晶圆高温回火工艺
CN115863400B (zh) 一种高导热GaN基HEMT器件及其制备方法
CN113571416B (zh) 一种金刚石基氮化镓高电子迁移率晶体管及其制备方法
TWI786782B (zh) 製造絕緣體上矽晶片的方法
CN112992767A (zh) 一种化合物半导体晶圆的加工工艺
CN113113306A (zh) 一种利用耐高温托盘进行化合物半导体晶圆高温回火工艺
CN113903658A (zh) 一种利用二次键合硅基载板的SiC晶圆加工工艺
CN115662933A (zh) 一种化合物半导体基板与石墨载板固定方法
CN117568925A (zh) 一种金刚石-类金刚石结构晶圆的制备方法
CN115376989A (zh) 一种化合物半导体的背面脱离工艺

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant