CN112884140A - 一种多位存内计算单元、阵列及装置 - Google Patents
一种多位存内计算单元、阵列及装置 Download PDFInfo
- Publication number
- CN112884140A CN112884140A CN202110262768.6A CN202110262768A CN112884140A CN 112884140 A CN112884140 A CN 112884140A CN 202110262768 A CN202110262768 A CN 202110262768A CN 112884140 A CN112884140 A CN 112884140A
- Authority
- CN
- China
- Prior art keywords
- bit
- transistor
- pole
- tube
- bit line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004364 calculation method Methods 0.000 claims abstract description 29
- 239000011159 matrix material Substances 0.000 claims description 3
- 230000001186 cumulative effect Effects 0.000 claims 1
- 210000004027 cell Anatomy 0.000 description 11
- 238000010586 diagram Methods 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 1
- 238000013473 artificial intelligence Methods 0.000 description 1
- 238000013527 convolutional neural network Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 210000000352 storage cell Anatomy 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/06—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
- G06N3/063—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/544—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices for evaluating functions by calculation
- G06F7/5443—Sum of products
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biomedical Technology (AREA)
- Biophysics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Neurology (AREA)
- Computational Linguistics (AREA)
- General Health & Medical Sciences (AREA)
- Evolutionary Computation (AREA)
- Data Mining & Analysis (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Molecular Biology (AREA)
- Artificial Intelligence (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Static Random-Access Memory (AREA)
Abstract
本发明涉及一种多位存内计算单元、阵列及装置,所述多位存内计算单元包括多个存储部分和1个计算部分,所述存储部分包括4个用于存储权重的晶体管,所述计算部分包括2个晶体管,所述计算部分用于所述存储权重和输入数据的加权计算。本发明实现2比特输入数据和权重的乘累加操作,提高了计算精度。
Description
技术领域
本发明涉及存内计算技术领域,特别是涉及一种多位存内计算单元、阵列及装置。
背景技术
深度卷积神经网络(DCNNs)在人工智能等领域发展迅速,随着它的逐步发展,需要越来越多的考虑尺寸的大小、效率、能耗等方面的问题。传统的计算过程中,权重是在存储器和运算单元之间移动作用的,这不符合低功耗的要求。内存计算(IMC)对DCNN的加速越来越有吸引力。传统的8T SRAM(Static Random-Access Memory,静态随机存取存储器)结构晶体管数量较多,面积较大,还存在计算时计算精度不够高的问题。
发明内容
本发明的目的是提供一种多位存内计算单元、阵列及装置,提高了计算精度。
为实现上述目的,本发明提供了如下方案:
一种多位存内计算单元,所述多位存内计算单元包括多个存储部分和1个计算部分,所述存储部分包括4个用于存储权重的晶体管,所述计算部分包括2个晶体管,所述计算部分用于所述存储权重和输入数据的加权计算;
所述存储部分用于存储权重的晶体管分别为管M1、管M2、管M3和管M4,所述计算部分的晶体管分别为管M5和管M6;
管M1的第一极和管M2的第一极均与电源VDD连接,管M1的栅极分别与管M2的第二极和管M4的第一极连接,管M2的栅极分别与管M1的第二极和管M3的第一极连接,管M3的栅极和管M4的栅极均与字线WL连接;
各所述存储部分中的管M3的第二极均与位线BL连接,各所述存储部分中的管M4的第二极均与位线BLB连接;
管M5的第一极和管M6的第一极分别与位线BL连接,管M5的第二极与位线RBLM连接,管M6的第二极与位线RBLL连接,管M5的栅极与字线VWLM连接,管M6的栅极与字线VWLL连接;
字线VWLM用于输入第一数据,字线VWLL用于输入第二数据;
管M5用于将管M3中的所述存储权重与所述第一数据相乘,并将第一相乘结果输出到位线RBLM;
管M6用于将管M3中所述存储权重与所述第二数据相乘,并将第二相乘结果输出到位线RBLL;
通过各所述存储部分对应的字线WL控制管M3中存储权重的输出。
可选地,所述存储部分数量为9。
可选地,所述管M1和管M2均为PMOS管,所述管M3、管M4、M5和管M6均为NMOS管。
本发明还公开了一种多位存内计算阵列,所述多位存内计算阵列包括矩阵式排列的所述多位存内计算单元;
各行所述多位存内计算单元中,各所述管M5的第二极均与位线RBLM连接,各所述管M6的第二极均与位线RBLL连接;
各列所述多位存内计算单元中,各所述管M5的栅极均与字线VWLM连接,各所述管M6的栅极均与字线VWLL连接;
各所述管M3的栅极和各所述管M4的栅极均与字线WL连接。
可选地,所述多位存内计算阵列为8行、128列的多位存内计算阵列。
本发明还公开了一种多位存内计算装置,其特征在于,所述多位存内计算装置包括所述多位存内计算阵列,所述多位存内计算装置用于接收输入数据,乘累加位线RBLM和位线RBLL上的电压。
可选地,所述多位存内计算装置还包括:
输入驱动器,分别与字线VWLM和字线VWLL连接,用于输入数据;
行解码器,与字线WL连接;
列译码器和位线驱动模块,分别与位线BL和位线BLB连接;
乘累加读出控制模块,分别与位线RBLM和位线RBLL连接,用于乘累加位线RBLM和位线RBLL上的电压。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本发明的多位存内计算单元包括多个存储部分和1个计算部分,所述存储部分包括4个用于存储权重的晶体管,所述计算部分包括2个晶体管,所述计算部分用于所述存储权重和输入数据的加权计算,实现2比特输入数据和权重的乘累加操作,提高了计算精度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一种多位存内计算单元示意图;
图2为本发明一种多位存内计算装置示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的目的是提供一种多位存内计算单元、阵列及装置,提高了计算精度。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
图1为本发明一种多位存内计算单元示意图,如图1所示,一种多位存内计算单元,所述多位存内计算单元包括多个存储部分和1个计算部分,所述存储部分包括4个用于存储权重的晶体管,所述计算部分包括2个晶体管,所述计算部分用于所述存储权重和输入数据的加权计算。
所述存储部分用于存储权重的晶体管分别为管M1、管M2、管M3和管M4,所述计算部分的晶体管分别为管M5和管M6。
管M1的第一极和管M2的第一极均与电源VDD连接,管M1的栅极分别与管M2的第二极和管M4的第一极连接,管M2的栅极分别与管M1的第二极和管M3的第一极连接,管M3的栅极和管M4的栅极均与字线WL连接。
各所述存储部分中的管M3的第二极均与位线BL连接,各所述存储部分中的管M4的第二极均与位线BLB连接。
管M5的第一极和管M6的第一极分别与位线BL连接,管M5的第二极与位线RBLM连接,管M6的第二极与位线RBLL连接,管M5的栅极与字线VWLM连接,管M6的栅极与字线VWLL连接。
字线VWLM用于输入第一数据,字线VWLL用于输入第二数据。
管M5用于将管M3中的所述存储权重与所述第一数据相乘,并将第一相乘结果输出到位线RBLM。
管M6用于将管M3中所述存储权重与所述第二数据相乘,并将第二相乘结果输出到位线RBLL。
通过各存储部分对应的字线WL控制管M3中存储权重的输出。
所述存储部分数量为9,9个存储部分分别为第一存储部分、第二存储部分、......和第九存储部分,第一存储部分中管M3的栅极和管M4的栅极均与字线WL1连接,第二存储部分中管M3的栅极和管M4的栅极均与字线WL2连接,第三存储部分中管M3的栅极和管M4的栅极均与字线WL3连接,......,第九存储部分中管M3的栅极和管M4的栅极均与字线WL9连接。
通过各存储部分对应的字线WL(字线WL1-字线WL9)控制各存储部分对应管M3中存储权重的输出。
所述管M1和管M2均为PMOS管,所述管M3、管M4、M5和管M6均为NMOS管。
本实施例中,管M1的第一极为源极,管M1的第二极为漏极。管M2的第一极为源极,管M2的第二极为漏极。管M3的第一极为漏极,管M3的第二极为源极。管M4的第一极为漏极,管M4的第二极为源极。
本发明还公开了一种多位存内计算阵列,所述多位存内计算阵列包括矩阵式排列所述多位存内计算单元,如图2所示。
各行所述多位存内计算单元中,各所述管M5的第二极均与位线RBLM连接,各所述管M6的第二极均与位线RBLL连接。
各列所述多位存内计算单元中,各所述管M5的栅极均与字线VWLM连接,各所述管M6的栅极均与字线VWLL连接。
各所述管M3的栅极和各所述管M4的栅极均与字线WL连接。
所述多位存内计算阵列为8行、128列的多位存内计算阵列。
如图2所示,本发明还公开了一种多位存内计算装置,所述多位存内计算装置包括所述的多位存内计算阵列,所述多位存内计算装置用于接收输入数据,乘累加位线RBLM和位线RBLL上的电压。
所述多位存内计算装置还包括:
输入驱动器,分别与字线VWLM和字线VWLL连接,用于输入数据。
行解码器,与字线WL连接。
列译码器和位线驱动模块,分别与位线BL和位线BLB连接。
乘累加读出控制模块,分别与位线RBLM和位线RBLL连接,用于乘累加位线RBLM和位线RBLL上的电压。
下面详细说明本发明一种多位存内计算装置。
一种多位存内计算装置包括一个存算单元阵列(多位存内计算阵列)、一个输入驱动器(CID)、一个列译码和位线驱动模块(Column Decoder&BL driver)、一个行解码器(RowDecoder)和乘累加读出控制模块(MAC readout blocks)。
存算单元阵列:如图2所示,存算单元阵列由多个计算单元(多位存内计算单元)组成,一共128列,1列由8个计算单元组成,一个计算单元包括9个存储部分和一个计算部分。存储部分由2个PMOS和2个NMOS组成。计算部分由两个NMOS组成。
输入驱动器(CID):用于输入数据,控制输入字线(字线VWLM和字线VWLL)上的数据,使输入字线与存算单元阵列中存的数据(权重)进行计算,其中,字线VWLM为高位字线,字线VWLL为低位字线。
行解码器(Row Decoder):用于控制权重的存储以及对权重的选择,通过字线WL来进行控制。
列译码和位线驱动(Column Decoder&BL driver):利用位线1-8(位线BL和位线BLB),实现对权重的存取以及读出操作。位线1-8分别为位线1、位线2、......、位线7和位线8,每个位线又包括一个高电平位线、一个低电平位线,例如,位线1包括位线1[0]和位线1非[0]。
乘累加读出控制模块(MAC readoutblocks):对计算单元(多位存内计算单元)输出的位线RBLM和位线RBLL信号进行按位加权计算以及模数转换后输出。
存算结构(多位存内计算单元)具体的电路结构如图1所示,存算结构指的是存算的核心存储部分与计算部分,与传统的存算结构相比,首先改变了存储部分结构,即图中的管M1-M4的结构,使用管M1-M4的结构进行权重存储;权重采用的是8bit的数据,每一个存算结构含有9组这样的管M1-M4结构(如图1所示),管M1-M4的4管结构只能存储1bit的权重,9组结构每一组只能用于存储3×3阵列中的每一个权重中的1bit的数据,一个完整的计算单元需要8个管M1-M4的结构组成。每列包括8个多位存内计算单元。
而管M5和管M6的结构用于计算,实现权重和输入数据的加权计算。首先控制字线WL,字线WL包括字线WL1-字线WL9,从字线WL1-字线WL9选择一个字线导通,使被选择的字线对应的4管结构中存储的权重输出。存储部分结构进行权重写入操作时,字线WL预充电到高电平使得管M3和管M4导通,然后对位线BL和位线BLB进行充电或者放电操作,使得两者(位线BL和位线BLB)一个为高电平一个为低电平,通过管M3和管M4实现权重的写入操作。
进行乘累加操作时,首先是数据输入,2比特输入被加到管M5和管M6的栅极(输入字线VWLM和字线VWLL分别输入一位数据,输入数据IN[1:0]时,IN[1]被字线VWLM输入到存算单元阵列中,IN[0]被字线VWLL输入到存算单元阵列中),与此同时存储在存储结构中的权重值被输入到管M5和管M6。其次就是计算步骤,管M5执行IN[1]*W(W表示权重)的二进制乘法运算,结果输出到位线RBLM中,而管M6执行IN[0]*W的二进制乘法运算,结果输出到位线RBLL中,计算结果(位线RBLM和位线RBLL上的电压信号)经过乘累加读出控制模块,实现加权计算和模数转换输出。图2中位线M表示位线RBLM,位线L表示位线RBLL。
本发明采用存储部分和计算部分的结合,相较过去的存算结构,减少了晶体管的数量,降低了面积。
本发明相比传统的8T结构的存算SRAM采用的1比特输入的计算模式,借助计算模块,实现2比特输入数据和权重的乘累加操作,相比于传统1比特数据的计算,避免中间数据产生,有效降低功耗,提高了计算效率。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处。综上所述,本说明书内容不应理解为对本发明的限制。
Claims (7)
1.一种多位存内计算单元,其特征在于,所述多位存内计算单元包括多个存储部分和1个计算部分,所述存储部分包括4个用于存储权重的晶体管,所述计算部分包括2个晶体管,所述计算部分用于所述存储权重和输入数据的加权计算;
所述存储部分用于存储权重的晶体管分别为管M1、管M2、管M3和管M4,所述计算部分的晶体管分别为管M5和管M6;
管M1的第一极和管M2的第一极均与电源VDD连接,管M1的栅极分别与管M2的第二极和管M4的第一极连接,管M2的栅极分别与管M1的第二极和管M3的第一极连接,管M3的栅极和管M4的栅极均与字线WL连接;
各所述存储部分中的管M3的第二极均与位线BL连接,各所述存储部分中的管M4的第二极均与位线BLB连接;
管M5的第一极和管M6的第一极分别与位线BL连接,管M5的第二极与位线RBLM连接,管M6的第二极与位线RBLL连接,管M5的栅极与字线VWLM连接,管M6的栅极与字线VWLL连接;
字线VWLM用于输入第一数据,字线VWLL用于输入第二数据;
管M5用于将管M3中的所述存储权重与所述第一数据相乘,并将第一相乘结果输出到位线RBLM;
管M6用于将管M3中所述存储权重与所述第二数据相乘,并将第二相乘结果输出到位线RBLL;
通过各所述存储部分对应的字线WL控制管M3中存储权重的输出。
2.根据权利要求1所述的多位存内计算单元,其特征在于,所述存储部分数量为9。
3.根据权利要求1所述的多位存内计算单元,其特征在于,所述管M1和管M2均为PMOS管,所述管M3、管M4、M5和管M6均为NMOS管。
4.一种多位存内计算阵列,其特征在于,所述多位存内计算阵列包括矩阵式排列的权利要求1-3任意一项所述的多位存内计算单元;
各行所述多位存内计算单元中,各所述管M5的第二极均与位线RBLM连接,各所述管M6的第二极均与位线RBLL连接;
各列所述多位存内计算单元中,各所述管M5的栅极均与字线VWLM连接,各所述管M6的栅极均与字线VWLL连接;
各所述管M3的栅极和各所述管M4的栅极均与字线WL连接。
5.根据权利要求4所述的多位存内计算阵列,其特征在于,所述多位存内计算阵列为8行、128列的多位存内计算阵列。
6.一种多位存内计算装置,其特征在于,所述多位存内计算装置包括权利要求4-5任意一项所述的多位存内计算阵列,所述多位存内计算装置用于接收输入数据,乘累加位线RBLM和位线RBLL上的电压。
7.根据权利要求6所述的多位存内计算阵列,其特征在于,所述多位存内计算装置还包括:
输入驱动器,分别与字线VWLM和字线VWLL连接,用于输入数据;
行解码器,与字线WL连接;
列译码器和位线驱动模块,分别与位线BL和位线BLB连接;
乘累加读出控制模块,分别与位线RBLM和位线RBLL连接,用于乘累加位线RBLM和位线RBLL上的电压。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110262768.6A CN112884140B (zh) | 2021-03-11 | 2021-03-11 | 一种多位存内计算单元、阵列及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110262768.6A CN112884140B (zh) | 2021-03-11 | 2021-03-11 | 一种多位存内计算单元、阵列及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112884140A true CN112884140A (zh) | 2021-06-01 |
CN112884140B CN112884140B (zh) | 2024-02-20 |
Family
ID=76054255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110262768.6A Active CN112884140B (zh) | 2021-03-11 | 2021-03-11 | 一种多位存内计算单元、阵列及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112884140B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112992232A (zh) * | 2021-04-28 | 2021-06-18 | 中科院微电子研究所南京智能技术研究院 | 一种多位正负单比特存内计算单元、阵列及装置 |
CN113077050A (zh) * | 2021-06-07 | 2021-07-06 | 中科院微电子研究所南京智能技术研究院 | 一种用于神经网络处理的数字域计算电路装置 |
CN113724764A (zh) * | 2021-09-01 | 2021-11-30 | 北京航空航天大学 | 基于非易失存储器的乘法装置 |
CN114647398A (zh) * | 2022-05-23 | 2022-06-21 | 中科南京智能技术研究院 | 一种基于进位旁路加法器的存内计算装置 |
CN114783482A (zh) * | 2022-06-20 | 2022-07-22 | 中科南京智能技术研究院 | 一种存内计算装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020139895A1 (en) * | 2018-12-24 | 2020-07-02 | The Trustees Of Columbia University In The City Of New York | Circuits and methods for in-memory computing |
CN111523658A (zh) * | 2020-07-02 | 2020-08-11 | 南京优存科技有限公司 | 双位存储单元及其在存内计算的电路结构 |
CN111816232A (zh) * | 2020-07-30 | 2020-10-23 | 中科院微电子研究所南京智能技术研究院 | 一种基于4管存储结构的存内计算阵列装置 |
CN112151092A (zh) * | 2020-11-26 | 2020-12-29 | 中科院微电子研究所南京智能技术研究院 | 一种基于4管存储的存储单元、存储阵列及存内计算装置 |
CN112151091A (zh) * | 2020-09-29 | 2020-12-29 | 中科院微电子研究所南京智能技术研究院 | 一种8t sram单元及存内计算装置 |
-
2021
- 2021-03-11 CN CN202110262768.6A patent/CN112884140B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020139895A1 (en) * | 2018-12-24 | 2020-07-02 | The Trustees Of Columbia University In The City Of New York | Circuits and methods for in-memory computing |
CN111523658A (zh) * | 2020-07-02 | 2020-08-11 | 南京优存科技有限公司 | 双位存储单元及其在存内计算的电路结构 |
CN111816232A (zh) * | 2020-07-30 | 2020-10-23 | 中科院微电子研究所南京智能技术研究院 | 一种基于4管存储结构的存内计算阵列装置 |
CN112151091A (zh) * | 2020-09-29 | 2020-12-29 | 中科院微电子研究所南京智能技术研究院 | 一种8t sram单元及存内计算装置 |
CN112151092A (zh) * | 2020-11-26 | 2020-12-29 | 中科院微电子研究所南京智能技术研究院 | 一种基于4管存储的存储单元、存储阵列及存内计算装置 |
Non-Patent Citations (2)
Title |
---|
GOBINDA SAHA等: "An Energy-Efficient and High Throughput in-Memory Computing Bit-Cell With Excellent Robustness Under Process Variations for Binary Neural Network", 《IEEE ACCESS》, vol. 8, pages 91405 - 91414, XP011790085, DOI: 10.1109/ACCESS.2020.2993989 * |
张露漩等: "一种新型的双阈值4T SRAM单元的设计", 《电子技术应用》, vol. 44, no. 11, pages 21 - 23 * |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112992232A (zh) * | 2021-04-28 | 2021-06-18 | 中科院微电子研究所南京智能技术研究院 | 一种多位正负单比特存内计算单元、阵列及装置 |
CN113077050A (zh) * | 2021-06-07 | 2021-07-06 | 中科院微电子研究所南京智能技术研究院 | 一种用于神经网络处理的数字域计算电路装置 |
CN113077050B (zh) * | 2021-06-07 | 2021-08-17 | 中科院微电子研究所南京智能技术研究院 | 一种用于神经网络处理的数字域计算电路装置 |
CN113724764A (zh) * | 2021-09-01 | 2021-11-30 | 北京航空航天大学 | 基于非易失存储器的乘法装置 |
CN113724764B (zh) * | 2021-09-01 | 2023-11-10 | 北京航空航天大学 | 基于非易失存储器的乘法装置 |
CN114647398A (zh) * | 2022-05-23 | 2022-06-21 | 中科南京智能技术研究院 | 一种基于进位旁路加法器的存内计算装置 |
CN114783482A (zh) * | 2022-06-20 | 2022-07-22 | 中科南京智能技术研究院 | 一种存内计算装置 |
CN114783482B (zh) * | 2022-06-20 | 2022-09-16 | 中科南京智能技术研究院 | 一种存内计算装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112884140B (zh) | 2024-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112151091B (zh) | 一种8t sram单元及存内计算装置 | |
CN112884140B (zh) | 一种多位存内计算单元、阵列及装置 | |
CN112992223B (zh) | 一种存内计算单元、阵列及装置 | |
CN112992232B (zh) | 一种多位正负单比特存内计算单元、阵列及装置 | |
CN113035251B (zh) | 一种数字存内计算阵列装置 | |
CN111816231B (zh) | 一种双-6t sram结构的存内计算装置 | |
CN114089950B (zh) | 一种多比特乘累加运算单元及存内计算装置 | |
CN112133348B (zh) | 一种基于6t单元的存储单元、存储阵列和存内计算装置 | |
CN109979503B (zh) | 一种在内存中实现汉明距离计算的静态随机存储器电路结构 | |
CN112151092B (zh) | 一种基于4管存储的存储单元、存储阵列及存内计算装置 | |
CN112558919B (zh) | 一种存内计算位单元及存内计算装置 | |
CN113823343B (zh) | 一种基于6t-sram的分离的计算装置 | |
CN113296734B (zh) | 一种多位存算装置 | |
CN114300012A (zh) | 一种解耦合sram存内计算装置 | |
CN112233712B (zh) | 一种6t sram存算装置、存算系统及存算方法 | |
CN114895869B (zh) | 一种带符号的多比特存内计算装置 | |
CN113391786B (zh) | 一种多位正负权重的计算装置 | |
CN114882921B (zh) | 一种多比特计算装置 | |
CN113971971B (zh) | 一种带正负计算的存内计算单元、阵列及装置 | |
CN114512161B (zh) | 一种带符号的存内计算装置 | |
CN113258910B (zh) | 基于脉宽调制的计算装置 | |
CN115312093A (zh) | 一种基于9tsram的存内计算单元及阵列 | |
CN114911453B (zh) | 一种多比特乘累加全数字存内计算装置 | |
CN111883192B (zh) | 基于9t sram单元在内存实现汉明距离计算的电路及9t sram单元 | |
CN114647398B (zh) | 一种基于进位旁路加法器的存内计算装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 5 / F, building 1, Qilin artificial intelligence Industrial Park, 266 Chuangyan Road, Jiangning District, Nanjing City, Jiangsu Province Applicant after: Zhongke Nanjing Intelligent Technology Research Institute Address before: 5 / F, building 1, Qilin artificial intelligence Industrial Park, 266 Chuangyan Road, Jiangning District, Nanjing City, Jiangsu Province Applicant before: Nanjing Institute of intelligent technology, Institute of microelectronics, Chinese Academy of Sciences |
|
GR01 | Patent grant | ||
GR01 | Patent grant |