CN111682010B - 芯片封装体阵列及芯片封装体 - Google Patents
芯片封装体阵列及芯片封装体 Download PDFInfo
- Publication number
- CN111682010B CN111682010B CN202010517093.0A CN202010517093A CN111682010B CN 111682010 B CN111682010 B CN 111682010B CN 202010517093 A CN202010517093 A CN 202010517093A CN 111682010 B CN111682010 B CN 111682010B
- Authority
- CN
- China
- Prior art keywords
- chip
- supporting
- conductive
- support
- redistribution
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000463 material Substances 0.000 claims abstract description 211
- 239000005022 packaging material Substances 0.000 claims abstract description 94
- 238000005538 encapsulation Methods 0.000 claims abstract description 27
- 239000002184 metal Substances 0.000 claims description 20
- 239000011148 porous material Substances 0.000 claims description 10
- 239000000919 ceramic Substances 0.000 claims description 6
- 239000011521 glass Substances 0.000 claims description 5
- 230000000149 penetrating effect Effects 0.000 claims 1
- 238000004806 packaging method and process Methods 0.000 abstract description 21
- 238000000034 method Methods 0.000 abstract description 10
- 239000008393 encapsulating agent Substances 0.000 description 27
- 239000004593 Epoxy Substances 0.000 description 12
- 239000004642 Polyimide Substances 0.000 description 8
- 229920001721 polyimide Polymers 0.000 description 8
- 230000000694 effects Effects 0.000 description 7
- 239000003566 sealing material Substances 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 6
- 239000003822 epoxy resin Substances 0.000 description 4
- 230000017525 heat dissipation Effects 0.000 description 4
- 229920000647 polyepoxide Polymers 0.000 description 4
- 238000012858 packaging process Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 239000012778 molding material Substances 0.000 description 2
- 229910052755 nonmetal Inorganic materials 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000000087 stabilizing effect Effects 0.000 description 2
- 239000005281 nonmetallic glass Substances 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/535—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0231—Manufacturing methods of the redistribution layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0233—Structure of the redistribution layers
- H01L2224/02331—Multilayer structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/25—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
- H01L2224/251—Disposition
- H01L2224/2518—Disposition being disposed on at least two different sides of the body, e.g. dual array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本发明公开一种芯片封装体阵列及芯片封装体,其中该芯片封装体包括下列构件。一支撑结构整体由相同材料形成,并具有一开口。多个支撑导电孔道贯穿支撑结构。一芯片位于开口内。一封装材料位于支撑结构及芯片上,并填充在支撑结构的开口与芯片之间。多个材料导电孔道位于封装材料内,并分别连接这些支撑导电孔道。一材料图案化导电层位于封装材料上,并连接这些材料导电孔道。一第一重布线路结构位于封装材料及材料图案化导电层上。一第二重布线路结构位于支撑结构、芯片及封装材料上。本发明还提供一种晶片封装方法。
Description
技术领域
本发明涉及一种芯片封装技术,且特别是涉及芯片封装体、芯片封装阵列。
背景技术
已发展出的扇出型(Fan-out)晶片级封装(Wafer Level Package,WLP) 具有较小的封装尺寸及改善的电气性能,因而可在不增加芯片封装尺寸的情况下提供更多个接点。在一般的晶片级封装制作工艺中,通过模造方式(die molding)将裸晶片(die管芯)以封装材料包覆,而暴露出裸晶片的主动(有源)面(active surface),以在裸晶片及封装材料上形成介电层及图案化导电层来制作出重布线路,其用于提供用于连接下一层级装置的多个接点。然而,由于上述晶片级封装的不平衡结构,模具固化及其他后续制作工艺可能发生翘曲问题(warpage issue),因而影响对位精度。
发明内容
本发明提供一种芯片封装阵列,用于减少翘曲问题,并可增加信号路径。
本发明提供一种芯片封装体,用于减少翘曲问题,并可增加信号路径。
本发明的芯片封装阵列包括多个芯片封装体,其于阵列排列以形成该芯片封装阵列,各该芯片封装体包括一支撑结构、多个支撑导电孔道、一芯片、一封装材料、多个材料导电孔道、一材料图案化导电层、一第一重布线路结构及一第二重布线路结构。支撑结构整体由相同材料形成,并具有一第一支撑面、相对于该第一支撑面的一第二支撑面及连接该第一支撑面及该第二支撑面的一开口。这些支撑导电孔道贯穿该支撑结构,以连接该支撑结构的该第一支撑面及该第二支撑面。芯片位于该开口内并具有一第一芯片面及相对于该第一芯片面的一第二芯片面。支撑结构的第一支撑面与芯片的第一芯片面齐平。封装材料位于该支撑结构的第一支撑面及该芯片的该第一芯片面上,并填充在该支撑结构的该开口与该芯片之间。这些材料导电孔道位于该封装材料内,并分别连接这些支撑导电孔道。材料图案化导电层位于该封装材料上,并连接这些材料导电孔道。第一重布线路结构位于该封装材料及该材料图案化导电层上,其中该第一重布线路结构经由该材料图案化导电层及这些材料导电孔道与该芯片及这些支撑导电孔道相电连接。第二重布线路结构位于第二支撑面及该第二芯片面及该封装材料上。
本发明的芯片封装体包括一支撑结构、多个支撑导电孔道、一芯片、一封装材料、多个材料导电孔道、一材料图案化导电层、一第一重布线路结构及一第二重布线路结构。支撑结构整体由相同材料形成,并具有一第一支撑面、相对于该第一支撑面的一第二支撑面及连接该第一支撑面及该第二支撑面的一开口。这些支撑导电孔道贯穿该支撑结构,以连接该支撑结构的该第一支撑面及该第二支撑面。芯片位于该开口内并具有一第一芯片面及相对于该第一芯片面的一第二芯片面。支撑结构的第一支撑面与芯片的第一芯片面齐平。封装材料位于该支撑结构的第一支撑面及该芯片的该第一芯片面上,并填充在该支撑结构的该开口与该芯片之间。这些导电孔道位于该封装材料内,并分别连接这些支撑导电孔道。材料图案化导电层位于该封装材料上,并连接这些材料导电孔道。第一重布线路结构位于该封装材料及该材料图案化导电层上,其中该第一重布线路结构经由该材料图案化导电层及这些材料导电孔道与该芯片及这些支撑导电孔道相电连接。第一重布线路结构包括多个介电层及多个图案化导电层,这些介电层与该些图案化导电层交错叠合,介电层的材质刚性较低于封装材料的材质刚性,介电层的热膨胀系数较高于封装材料的热膨胀系数。第二重布线路结构位于第二支撑面及该第二芯片面及该封装材料上。
基于上述,在本发明中,支撑结构的使用可减少翘曲问题,因而降低对位不准的风险。通过内设于支撑结构的支撑导电孔道可作为芯片封装体的双面电性内连接通道。
附图说明
图1A至图1N是本发明的一实施例的一种芯片封装方法的剖面示意图;
图2是图1A的支撑结构包括多个开口的立体图;
图3A至图3L是本发明的另一实施例的一种芯片封装方法的剖面示意图。
符号说明
50:芯片封装阵列
100、200:芯片封装体
110、210:支撑结构
110a、210a:第一支撑面
110b、210b:第二支撑面
110c、210c:开口
110d、210d:支撑贯孔
112:绝缘层
112a:绝缘材料
112b:绝缘贯孔
114、214:导电柱
120、220:芯片
120a、220a:第一芯片面
120b、220b:第二芯片面
121、221:第一电连接点
122、222:第二电连接点
130、230:封装材料
130a、230a:材料贯孔
140、240:种子层
142、242:材料导电孔道
144、244:材料图案化导电层
150、250:第一重布线路结构
152、252:第一介电层
154、254:第一图案化导电层
156、256:第一导电孔道
158、258:导电接点
160、260:第二重布线路结构
162、262:第二介电层
164、264:第二图案化导电层
166、266:第二导电孔道
300、400:载板
300a、400a:可剥除层
L:切割线
具体实施方式
请参考图1A,依照本发明的一实施例的芯片封装方法,首先,提供一支撑结构110。支撑结构110整体由相同材料、一体成形而形成,且支撑结构110具有一第一支撑面110a、相对于第一支撑面110a的一第二支撑面110b 及连接第一支撑面110a及第二支撑面110b的多个开口110c。在本实施例中,支撑结构110的材质例如是金属。此外,支撑结构110可以是具有以阵列排列的多个开口110c的网状金属结构,如图2所示,而各个开口110c可以容纳对应的一或多个芯片。
接着,进行形成多个支撑导电孔道114的步骤(完成图如后述图1E所示)。支撑导电孔道114会贯穿支撑结构110,以连接支撑结构110的第一支撑面110a及第二支撑面110b。换言之,对具有以阵列排列的多个开口110c 的网状金属的支撑结构110而言,这些支撑导电孔道114会配置在支撑结构 110之围绕开口110c的部分内。在一实施例中,整体来看,网状的支撑结构 110是具有多开口的矩形支撑结构。在本实施例中,如图1B所示,移除支撑结构110的多个部分,以形成多个支撑贯孔110d。各支撑贯孔110d连接第一支撑面110a及第二支撑面110b。接着,请参考图1C,形成绝缘材料112a 在这些支撑贯孔110d内,以形成多个绝缘柱体。接着,请参考图1D,移除各绝缘柱体的一部分,以形成多个绝缘贯孔112b,而各绝缘柱体的剩余部分构成一绝缘层112。接着,请参考图1E,形成导电材料在这些绝缘贯孔112b内,以形成这些支撑导电孔道114,而绝缘层112位于支撑结构110及对应的支撑导电孔道114之间。当支撑结构110的材质采用金属时,绝缘层112 可避免对应的支撑导电孔道与支撑结构110相互电性导通。值得一提的是,本实施例是先准备好具有多个支撑导电孔道的支撑结构,再进行后续芯片封装的步骤,与封装过程中或封装完成再形成导电通道(类似本案的支撑导电孔道)的步骤相比,若支撑结构良率不佳,可以提早发现,不会导致整个封装结构不能使用的问题。除此之外,开口110c两侧的支撑结构110具有对称性,例如:开口110c两侧的支撑结构110中的支撑导电孔道114在数量上相同,在位置上两侧对称。换言之,支撑结构110分别在开口110c的两侧的两个部分具有对称性。另外,在本实施例中,支撑导电孔道114是形成在支撑结构110中,相较于有些实施例将导电路径形成在开口110c的开口壁上,本实施例可以节省导电路径的设计空间,而具有更弹性的信号布局。
请参考图1F,暂时地固定支撑结构110及多个芯片120至一载板300。这些芯片120分别位于支撑结构110的这些开口110c内。在本实施例中,各开口110c配置一个芯片120。另外,在本实施例中,支撑结构110及多个芯片120通过可剥除层300a(peelable layer)暂时地固定至载板300。此外,以剥除层300a为参考面,支撑结构110与芯片120等高,意即支撑结构110 的第一支撑面110a与芯片120的第一芯片面120a齐平,如此在后续步骤中,在纵向空间配置重布线路结构或是其他元件,可以使受力更均匀,而强化整体结构的刚性。
请参考图1G,形成一封装材料130在载板300上,其中封装材料130 完整覆盖支撑结构110的第一支撑面110a及这些芯片120的这些第一芯片面120a(第一芯片面120a例如是主动面(active surface)),并填充在支撑结构110的开口与芯片120之间。更进一步说,封装材料130覆盖住露出于第一支撑面110a的绝缘层112和支撑导电孔道114,并且填满于网状的支撑结构110的每一开口110c与对应的芯片120之间的空隙,封装材料130的顶面高于芯片120的第一芯片面120a和支撑结构110的第一支撑面110a。在本实施例中,封装材料130的材质不同于支撑导电孔道114外围的绝缘层112 的材质,且封装材料130的材质不同于支撑结构110的材质。在本实施例中,封装材料130具有高刚性(Modulus),低热膨胀系数(CTE)的特性,例如是环氧树脂(epoxy),如此可以避免因外力、因热而影响芯片、支撑结构等结构。在一实施例中,封装材料130的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃。
接着,进行形成多个材料导电孔道及一材料图案化导电层的步骤,以得到如图1J所示的结构。这些材料导电孔道位于封装材料内并分别实质上、电性上连接这些支撑导电孔道。材料图案化导电层位于封装材料上并实质上、电性上连接这些材料导电孔道142,详细说明如下。请参考图1H,移除封装材料130的多个部分,以形成多个材料贯孔130a,其分别暴露出这些支撑导电孔道114及芯片120的在第一芯片面120a的多个部分(例如主动面的电连接点)。接着,请参考图1I,形成一种子层140在封装材料130的表面及各材料贯孔130a的内面。接着,请参考图1J,利用图案化罩幕(未绘示) 配合电镀及蚀刻,在材料贯孔130a内形成这些材料导电孔道142,并在封装材料130上形成材料图案化导电层144。此时,除了芯片120上的材料导电孔道142和材料图案化导电层144之外,支撑导电孔道114、材料导电孔道142和材料图案化导电层144彼此在实质上、电性上相互连接。芯片120上的材料导电孔道142和材料图案化导电层144则与部分的第一芯片面120a (例如主动面的电连接点)实质上、电性上连接。在本实施例中,材料导电孔道142的投影会落在露出于第一支撑面110a的支撑导电孔道114的裸露面上。更详细的说,由于材料导电孔道142形成于封装材料130中,而此封装材料130具有高刚性,低热膨胀系数的特性,所以材料导电孔道142的横向剖面尺寸可以小于支撑导电孔道114的横向剖面尺寸,材料导电孔道142 的横向剖面尺寸可以小于材料图案化导电层144的横向剖面尺寸。也就是说,材料导电孔道142的横向剖面尺寸虽然较小,但是因为周围有封装材料130,所以仍可保有良好的结构强度。
请参考图1K,形成一第一重布线路结构150在封装材料130及材料图案化导电层144上,用以重新分布信号输出或输入的位置。第一重布线路结构150经由材料图案化导电层144及这些材料导电孔道142与芯片120及这些支撑导电孔道114相互电连接。第一重布线路结构150可通过增层法 (build-up process)来制作,其详细的制作方式可从相关领域的通常知识中获致足够教示、建议与实施说明,故在此不再赘述。在本实施例中,第一重布线路结构150包括多个第一介电层152、多个第一图案化导电层154及多个第一导电孔道156。这些第一介电层152与这些第一图案化导电层154交错叠合。这些第一导电孔道156位于对应的第一介电层152内。这些第一图案化导电层154经由这些第一导电孔道156彼此电连接。最靠近材料图案化导电层144的第一图案化导电层154也经由这些第一导电孔道156与芯片120及材料图案化导电层144相连接。在本实施例中,第一重布线路结构150 的第一介电层152的材质不同于封装材料130的材质。详细的说明是,封装材料130的材质具有高刚性,低热膨胀系数的特性,封装材料130的材质例如是环氧树脂(epoxy);第一介电层152的材质刚性较低于封装材料130的材质刚性,第一介电层152的热膨胀系数较高于封装材料130的热膨胀系数,第一介电层152的材质例如是聚酰亚胺(PI)。在一实施例中,封装材料130 的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃,第一介电层 152的刚性系数例如是2500MPa、热膨胀系数例如是60×10-6/℃。因此,相较之下,位于封装材料130中的材料导电孔道142,会比位于第一介电层152 中的第一导电孔道156,在结构上更为稳固。
另一方面,封装材料130是配置在支撑结构110与第一重布线路结构150 之间,并且封装材料130是配置在芯片120与第一重布线路结构150之间,彼此以材料导电孔道142电连接。也就是说,支撑结构110通过包覆于封装材料130中的材料导电孔道142与第一重布线路结构150电连接。此外,相较于在单一的封装材料130上配置第一重布线路结构150,本实施例通过支撑结构110与具有高刚性的封装材料130一同配置,可以使整个芯片封装的结构更加稳固。而且,金属材质的支撑结构110也可以作为噪声的屏蔽之用。此外,本实施例的支撑导电孔道114与材料导电孔道142的尺寸不相同,会有不同的电流密度效果,提高了信号设计的弹性。值得一提的是,对于芯片封装体来说,金属材质的支撑结构110有较佳的散热效果。
请参考图1L,移离载板300以及剥除层300a。此时,支撑结构110的第二支撑面110b、芯片120的第二芯片面120b和裸露的封装材料130共平面。
请参考图1M,形成一第二重布线路结构160在第二支撑面110b、第二芯片面120b及封装材料130上,用以重新分布信号输出或输入的位置。第二重布线路结构160也可通过增层法来制作,其详细的制作方式可从相关领域的通常知识中获致足够教示、建议与实施说明,故在此不再赘述。在本实施例中,第二重布线路结构160包括多个第二介电层162、多个第二图案化导电层164及多个第二导电孔道166。这些第二介电层162与这些第二图案化导电层164交错叠合。这些第二导电孔道166位于对应的第二介电层162 内。这些第二图案化导电层164经由这些第二导电孔道166彼此电连接。最靠近材料图案化导电层144的第二图案化导电层164也经由这些第二导电孔道166与芯片120及材料图案化导电层144相连接。在本实施例中,芯片120 的第一芯片面120a(例如主动面)配置有多个第一电连接点121,其与第一重布线路结构150电连接;芯片120的第二芯片面120b(例如晶背)配置有多个第二电连接点122,其与第二重布线路结构160电连接。在其他未绘示的实施例中,芯片120的第二芯片面120b没有配置第二电连接点122与第二重布线路结构160电连接,即芯片120的信号都是通过第一芯片面120a 进行传输。相较之下,芯片120的两面(第一芯片面120a、第二芯片面120b) 都配置有电连接点(第一电连接点121、第二电连接点122),可以使其分别电连接第一重布线路结构150与第二重布线路结构160,如此可以增加信号的设计弹性。换言之,可以将与第一重布线路结构150的连接信号设计于第一芯片面120a,可以将与第二重布线路结构160的连接信号设计于第二芯片面120b。此外,相较于在单一的封装材料130上配置第一重布线路结构150 与第二重布线路结构160,本实施例通过支撑结构110与高刚性的封装材料 130的一同配置,可以使整个芯片封装的结构(第一重布线路结构150、芯片120与第二重布线路结构160)更加稳固。
请参考图1N,单颗化各芯片120及与其封装有关的结构,即沿切割线L 来切割目前的结构,以形成多个芯片封装体100。在单颗化步骤之后,如图 1N所示,芯片封装体100包含支撑结构110(即切割后的支撑结构110的一部分)、封装材料130(即切割后的封装材料130的一部分)、对应的多个材料导电孔道142,材料图案化导电层144(即切割后的材料图案化导电层144 的一部分)。此时,支撑结构110、封装材料130、第一重布线路结构150、第二重布线路结构160的侧面,沿着切割线L切齐。此外,在单颗化步骤之前或单颗化步骤之后,可以依照实际需求,形成多个导电接点158(例如导电球)连接至第一重布线路结构150。在其他未绘示的实施例中,更可以在第二重布线路结构160上配置其他的芯片或是芯片封装体,使得图1N中的芯片封装体100通过第二重布线路结构160与其他的芯片或是芯片封装体芯片电连接。如此一来,通过芯片封装体的双面电性内连接通道,可以实现三维(3D)上的芯片封装体。以芯片120为例,其可以通过第一重布线路结构 150、第二重布线路结构160分别连接导电接点158或是其他的芯片/芯片封装体。另外,第一重布线路结构150、第二重布线路结构160的信号,可以通过芯片120或是支撑结构110的导电柱114进行传递,特别是导电柱114配置于支撑结构110中,更可避免导电柱114受到外力的破坏,而影响信号传递。此外,在此三维的芯片封装体中,以封装材料130与支撑结构110的一同配置,取代了原本的封装材料130的单一配置,可以使整个三维的芯片封装体的结构更加稳固。除此之外,在其他的实施例中,会在单颗化各芯片 120及与其封装有关的结构之后,才在支撑结构的侧壁形成导电通道,取代本发明的预先准备好具有多个支撑导电孔道的支撑结构,但是如此会导致位于支撑结构侧壁的导电通道距离芯片太远,传递路径太长,可能造成信号衰减问题。此外,如果最后才进行侧壁的导电通道,也可能造成制作工艺失败,导致整个封装体无法使用的问题。
当以批次方式来生产多个芯片封装体100时,将多个芯片120配置在载板300上。因此,请参考图1N,在形成这些导电接点158之前,可先执行单颗化的步骤,即沿如图1M所是的切割线L来切割芯片120周围的结构,以分离这些芯片封装体100。同样地,当以批次方式来生产多个芯片封装体 100时,支撑结构110具有以阵列排列的多个开口110c,如图2所示,而各个开口110c容纳对应的芯片120,如图1F所示。
在本实施例中,以阵列排列且尚未切割的多个芯片封装体100可构成一芯片封装阵列50,如图1M所示。换句话说,芯片封装阵列50包括以阵列排列且尚未切割的多个芯片封装体100。具体而言,各芯片封装体100包括一支撑结构110、多个支撑导电孔道114、一芯片120、一封装材料130、多个材料导电孔道142、一材料图案化导电层144、一第一重布线路结构150 及一第二重布线路结构160。支撑结构110整体由相同材料形成,并具有一第一支撑面110a、相对于第一支撑面110a的一第二支撑面110b及连接第一支撑面110a及第二支撑面110b的一开口110c。在本实施例中,支撑结构110 的材质例如是金属。此外,支撑结构110可以是具有以阵列排列的多个开口 110c的网状金属结构,如图2所示,而各个开口110c可以容纳对应的一或多个芯片芯片。金属材质的支撑结构110具有稳定封装体结构及遮蔽噪声的功能。另一方面,对具有以阵列排列的多个开口110c的网状金属的支撑结构110而言,这些支撑导电孔道114会配置在支撑结构110之围绕开口110c 的部分内。在一实施例中,其整体来看,网状的支撑结构110是具有多开口的矩形支撑结构。此外,开口110c两侧的支撑结构110具有对称性,例如:开口110c两侧的支撑结构110中的支撑导电孔道114在数量上相同,在位置上两侧对称。换言之,支撑结构110分别在开口110c的两侧的两个部分具有对称性。
这些支撑导电孔道114贯穿支撑结构110,以连接支撑结构110的第一支撑面110a及第二支撑面110b。芯片120位于开口110c内并具有一第一芯片面120a(例如主动面)及相对于第一芯片面120a的一第二芯片面120b(例如晶背)。在本实施例中,支撑导电孔道114是形成在支撑结构110中,相较于有些实施例将导电路径形成在开口110c的开口壁上,本实施例可以节省导电路径的设计空间,而具有更弹性的信号布局。另外,支撑结构110与芯片120等高,意即支撑结构110的第一支撑面110a与芯片120的第一芯片面120a齐平,所以,若在纵向空间配置重布线路结构或是其他元件,可以使受力更均匀,而强化整体结构的刚性。
封装材料130位于支撑结构110的第一支撑面110a及芯片120的第一芯片面120a上,并填充在支撑结构110的开口与芯片120之间。这些材料导电孔道142位于封装材料130内,并分别连接这些支撑导电孔道114。在本实施例中,封装材料130的材质不同于支撑结构110的材质。在本实施例中,封装材料130具有高刚性(Modulus),低热膨胀系数(CTE)的特性,例如是环氧树脂(epoxy),如此可以避免因外力、因热而影响芯片、支撑结构等结构。在一实施例中,封装材料130的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃。
材料图案化导电层144位于封装材料130上,并连接这些材料导电孔道 142。值得一提的是,由于材料导电孔道142形成于封装材料130中,而此封装材料130具有高刚性,低热膨胀系数的特性,所以材料导电孔道142的横向剖面尺寸可以小于支撑导电孔道114的横向剖面尺寸,材料导电孔道 142的横向剖面尺寸可以小于材料图案化导电层144的横向剖面尺寸。也就是说,材料导电孔道142的横向剖面尺寸虽然较小,但是因为周围有封装材料130,所以仍可保有良好的结构强度。
第一重布线路结构150位于封装材料130及材料图案化导电层144上,其中第一重布线路结构150经由材料图案化导电层144及这些材料导电孔道 142与芯片120及这些支撑导电孔道相电连接。在本实施例中,第一重布线路结构150的第一介电层152的材质不同于封装材料130的材质。详细的说明是,封装材料130的材质具有高刚性,低热膨胀系数的特性,封装材料130 的材质例如是环氧树脂(epoxy);第一介电层152的材质刚性较低于封装材料130的材质刚性,第一介电层152的热膨胀系数较高于封装材料130的热膨胀系数,第一介电层152的材质例如是聚酰亚胺(PI)。在一实施例中,封装材料130的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃,第一介电层152的刚性系数例如是2500MPa、热膨胀系数例如是60×10-6/℃。因此,相较之下,位于封装材料130中的材料导电孔道142,会比位于第一介电层152中的第一导电孔道156,在结构上更为稳固。另一方面,封装材料130是配置在支撑结构110与第一重布线路结构150之间,并且封装材料 130是配置在芯片120与第一重布线路结构150之间,彼此以材料导电孔道 142电连接。也就是说,支撑结构110通过包覆于封装材料130中的材料导电孔道142与第一重布线路结构150电连接。此外,相较于在单一的封装材料130上配置第一重布线路结构150,本实施例通过支撑结构110与具有高刚性的封装材料130一同配置,可以使整个芯片封装的结构更加稳固。而且,金属材质的支撑结构110也可以作为噪声的屏蔽之用。此外,本实施例的支撑导电孔道114与材料导电孔道142的尺寸不相同,会有不同的电流密度效果,提高了信号设计的弹性。值得一提的是,对于芯片封装体来说,金属材质的支撑结构110有较佳的散热效果。
第二重布线路结构160位于第二支撑面110b及第二芯片面120b及封装材料130上。在本实施例中,芯片120的第一芯片面120a(例如主动面)配置有多个第一电连接点121,其与第一重布线路结构150电连接;芯片120 的第二芯片面120b(例如晶背)配置有第二电连接点122,其与第二重布线路结构160电连接。在其他未绘示的实施例中,芯片120的第二芯片面120b 没有配置电连接点与第二重布线路结构160电连接,即芯片120的信号都是通过第一芯片面120a进行传输。相较之下,芯片120的两面(第一芯片面 120a、第二芯片面120b)都配置有电连接点(第一电连接点121、第二电连接点122),可以使其分别电连接第一重布线路结构150与第二重布线路结构 160,如此可以增加信号的设计弹性。换言之,可以将与第一重布线路结构 150的连接信号设计于第一芯片面120a,可以将与第二重布线路结构160的连接信号设计于第二芯片面120b。此外,相较于在单一的封装材料130上配置第一重布线路结构150与第二重布线路结构160,本实施例通过支撑结构 110与高刚性的封装材料130的一同配置,可以使整个芯片封装的结构(第一重布线路结构150、芯片120与第二重布线路结构160)更加稳固。
在上述实施例中,各芯片封装体100可包括多个绝缘层112。各绝缘层 112位于对应的导电柱114与支撑结构110之间,以使这些导电柱114与支撑结构110彼此绝缘。在本实施例中,各绝缘层112例如是包覆住对应的导电柱114。
相较于图1A至图1N的实施例的支撑结构110可采用金属,在图3A至图3L的另一实施例的支撑结构110采用了非金属的材质,例如陶瓷、玻璃等。
请参考图3A,依照本发明的另一实施例的芯片封装方法,首先,提供一支撑结构210。支撑结构210整体由相同材料、一体成形而形成,且支撑结构210具有一第一支撑面210a、相对于第一支撑面210a的一第二支撑面 210b及连接第一支撑面210a及第二支撑面210b的多个开口210c。在本实施例中,支撑结构210的材质例如是陶瓷、玻璃。此外,支撑结构210可以是具有以阵列排列的多个开口的网状金属结构(类似如图2所示的具有多个开口110c的支撑结构110),而各个开口210c可以容纳对应的一或多个芯片。
接着,进行形成多个支撑导电孔道214的步骤(完成图如后述图3E所示),支撑导电孔道214会贯穿支撑结构210,以连接支撑结构210的第一支撑面210a及第二支撑面210b。换言之,对具有以阵列排列的多个开口210c 的网状非金属的支撑结构210而言,这些支撑导电孔道214会配置在支撑结构210之围绕开口210c的部分内。在一实施例中,其整体来看,网状的支撑结构210是具有多开口的矩形支撑结构。在本实施例中,如图3B所示,移除支撑结构210的多个部分,以形成多个支撑贯孔210d。各支撑贯孔210d 连接第一支撑面210a及第二支撑面210b。接着,请参考图3C,形成导电材料在这些支撑贯孔210d内,以形成这些支撑导电孔道214。当支撑结构210 的材质采用陶瓷或玻璃时,支撑结构210可避免这些支撑导电孔道214相互电性导通。值得一提的是,本实施例是先准备好具有多个支撑导电孔道的支撑结构,再进行后续芯片封装的步骤,与封装过程中或封装完成再形成支撑导电孔道244的步骤相比,若支撑结构210的良率不佳,可以提早发现,不会导致整个封装结构不能使用的问题。除此之外,开口210c两侧的支撑结构210具有对称性,例如:开口210c两侧的支撑结构210中的支撑导电孔道214在数量上相同,在位置上两侧对称。换言之,支撑结构210分别在开口210c的两侧的两个部分具有对称性。另外,在本实施例中,支撑导电孔道214是形成在支撑结构210中,相较于有些实施例将导电路径形成在开口 210c的开口壁上,本实施例可以节省导电路径的设计空间,而具有更弹性的信号布局。
请参考图3D,暂时地固定支撑结构210及多个芯片220至一载板300。这些芯片220分别位于支撑结构210的这些开口210c内。在本实施例中,各开口210c配置一个芯片220。另外,在本实施例中,支撑结构210及多个芯片220通过可剥除层300a暂时地固定至载板300。此外,以剥除层300a 为参考面,支撑结构210与芯片220等高,意即支撑结构210的第一支撑面 210a与芯片220的第一芯片面220a齐平,如此在后续步骤中,在纵向空间配置重布线路结构或是其他元件,可以使受力更均匀,而强化整体结构的刚性。
请参考图3E,形成一封装材料230在载板300上,其中封装材料230 完整覆盖支撑结构210的第一支撑面210a及这些芯片220的这些第一芯片面220a(第一芯片面220a例如是主动面),并填充在支撑结构210的开口与芯片220之间,并且填满于网状的支撑结构210的每一开口210c与对应的芯片220之间的空隙,封装材料230的顶面高于芯片220的第一芯片面220a 和支撑结构210的第一支撑面210a。更进一步说,封装材料230覆盖住露出于第一支撑面210a的支撑导电孔道214。在本实施例中,封装材料230的材质不同于支撑结构210的材质。在本实施例中,封装材料230具有高刚性 (Modulus),低热膨胀系数(CTE)的特性,例如是环氧树脂(epoxy),如此可以避免因外力、因热而影响芯片、支撑结构等结构。在一实施例中,封装材料230的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃。
接着,进行形成多个材料导电孔道及一材料图案化导电层的步骤,以得到如图3H所示的结构。这些材料导电孔道位于封装材料内并分别实质上、电性上连接这些支撑导电孔道。材料图案化导电层位于封装材料上并实质上、电性上连接这些材料导电孔道242,详细说明如下。请参考图3F,移除封装材料230的多个部分,以形成多个材料贯孔230a,其分别暴露出这些支撑导电孔道214及芯片220的在第一芯片面220a的多个部分(例如主动面上的电连接点)。接着,请参考图3G,形成一种子层240在封装材料230的表面及各材料贯孔230a的内面。接着,请参考图3H,利用图案化罩幕(未绘示) 配合电镀及蚀刻,在材料贯孔230a内形成这些材料导电孔道242,并在封装材料230上形成材料图案化导电层244。此时,除了芯片220上的材料导电孔道242和材料图案化导电层244之外,支撑导电孔道214、材料导电孔道242和材料图案化导电层244彼此在实质上、电性上相互连接。芯片220上的材料导电孔道242和材料图案化导电层244则与部分的第一芯片面220a (例如主动面的电连接点)实质上、电性上连接。在本实施例中,材料导电孔道242的投影会落在露出于第一支撑面210a的支撑导电孔道214的裸露面上。更详细的说,由于材料导电孔道242形成于封装材料230中,而此封装材料230具有高刚性,低热膨胀系数的特性,所以材料导电孔道242的横向剖面尺寸可以小于支撑导电孔道214的横向剖面尺寸,材料导电孔道242 的横向剖面尺寸可以小于材料图案化导电层244的横向剖面尺寸。也就是说,材料导电孔道242的横向剖面尺寸虽然较小,但是因为周围有封装材料230,所以仍可保有良好的结构强度。
请参考图3I,形成一第一重布线路结构250在封装材料230及材料图案化导电层244上,用以重新分布信号输出或输入的位置。第一重布线路结构 250经由材料图案化导电层244及这些材料导电孔道242与芯片220及这些支撑导电孔道214相互电连接。第一重布线路结构250可通过增层法来制作,其详细的制作方式可从相关领域的通常知识中获致足够教示、建议与实施说明,故在此不再赘述。在本实施例中,第一重布线路结构250包括多个第一介电层252、多个第一图案化导电层254及多个第一导电孔道256。这些第一介电层252与这些第一图案化导电层254交错叠合。这些第一导电孔道256 位于对应的第一介电层252内。这些第一图案化导电层254经由这些第一导电孔道256彼此电连接。最靠近材料图案化导电层244的第一图案化导电层 254也经由这些第一导电孔道256与芯片220及材料图案化导电层244相连接。在本发明中,第一重布线路结构250的第一介电层252的材质不同于封装材料230的材质。详细的说明是,封装材料230的材质具有高刚性,低热膨胀系数的特性,其例如是环氧树脂(epoxy);第一介电层252的材质刚性较低于封装材料230的材质刚性,第一介电层252的热膨胀系数较高于封装材料230的热膨胀系数,第一介电层252的材质例如是聚酰亚胺(PI)。在一实施例中,封装材料230的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃,第一介电层252的刚性系数例如是2500MPa、热膨胀系数例如是60×10-6/℃。因此,相较之下,位于封装材料230中的材料导电孔道242,会比位于第一介电层252中的第一导电孔道256,在结构上更为稳固。
另一方面,封装材料230是配置在支撑结构210与第一重布线路结构250 之间,并且封装材料230是配置在芯片220与第一重布线路结构250之间,彼此以材料导电孔道242电连接。也就是说,支撑结构210通过包覆于封装材料230中的材料导电孔道242与第一重布线路结构250电连接。此外,相较于在单一的封装材料230上配置第一重布线路结构250,本实施例通过支撑结构210与具有高刚性的封装材料230一同配置,可以使整个芯片封装的结构更加稳固。而且,非金属材质的支撑结构210也可以作为噪声的屏蔽之用。此外,本实施例的支撑导电孔道214与材料导电孔道242的尺寸不相同,会有不同的电流密度效果,提高了信号设计的弹性。
请参考图3J,移离载板300以及剥除层300a。此时,支撑结构210的第二支撑面210b、芯片220的第二芯片面220b和裸露的封装材料230共平面。
请参考图3K,形成一第二重布线路结构260在第二支撑面210b、第二芯片面220b及封装材料230上,用以重新分布信号输出或输入的位置。第二重布线路结构260也可通过增层法来制作,其详细的制作方式可从相关领域的通常知识中获致足够教示、建议与实施说明,故在此不再赘述。在本实施例中,第二重布线路结构260包括多个第二介电层262、多个第二图案化导电层264及多个第二导电孔道266。这些第二介电层262与这些第二图案化导电层264交错叠合。这些第二导电孔道266位于对应的第二介电层262 内。这些第二图案化导电层264经由这些第二导电孔道266彼此电连接。最靠近材料图案化导电层244的第二图案化导电层264也经由这些第二导电孔道266与芯片220及材料图案化导电层244相连接。在本实施例中,芯片220 的第一芯片面220a(例如主动面)配置有多个第一电连接点221,其与第一重布线路结构250电连接;芯片220的第二芯片面220b(例如晶背)配置有第二电连接点222,其与第二重布线路结构260电连接。在其他未绘示的实施例中,芯片220的第二芯片面220b没有配置电连接点与第二重布线路结构260电连接,即芯片220的信号都是通过第一芯片面220a进行传输。相较之下,芯片220的两面(第一芯片面220a、第二芯片面220b)都配置有电连接点(第一电连接点221、第二电连接点222),可以使其分别电连接第一重布线路结构250与第二重布线路结构260,如此可以增加信号的设计弹性。换言之,可以将与第一重布线路结构250的连接信号设计于第一芯片面 220a,可以将与第二重布线路结构260的连接信号设计于第二芯片面220b。此外,相较于在单一的封装材料230上配置第一重布线路结构250与第二重布线路结构260,本实施例通过支撑结构210与高刚性的封装材料230的一同配置,可以使整个芯片封装的结构(第一重布线路结构250、芯片220与第二重布线路结构260)更加稳固。
请参考图3L,单颗化各芯片220及与其封装有关的结构,即沿切割线L 来切割目前的结构,以形成多个芯片封装体200。在单颗化步骤之后,如图 3L所示,芯片封装体200包含支撑结构210(即切割后的支撑结构210的一部分)、封装材料230(即切割后的封装材料230的一部分)、对应的多个材料导电孔道242,材料图案化导电层244(即切割后的材料图案化导电层244 的一部分)。此时,支撑结构210、封装材料230、第一重布线路结构250、第二重布线路结构260的侧面,沿着切割线L切齐。此外,在单颗化步骤之前或单颗化步骤之后,可以依照实际需求,形成多个导电接点258(例如导电球)连接至第一重布线路结构250。在其他未绘示的实施例中,更可以在第二重布线路结构260上配置其他的芯片或是芯片封装体,使得图3L中的芯片封装体200通过第二重布线路结构260与其他的芯片或是芯片封装体芯片电连接。如此一来,通过芯片封装体的双面电性内连接通道,可以实现三维(3D)上的芯片封装体。以芯片220为例,其可以通过第一重布线路结构 250、第二重布线路结构260分别连接导电接点258或是其他的芯片/芯片封装体。另外,第一重布线路结构250、第二重布线路结构260的信号,可以通过芯片220或是支撑结构210的导电柱214进行传递,特别是导电柱214配置于支撑结构210中,更可避免导电柱214受到外力的破坏,而影响信号传递。此外,在此三维的芯片封装体中,以封装材料230与支撑结构210的一同配置,取代了原本的封装材料230的单一配置,可以使整个三维的芯片封装体的结构更加稳固。除此之外,在其他的实施例中,会在单颗化各芯片 220及与其封装有关的结构之后,才在支撑结构的侧壁形成导电通道,取代本发明的预先准备好具有多个支撑导电孔道的支撑结构,但是如此会导致位于支撑结构侧壁的导电通道距离芯片太远,传递路径太长,可能造成信号衰减,此外,如果最后才进行侧壁的导电通道,也可能造成制作工艺失败,导致整个封装体无法使用的问题。
当以批次方式来生产多个芯片封装体200时,将多个芯片220配置在载板300上。因此,请参考图3L,在形成这些导电接点258之前,可先执行单颗化的步骤,即沿如图3K所是的切割线L来切割芯片220周围的结构,以分离这些芯片封装体200。同样地,当以批次方式来生产多个芯片封装体 200时,支撑结构210具有以阵列排列的多个开口210c,如图2所示,而各个开口210c容纳对应的芯片220,如图3D所示。
在本实施例中,以阵列排列且尚未切割的多个芯片封装体200可构成一芯片封装阵列50,如图3K所示。换句话说,芯片封装阵列50包括以阵列排列且尚未切割的多个芯片封装体200。具体而言,各芯片封装体200包括一支撑结构220、多个支撑导电孔道224、一芯片220、一封装材料230、多个材料导电孔道242、一材料图案化导电层244、一第一重布线路结构250 及一第二重布线路结构260。支撑结构210整体由相同材料形成,并具有一第一支撑面210a、相对于第一支撑面210a的一第二支撑面210b及连接第一支撑面210a及第二支撑面210b的一开口210c。在本实施例中,支撑结构 210的材质例如是非金属的玻璃或是陶瓷。此外,支撑结构210可以是具有以阵列排列的多个开口210c的网状非金属结构,如图2所示,而各个开口 210c可以容纳对应一或多个芯片。非金属材质的支撑结构210具有稳定封装体结构及绝缘的功能。另一方面,对具有以阵列排列的多个开口210c的网状金属的支撑结构210而言,这些支撑导电孔道214会配置在支撑结构210 之围绕开口210c的部分内。在一实施例中,其整体来看,网状的支撑结构 210是具有多开口的矩形支撑结构。此外,开口210c两侧的支撑结构210 具有对称性,例如:开口210c两侧的支撑结构210中的支撑导电孔道214 在数量上相同,在位置上两侧对称。换言之,支撑结构210分别在开口210c 的两侧的两个部分具有对称性。
这些支撑导电孔道214贯穿支撑结构210,以连接支撑结构210的第一支撑面210a及第二支撑面210b。芯片220位于开口210c内并具有一第一芯片面220a(例如主动面)及相对于第一芯片面120a的一第二芯片面120b(例如晶背)。在本实施例中,支撑导电孔道214是形成在支撑结构210中,相较于有些实施例将导电路径形成在开口210c的开口壁上,本实施例可以节省导电路径的设计空间,而具有更弹性的信号布局。另外,支撑结构210与芯片220等高,意即支撑结构210的第一支撑面210a与芯片220的第一芯片面220a齐平,所以,若在纵向空间配置重布线路结构或是其他元件,可以使受力更均匀,而强化整体结构的刚性。
封装材料230位于支撑结构210的第一支撑面210a及芯片220的第一芯片面220a上,并填充在支撑结构210的开口与芯片220之间。这些材料导电孔道242位于封装材料230内,并分别连接这些支撑导电孔道214。在本实施例中,封装材料230的材质不同于支撑结构210的材质。在本实施例中,封装材料230具有高刚性(Modulus),低热膨胀系数(CTE)的特性,例如是环氧树脂(epoxy),如此可以避免因外力、因热而影响芯片、支撑结构等结构。在一实施例中,封装材料230的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃。
材料图案化导电层244位于封装材料230上,并连接这些材料导电孔道 242。值得一提的是,由于材料导电孔道242形成于封装材料230中,而此封装材料230具有高刚性,低热膨胀系数的特性,所以材料导电孔道242的横向剖面尺寸可以小于支撑导电孔道214的横向剖面尺寸,材料导电孔道 242的横向剖面尺寸可以小于材料图案化导电层244的横向剖面尺寸。也就是说,材料导电孔道242的横向剖面尺寸虽然较小,但是因为周围有封装材料230,所以仍可保有良好的结构强度。
第一重布线路结构250位于封装材料230及材料图案化导电层244上,其中第一重布线路结构250经由材料图案化导电层244及这些材料导电孔道 242与芯片220及这些支撑导电孔道相电连接。在本实施例中,第一重布线路结构250的第一介电层252的材质不同于封装材料230的材质。详细的说明是,封装材料230的材质具有高刚性,低热膨胀系数的特性,封装材料230 的材质例如是环氧树脂(epoxy);第一介电层252的材质刚性较低于封装材料230的材质刚性,第一介电层252的热膨胀系数较高于封装材料230的热膨胀系数,第一介电层252的材质例如是聚酰亚胺(PI)。在一实施例中,封装材料230的刚性系数例如是22000MPa、热膨胀系数例如是8.4×10-6/℃,第一介电层252的刚性系数例如是2500MPa、热膨胀系数例如是60×10-6/℃。因此,相较之下,位于封装材料230中的材料导电孔道242,会比位于第一介电层252中的第一导电孔道256,在结构上更为稳固。另一方面,封装材料230是配置在支撑结构210与第一重布线路结构250之间,并且封装材料 230是配置在芯片220与第一重布线路结构250之间,彼此以材料导电孔道 242电连接。也就是说,支撑结构210通过包覆于封装材料230中的材料导电孔道242与第一重布线路结构250电连接。此外,相较于在单一的封装材料230上配置第一重布线路结构250,本实施例通过支撑结构210与具有高刚性的封装材料230一同配置,可以使整个芯片封装的结构更加稳固。而且,金属材质的支撑结构210也可以作为噪声的屏蔽之用。此外,本实施例的支撑导电孔道214与材料导电孔道242的尺寸不相同,会有不同的电流密度效果,提高了信号设计的弹性。值得一提的是,对于芯片封装体来说,金属材质的支撑结构210有较佳的散热效果。
第二重布线路结构260位于第二支撑面210b及第二芯片面220b及封装材料230上。在本实施例中,芯片220的第一芯片面220a(例如主动面)配置有多个第一电连接点221,其与第一重布线路结构250电连接;芯片220 的第二芯片面220b(例如晶背)配置有多个第二电连接点222,其与第二重布线路结构260电连接。在其他未绘示的实施例中,芯片220的第二芯片面 220b没有配置电连接点与第二重布线路结构260电连接,即芯片220的信号都是通过第一芯片面220a进行传输。相较之下,芯片220的两面(第一芯片面220a、第二芯片面220b)都配置有电连接点(第一电连接点221、第二电连接点222),可以使其分别电连接第一重布线路结构250与第二重布线路结构260,如此可以增加信号的设计弹性。换言之,可以将与第一重布线路结构250的连接信号设计于第一芯片面220a,可以将与第二重布线路结构260的连接信号设计于第二芯片面220b。此外,相较于在单一的封装材料230 上配置第一重布线路结构250与第二重布线路结构260,本实施例通过支撑结构210与高刚性的封装材料230的一同配置,可以使整个芯片封装的结构 (第一重布线路结构250、芯片220与第二重布线路结构260)更加稳固。
综上所述,在本发明的上述实施例中,支撑结构的使用可减少翘曲问题,因而降低对位不准的风险。通过内设于支撑结构的支撑导电孔道可作为芯片封装体的双面电性内连接通道,增加信号设计的弹性。采用金属作为材质的支撑结构可提供良好的散热能力。
Claims (20)
1.一种芯片封装阵列,其特征在于,包括:
多个芯片封装体,适于阵列排列以形成该芯片封装阵列,各该芯片封装体包括:
支撑结构,整体由相同材料形成,并具有第一支撑面、相对于该第一支撑面的第二支撑面及连接该第一支撑面及该第二支撑面的开口;
多个支撑导电孔道,贯穿该支撑结构,以连接该支撑结构的该第一支撑面及该第二支撑面;
芯片,位于该开口内并具有第一芯片面及相对于该第一芯片面的第二芯片面,其中该支撑结构的该第一支撑面与该芯片的该第一芯片面齐平;
封装材料,位于该支撑结构的第一支撑面及该芯片的该第一芯片面上,并填充在该支撑结构的该开口与该芯片之间;
多个材料导电孔道,位于该封装材料内,并分别连接该些支撑导电孔道;
材料图案化导电层,位于该封装材料上,并连接该些材料导电孔道;
第一重布线路结构,位于该封装材料及该材料图案化导电层上,其中该第一重布线路结构经由该材料图案化导电层及该些材料导电孔道与该芯片及该些支撑导电孔道相电连接;以及
第二重布线路结构,位于第二支撑面及该第二芯片面及该封装材料上。
2.如权利要求1所述的芯片封装阵列,还包括:
多个导电柱,配置于该支撑结构中;以及
多个绝缘层,各该绝缘层位于对应的该导电柱与该支撑结构之间,以使该些导电柱与该支撑结构彼此绝缘。
3.如权利要求1所述的芯片封装阵列,其中该支撑结构的材质为金属。
4.如权利要求1所述的芯片封装阵列,其中该支撑结构的材质为陶瓷或玻璃。
5.如权利要求1所述的芯片封装阵列,其中该芯片具有多个第一电连接点及多个第二电连接点,该些第一电连接点配置在该第一芯片面并与第一重布线路结构电连接,且该些第二电连接点配置在该第二芯片面并与第二重布线路结构电连接。
6.如权利要求1所述的芯片封装阵列,其中该材料导电孔道的横向剖面尺寸小于该支撑导电孔道的横向剖面尺寸。
7.如权利要求1所述的芯片封装阵列,其中该支撑结构分别在该开口的两侧的两个部分具有对称性。
8.如权利要求1所述的芯片封装阵列,其中该支撑结构是网状结构。
9.如权利要求1所述的芯片封装阵列,还包括:
另一芯片或另一芯片封装体,配置在该第二重布线路结构上。
10.如权利要求1所述的芯片封装阵列,其中该支撑结构的该第二支撑面、该芯片的该第二芯片面和裸露的该封装材料共平面。
11.一种芯片封装体,其特征在于,包括:
支撑结构,整体由相同材料形成,并具有第一支撑面、相对于该第一支撑面的第二支撑面及连接该第一支撑面及该第二支撑面的开口;
多个支撑导电孔道,贯穿该支撑结构,以连接该支撑结构的该第一支撑面及该第二支撑面;
芯片,位于该开口内并具有第一芯片面及相对于该第一芯片面的第二芯片面,其中该支撑结构的该第一支撑面与该芯片的该第一芯片面齐平;
封装材料,位于该支撑结构的第一支撑面及该芯片的该第一芯片面上,并填充在该支撑结构的该开口与该芯片之间;
多个材料导电孔道,位于该封装材料内,并分别连接该些支撑导电孔道;
材料图案化导电层,位于该封装材料上,并连接该些材料导电孔道;
第一重布线路结构,位于该封装材料及该材料图案化导电层上,其中该第一重布线路结构经由该材料图案化导电层及该些材料导电孔道与该芯片及该些支撑导电孔道相电连接,该第一重布线路结构包括多个介电层及多个图案化导电层,该些介电层与该些图案化导电层交错叠合,该介电层的材质刚性较低于该封装材料的材质刚性,该介电层的热膨胀系数较高于该封装材料的热膨胀系数;以及
第二重布线路结构,位于第二支撑面及该第二芯片面及该封装材料上。
12.如权利要求11所述的芯片封装体,还包括:
多个导电柱,配置于该支撑结构中;以及
多个绝缘层,各该绝缘层位于对应的该导电柱与该支撑结构之间,以使该些导电柱与该支撑结构彼此绝缘。
13.如权利要求11所述的芯片封装体,其中该支撑结构的材质为金属。
14.如权利要求11所述的芯片封装体,其中该支撑结构的材质为陶瓷或玻璃。
15.如权利要求11所述的芯片封装体,还包括:
多个导电接点,连接至该第一重布线路结构。
16.如权利要求11所述的芯片封装体,其中该芯片具有多个第一电连接点及多个第二电连接点,该些第一电连接点配置在该第一芯片面并与第一重布线路结构电连接,该些第二电连接点配置在该第二芯片面并与第二重布线路结构电连接。
17.如权利要求11所述的芯片封装体,其中该材料导电孔道的横向剖面尺寸小于该支撑导电孔道的横向剖面尺寸。
18.如权利要求11所述的芯片封装体,其中该支撑结构分别在该开口的两侧的两个部分具有对称性。
19.如权利要求11所述的芯片封装体,还包括:
另一芯片或另一芯片封装体,配置在该第二重布线路结构上。
20.如权利要求11所述的芯片封装体,其中该支撑结构的该第二支撑面、该芯片的该第二芯片面和裸露的该封装材料共平面。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109115359 | 2020-05-08 | ||
TW109115359A TWI738325B (zh) | 2020-05-08 | 2020-05-08 | 晶片封裝方法、晶片封裝體陣列及晶片封裝體 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111682010A CN111682010A (zh) | 2020-09-18 |
CN111682010B true CN111682010B (zh) | 2022-05-03 |
Family
ID=72385918
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010517093.0A Active CN111682010B (zh) | 2020-05-08 | 2020-06-09 | 芯片封装体阵列及芯片封装体 |
CN202010516757.1A Active CN111668106B (zh) | 2020-05-08 | 2020-06-09 | 芯片封装方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010516757.1A Active CN111668106B (zh) | 2020-05-08 | 2020-06-09 | 芯片封装方法 |
Country Status (2)
Country | Link |
---|---|
CN (2) | CN111682010B (zh) |
TW (1) | TWI738325B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116995013B (zh) * | 2023-09-25 | 2023-12-08 | 甬矽电子(宁波)股份有限公司 | 扇出型封装方法和扇出型封装结构 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108346623A (zh) * | 2017-11-09 | 2018-07-31 | 上海兆芯集成电路有限公司 | 晶片封装方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6888240B2 (en) * | 2001-04-30 | 2005-05-03 | Intel Corporation | High performance, low cost microelectronic circuit package with interposer |
TWI443789B (zh) * | 2008-07-04 | 2014-07-01 | Unimicron Technology Corp | 嵌埋有半導體晶片之電路板及其製法 |
CN101789380B (zh) * | 2009-01-23 | 2012-02-15 | 日月光半导体制造股份有限公司 | 内埋芯片封装的结构及工艺 |
JP5543754B2 (ja) * | 2009-11-04 | 2014-07-09 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法 |
US8884443B2 (en) * | 2012-07-05 | 2014-11-11 | Advanced Semiconductor Engineering, Inc. | Substrate for semiconductor package and process for manufacturing |
US20150187608A1 (en) * | 2013-12-26 | 2015-07-02 | Sanka Ganesan | Die package architecture with embedded die and simplified redistribution layer |
US9331021B2 (en) * | 2014-04-30 | 2016-05-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip-on-wafer package and method of forming same |
US20160233260A1 (en) * | 2015-02-05 | 2016-08-11 | Xintec Inc. | Chip package and method for forming the same |
KR101999625B1 (ko) * | 2016-03-25 | 2019-07-17 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
CN106558574A (zh) * | 2016-11-18 | 2017-04-05 | 华为技术有限公司 | 芯片封装结构和方法 |
TWI645519B (zh) * | 2017-06-02 | 2018-12-21 | 旭德科技股份有限公司 | 元件內埋式封裝載板及其製作方法 |
KR101942745B1 (ko) * | 2017-11-07 | 2019-01-28 | 삼성전기 주식회사 | 팬-아웃 반도체 패키지 |
TWI713842B (zh) * | 2018-05-10 | 2020-12-21 | 恆勁科技股份有限公司 | 覆晶封裝基板之製法及其結構 |
US10643943B2 (en) * | 2018-06-25 | 2020-05-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure, package-on-package structure and manufacturing method thereof |
KR102127828B1 (ko) * | 2018-08-10 | 2020-06-29 | 삼성전자주식회사 | 반도체 패키지 |
CN111106090A (zh) * | 2020-01-06 | 2020-05-05 | 广东佛智芯微电子技术研究有限公司 | 基于刚性框架的tmv扇出型封装结构及其制备方法 |
-
2020
- 2020-05-08 TW TW109115359A patent/TWI738325B/zh active
- 2020-06-09 CN CN202010517093.0A patent/CN111682010B/zh active Active
- 2020-06-09 CN CN202010516757.1A patent/CN111668106B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108346623A (zh) * | 2017-11-09 | 2018-07-31 | 上海兆芯集成电路有限公司 | 晶片封装方法 |
Also Published As
Publication number | Publication date |
---|---|
CN111682010A (zh) | 2020-09-18 |
TWI738325B (zh) | 2021-09-01 |
CN111668106B (zh) | 2022-05-03 |
CN111668106A (zh) | 2020-09-15 |
TW202143345A (zh) | 2021-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8778791B2 (en) | Semiconductor structure and method for making the same | |
US10446457B2 (en) | Multi-layer substrate for semiconductor packaging | |
KR101076598B1 (ko) | 속이 빈 기판을 포함하는 적층 반도체 패키지 어셈블리 | |
TWI728924B (zh) | 封裝結構及其製造方法 | |
US7897433B2 (en) | Semiconductor chip with reinforcement layer and method of making the same | |
US20200357770A1 (en) | Semiconductor package and manufacturing method thereof | |
KR101901989B1 (ko) | 반도체 패키지의 제조 방법 | |
US7465609B2 (en) | Method of manufacturing semiconductor device | |
TWI546927B (zh) | 用於半導體封裝件的重構技術 | |
CN108346623B (zh) | 晶片封装方法 | |
US20190139898A1 (en) | Chip package structure and chip package structure array | |
US11569563B2 (en) | Semiconductor packages and method of manufacturing semiconductor packages | |
US20210202363A1 (en) | Package structure and manufacturing method thereof | |
CN111682010B (zh) | 芯片封装体阵列及芯片封装体 | |
US11227848B2 (en) | Chip package array, and chip package | |
US20200258830A1 (en) | Die package and method of forming a die package | |
KR20140079204A (ko) | 반도체 패키지용 기판, 이를 이용한 반도체 패키지 및 그 제조 방법 | |
US11682612B2 (en) | Package structure and manufacturing method thereof | |
TWI441291B (zh) | 半導體封裝件及其製造方法 | |
KR20190058411A (ko) | 인쇄회로기판을 이용한 반도체 패키지 | |
US10770408B2 (en) | Wiring board and semiconductor device | |
KR20190037974A (ko) | 인쇄회로기판을 이용한 반도체 패키지 | |
US11462466B2 (en) | Fan-out type semiconductor packages and methods of manufacturing the same | |
TW202209623A (zh) | 封裝結構及其製造方法 | |
KR101785907B1 (ko) | 반도체 패키지의 제조 방법 및 적층형 반도체 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203 Patentee after: Shanghai Zhaoxin Semiconductor Co.,Ltd. Address before: Room 301, 2537 Jinke Road, Zhangjiang hi tech park, Shanghai 201203 Patentee before: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd. |
|
CP03 | Change of name, title or address |