CN111640658B - 半导体器件及其形成方法 - Google Patents
半导体器件及其形成方法 Download PDFInfo
- Publication number
- CN111640658B CN111640658B CN201910156243.7A CN201910156243A CN111640658B CN 111640658 B CN111640658 B CN 111640658B CN 201910156243 A CN201910156243 A CN 201910156243A CN 111640658 B CN111640658 B CN 111640658B
- Authority
- CN
- China
- Prior art keywords
- mask layer
- layer
- forming
- mask
- groove
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 91
- 239000004065 semiconductor Substances 0.000 title claims abstract description 33
- 238000005530 etching Methods 0.000 claims abstract description 54
- 230000011218 segmentation Effects 0.000 claims abstract description 9
- 230000008569 process Effects 0.000 claims description 46
- 230000004888 barrier function Effects 0.000 claims description 34
- 239000000463 material Substances 0.000 claims description 34
- 150000002500 ions Chemical class 0.000 claims description 32
- 229910018072 Al 2 O 3 Inorganic materials 0.000 claims description 7
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 7
- 229910010413 TiO 2 Inorganic materials 0.000 claims description 7
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 7
- 239000002019 doping agent Substances 0.000 claims description 7
- -1 boron ions Chemical class 0.000 claims description 6
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 3
- 229910052785 arsenic Inorganic materials 0.000 claims description 3
- 229910052796 boron Inorganic materials 0.000 claims description 3
- 238000001039 wet etching Methods 0.000 claims description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 28
- 230000000903 blocking effect Effects 0.000 description 18
- 238000001259 photo etching Methods 0.000 description 15
- 239000000758 substrate Substances 0.000 description 5
- 230000003667 anti-reflective effect Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 230000000149 penetrating effect Effects 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 238000001459 lithography Methods 0.000 description 2
- 238000005192 partition Methods 0.000 description 2
- 230000000717 retained effect Effects 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920000620 organic polymer Polymers 0.000 description 1
- 238000005389 semiconductor device fabrication Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0332—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0337—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0338—Process specially adapted to improve the resolution of the mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/3115—Doping the insulating layers
- H01L21/31155—Doping the insulating layers by ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/0271—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
- H01L21/0273—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
- H01L21/0274—Photolithographic processes
- H01L21/0276—Photolithographic processes using an anti-reflective coating
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Geometry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Drying Of Semiconductors (AREA)
- Semiconductor Memories (AREA)
Abstract
一种半导体器件及其形成方法,方法包括:提供待刻蚀层,待刻蚀层包括若干分立的第一区和若干分立的第二区,第一区和第二区沿第一方向相间排布,相邻的第一区和第二区邻接;在待刻蚀层的第一区和第二区上形成第一掩膜层;在第一区的第一掩膜层上形成顶层掩膜层,顶层掩膜层在第一掩膜层表面的投影图形在第二方向分割第一区的第一掩膜层,且顶层掩膜层还沿第一方向延伸至第二区上,第二方向垂直于第一方向;以所述顶层掩膜层为掩膜,刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层,在第一区的第一掩膜层中形成第一槽,且使位于顶层掩膜层底部的第一区第一掩膜层形成分割掩膜层。所述半导体器件的性能得到提高。
Description
技术领域
本发明涉及半导体制造领域,尤其涉及一种半导体器件及其形成方法。
背景技术
在半导体器件制造的工艺中,通常利用光刻工艺将掩膜版上的图形转移到衬底上。光刻过程包括:提供衬底;在衬底上形成光刻胶;对所述光刻胶进行曝光和显影,形成图案化的光刻胶,使得掩膜版上的图案转移到光刻胶中;以图案化的光刻胶为掩膜对衬底进行刻蚀,使得光刻胶上的图案转印到衬底中;去除光刻胶。
随着半导体器件尺寸的不断缩小,光刻关键尺寸逐渐接近甚至超出了光刻的物理极限,由此给光刻技术提出了更加严峻的挑战。双重构图技术的基本思想是通过两次构图形成最终的目标图案,以克服单次构图不能达到的光刻极限。
然而,现有的图形化工艺的可靠性较差。
发明内容
本发明解决的问题是提供一种半导体器件及其形成方法,以提高半导体器件的性能。
为解决上述问题,本发明提供一种半导体器件的形成方法,包括:提供待刻蚀层,所述待刻蚀层包括若干分立的第一区和若干分立的第二区,第一区和第二区沿第一方向相间排布,相邻的第一区和第二区邻接;在所述待刻蚀层的第一区和第二区上形成第一掩膜层;在第一区的第一掩膜层上形成顶层掩膜层,顶层掩膜层在第一掩膜层表面的投影图形在第二方向分割第一区的第一掩膜层,且顶层掩膜层还沿第一方向延伸至第二区上,第二方向垂直于第一方向;以所述顶层掩膜层为掩膜,刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层,在第一区的第一掩膜层中形成第一槽,且使位于顶层掩膜层底部的第一区第一掩膜层形成分割掩膜层,所述分割掩膜层在第二方向上分割所述第一槽。
可选的,所述顶层掩膜层的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
可选的,所述顶层掩膜层在第二方向上的尺寸为10纳米~40纳米。
可选的,所述分割掩膜层在第一方向上的尺寸为10纳米~60纳米,所述分割掩膜层在第二方向上的尺寸为10纳米~40纳米。
可选的,形成所述顶层掩膜层的方法包括:在所述第一掩膜层上形成阻挡层,所述阻挡层中具有阻挡开口,所述阻挡开口位于部分第一区的第一掩膜层上,且阻挡开口还在第一方向延伸至第二区的部分第一掩膜层上;在所述阻挡开口中形成顶层掩膜层;在所述阻挡开口中形成顶层掩膜层之后,去除所述阻挡层。
可选的,所述第一掩膜层的材料包括非晶硅。
可选的,所述第二区包括第二槽区;所述半导体器件的形成方法还包括:在形成顶层掩膜层之前,在第二槽区之外的第一掩膜层中注入掺杂离子;刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层之后,去除所述顶层掩膜层;去除所述顶层掩膜层后,在第二区的第一掩膜层中形成分割槽,所述分割槽将第二槽区的第一掩膜层在第二方向上分割;形成所述分割槽之后,在第一槽的侧壁形成掩膜侧墙;在形成所述掩膜侧墙的过程中,在所述分割槽中形成分割填充层,对于相邻的第一区和第二区,第一区的分割掩膜层和第二区的分割填充层在第二方向之间的距离大于零;形成所述掩膜侧墙和所述分割填充层后,刻蚀去除分割填充层两侧第二槽区的第一掩膜层,在第二区的第一掩膜层中形成第二槽,所述分割填充层在第二方向分割第二槽,第二槽的侧壁暴露出掩膜侧墙。
可选的,所述掺杂离子包括硼离子或砷离子。
可选的,所述分割填充层在第二方向上的尺寸小于等于掩膜侧墙厚度的2倍。
可选的,所述分割填充层在第二方向上的尺寸为10纳米~40纳米。
可选的,刻蚀去除分割填充层两侧第二槽区的第一掩膜层的工艺为湿法刻蚀工艺。
可选的,在刻蚀去除分割填充层两侧第二槽区的第一掩膜层的过程中,对未注入有掺杂离子的第一掩膜层的刻蚀速率大于对注入有掺杂离子的第一掩膜层的刻蚀速率。
可选的,所述掩膜侧墙和分割填充层的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
可选的,还包括:形成第二槽后,刻蚀第一槽底部的待刻蚀层,在待刻蚀层中形成第一目标槽;刻蚀第二槽底部的待刻蚀层,在待刻蚀层中形成第二目标槽;在第一目标槽中形成第一导电层;在第二目标槽中形成第二导电层。
本发明还提供一种采用上述任意一项方法形成的半导体器件。
与现有技术相比,本发明的技术方案具有以下优点:
本发明技术方案提供的半导体器件的形成方法中,顶层掩膜层在第二方向上的尺寸用于定义分割掩膜层在第二方向上的尺寸,当顶层掩膜层在第二方向上的尺寸较小时,分割掩膜层在第二方向上的尺寸较小。而分割掩膜层在第一方向上的尺寸受到第一槽在第一方向上的尺寸的限制,因此当第一槽在第一方向上的尺寸较小时,分割掩膜层在第一方向上的尺寸也较小,因此分割掩膜层在第一方向和第二方向上的尺寸均较小,满足工艺设计的需求。由于顶层掩膜层还能在第一方向延伸至第二区上,因此顶层掩膜层仅需要在第二方向上的尺寸较小,而顶层掩膜层在第一方向上的尺寸能够做的相对较大,这样降低了形成顶层掩膜层的工艺难度。在形成第一槽的过程中采用顶层掩膜层作为掩膜,这样在刻蚀第一区的第一掩膜层以形成第一槽的过程中,顶层掩膜层底部的第一区第一掩膜层被保留下来而形成分割掩膜层,第一槽被分割掩膜层在第二方向上分割。由于分割掩膜层是由部分第一掩膜层形成的,因此分割掩膜层与底部材料的结合力较强,不容易倾倒。综上,提高了半导体器件的性能。
进一步,在形成第一槽和分割掩膜层之前,在第二槽区之外的第一掩膜层中注入掺杂离子,第二槽区的第一掩膜层未注入掺杂离子,形成所述掩膜侧墙和所述分割填充层后,刻蚀去除分割填充层两侧第二槽区的第一掩膜层,在第二区的第一掩膜层中形成第二槽。由于在第二槽区之外的第一掩膜层中注入掺杂离子的步骤在形成第一槽之前进行,因此在第二槽区之外的第一掩膜层中注入掺杂离子的工艺步骤中,第一掩膜层的表面是平坦的。这样在第二槽区之外的第一掩膜层中注入掺杂离子过程中采用的光刻材料不会形成在第一槽中,这样利于对光刻材料的曝光过程。其次,在形成第一槽之前,第一掩膜层的表面平坦,这样利于对定义第一槽位置的光刻材料的曝光过程。综上,提高了半导体器件的性能。
其次,在刻蚀去除分割填充层两侧第二槽区的第一掩膜层之前,在第一槽的侧壁形成掩膜侧墙,所述掩膜侧墙用于隔离第一槽和第二槽。掩膜侧墙也会形成在分割掩膜层在第二方向的两侧侧壁,分割掩膜层侧壁的掩膜侧墙能够保护分割掩膜层,使得在形成第二槽的过程中,分割掩膜层不容易倾倒。
附图说明
图1至图6是一种半导体器件形成过程的结构示意图;
图7至图24是本发明一实施例中半导体器件形成过程的结构示意图。
具体实施方式
正如背景技术所述,现有的半导体器件的性能较差。
参考图1,提供待刻蚀层100,所述待刻蚀层100包括若干分立的第一区A01和若干分立的第二区A02,第一区A01和第二区A02沿第一方向X相间排布,相邻的第一区A01和第二区A02邻接,所述第二区A02包括第二槽区。
参考图2,在所述待刻蚀层的第一区A01和第二区A02上形成第一掩膜层110。
参考图3,在第一区A01的第一掩膜层110中形成第一槽120;在第一槽120中形成第一分割层170,第一分割层在第二方向Y上分割第一槽120,第二方向Y与第一方向X垂直。
参考图4,形成第一槽120和第一分割层170后,在第二区A02的第一掩膜层110中形成分割槽130,所述分割槽130将第二槽区的第一掩膜层110在第二方向Y上分割。
参考图5,形成分割槽130后,在第一槽120的侧壁形成掩膜侧墙140,在形成掩膜侧墙140的过程中,在分割槽130中形成第二分割层150。
参考图6,形成第二分割层150和掩膜侧墙140后,刻蚀去除第二分割层150两侧第二槽区的第一掩膜层110,形成第二槽160,第二分割层150在第二方向上分割第二槽160。
形成第一分割层170的方法包括:在第一槽120中以及第一掩膜层110上形成阻挡层,所述阻挡层中具有阻挡开口,所述阻挡开口位于第一槽120的部分区域上且沿第一方向X延伸至第二区A02的第一掩膜层110上,所述阻挡开口和第一槽120贯通;在所述阻挡开口中阻挡开口暴露出的第一槽120中形成第一分割膜;去除高于第一掩膜层110顶部表面的第一分割膜,形成第一分割层170。
第一分割层170的位置由阻挡开口和第一槽120的重叠区域定义,因此第一分割层170在第一方向X和第二方向Y上的尺寸均能较小。且由于阻挡开口沿第一方向X延伸至第二区A02的第一掩膜层110上,因此阻挡开口在第一方向X上的尺寸较大,因此阻挡层的形成工艺难度较小,进而第一分割层170的形成工艺难度较小。
然而,由于第一分割层170是形成第一槽120之后形成的,因此第一分割层和第一掩膜层之间的结合力以及第一分割层与位于第一分割层底部的材料层的结合力均较差。其次,因此导致在后续的工艺中第一分割层170容易倾倒。
在此基础上,本发明提供一种半导体器件的形成方法,在第一区的第一掩膜层上形成顶层掩膜层,顶层掩膜层在第一掩膜层表面的投影图形在第二方向分割第一区的第一掩膜层,且顶层掩膜层还沿第一方向延伸至第二区上,第二方向垂直于第一方向;以所述顶层掩膜层为掩膜,刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层,在第一区的第一掩膜层中形成第一槽,且使位于顶层掩膜层底部的第一区第一掩膜层形成分割掩膜层,所述分割掩膜层在第二方向上分割所述第一槽。所述半导体器件的性能得到提高。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图7至图24是本发明一实施例中半导体器件形成过程中的结构示意图。
参考图7,提供待刻蚀层200,所述待刻蚀层200包括若干分立的第一区A1和若干分立的第二区A2,第一区A1和第二区A2沿第一方向X相间排布,相邻的第一区A1和第二区A2邻接。
若干第一区A1沿第一方向X排布,若干第二区A2沿第一方向X排布。
第一区A1和第二区A2沿第一方向X相间排布指的是:相邻的第一区A1之间仅具有一个第二区,相邻的第二区之间仅具有一个第一区。
所述第二区A2包括第二槽区,所述第二槽区用于定义出后续第二槽的位置,第二槽区与第一区邻接,且第二槽区位于第一槽在第一方向X上的侧部。
在其他实施例中,第一区和第二区的数量相等。
所述待刻蚀层200的材料包括氧化硅或低K介质层(K小于等于3.9)。
结合参考图8和图9,图8为在图7基础上的示意图,图9为沿图8中切割线M-N的剖面图,在所述待刻蚀层200的第一区A1和第二区A2上形成第一掩膜层220。
本实施例中,第一掩膜层220的材料包括非晶硅。
本实施例中,还包括:在形成第一掩膜层220之前,在所述待刻蚀层200上形成第一粘附层(未图示);在第一粘附层上形成底层硬掩膜层210;在底层硬掩膜层210上形成第二粘附层;在第二粘附层上形成第一掩膜层220。
所述底层硬掩膜层210的材料包括氮化钛。
所述第一粘附层的材料包括SiOC。所述第二粘附层的材料包括SiOC。
所述第一粘附层用于提高底层硬掩膜层210和待刻蚀层200之间的粘附性,使底层硬掩膜层210和待刻蚀层200之间的结合更加牢固。所述第二粘附层用于提高第一掩膜层220和底层硬掩膜层210之间的粘附性,使第一掩膜层220和底层硬掩膜层210之间的结合更加牢固。
所述底层硬掩膜层210的作用包括:底层硬掩膜层210作为刻蚀停止层;所述底层硬掩膜层210作为后续平坦化导电膜的停止层;所述底层硬掩膜层210为材料为硬掩膜材料,因此后续刻蚀形成第一目标槽和第二目标槽时,底层硬掩膜层210的刻蚀损耗较小,底层硬掩膜层210中图形传递到待刻蚀层200中的过程中,图形传递的稳定性较高。
本实施例中,底层硬掩膜层210和第一掩膜层220的材料互不相同。
在其他实施例中,可以不形成底层硬掩膜层、第一粘附层和第二粘附层。
接着,在第一区A1的第一掩膜层220上形成顶层掩膜层,顶层掩膜层在第一掩膜层220表面的投影图形在第二方向Y分割第一区A1的第一掩膜层220,且顶层掩膜层还沿第一方向X延伸至第二区A2上,第二方向垂直于第一方向X。
本实施例中,还包括:在形成顶层掩膜层之前,在第二槽区之外的第一掩膜层220中注入掺杂离子,具体的,在第二槽区之外的第一区A1第一掩膜层220中、以及第二槽区之外的第二区A2第一掩膜层220中注入掺杂离子。
结合参考图10和图11,图10为在图8基础上的示意图,图11为在图9基础上的示意图,图11为沿图10中切割线M-N的剖面图,在第二槽区之外的第一掩膜层220中注入掺杂离子。
在第二槽区之外的第一掩膜层220中注入掺杂离子的方法包括:在第一掩膜层220上形成第一平坦层;在第一平坦层上形成第一底部抗反射层;在第一底部抗反射层上形成图形化的第一光刻胶层(未图示),第一光刻胶层覆盖第二槽区的第一底部抗反射层且暴露出第一区的第二底部抗反射层和第二槽区周围第二区的第一底部抗反射层;以第一光刻胶层为掩膜刻蚀第一底部抗反射层和第一平坦层直至暴露出第一掩膜层220的顶部表面;以第一光刻胶层为掩膜刻蚀第一底部抗反射层和第一平坦层直至暴露出第一掩膜层220的顶部表面后,以第一光刻胶层为掩膜在第二槽区之外的第一掩膜层220中注入掺杂离子;以第一光刻胶层为掩膜在第二槽区之外的第一掩膜层220中注入掺杂离子后,去除第一平坦层、第一底部抗反射层和第一光刻胶层。
在第二槽区之外的第一掩膜层220中注入掺杂离子,使第一掩膜层220分为离子掺杂区220a和未掺杂区220b。
本实施例中,第一光刻胶层不覆盖第一区A1的第一掩膜层220。在其他实施例中,第一光刻胶层还覆盖第一区的部分第一掩膜层220。
所述掺杂离子包括硼离子或砷离子。
在第二槽区之外的第一掩膜层220中注入掺杂离子的过程中,由于第一掩膜层220的阻挡,且第一掩膜层220中还未形成第一槽和第二槽,因此很好的避免将掺杂离子注入第一掩膜层220底部的材料层中。
在第二槽区之外的第一掩膜层220中注入掺杂离子的工艺步骤中,第一掩膜层220的表面是平坦的,因此第一平坦层、第一底部抗反射层和第一光刻胶层均在较为平坦的第一掩膜层表面上形成,这样利于形成第一光刻胶层时的曝光过程。
结合参考图12和图13,图12为在图10基础上的示意图,且图13为沿图12中切割线M2-N2的剖面图,在第一区A1的第一掩膜层220上形成顶层掩膜层250,顶层掩膜层250在第一掩膜层220表面的投影图形在第二方向Y分割第一区A1的第一掩膜层220,且顶层掩膜层250还沿第一方向X延伸至第二区A2上,第二方向Y垂直于第一方向X。
所述顶层掩膜层250的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
所述顶层掩膜层250的材料和第一掩膜层220的材料不同。
所述顶层掩膜层250在第二方向Y上的宽度为10纳米~40纳米。
所述顶层掩膜层250的延伸方向平行于第一方向X。
本实施例中,所述顶层掩膜层250还在第一方向X延伸至部分第二区A2的第一掩膜层220上,这样使得顶层掩膜层250在第一方向X上的尺寸较大,顶层掩膜层250仅需在第二方向Y的尺寸进行限定的较小,降低了顶层掩膜层250的形成工艺的难度。
形成所述顶层掩膜层250的方法包括:在所述第一掩膜层220上形成阻挡层,所述阻挡层中具有阻挡开口,所述阻挡开口位于部分第一区A1的第一掩膜层220上,且阻挡开口还在第一方向X延伸至第二区A2的部分第一掩膜层220上;在所述阻挡开口中形成顶层掩膜层250;在所述阻挡开口中形成顶层掩膜层250之后,去除所述阻挡层。
所述阻挡开口的延伸方向平行于第一方向X。所述阻挡开口定义出顶层掩膜层250的位置。
所述阻挡层的材料包括含碳有机聚合物。
本实施例中,形成所述阻挡层的方法包括:在所述第一掩膜层220上形成第二平坦膜;在第二平坦膜上形成第二底部抗反射层;在第二底部抗反射层上形成图形化的第二光刻胶层,第二光刻胶层中具有第二光刻开口,第二光刻开口用于定义出阻挡开口的位置;以第二光刻胶层为掩膜刻蚀第二光刻开口底部的第二底部抗反射层和第二平坦膜直至暴露出第一掩膜层220的表面,且使得第二平坦膜形成所述阻挡层;之后,去除第二光刻胶层和第二底部抗反射层。
所述阻挡开口在第二方向Y上的宽度用于定义出顶层掩膜层250在第二方向上的尺寸,由于顶层掩膜层250在第二方向Y上的尺寸要求较小,因此阻挡开口在第二方向Y上的宽度较小,具体的,在一个实施例中,阻挡开口在第二方向Y上的宽度为10纳米~40纳米,如20纳米、30纳米、40纳米。
由于所述阻挡开口还在第一方向X延伸至第二区A2上,因此阻挡开口在第一方向X上的尺寸能够做的较大,这样阻挡开口仅在第二方向Y上的尺寸需要限定的较小,而在第一方向X上的尺寸无需限定的较小。
由于第二光刻开口定义出阻挡开口的位置,因此第二光刻开口在第一方向上的尺寸和阻挡开口在第一方向上的尺寸相对应,第二光刻开口在第二方向上的尺寸和阻挡开口在第二方向上的尺寸相对应,因此第二光刻开口仅在第二方向上的尺寸需要限定的较小,而第二光刻开口在第一方向上的尺寸无需限定的较小,这样对光刻工艺的挑战降低,降低了工艺难度。
在一个实施例中,第二光刻开口在第二方向Y上的宽度为10纳米~40纳米,第二光刻开口在第一方向X上的尺寸为:65纳米~1000纳米,如80纳米、100纳米、200纳米。
结合参考图14和图15,图14为在图12基础上的示意图,图15为在图13基础上的示意图,且图15为沿图14中切割线M2-N2的剖面图,以所述顶层掩膜层250为掩膜,刻蚀去除顶层掩膜层250两侧第一区A1的部分第一掩膜层220,在第一区A1的第一掩膜层220中形成第一槽260,且使位于顶层掩膜层250底部的第一区A1第一掩膜层220形成分割掩膜层270,所述分割掩膜层270在第二方向Y上分割所述第一槽260。
本实施例中,第一槽260与第二槽区邻接。
形成第一槽260的工艺为干法刻蚀工艺,如各项异性干刻工艺。
第一槽260的延伸方向平行于第二方向Y,第二方向Y与第一方向X垂直。
第一槽260在第一方向X上的宽度为10纳米~60纳米。
在第一方向X上,相邻第一槽260之间的间距为10纳米~60纳米。
需要说明的是,本实施例中,在第二槽区之外的第一掩膜层220中注入掺杂离子之后,形成第一槽260,因此需要使在形成第一槽260的干法刻蚀工艺中,注入有掺杂离子的第一掩膜层220的刻蚀速率和没有注入有掺杂离子的第一掩膜层220的刻蚀速率相近,掺杂离子对第一掩膜层220的刻蚀性能的改变程度在干法刻蚀工艺中较小,这样能够降低形成第一槽260的刻蚀工艺的难度。
由于分割掩膜层270在第一方向X上的尺寸受到第一槽260在第一方向X上的宽度的限制,而第一槽260在第一方向X上的宽度较小,因此分割掩膜层270在第一方向X上的尺寸较小。由于分割掩膜层270在第二方向Y上的尺寸由顶层掩膜层250在第二方向Y上的尺寸定义,而顶层掩膜层250在第二方向Y上的尺寸较小,因此分割掩膜层270在第二方向Y上的尺寸较小。这样,分割掩膜层270在第一方向X和第二方向Y上的尺寸均较小。
本实施例中,所述分割掩膜层270在第一方向上的尺寸为10纳米~60纳米,所述分割掩膜层270在第二方向Y上的尺寸为10纳米~40纳米。
本实施例中,在形成第一槽260的过程中采用顶层掩膜层250作为掩膜,这样在刻蚀第一区A1的第一掩膜层220以形成第一槽260的过程中,顶层掩膜层250底部的第一区A1的第一掩膜层220被保留下来而形成分割掩膜层270,第一槽260被分割掩膜层270在第二方向Y上分割。由于分割掩膜层270是由部分第一掩膜层220形成的,因此分割掩膜层270与底部材料的结合力较强,不容易倾倒,且分割掩膜层270与分割掩膜层270周围的第一掩膜层220的结合力较强。
结合参考图16和图17,图16为在图14基础上的示意图,图17为图15基础上的示意图,图17为沿图16中切割线M2-N2的剖面图,刻蚀去除顶层掩膜层250两侧第一区A1的部分第一掩膜层220之后,去除顶层掩膜层250。
结合参考图18和图19,图18为在图16基础上的示意图,图19为沿图18中切割线M1-N1的剖面图,在第二区A2的第一掩膜层220中形成分割槽240,所述分割槽240将第二槽区的第一掩膜层220在第二方向Y上分割。
所述分割槽240在第二方向Y上的尺寸需要较小,在一个实施例中,分割槽240在第二方向Y上的尺寸为10纳米~40纳米。
所述分割槽240还能延伸至第一区A1上。本实施例中,以分割槽240与第一槽260贯通为示例。在其他实施例中,分割槽240与第一槽260相互分立,且分割槽240延伸至第一区A1的第一掩膜层220中。在其他实施例中,部分分割槽240与第一槽260贯通,部分分割槽240与第一槽260相互分立且分割槽240延伸至第一区A1的第一掩膜层220中。图18中仅示意出了分割槽240与第一槽260贯通的情况。
形成所述分割槽240的方法包括:在第一掩膜层220上和第一槽260中形成第三平坦层;在第三平坦层上形成第三底部抗反射层;在第三底部抗反射层上形成图形化的第三光刻胶层,第三光刻胶层中具有第三光刻开口,第三光刻开口位于部分第二区上,第三光刻开口还在第一方向X延伸至第一区A1上;以第三光刻胶层为掩膜刻蚀去除第三光刻开口底部的第三底部抗反射层和第三平坦层;之后,以第三光刻胶层为掩膜刻蚀第三光刻开口底部的第一掩膜层220,在第一掩膜层220中形成分割槽240;之后,去除第三光刻胶层、第三底部抗反射层和第三平坦层。
对于延伸至第一区A1的第一掩膜层220中且与第一槽260分立的分割槽240,分割槽240在第一方向X上的尺寸能够较大,分割槽240在第一方向上的尺寸相对于在第二方向上的尺寸较大,分割槽240仅需要在第二方向Y上的尺寸限定的较小,因此形成分割槽240的工艺难度降低。
对于与第一槽260贯通且位于在第一方向X上相邻的第一槽之间的分割槽240,分割槽240对应的第三光刻开口还延伸至第一槽上,第三光刻开口在第一方向X上的尺寸相对于在第二方向Y上的尺寸较大,第三光刻开口仅需要在第二方向Y上的尺寸限定的较小,因此形成第三光刻胶层的工艺难度降低。
所述分割槽240沿第二方向Y上的尺寸小于第一槽231在第一方向X上的宽度。
结合参考图20、图21和图22,图20为在图18基础上的示意图,图21为在图19基础上的示意图,图21为沿图20中切割线M1-N1的剖面图,图22为沿图20中切割线M2-N2的剖面图,形成所述分割槽240之后,在第一槽260的侧壁形成掩膜侧墙280;在形成所述掩膜侧墙280的过程中,在所述分割槽240中形成分割填充层241,对于相邻的第一区A1和第二区A2,第一区A1的分割掩膜层270和第二区A2的分割填充层241在第二方向X之间的距离大于零。
所述分割填充层241在待刻蚀层200表面的投影图形与分割掩膜层270在待刻蚀层200表面的投影图形之间在第二方向Y上之间的距离大于零。
所述掩膜侧墙280的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
所述分割填充层241的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
所述掩膜侧墙280的厚度为10纳米至25纳米。
所述掩膜侧墙280的材料和第一掩膜层220的材料不同。所述掩膜侧墙280的材料和未注入有掺杂离子的第一掩膜层220的材料不同。
所述分割槽240在第二方向Y上的尺寸小于等于掩膜侧墙280厚度的2倍。所述分割填充层241在第二方向Y上的尺寸小于等于掩膜侧墙280厚度的2倍。
所述分割填充层241在第二方向Y上的尺寸为10纳米~40纳米。
本实施例中,形成所述分割填充层241和掩膜侧墙280的方法包括:在第一槽的侧壁和底部、分割槽240中、以及第一掩膜层220上形成分割填充膜;回刻蚀所述分割填充膜直至暴露出第一掩膜层220的顶部表面,形成分割填充层241和掩膜侧墙280。
本实施例中,分割填充层241和掩膜侧墙280在同一道工艺制程中形成,因此简化了工艺步骤。
所述分割填充层241和第一掩膜层220的材料互不相同,掩膜侧墙280和第一掩膜层220的材料互不相同。
本实施例中,分割填充层241和掩膜侧墙280的材料相同。在其他实施例中,分割填充层241和掩膜侧墙280的材料互不相同。
需要说明的是,即使分割槽240和第一槽260贯通,在形成掩膜侧墙280的过程中,掩膜侧墙280也不会将分割槽240和第一槽260相互贯通的区域填满,第一槽260在第二方向Y上不会被分割填充层241切断。而对于与第一槽260相互分立的分割槽240,分割槽240还能延伸至第一区A1,这样分割填充层241还延伸至第一区A01上,在这种情况下,第一槽260在第二方向上不会被分割填充层241切断。这样形成分割填充层241后,分割填充层241能够将第二槽区的第一掩膜层110完全分割且不会对第一槽260分割。在后续形成第二槽的过程中,由于分割填充层241的阻挡,第二槽被分割填充层241在第二方向Y上完全分割。
本实施例中,分割掩膜层270在第二方向Y上的两侧侧壁也覆盖有掩膜侧墙280,这样分割掩膜层270侧壁的掩膜侧墙280能够保护分割掩膜层270,后续在形成第二槽的过程中,分割掩膜层270不容易倾倒。
结合参考图23和图24,图23为在图20基础上的示意图,图24为在图21基础上的示意图,图24为沿图23中切割线M1-N1的剖面图,形成所述掩膜侧墙280和所述分割填充层241后,刻蚀去除分割填充层241两侧第二槽区的第一掩膜层220,在第二区A2的第一掩膜层220中形成第二槽290,所述分割填充层241在第二方向Y分割第二槽290,第二槽290的侧壁暴露出掩膜侧墙280。
第二槽290的侧壁暴露出掩膜侧墙280。第二槽290和第一槽260之间被掩膜侧墙280隔开。
刻蚀去除分割填充层241两侧第二槽区的第一掩膜层220的工艺为湿法刻蚀工艺。
在刻蚀去除分割填充层241两侧第二槽区的第一掩膜层220的过程中,对未注入有掺杂离子的第一掩膜层220的刻蚀速率大于对注入有掺杂离子的第一掩膜层220的刻蚀速率。
在一个具体的实施例中,在刻蚀去除分割填充层241两侧第二槽区的第一掩膜层220的过程中,对未掺杂区220b的刻蚀速率未第一刻蚀速率,对离子掺杂区220a的刻蚀速率未第二刻蚀速率,第一刻蚀速度与第二刻蚀速率的比值大于等于100,如150。
由于掩膜侧墙280与未掺杂区220b的材料不同,这样避免去除分割填充层241两侧第二槽区的第一掩膜层220的工艺刻穿掩膜侧墙,避免第一槽和第二槽贯通。
第二槽290的延伸方向平行于第二方向Y。
第二槽290在第一方向X上的宽度为10纳米~60纳米。
本实施例中,还包括:刻蚀第一槽260底部的待刻蚀层200,在待刻蚀层200中形成第一目标槽;刻蚀第二槽290底部的待刻蚀层200,在待刻蚀层200中形成第二目标槽;在第一目标槽中形成第一导电层;在第二目标槽中形成第二导电层。
本实施例中,还包括:在刻蚀第一槽260底部的待刻蚀层200以及第二槽290底部的待刻蚀层200之前,刻蚀第一槽260底部的第二粘附层、底层硬掩膜层210和第一粘附层,在第一槽260底部的底层硬掩膜层210中形成第一硬掩膜槽,刻蚀第二槽290底部的第二粘附层、底层硬掩膜层210和第一粘附层,在第二槽290底部的底层硬掩膜层210中形成第二硬掩膜槽。
在一个实施例中,在刻蚀第一槽底部的第二粘附层、底层硬掩膜层和第一粘附层,刻蚀第二槽底部的第二粘附层、底层硬掩膜层和第一粘附层之后,且在形成第一导电层和第二导电层之前,去除第一掩膜层和第二粘附层;去除第一掩膜层和第二粘附层后,刻蚀第一硬掩膜槽底部的待刻蚀层,在待刻蚀层中形成第一目标槽,刻蚀第二硬掩膜槽底部的待刻蚀层,在待刻蚀层中形成第二目标槽;形成第一目标槽和第二目标槽之后,在第一目标槽和第二目标槽中、以及底层硬掩膜层上形成导电膜;平坦化导电膜直至暴露出底层硬掩膜层的顶部表面,在第一目标槽中形成第一导电层,在第二目标槽中形成第二导电层;之后,去除底层硬掩膜层和第一粘附层。
第一导电层和第二导电层的材料为金属,如铜或铝。
相应的,本实施例还提供一种采用上述方法形成的半导体器件。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (15)
1.一种半导体器件的形成方法,其特征在于,包括:
提供待刻蚀层,所述待刻蚀层包括若干分立的第一区和若干分立的第二区,第一区和第二区沿第一方向相间排布,相邻的第一区和第二区邻接;
在所述待刻蚀层的第一区和第二区上形成第一掩膜层;
在第一区的第一掩膜层上形成顶层掩膜层,顶层掩膜层在第一掩膜层表面的投影图形在第二方向分割第一区的第一掩膜层,且顶层掩膜层还沿第一方向延伸至第二区上,第二方向垂直于第一方向;
以所述顶层掩膜层为掩膜,刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层,在第一区的第一掩膜层中形成第一槽,且使位于顶层掩膜层底部的第一区第一掩膜层形成分割掩膜层,所述分割掩膜层在第二方向上分割所述第一槽。
2.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述顶层掩膜层的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
3.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述顶层掩膜层在第二方向上的尺寸为10纳米~40纳米。
4.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述分割掩膜层在第一方向上的尺寸为10纳米~60纳米,所述分割掩膜层在第二方向上的尺寸为10纳米~40纳米。
5.根据权利要求1所述的半导体器件的形成方法,其特征在于,形成所述顶层掩膜层的方法包括:在所述第一掩膜层上形成阻挡层,所述阻挡层中具有阻挡开口,所述阻挡开口位于部分第一区的第一掩膜层上,且阻挡开口还在第一方向延伸至第二区的部分第一掩膜层上;在所述阻挡开口中形成顶层掩膜层;在所述阻挡开口中形成顶层掩膜层之后,去除所述阻挡层。
6.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一掩膜层的材料包括非晶硅。
7.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第二区包括第二槽区;所述半导体器件的形成方法还包括:在形成顶层掩膜层之前,在第二槽区之外的第一掩膜层中注入掺杂离子;刻蚀去除顶层掩膜层两侧第一区的部分第一掩膜层之后,去除所述顶层掩膜层;去除所述顶层掩膜层后,在第二区的第一掩膜层中形成分割槽,所述分割槽将第二槽区的第一掩膜层在第二方向上分割;形成所述分割槽之后,在第一槽的侧壁形成掩膜侧墙;在形成所述掩膜侧墙的过程中,在所述分割槽中形成分割填充层,对于相邻的第一区和第二区,第一区的分割掩膜层和第二区的分割填充层在第二方向之间的距离大于零;形成所述掩膜侧墙和所述分割填充层后,刻蚀去除分割填充层两侧第二槽区的第一掩膜层,在第二区的第一掩膜层中形成第二槽,所述分割填充层在第二方向分割第二槽,第二槽的侧壁暴露出掩膜侧墙。
8.根据权利要求7所述的半导体器件的形成方法,其特征在于,所述掺杂离子包括硼离子或砷离子。
9.根据权利要求7所述的半导体器件的形成方法,其特征在于,所述分割填充层在第二方向上的尺寸小于等于掩膜侧墙厚度的2倍。
10.根据权利要求7所述的半导体器件的形成方法,其特征在于,所述分割填充层在第二方向上的尺寸为10纳米~40纳米。
11.根据权利要求7所述的半导体器件的形成方法,其特征在于,刻蚀去除分割填充层两侧第二槽区的第一掩膜层的工艺为湿法刻蚀工艺。
12.根据权利要求11所述的半导体器件的形成方法,其特征在于,在刻蚀去除分割填充层两侧第二槽区的第一掩膜层的过程中,对未注入有掺杂离子的第一掩膜层的刻蚀速率大于对注入有掺杂离子的第一掩膜层的刻蚀速率。
13.根据权利要求7所述的半导体器件的形成方法,其特征在于,所述掩膜侧墙和分割填充层的材料包括SiO2、SiN、TiO2、TiN、AlN或Al2O3。
14.根据权利要求7所述的半导体器件的形成方法,其特征在于,还包括:形成第二槽后,刻蚀第一槽底部的待刻蚀层,在待刻蚀层中形成第一目标槽;刻蚀第二槽底部的待刻蚀层,在待刻蚀层中形成第二目标槽;在第一目标槽中形成第一导电层;在第二目标槽中形成第二导电层。
15.一种根据权利要求1至14任意一项方法形成的半导体器件。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910156243.7A CN111640658B (zh) | 2019-03-01 | 2019-03-01 | 半导体器件及其形成方法 |
US16/802,891 US11251044B2 (en) | 2019-03-01 | 2020-02-27 | Semiconductor devices and fabrication methods thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910156243.7A CN111640658B (zh) | 2019-03-01 | 2019-03-01 | 半导体器件及其形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111640658A CN111640658A (zh) | 2020-09-08 |
CN111640658B true CN111640658B (zh) | 2023-04-25 |
Family
ID=72236142
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910156243.7A Active CN111640658B (zh) | 2019-03-01 | 2019-03-01 | 半导体器件及其形成方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11251044B2 (zh) |
CN (1) | CN111640658B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111640659B (zh) * | 2019-03-01 | 2023-04-25 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN111640666B (zh) * | 2019-03-01 | 2023-06-13 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN111834212B (zh) * | 2019-04-23 | 2023-05-26 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103794490A (zh) * | 2012-10-30 | 2014-05-14 | 中芯国际集成电路制造(上海)有限公司 | 自对准双图形的形成方法 |
CN104347371A (zh) * | 2013-07-24 | 2015-02-11 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
CN109148272A (zh) * | 2017-06-16 | 2019-01-04 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101645720B1 (ko) * | 2009-09-15 | 2016-08-05 | 삼성전자주식회사 | 패턴 구조물 및 이의 형성 방법. |
US8435884B2 (en) * | 2010-09-07 | 2013-05-07 | Globalfoundries Inc. | Method for forming an interconnect structure |
JP2013183014A (ja) * | 2012-03-01 | 2013-09-12 | Toshiba Corp | パターン形成方法 |
US8637406B1 (en) * | 2012-07-19 | 2014-01-28 | International Business Machines Corporation | Image transfer process employing a hard mask layer |
FR3003962B1 (fr) * | 2013-03-29 | 2016-07-22 | St Microelectronics Rousset | Procede d'elaboration d'un masque de photolitographie destine a la formation de contacts, masque et circuit integre correspondants |
US9793159B2 (en) * | 2013-09-27 | 2017-10-17 | Intel Corporation | Previous layer self-aligned via and plug patterning for back end of line (BEOL) interconnects |
US9129906B2 (en) * | 2013-12-05 | 2015-09-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned double spacer patterning process |
US9236292B2 (en) * | 2013-12-18 | 2016-01-12 | Intel Corporation | Selective area deposition of metal films by atomic layer deposition (ALD) and chemical vapor deposition (CVD) |
US9343322B2 (en) * | 2014-01-17 | 2016-05-17 | Macronix International Co., Ltd. | Three dimensional stacking memory film structure |
US20160049307A1 (en) * | 2014-08-15 | 2016-02-18 | Yijian Chen | Patterning method for IC fabrication using 2-D layout decomposition and synthesis techniques |
US9536778B2 (en) * | 2015-04-06 | 2017-01-03 | Globalfoundries Inc. | Self-aligned double patterning process for metal routing |
WO2017044106A1 (en) * | 2015-09-10 | 2017-03-16 | Intel Corporation | Self-aligned isotropic etch of pre-formed vias and plugs for back end of line (beol) interconnects |
US10276377B2 (en) * | 2016-05-20 | 2019-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for patterning interconnects |
US9852946B1 (en) * | 2016-06-08 | 2017-12-26 | International Business Machines Corporation | Self aligned conductive lines |
US9786545B1 (en) * | 2016-09-21 | 2017-10-10 | Globalfoundries Inc. | Method of forming ANA regions in an integrated circuit |
US9887127B1 (en) * | 2016-12-15 | 2018-02-06 | Globalfoundries Inc. | Interconnection lines having variable widths and partially self-aligned continuity cuts |
US10199265B2 (en) * | 2017-02-10 | 2019-02-05 | Globalfoundries Inc. | Variable space mandrel cut for self aligned double patterning |
US10141330B1 (en) * | 2017-05-26 | 2018-11-27 | Micron Technology, Inc. | Methods of forming semiconductor device structures, and related semiconductor device structures, semiconductor devices, and electronic systems |
CN109581817B (zh) * | 2017-09-29 | 2021-07-06 | 联华电子股份有限公司 | 半导体装置的形成方法 |
US11049768B2 (en) * | 2019-10-29 | 2021-06-29 | Micron Technology, Inc. | Methods of forming microelectronic devices, and related microelectronic devices, and electronic systems |
-
2019
- 2019-03-01 CN CN201910156243.7A patent/CN111640658B/zh active Active
-
2020
- 2020-02-27 US US16/802,891 patent/US11251044B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103794490A (zh) * | 2012-10-30 | 2014-05-14 | 中芯国际集成电路制造(上海)有限公司 | 自对准双图形的形成方法 |
CN104347371A (zh) * | 2013-07-24 | 2015-02-11 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
CN109148272A (zh) * | 2017-06-16 | 2019-01-04 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
Also Published As
Publication number | Publication date |
---|---|
US11251044B2 (en) | 2022-02-15 |
CN111640658A (zh) | 2020-09-08 |
US20200279738A1 (en) | 2020-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111640656B (zh) | 半导体器件及其形成方法 | |
CN111640658B (zh) | 半导体器件及其形成方法 | |
CN111834203B (zh) | 半导体器件及其形成方法 | |
CN111640659B (zh) | 半导体器件及其形成方法 | |
CN111640655B (zh) | 半导体器件及其形成方法 | |
CN111640665B (zh) | 半导体器件及其形成方法 | |
CN111668093B (zh) | 半导体器件及其形成方法 | |
CN111640667B (zh) | 半导体器件及其形成方法 | |
CN111834213A (zh) | 半导体器件及其形成方法 | |
CN111640664B (zh) | 半导体器件及其形成方法 | |
CN111640666B (zh) | 半导体器件及其形成方法 | |
CN112053947B (zh) | 图形化方法及其形成的半导体器件 | |
CN111834212B (zh) | 半导体器件及其形成方法 | |
CN111986989B (zh) | 半导体结构及其形成方法 | |
CN111952154A (zh) | 图形化方法及其形成的半导体器件 | |
CN111640660B (zh) | 半导体器件及其形成方法 | |
CN111668155B (zh) | 图形化方法及其形成的半导体器件 | |
CN111952170B (zh) | 半导体器件及其形成方法 | |
CN111668099B (zh) | 图形化方法及其形成的半导体器件 | |
CN111668156B (zh) | 图形化方法及其形成的半导体器件 | |
CN111640653B (zh) | 半导体结构及其形成方法 | |
CN111668091B (zh) | 半导体器件及其形成方法 | |
CN111640668A (zh) | 半导体器件及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |