CN111540328B - Goa电路及显示面板 - Google Patents

Goa电路及显示面板 Download PDF

Info

Publication number
CN111540328B
CN111540328B CN202010449696.1A CN202010449696A CN111540328B CN 111540328 B CN111540328 B CN 111540328B CN 202010449696 A CN202010449696 A CN 202010449696A CN 111540328 B CN111540328 B CN 111540328B
Authority
CN
China
Prior art keywords
transistor
electrically connected
node
signal
pull
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010449696.1A
Other languages
English (en)
Other versions
CN111540328A (zh
Inventor
陶健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202010449696.1A priority Critical patent/CN111540328B/zh
Priority to PCT/CN2020/097877 priority patent/WO2021237847A1/zh
Priority to US16/970,649 priority patent/US11682330B2/en
Publication of CN111540328A publication Critical patent/CN111540328A/zh
Application granted granted Critical
Publication of CN111540328B publication Critical patent/CN111540328B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Abstract

本申请实施例提供的GOA电路及显示面板,通过在每一级GOA单元中均设置一重置模块,从而可以在一帧结束前,每一级GOA单元均输出高电位,将所有显示区栅极打开,显示区所有像素的电荷被放完;之后每一级GOA单元均输出低电位,将显示区区所有栅极置为低电位;也即,本申请实施例可以提高提高异常下电扫黑和正常扫黑能力;并且可以提高高分辨率显示面板的GOA电路的级传稳定性。

Description

GOA电路及显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种GOA电路及显示面板。
背景技术
Gate Driver On Array,简称GOA,也就是利用现有薄膜晶体管液晶显示器阵列制程将行扫描驱动信号电路制作在阵列基板上,实现对扫描线逐行扫描的驱动方式的一项技术。
随着显示面板的分辨率越来越高,扫描行数也越来越多,其发生级传错误的概率也增大,同时在客户操作过程中有可能会出现异常掉电的情况,如果没有下电扫黑的和重置的功能,往往会造成电荷残留引起异常显示。因此,高分辨率显示面板的GOA电路的级传稳定性较差。
发明内容
本申请实施例的目的在于提供一种GOA电路及显示面板,能够解决现有的高分辨率显示面板的GOA电路的级传稳定性较差的技术问题。
第一方面,本申请实施例提供一种GOA电路,包括:多级级联的GOA单元,每一级GOA单元均包括上拉控制模块、上拉模块、下拉模块、下拉维持模块以及重置模块;
所述上拉控制模块接入上一级扫描信号、第一扫描控制信号以及低电平信号,并电性连接于第一节点;所述上拉控制模块用于根据所述上一级扫描信号、所述低电平信号以及所述第一扫描控制信号,将所述第一扫描控制信号输出至所述第一节点;
所述上拉模块接入高电平信号以及本级时钟信号,并电性连接于本级扫描信号输出端以及所述第一节点;所述上拉模块用于根据所述高电平信号、所述本级时钟信号以及所述第一节点的电位,在所述扫描信号输出端输出本级扫描信号;
所述下拉模块接入下一级时钟信号、上一级时钟信号、第二扫描控制信号、下一级扫描信号、所述低电平信号以及所述高电平信号,并电性连接于第二节点以及所述第一节点;所述下拉模块用于根据所述下一级时钟信号、所述上一级时钟信号、所述第二扫描控制信号、所述下一级扫描信号、所述低电平信号以及所述高电平信号,下拉所述第一节点的电位以及拉高所述第二节点的电位;
所述下拉维持模块接入下拉维持控制信号以及所述低电平信号,并电性连接于所述第一节点、第二节点以及所述本级扫描信号输出端;所述下拉维持模块用于根据所述下拉维持控制信号、所述低电平信号以及所述第二节点的电位,维持所述第一节点的电位以及所述本级扫描信号输出端的电位;
所述重置模块接入第一功能控制信号、第二功能控制信号以及所述高电平信号,并电性连接于所述本级扫描信号输出端;所述重置模块用于根据所述第一功能控制信号、所述第二功能控制信号以及所述高电平信号,重置所述扫描信号输出端的电位。
在本申请实施例所述的GOA电路中,所述上拉控制模块包括第三晶体管以及第一电容;
所述第三晶体管的栅极电性连接于所述上一级扫描信号,所述第三晶体管的源极电性连接于所述第一扫描控制信号,所述第三晶体管的漏极电性连接于所述第一节点;
所述第一电容的一端电性连接于所述第一节点,所述第一电容的另一端电性连接于所述低电平信号。
在本申请实施例所述的GOA电路中,所述上拉模块包括第六晶体管以及第八晶体管;
所述第六晶体管的栅极电性连接于所述高电平信号,所述第六晶体管的源极电性连接于所述第一节点,所述第六晶体管的漏极电性连接于第三节点;
所述第八晶体管的栅极电性连接于所述第三节点,所述第八晶体管的源极电性连接于所述本级时钟信号,所述第八晶体管的漏极电性连接于所述本级扫描信号输出端。
在本申请实施例所述的GOA电路中,当所述第八晶体管打开时,所述第三节点的电位大于所述第一节点的电位。
在本申请实施例所述的GOA电路中,所述下拉模块包括第一晶体管、第二晶体管、第四晶体管、第五晶体管以及第九晶体管;
所述第一晶体管的栅极电性连接于所述第一扫描控制信号,所述第一晶体管的源极电性连接于所述下一级时钟信号;
所述第二晶体管的栅极电性连接于所述第二扫描控制信号,所述第二晶体管的源极电性连接于所述上一级时钟信号;
所述第一晶体管的漏极、所述第二晶体管的漏极以及所述第五晶体管的栅极电性连接,所述第五晶体管的源极电性连接于所述高电平信号,所述第五晶体管的漏极电性连接于所述第二节点;
所述第四晶体管的栅极电性连接于所述下一级扫描信号,所述第四晶体管的源极电性连接于所述第二扫描控制信号,所述第四晶体管的漏极电性连接于所述第一节点;
所述第九晶体管的栅极电性连接于所述第一节点,所述第九晶体管的源极电性连接于所述低电平信号,所述第九晶体管的漏极电性连接于所述第二节点。
在本申请实施例所述的GOA电路中,所述下拉维持模块包括第七晶体管、第十晶体管、第十一晶体管以及第二电容;
所述第七晶体管的栅极电性连接于所述第二节点,所述第七晶体管的源极电性连接于所述低电平信号,所述第七晶体管的漏极电性连接于所述第一节点;
所述第十晶体管的栅极电性连接于所述第一功能控制信号或者第二功能控制信号,所述第十晶体管的源极电性连接于所述低电平信号,所述第十晶体管的漏极电性连接于所述第二节点;
所述第十一晶体管的栅极电性连接于所述第二节点,所述第十晶体管的源极电性连接于所述低电平信号,所述第十晶体管的漏极电线连接于所述本级扫描信号输出端。
在本申请实施例所述的GOA电路中,所述重置模块包括第十二晶体管以及第十三晶体管;
所述第十二晶体管的栅极电性连接于第四节点,所述第十二晶体管的源极电性连接于所述第一功能控制信号,所述第十二晶体管的漏极电性连接于所述本级扫描信号输出端;
所述第十三晶体管的栅极电性连接于所述高电平信号,所述第十三晶体管的源极电性连基于所述第二功能控制信号,所述第十三晶体管的漏极电性连接于所述第四节点。
在本申请实施例所述的GOA电路中,当所述第十二晶体管打开时,所述第四节点的电位大于所述第二功能控制信号的电位。
在本申请实施例所述的GOA电路中,所述下拉维持控制信号与所述第一功能控制信号或所述第二功能控制信号为同一信号。
第二方面,本申请实施例还提供一种显示面板,包括以上所述的GOA电路。
本申请实施例提供的GOA电路及显示面板,通过在每一级GOA单元中均设置一重置模块,从而可以在一帧结束前,每一级GOA单元均输出高电位,将所有显示区栅极打开,显示区所有像素的电荷被放完;之后每一级GOA单元均输出低电位,将显示区区所有栅极置为低电位;也即,本申请实施例可以提高提高异常下电扫黑和正常扫黑能力;并且可以提高高分辨率显示面板的GOA电路的级传稳定性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的GOA电路的结构示意图;
图2为图1中任一GOA单元的电路示意图;
图3为图2所示GOA单元的信号时序图;
图4为本申请实施例提供的GOA电路的重置时序示意图;以及
图5为本申请实施例提供的显示面板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。此外本申请实施例所采用的晶体管为N型晶体管或P型晶体管,其中,N型晶体管为在栅极为高电平时导通,在栅极为低电平时截止;P型晶体管为在栅极为低电平时导通,在栅极为高电平时截止。
需要说明的是,本申请实施例提供的GOA电路可用于实现正向扫描或者反向扫描。其中,正向扫描指的是,该GOA电路从第一级GOA单元至最后以及GOA单元依次启动;反向扫描指的是,该GOA单元从最后一级GOA单元至第一级GOA单元依次启动。
下面本申请实施例将以正向扫描为例进行说明。请参阅图1,图1为本申请实施例提供的GOA电路的结构示意图。如图1所示,本申请实施例提供的GOA电路10包括多级级联的GOA单元20。每一级GOA单元20均用于输出一扫描信。其中,当该GOA电路10工作时,第一级GOA单元20接入的上一级扫描信号为预先设定好的起始信号STV;随后,第二级GOA单元20、第三级GOA单元20,……,最后一级GOA单元20依次级传启动。
请参阅图2,图2为图1中任一GOA单元的电路示意图。如图2所示,该GOA单元包括上拉控制模块101、上拉模块102、下拉模块103、下拉维持模块104以及重置模块105。
其中,上拉控制模块101接入上一级扫描信号Gate N-1、第一扫描控制信号U2D以及低电平信号VGL,并电性连接于第一节点Q1。上拉控制模块101用于根据上一级扫描信号Gate N-1、低电平信号VGL以及第一扫描控制信号U2D,将第一扫描控制信号U2D输出至第一节点Q1。
其中,上拉模块102接入高电平信号VGH以及本级时钟信号CKN,并电性连接于本级扫描信号输出端以及第一节点Q1。上拉模块102用于根据高电平信号VGH、本级时钟信号CKN以及第一节点Q1的电位,在扫描信号输出端输出本级扫描信号Gate N。
其中,下拉模块103接入下一级时钟信号CKN+1、上一级时钟信号CKN-1、第二扫描控制信号D2U、下一级扫描信号Gate N+1、低电平信号VGL以及高电平信号VGH,并电性连接于第二节点Q2以及第一节点Q1。下拉模块103用于根据下一级时钟信号CKN+1、上一级时钟信号CKN-1、第二扫描控制信号D2U、下一级扫描信号Gate N+1、低电平信号VGL以及高电平信号VGH,下拉第一节点Q1的电位以及拉高第二节点Q2的电位。
其中,下拉维持模块104接入下拉维持控制信号以及低电平信号VGL,并电性连接于第一节点Q1、第二节点Q2以及本级扫描信号输出端。下拉维持模块104用于根据下拉维持控制信号、低电平信号VGL以及第二节点Q2的电位,维持第一节点Q1的电位以及本级扫描信号输出端的电位。
其中,重置模块105接入第一功能控制信号GAS1、第二功能控制信号GAS2以及高电平信号VGH,并电性连接于本级扫描信号输出端。重置模块105用于根据第一功能控制信号GAS1、第二功能控制信号GAS2以及高电平信号VGH,重置扫描信号输出端的电位。
需要说明的是,本申请实施例中的上拉控制模块101、上拉模块102、下拉模块103以及下拉维持模块104的具体电路结构并不仅仅只包括以下所描述的一种电路结构,本领域技术人员基于本申请技术方案中对以上模块的功能描述,可以得到多种可以实现相同功能的电路结构。
在一些实施例中,上拉控制模块101包括第三晶体管T3以及第一电容C1。第三晶体管T3的栅极电性连接于上一级扫描信号Gate N-1,第三晶体管T3的源极电性连接于第一扫描控制信号U2D,第三晶体管T3的漏极电性连接于第一节点Q1。第一电容C1的一端电性连接于第一节点Q1,第一电容C1的另一端电性连接于低电平信号VGL。
在一些实施例中,上拉模块102包括第六晶体管T6以及第八晶体管T8。第六晶体管T6的栅极电性连接于高电平信号VGH,第六晶体管T6的源极电性连接于第一节点Q1,第六晶体管T6的漏极电性连接于第三节点Q3。第八晶体管T8的栅极电性连接于第三节点Q3,第八晶体管T8的源极电性连接于本级时钟信号CKN,第八晶体管T8的漏极电性连接于本级扫描信号输出端。
在一些实施例中,下拉模块103包括第一晶体管T1、第二晶体管T2、第四晶体管T4、第五晶体管T5以及第九晶体管T9。第一晶体管T1的栅极电性连接于第一扫描控制信号U2D,第一晶体管T1的源极电性连接于下一级时钟信号CKN+1。第二晶体管T2的栅极电性连接于第二扫描控制信号D2U,第二晶体管T2的源极电性连接于上一级时钟信号CKN-1。第一晶体管T1的漏极、第二晶体管T2的漏极以及第五晶体管T5的栅极电性连接,第五晶体管T5的源极电性连接于高电平信号VGH,第五晶体管T5的漏极电性连接于第二节点Q2。第四晶体管T4的栅极电性连接于下一级扫描信号Gate N+1,第四晶体管T4的源极电性连接于第二扫描控制信号D2U,第四晶体管T4的漏极电性连接于第一节点Q1。第九晶体管T9的栅极电性连接于第一节点Q1,第九晶体管T9的源极电性连接于低电平信号VGL,第九晶体管T9的漏极电性连接于第二节点Q2。
在一些实施例中,下拉维持模块104包括第七晶体管T7、第十晶体管T10、第十一晶体管T11以及第二电容C2。第七晶体管T7的栅极电性连接于第二节点Q2,第七晶体管T7的源极电性连接于低电平信号VGL,第七晶体管T7的漏极电性连接于第一节点Q1。第十晶体管T10的栅极电性连接于第一功能控制信号GAS1或者第二功能控制信号GAS2,第十晶体管T10的源极电性连接于低电平信号VGL,第十晶体管T10的漏极电性连接于第二节点Q2。第十一晶体管T11的栅极电性连接于第二节点Q2,第十晶体管T10的源极电性连接于低电平信号VGL,第十晶体管T10的漏极电线连接于本级扫描信号输出端。
在一些实施例中,重置模块105包括第十二晶体管T12以及第十三晶体管T13。第十二晶体管T12的栅极电性连接于第四节点Q4,第十二晶体管T12的源极电性连接于第一功能控制信号GAS1,第十二晶体管T12的漏极电性连接于本级扫描信号输出端。第十三晶体管T13的栅极电性连接于高电平信号VGH,第十三晶体管T13的源极电性连基于第二功能控制信号GAS2,第十三晶体管T13的漏极电性连接于第四节点Q4。
下面将结合图2、图3对本申请实施例提供的GOA电路的工作原理进行说明。其中,图3为图2所示GOA单元的信号时序图。
在本申请实施例中,第一扫描控制信号U2D与第二扫描控制信号D2U为相位相反的信号,且第一扫描控制信号U2D的电位为高,第二扫描控制信号D2U的电位为低。
在本申请实施例中,下拉维持控制信号与第一功能控制信号GAS1或第二功能控制信号GAS2为同一信号。也即,本申请实施例通过将第一功能控制信号GAS1或第二功能控制信号GAS2复用为下拉维持控制信号,从而可以减少信号设置,进而为显示面板提供更多的布线空间。
请参阅图2、图3。首先,在t10时刻,上一级扫描信号Gate N-1为高电位时,第三晶体管T3导通,第一扫描控制信号U2D通过第三晶体管T3输出至第一节点Q1,使得第一节点Q1此时的电位为高。由于第六晶体管T6处于常开状态,使得第三节点Q3此时的电位也为高。并且,第一节点Q1与第二节点Q2的电位通过第一电容C1进行存储。与此同时,当上一级扫信号为高电位时,第一晶体管T1也导通,由于此时下一级时钟信号CKN+1为低电位,使得第五晶体管T5关闭,进而使得第二节点Q2的电位为低。
随后,在t20时刻,上一级扫描信号Gate N-1的电位为低,第三晶体管T3关闭,第一节点Q1的电位维持t1时刻的电位。同时,本级时钟信号CKN的电位由低转高,由于第八晶体管T8自身的寄生电容的耦合作用,使得第三节点Q3的电位瞬间发生跳变,进而使得第三节点Q3的电位达到一更高的电位。此时,第八晶体管T8打开,本级扫描信号Gate NG(n)和本级级传信号ST(n)也转为高电位输出端输出的本级扫信号的电位为高。此时,第二节点Q2的电位依然为低。也即,当第八晶体管T8打开时,第三节点Q3的电位大于第一节点Q1的电位。
最后,在t30时刻,下一级扫描信号Gate N+1的电位为高,第四晶体管T4打开,第二扫描控制信号D2U通过第四晶体管T4输出至第一节点Q1,进而下拉第一节点Q1的电位。与此同时,下一级时钟信号CKN+1为高电位,使得第五晶体管T5打开,高电平信号VGH通过第五晶体管T5输出至第二节点Q2,使得第二节点Q2的电位为高。进一步的,此时,第七晶体管T7以及第十一晶体管T11均打开,低电平信号VGL分别经第七晶体管T7以及第十一晶体管T11输出至第一节点Q1和本级扫描信号输出端,从而使得第一节点Q1电位以及本级扫描信号GateN的电位均为低。
特别的,本申请实施例通过在每一级GOA单元中均设置一重置模块105,从而可以在一帧结束前,每一级GOA单元均输出高电位,将所有显示区栅极打开,显示区所有像素的电荷被放完;之后每一级GOA单元均输出低电位,将显示区区所有栅极置为低电位。
具体的,下面将结合图2、图4进行说明。其中,图4为本申请实施例提供的GOA电路的重置时序示意图。结合图2、图4所示,在一帧结束前,首先,在t1时刻,第二扫描控制信号D2U的电位为高,且此时第十三晶体管T13导通,第二扫描控制信号D2U通过第十二晶体管T12输出至第四节点Q4,对第四节点Q4进行进行预充;接着,在t2时刻第二功能控制信号GAS2和第一功能控制信号GAS1的电位同时为高(第二功能控制信号GAS2的电位在t2时刻亦可为低,可根据实际需求进行调整)。由于第四节点Q4点受到自举效应,所以其电位会被拉到大约2倍第功能控制信号的幅值,进而输出波形也较好。也即,当第十二晶体管T12打开时,第四节点Q4的电位大于第二功能控制信号GAS2的电位。最后,在t3时刻,第一功能控制信号GAS1的电位为低,第二功能控制信号GAS2的电位为高,这样本级扫描信号输出端输出的本级扫描信号Gate N被拉低重置。
请参阅图5,图5为本申请实施例提供的显示面板的结构示意图。如图5所示,该显示面板包括显示区域100以及集成设置在显示区域100边缘上的GOA电路200;其中,该GOA电路200与上述的GOA电路10的结构和原理类似,这里不再赘述。
以上仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (9)

1.一种GOA电路,其特征在于,包括:多级级联的GOA单元,每一级GOA单元均包括上拉控制模块、上拉模块、下拉模块、下拉维持模块以及重置模块;
所述上拉控制模块接入上一级扫描信号、第一扫描控制信号以及低电平信号,并电性连接于第一节点;所述上拉控制模块用于根据所述上一级扫描信号、所述低电平信号以及所述第一扫描控制信号,将所述第一扫描控制信号输出至所述第一节点;
所述上拉模块接入高电平信号以及本级时钟信号,并电性连接于本级扫描信号输出端以及所述第一节点;所述上拉模块用于根据所述高电平信号、所述本级时钟信号以及所述第一节点的电位,在所述扫描信号输出端输出本级扫描信号;
所述下拉模块接入下一级时钟信号、上一级时钟信号、第二扫描控制信号、下一级扫描信号、所述低电平信号以及所述高电平信号,并电性连接于第二节点以及所述第一节点;所述下拉模块用于根据所述下一级时钟信号、所述上一级时钟信号、所述第二扫描控制信号、所述下一级扫描信号、所述低电平信号以及所述高电平信号,下拉所述第一节点的电位以及拉高所述第二节点的电位;
所述下拉维持模块接入下拉维持控制信号以及所述低电平信号,并电性连接于所述第一节点、第二节点以及所述本级扫描信号输出端;所述下拉维持模块用于根据所述下拉维持控制信号、所述低电平信号以及所述第二节点的电位,维持所述第一节点的电位以及所述本级扫描信号输出端的电位;
所述重置模块接入第一功能控制信号、第二功能控制信号以及所述高电平信号,并电性连接于所述本级扫描信号输出端;所述重置模块用于根据所述第一功能控制信号、所述第二功能控制信号以及所述高电平信号,重置所述扫描信号输出端的电位;
所述重置模块包括第十二晶体管以及第十三晶体管;
所述第十二晶体管的栅极电性连接于第四节点,所述第十二晶体管的源极电性连接于所述第一功能控制信号,所述第十二晶体管的漏极电性连接于所述本级扫描信号输出端;
所述第十三晶体管的栅极电性连接于所述高电平信号,所述第十三晶体管的源极电性连基于所述第二功能控制信号,所述第十三晶体管的漏极电性连接于所述第四节点。
2.根据权利要求1所述的GOA电路,其特征在于,所述上拉控制模块包括第三晶体管以及第一电容;
所述第三晶体管的栅极电性连接于所述上一级扫描信号,所述第三晶体管的源极电性连接于所述第一扫描控制信号,所述第三晶体管的漏极电性连接于所述第一节点;
所述第一电容的一端电性连接于所述第一节点,所述第一电容的另一端电性连接于所述低电平信号。
3.根据权利要求1所述的GOA电路,其特征在于,所述上拉模块包括第六晶体管以及第八晶体管;
所述第六晶体管的栅极电性连接于所述高电平信号,所述第六晶体管的源极电性连接于所述第一节点,所述第六晶体管的漏极电性连接于第三节点;
所述第八晶体管的栅极电性连接于所述第三节点,所述第八晶体管的源极电性连接于所述本级时钟信号,所述第八晶体管的漏极电性连接于所述本级扫描信号输出端。
4.根据权利要求3所述的GOA电路,其特征在于,当所述第八晶体管打开时,所述第三节点的电位大于所述第一节点的电位。
5.根据权利要求1所述的GOA电路,其特征在于,所述下拉模块包括第一晶体管、第二晶体管、第四晶体管、第五晶体管以及第九晶体管;
所述第一晶体管的栅极电性连接于所述第一扫描控制信号,所述第一晶体管的源极电性连接于所述下一级时钟信号;
所述第二晶体管的栅极电性连接于所述第二扫描控制信号,所述第二晶体管的源极电性连接于所述上一级时钟信号;
所述第一晶体管的漏极、所述第二晶体管的漏极以及所述第五晶体管的栅极电性连接,所述第五晶体管的源极电性连接于所述高电平信号,所述第五晶体管的漏极电性连接于所述第二节点;
所述第四晶体管的栅极电性连接于所述下一级扫描信号,所述第四晶体管的源极电性连接于所述第二扫描控制信号,所述第四晶体管的漏极电性连接于所述第一节点;
所述第九晶体管的栅极电性连接于所述第一节点,所述第九晶体管的源极电性连接于所述低电平信号,所述第九晶体管的漏极电性连接于所述第二节点。
6.根据权利要求1所述的GOA电路,其特征在于,所述下拉维持模块包括第七晶体管、第十晶体管、第十一晶体管以及第二电容;
所述第七晶体管的栅极电性连接于所述第二节点,所述第七晶体管的源极电性连接于所述低电平信号,所述第七晶体管的漏极电性连接于所述第一节点;
所述第十晶体管的栅极电性连接于所述第一功能控制信号或者第二功能控制信号,所述第十晶体管的源极电性连接于所述低电平信号,所述第十晶体管的漏极电性连接于所述第二节点;
所述第十一晶体管的栅极电性连接于所述第二节点,所述第十晶体管的源极电性连接于所述低电平信号,所述第十晶体管的漏极电线连接于所述本级扫描信号输出端。
7.根据权利要求1所述的GOA电路,其特征在于,当所述第十二晶体管打开时,所述第四节点的电位大于所述第二功能控制信号的电位。
8.根据权利要求1所述的GOA电路,其特征在于,所述下拉维持控制信号与所述第一功能控制信号或所述第二功能控制信号为同一信号。
9.一种显示面板,其特征在于,包括权利要求1-8任一项所述的GOA电路。
CN202010449696.1A 2020-05-25 2020-05-25 Goa电路及显示面板 Active CN111540328B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010449696.1A CN111540328B (zh) 2020-05-25 2020-05-25 Goa电路及显示面板
PCT/CN2020/097877 WO2021237847A1 (zh) 2020-05-25 2020-06-24 Goa电路及显示面板
US16/970,649 US11682330B2 (en) 2020-05-25 2020-06-24 GOA circuit and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010449696.1A CN111540328B (zh) 2020-05-25 2020-05-25 Goa电路及显示面板

Publications (2)

Publication Number Publication Date
CN111540328A CN111540328A (zh) 2020-08-14
CN111540328B true CN111540328B (zh) 2021-03-16

Family

ID=71977853

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010449696.1A Active CN111540328B (zh) 2020-05-25 2020-05-25 Goa电路及显示面板

Country Status (3)

Country Link
US (1) US11682330B2 (zh)
CN (1) CN111540328B (zh)
WO (1) WO2021237847A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114203094B (zh) * 2021-12-24 2023-06-27 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110782855A (zh) * 2019-10-12 2020-02-11 武汉华星光电技术有限公司 G0a电路和显示面板
CN111081183A (zh) * 2019-12-19 2020-04-28 武汉华星光电技术有限公司 Goa器件及显示面板

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI384756B (zh) * 2009-12-22 2013-02-01 Au Optronics Corp 移位暫存器
CN104282270B (zh) 2014-10-17 2017-01-18 京东方科技集团股份有限公司 栅极驱动电路、显示电路及驱动方法和显示装置
CN104267519B (zh) * 2014-10-22 2017-11-03 深圳市华星光电技术有限公司 Tft阵列基板
CN106157923B (zh) * 2016-09-26 2019-10-29 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107610736B (zh) * 2017-09-27 2021-09-14 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN108648705B (zh) * 2018-03-30 2020-03-27 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN108766357B (zh) * 2018-05-31 2020-04-03 京东方科技集团股份有限公司 信号合并电路、栅极驱动单元、栅极驱动电路和显示装置
CN109036303A (zh) 2018-07-24 2018-12-18 武汉华星光电技术有限公司 Goa电路及显示装置
CN108735141A (zh) 2018-07-27 2018-11-02 武汉华星光电技术有限公司 驱动电路
CN210155492U (zh) * 2019-08-16 2020-03-17 北京京东方显示技术有限公司 阵列基板以及显示装置
CN111402829B (zh) * 2020-04-10 2021-07-27 苏州华星光电技术有限公司 Goa电路、显示面板
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
CN113744698B (zh) * 2021-07-30 2023-03-17 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110782855A (zh) * 2019-10-12 2020-02-11 武汉华星光电技术有限公司 G0a电路和显示面板
CN111081183A (zh) * 2019-12-19 2020-04-28 武汉华星光电技术有限公司 Goa器件及显示面板

Also Published As

Publication number Publication date
CN111540328A (zh) 2020-08-14
WO2021237847A1 (zh) 2021-12-02
US11682330B2 (en) 2023-06-20
US20230134368A1 (en) 2023-05-04

Similar Documents

Publication Publication Date Title
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
CN108389539B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108766340B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106952602B (zh) 反相器模块、移位寄存器单元、阵列基板及显示装置
CN108573668B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN109493783B (zh) Goa电路及显示面板
CN111754923B (zh) Goa电路以及显示面板
CN109243351B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US10580375B2 (en) Gate drive circuit
CN109935192B (zh) Goa电路及显示面板
CN111145680B (zh) 驱动电路及显示面板
CN109410820B (zh) Goa电路及显示面板
CN107622746B (zh) 移位寄存单元、其驱动方法、显示面板及显示装置
CN110007628B (zh) Goa电路及显示面板
US20210264868A1 (en) Display panel, manufacturing method thereof, and display device
CN110111715B (zh) Goa电路及显示面板
CN109166542B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN106991958B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US20190340967A1 (en) Shift register units, gate scanning circuits, driving methods and display apparatuses
CN111754925A (zh) Goa电路以及显示面板
CN206040190U (zh) 移位寄存器单元及栅极驱动电路、显示装置
US11423823B2 (en) Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal
CN106448539B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109345998B (zh) Goa电路及显示面板
CN113257205B (zh) 一种栅极驱动电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant