CN104282270B - 栅极驱动电路、显示电路及驱动方法和显示装置 - Google Patents

栅极驱动电路、显示电路及驱动方法和显示装置 Download PDF

Info

Publication number
CN104282270B
CN104282270B CN201410555509.2A CN201410555509A CN104282270B CN 104282270 B CN104282270 B CN 104282270B CN 201410555509 A CN201410555509 A CN 201410555509A CN 104282270 B CN104282270 B CN 104282270B
Authority
CN
China
Prior art keywords
signal
transistor
grid
unit
outfan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410555509.2A
Other languages
English (en)
Other versions
CN104282270A (zh
Inventor
曹昆
吴仲远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201410555509.2A priority Critical patent/CN104282270B/zh
Publication of CN104282270A publication Critical patent/CN104282270A/zh
Priority to PCT/CN2015/077384 priority patent/WO2016058352A1/zh
Priority to EP15775603.2A priority patent/EP3208792B1/en
Priority to US14/787,934 priority patent/US9892676B2/en
Application granted granted Critical
Publication of CN104282270B publication Critical patent/CN104282270B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/065Waveforms comprising zero voltage phase or pause
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Abstract

本发明的实施例公开一种栅极驱动电路、显示电路及驱动方法和显示装置,能够在像素外部阈值补偿过程中提供配合的栅极驱动信号。该栅极驱动电路,包括:至少三个GOA单元,每个所述GOA单元包括:信号输入端、输出端、复位端和闲置输出端。本发明的实施例用于显示器制造。

Description

栅极驱动电路、显示电路及驱动方法和显示装置
技术领域
本发明涉及显示器制造领域,尤其涉及一种栅极驱动电路、显示电路及驱动方法和显示装置。
背景技术
由于有机发光二极管(英文:Organic Light)Emitting Diode,简称OLED)像素设计多采用电流控制型,因此整个面板内各像素单元的驱动晶体管的Vth(阈值电压)不均一,并且长期工作后产生的Vth偏移会降低面板显示的均匀性,因此通过Vth补偿像素设计来避免避免上述问题的发生。为了提高OLED显示面板的工艺集成度,同时降低成本,采用集成栅极驱动技术(英文:gate driver on array,简称GOA)是未来的发展趋势。但是OLED的Vth补偿像素设计需要外围栅极驱动电路与之相配合提供进行Vth补偿过程中的驱动信号,因此对栅极驱动电路提出了更高的要求。
在现有技术中像素的Vth补偿分为像素内部阈值补偿和像素外部阈值补偿,其中,像素外部补偿的方式具体为通过在像素外部设置一个阈值补偿单元向像素提供补偿信号,而在此阈值补偿的过程中需要外围栅极驱动电路提供配合的栅极驱动信号。
发明内容
本发明的实施例提供一种栅极驱动电路、显示电路及驱动方法和显示装置,能够在像素外部阈值补偿过程中提供配合的栅极驱动信号。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种栅极驱动电路,包括:至少三个GOA单元,每个所述GOA单元包括:信号输入端、输出端、复位端和闲置输出端;
其中,第1级GOA单元的信号输入端输入第一帧起始信号,第1级GOA单元的复位端连接第3级GOA单元的闲置输出端;
第2级GOA单元的信号输入端输入第二帧起始信号;
第2n级GOA单元的复位端连接第2n-1级GOA单元的闲置输出端和第2n+1级GOA单元的信号输入端;
第2n+1级GOA单元的复位端连接第2n+3级GOA单元的闲置输出 端;
第2n+2级GOA单元的信号输入端连接第2n级GOA单元的闲置输出端;
所述第2n级GOA单元的输出端和第2n+1级GOA单元的输出端通过逻辑或单元向第n行像素单元输出栅极扫描信号,其中,n为正整数。
可选的,所述栅极驱动电路还包括设置在所述逻辑或单元和所述第n行像素单元之间的逻辑反向单元;
所述第2n级GOA单元的输出端和第2n+1级GOA单元的输出端连接至逻辑或单元的输入端,所述逻辑或单元的输出端连接至逻辑反向单元的输入端,所述逻辑反向单元的输出端输出所述第二栅极扫描信号,其中,n为正整数。
可选的,包括:所述GOA单元包括:上拉单元、下拉单元、复位单元、闲置输出单元和输出单元;
所述上拉单元连接信号输入端、第一电平端、第一时钟信号端、第二时钟信号端、第一节点、第二节点、第三节点和第四节点;其中所述上拉单元用于在所述信号输入端、第一电平端、第一时钟信号端和第二时钟信号端的信号控制下将所述第一节点的电压与所述信号输入端拉齐,将所述第二节点的电压与所述信号输入端拉齐或将所述第二节点的电压与所述第四节点的电压拉齐,将所述第三节点的电压与所述第一电平端的电压拉齐,将所述第四节点的电压与所述第一时钟信号端的电压拉齐;
所述下拉单元连接第二电平端、第三电平端、所述闲置输出端、所述输出端、第一节点、第二节点、第三节点和第四节点;用于在所述第一节点的信号控制下将所述第三节点的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述第一节点及所述第二节点的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述闲置输出端的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述输出端的电压与所述第三电平端拉齐,在所述第三节点的信号控制下将所述第四节点的电压与所述第三电平端拉齐;
所述复位单元连接复位端、第二电平端、第一节点和第二节点, 用于在所述复位端的信号控制下将所述第一节点及第二节点的电压与所述第二电平端拉齐;
所述闲置输出单元连接第一节点、第二时钟信号端和闲置输出端;用于在所述第一节点的控制下在所述闲置输出端输出所述第二时钟信号端的信号;
所述输出单元连接第一节点、第二时钟信号端和输出端,用于在所述第一节点的控制下在所述输出端输出所述第二时钟信号端的信号。
可选的,所述闲置输出单元包括:第一晶体管,所述第一晶体管的栅极连接第一节点,所述第一晶体管的源极连接第二时钟信号端,所述第一晶体管的漏极连接所述闲置输出端。
可选的,所述上拉单元包括:第四晶体管、第六晶体管、第七晶体管、第十一晶体管、第十四晶体管;
所述第四晶体管的栅极和源极连接第一电平端,所述第四晶体管的漏极连接第二节点;
所述第六晶体管的栅极和源极连接所述信号输入端,所述第六晶体管的漏极第二节点;
所述第七晶体管的栅极连接所述第一节点,所述第七晶体管的源极连接所述第二时钟信号端,所述第七晶体管的漏极连接第四节点;
所述第十一晶体管的栅极连接所述栅极连接所述闲置输出端,所述第十一晶体管的源极连接所述第二节点,所述第十一晶体管的漏极连接所述第四节点;
所述第十四晶体管的栅极连接第一时钟信号端,所述第十四晶体管的源极连接所述第二节点,所述第十四晶体管的漏极连接所述第一节点。
可选的,所述下拉单元包括:第二晶体管、第三晶体管、第五晶体管、第八晶体管、第十晶体管和第十三晶体管;
所述第二晶体管的栅极连接第三节点,所述第二晶体管的源极连接所述闲置输出端,所述第二晶体管的漏极连接第二电平端;
所述第三晶体管的栅极连接所述第一节点,所述第三晶体管的源 极连接所述第三节点,所述第三晶体管的漏极连接所述第二电平端;
所述第五晶体管的栅极连接所述第三节点,所述第五晶体管的源极连接所述第一节点,所述第五晶体管的漏极连接所述第二节点;
所述第八晶体管的栅极连接所述第三节点,所述第八晶体管的源极连接所述第四节点,所述第八晶体管的漏极连接第三电平端;
所述第十晶体管的栅极连接所述第三节点,所述第十晶体管的源极连接所述输出端,所述第十晶体管的漏极连接所述第三电平端;
所述第十三晶体管的栅极连接所述第三节点,所述第十三晶体管的源极连接所述第二节点,所述第十三晶体管的漏极连接所述第二电平端。
可选的,所述复位单元包括:第十二晶体管和第十五晶体管,其中:
所述第十二晶体管的栅极连接所述复位端,所述第十二晶体管的源极连接所述第一节点,所述第十二晶体管的漏极连接所述第二节点;
所述第十五晶体管的栅极连接所述复位端,所述第十五晶体管的源极连接所述第二节点,所述第十五晶体管的漏极连接所述第二电平端。
可选的,所述输出单元包括第九晶体管,所述第九晶体管的栅极连接所述第一节点,所述第九晶体管的源极连接所述第二时钟信号端,所述第九晶体管的漏极连接所述输出端。
可选的,所述第一帧起始信号为单脉冲信号,所述第二帧起始信号为多脉冲信号;
或者,所述第二帧起始信号为单脉冲信号,所述第二帧起始信号的脉冲宽度包含输入所述第一栅极驱动单元的时钟信号的至少两个时钟周期。
可选的,所述第2n级GOA单元和2n+2级GOA单元之间级联m级GOA单元。
第二方面,提供一种显示电路,包括像素单元、数据电压单元,还包括第一栅极驱动单元和第二栅极驱动单元;
其中,所述第一栅极驱动单元为上述任一栅极驱动电路;
所述第二栅极驱动单元为上述任一栅极驱动电路;
所述第一栅极驱动单元用于向所述像素单元输入第一栅极扫描信号;
所述第二栅极驱动单元用于向所述像素单元输入第二栅极扫描信号;
所述像素单元用于在所述第一栅极扫描信号和所述第二栅极扫描信号的控制下通过所述数据电压单元进行阈值补偿,并同时显示灰阶。
第三方面,提供一种显示电路的驱动方法,包括:
通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;
通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;
通过数据电压单元向所述像素单元输入阈值补偿信号和灰阶驱动信号;
通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元根据所述阈值补偿信号进行阈值补偿,并同时根据所述灰阶驱动信号显示灰阶。
可选的,所述第一栅极扫描信号和所述第二栅极扫描信号为多脉冲信号。
可选的,所述第一栅极扫描信号为包含至少两种脉冲宽度的脉冲信号,和/或所述第二栅极扫描信号为包含至少两种脉冲宽度的脉冲信号。
第四方面,提供一种显示装置,包括:上述的显示电路。
上述方案中,通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元同时进行阈值补偿和灰阶显示,由于像素单元的阈值补偿和灰阶显示可以同时在两个栅极驱动单元的信号控制下进行,从而实现在像素外部阈值补偿过程中提供配合的栅极驱动信号。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明的实施例提供的一种显示电路的结构示意图;
图2为本发明的实施例提供的栅极驱动电路的结构示意图;
图3为本发明的另一实施例提供的栅极驱动电路的结构示意图;
图4为本发明的实施例提供的一种GOA单元的结构示意图;
图5为本发明的另一实施例提供的一种GOA单元的结构示意图;
图6为本发明的实施例提供的一种GOA单元的级联方式结构示意图;
图7为本发明的实施例提供的一种时序信号状态图图一;
图8为本发明的实施例提供的一种时序信号状态图图二;
图9为本发明的实施例提供的一种时序信号状态图图三;
图10为本发明的实施例提供的一种时序信号状态图图四;
图11为本发明的实施例提供的一种像素单元的结构示意图;
图12为本发明的实施例提供的一种时序信号状态图图五;
图13为本发明的实施例提供的一种显示电路的驱动方法流程示意图。
具体实施方式
下面结合附图对本发明实施例提供的图像放大方法及装置进行详细描述,其中用相同的附图标记指示本文中的相同元件。在下面的描述中,为便于解释,给出了大量具体细节,以便提供对一个或多个实施例的全面理解。然而,很明显,也可以不用这些具体细节来实现所述实施例。在其它例子中,以方框图形式示出公知结构和设备,以便于描述一个或多个实施例。
此外,本申请文件中描述的“A和/或B”表示三种选择:A,或者,B,或者,A和B。也即“和/或”即可以表示“和“的关系,也可以表示“或”的关系。
本发明所有实施例中采用的开关晶体管和驱动晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定开关晶体管的中间端为栅极、信号输入端为漏极、输出端为源极。此外本发明实施例所采用的开关晶体管包括P型开关晶体管和N型开关晶体管两种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管为在栅极为高电平时导通,在栅极为低电平时截止;驱动晶体管包括P型和N型,其中P型驱动晶体管在栅极电压为低电平(栅极电压小于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态;其中N型驱动晶体管的栅极电压为高电平(栅极电压大于源极电压),且栅极源极的压差的绝对值大于阈值电压时处于放大状态或饱和状态。
参照图1所示,本发明的实施例提供一种显示电路,像素单元11、数据电压单元14,还包括第一栅极驱动电路12和第二栅极驱动电路13;
所述第一栅极驱动单元12用于向所述像素单元11输入第一栅极扫描信号;
所述第二栅极驱动单元13用于向所述像素单元11输入第二栅极扫描信号;
所述像素单元11用于在所述第一栅极扫描信号和所述第二栅极扫描信号的控制下通过所述数据电压单元14进行阈值补偿,并同时显示灰阶。
其中,根据现有技术像素单元11为按照阵列形式排列,其中数据电压单元14能够提供带有阈值电压补偿信号的数据线信号,以对像素单元11进行阈值补偿,本发明的对像素单元11的具体电路结构不做限制,其中像素单元11通过至少两个栅极扫描信号控制工作时序。
上述方案中,通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元同时进行阈值补偿和灰阶显示,由于像素单元的阈值补偿和灰阶显 示可以同时在两个栅极驱动单元的信号控制下进行,从而实现在像素外部阈值补偿过程中提供配合的栅极驱动信号。
本发明的实施例提供了第一栅极驱动单元12和第二栅极驱动单元13的具体结构,参照图2所示,本发明的实施例提供一种栅极驱动电路,用于上述的第一栅极驱动单元12和第二栅极驱动单元13;
其中,该栅极驱动电路包括:至少三个GOA单元,每个所述GOA单元包括:信号输入端INPUT、输出端OUT、复位端RESET和闲置输出端COUT;
其中,第1级GOA单元的信号输入端INPUT输入第一帧起始信号STV1,第1级GOA单元的复位端连接第3级GOA单元的闲置输出端COUT;
第2级GOA单元的信号输入端输入第二帧起始信号STV2;
第2n级GOA单元的复位端RESET连接第2n-1级GOA单元的闲置输出端COUT和第2n+1级GOA单元的信号输入端INPUT;
第2n+1级GOA单元的复位端RESET连接第2n+3级GOA单元的闲置输出端COUT;
第2n+2级GOA单元的信号输入端INPUT连接第2n级GOA单元的闲置输出端COUT;
所述第2n级GOA单元的输出端OUT和第2n+1级GOA单元的输出端OUT通过逻辑或单元OR向第n行像素单元输出栅极扫描信号Gate(n),其中,n为正整数。
其中,可以理解的是,逻辑或单元OR能够将所述第2n级GOA单元的输出端OUT和第2n+1级GOA单元的输出端OUT的信号在时域上叠加输出。
示意性的,参照图3所示,还可以通过将第2n级GOA单元的输出端和第2n+1级GOA单元的输出端连接至逻辑或单元OR的输入端,将逻辑或单元的输出端连接至逻辑反向单元NG的输入端,通过逻辑反向单元NG的输出端输出栅极扫描信号Gate(n)。其中,可以理解的是,逻辑反向单元NG能够将逻辑或单元OR的输入端的信号反相180°后输出。
其中可选的,参照图4所示上述的GOA单元包括:上拉单元41、下拉单元42、复位单元43、闲置输出单元44和输出单元45;
所述上拉单元41连接信号输入端INPUT、第一电平端V1、第一时钟信号端CLKA、第二时钟信号端CLKB、第一节点a、第二节点b、第三节点c和第四节点d;其中所述上拉单元41用于在所述信号输入端INPUT、第一电平端V1、第一时钟信号端CLKA和第二时钟信号端CLKB的信号控制下将所述第一节点a的电压与所述信号输入端INPUT拉齐,将所述第二节点b的电压与所述信号输入端INPUT拉齐或将所述第二节点b的电压与所述第四节点d的电压拉齐,将所述第三节点c的电压与所述第一电平端V1的电压拉齐,将所述第四节点d的电压与所述第一时钟信号端CLKA的电压拉齐;
所述下拉单元42连接第二电平端V2、第三电平端V3、所述闲置输出端COUT、所述输出端OUT、第一节点a、第二节点b、第三节点c和第四节点d;用于在所述第一节点a的信号控制下将所述第三节点c的电压与所述第二电平端V2拉齐,在所述第三节点c的信号控制下将所述第一节点a及所述第二节点b的电压与所述第二电平端V2拉齐,在所述第三节点c的信号控制下将所述闲置输出端OUT的电压与所述第二电平端V2拉齐,在所述第三节点c的信号控制下将所述输出端OUT的电压与所述第三电平端V3拉齐,在所述第三节点c的信号控制下将所述第四节点d的电压与所述第三电平端V3拉齐;
所述复位单元43连接复位端RESET,第二电平端V2、第一节点a和第二节点b;用于在所述复位端RESET的信号控制下将所述第一节点a及第二节点b的电压与所述第二电平端V2拉齐;
所述闲置输出单元44连接第一节点a、第二时钟信号端CLKB,和闲置输出端COUT;用于在所述第一节点a的控制下在所述闲置输出端COUT输出所述第二时钟信号端CLKB的信号;
所述输出单元45连接第一节点a、第二时钟信号端CLKB,和输出端OUT;用于在所述第一节点a的控制下在所述输出端OUT输出所述第二时钟信号端CLKB的信号。
进一步的,参照图5所示,本发明的实施例提供了一种GOA单元的具体结构,其中,所述闲置输出单元包括:第一晶体管M1,所述第一晶体管M1的栅极连接第一节点a,所述第一晶体管M1的源极连接第二时钟信号端CLKB,所述第一晶体管M1的漏极连接所述闲置输出端COUT。
所述上拉单元包括:第四晶体管M4、第六晶体管M6、第七晶体管M7、第十一晶体管M11、第十四晶体管M14;
所述第四晶体管M4的栅极和源极连接第一电平端V1,所述第四晶体管M4的漏极连接第二节点b;
所述第六晶体管M6的栅极和源极连接所述信号输入端INPUT,所述第六晶体管M6的漏极第二节点b;
所述第七晶体管M7的栅极连接所述第一节点a,所述第七晶体管M7的源极连接所述第二时钟信号端CLKB,所述第七晶体管M7的漏极连接第四节点d;
所述第十一晶体管M11的栅极连接所述栅极连接所述闲置输出端COUT,所述第十一晶体管M11的源极连接所述第二节点b,所述第十一晶体管M11的漏极连接所述第四节点d;
所述第十四晶体管M14的栅极连接第一时钟信号端CLKA,所述第十四晶体管M14的源极连接所述第二节点b,所述第十四晶体管M14的漏极连接所述第一节点a。
所述下拉单元包括:第二晶体管M2、第三晶体管M3、第五晶体管M5、第八晶体管M8、第十晶体管M10和第十三晶体管M13;
所述第二晶体管M2的栅极连接第三节点c,所述第二晶体管M2的源极连接所述闲置输出端COUT,所述第二晶体管M2的漏极连接第二电平端V2;
所述第三晶体管M3的栅极连接所述第一节点a,所述第三晶体管M3的源极连接所述第三节点c,所述第三晶体管M3的漏极连接所述第二电平端V2;
所述第五晶体管M5的栅极连接所述第三节点c,所述第五晶体管M5的源极连接所述第一节点a,所述第五晶体管M5的漏极连接所述第二节点b;
所述第八晶体管M8的栅极连接所述第三节点c,所述第八晶体管M8的源极连接所述第四节点d,所述第八晶体管M8的漏极连接第三电平端V3;
所述第十晶体管M10的栅极连接所述第三节点c,所述第十晶体管 M10的源极连接所述输出端OUT,所述第十晶体管M10的漏极连接所述第三电平端V3;
所述第十三晶体管M13的栅极连接所述第三节点c,所述第十三晶体管M13的源极连接所述第二节点b,所述第十三晶体管M13的漏极连接所述第二电平端V2。
所述复位单元包括:第十二晶体管M12和第十五晶体管M15,其中:
所述第十二晶体管M12的栅极连接所述复位端RESET,所述第十二晶体管M12的源极连接所述第一节点a,所述第十二晶体管M12的漏极连接所述第二节点b;
所述第十五晶体管M15的栅极连接所述复位端RESET,所述第十五晶体管M15的源极连接所述第二节点b,所述第十五晶体管M15的漏极连接所述第二电平端V2。
所述输出单元包括第九晶体管M9,所述第九晶体管M9的栅极连接所述第一节点a,所述第九晶体管M9的源极连接所述第二时钟信号端CLKB,所述第九晶体管M9的漏极连接所述输出端OUT。
进一步可选的,所述第一帧起始信号为单脉冲信号,所述第二帧起始信号为多脉冲信号;或者,所述第二帧起始信号为单脉冲信号,所述第二帧起始信号的脉冲宽度包含输入所述第一栅极驱动单元的时钟信号的至少两个时钟周期。
进一步的,所述第2n级GOA单元和2n+2级GOA单元之间级联m级GOA单元。示例性的,参照6所示,当n=1时,第二帧起始信号STV2对M1、M7和M9的控制端(即节点a)进行充电,CLKA和CLKB的时钟信号频率较低时,节点a的信号的衰减会影响GOA单元的正常工作,因此通过在第2n级GOA单元和2n+2级GOA单元之间级联m级GOA单元并相应地提高CLKA和CLKB的时钟信号的频率从而避免节点a的信号的衰减会对GOA单元的影响。其中,级联的方式为:相邻的两个GOA单元中,上一级GOA单元的闲置输出端COUT连接下一级GOA单元的信号输入端INPUT,上一级GOA单元的复位端RESET连接下一级GOA单元的闲置输出端COUT。
参照如图7、8、9所示的时序信号图,对上述的栅极驱动电路的 功能进行介绍,其中,上述GOA单元中各晶体管可以为N型开关晶体管,或P型开关晶体管,以下以N型开关晶体管为例进行说明,其中第一电平端V1的信号为高电平VGH,第二电平端V2的信号为第一低电平VGL1,第三电平端V3的信号为第二低电平VGL2;参照图2所示,对于栅极驱动电路中的GOA单元,奇数级的GOA单元(如图2中的S/R2-0、S/R2-1)的第一时钟信号端CLKA输入第一时钟信号CLK1,第二时钟信号端CLKB输入第二时钟信号CLK2,第一级GOA单元的信号输入端INPUT输入第一帧起始信号STV1;其中CLK1和CLK2为一对反相的时钟信号,即CLK1和CLK2的相位差为180°,例如:CLK1和CLK2占空比相同(示例性的占空比均为50%)、频率相同、相位差为180°;其中两个相邻的奇数级的GOA单元中一个GOA单元的第一时钟信号端CLKA输入的时钟信号与另一个GOA单元的第一时钟信号端CLKA输入的时钟信号相位相反(即存在180°相位差);偶数级的GOA单元(如图2中的S/R1-1、S/R1-2)中,GOA单元S/R1-2x的第一时钟信号端CLKA输入第三时钟信号CLK3、第二时钟信号端CLKB输入第四时钟信号CLK4,GOA单元S/R1-(2x-1)的第一时钟信号端CLKA输入第五时钟信号CLK5、第二时钟信号端CLKB输入第六时钟信号CLK6;第2级GOA单元(S/R1-1)的信号输入端INPUT输入第二帧起始信号STV2;CLK3和CLK4为一对反相的时钟信号,即CLK3和CLK4的相位差为180°,例如:CLK3和CLK4占空比相同(示例性的占空比均为50%)、频率相同、相位差为180°;CLK5和CLK6为一对反相的时钟信号,即CLK5和CLK6的相位差为180°,例如:CLK5和CLK6占空比相同(示例性的占空比均为50%)、频率相同、相位差为180°;CLK3与CLK5存在预设的相位差,示例性的,CLK3与CLK5存在90°或180°相位差,或者CLK5的脉冲上升沿比CLK3的脉冲的上升沿延迟四分之一周期或二分之一周期;其中,CLK3的频率与CLK1的频率不同,如:CLK3的频率大于CLK1的频率,即CLK3的脉冲宽度小于CLK1的脉冲宽度,CLK5的频率大于CLK1的频率,即CLK5的脉冲宽度小于CLK1的脉冲宽度;示例性的CLK3的脉冲宽度为CLK1的脉冲宽度的50%;CLK5的脉冲宽度为CLK1的脉冲宽度的50%。
其中,对于栅极驱动电路中偶数级的GOA单元,在本级输出过程中,上拉单元41中的各个晶体管为导通状态,下拉单元42中的各个晶体管为截止状态;复位单元43中的各个晶体管为截止状态,输出单元 45和闲置输出单元44中的各个晶体管的导通状态。参照图7所示,第2级GOA单元(S/R1-1)的输出端输出多脉冲信号,参照图8所示,提供一种多脉冲信号的具体实现方式,第二帧起始信号STV2为多脉冲信号;或者,如图9所示,通过调整第二帧起始信号STV2脉冲宽度,使得STV2的脉冲宽度包含输入所述第一栅极驱动单元的时钟信号CLK4的至少两个时钟周期,即在STV2的一个脉冲宽度的时长中,CLK4包含四个脉冲信号;针对图9,如果各晶体管为高电平导通,在STV2的一个高电平脉冲的时间周期内,CLK4为高电平时,输出单元能够将CLK4的信号作为第2级GOA单元(S/R1-1)的输出信号,由于在STV2的一个脉冲宽度的时长中,CLK4包含四个脉冲信号,因此第2级GOA单元(S/R1-1)的输出端输出的信号为包含4个脉冲的多脉冲信号,对于之后的第2n级GOA单元因为2n-2级的GOA单元的COUT端输出的为多脉冲信号,因此第2n级GOA单元的信号输入端INPUT也为多脉冲信号(即进位信号也为多脉冲信号),因此第2n级GOA单元的输出端OUT也得到多脉冲信号的输出。在本级非输出过程中,上拉单元41中的各个晶体管为截止状态,下拉单元42中的各个晶体管为导通状态;复位单元43中的各个晶体管为导通状态,输出单元45和闲置输出单元44中的各个晶体管的截止状态;此时输出单元45的OUT端不输出,闲置输出单元44的COUT端也不输出。
对于栅极驱动电路中奇数级的GOA单元,在本级GOA单元输出过程中,上拉单元41中的各个晶体管为导通状态,下拉单元42中的各个晶体管为截止状态;复位单元43中的各个晶体管为截止状态,输出单元45和闲置输出单元44中的各个晶体管的导通状态;示例性的,参照图8所示,第3级GOA单元(S/R2-1)的输出端输出单脉冲信号,因此栅极驱动单元中奇数级的GOA单元序列均输出单脉冲信号,其为常规方式本发明的实施例不在结合STV1及CLK1和CLK2的时序附图进行详述。在本级GOA单元非输出过程中,上拉单元41中的各个晶体管为截止状态,下拉单元42中的各个晶体管为导通状态;复位单元43中的各个晶体管为导通状态,输出单元45和闲置输出单元44中的各个晶体管的截止状态;此时输出单元45的OUT端不输出,闲置输出单元44的COUT端也不输出。
第2n级的GOA单元的输出信号和第2n+1级的GOA单元的输出信 号通过逻辑或单元OR进行叠加输出,得到第n行像素单元的栅极驱动信号Gata(n),如图7所示,将第2级GOA单元(S/R1-1)的输出端输出的包含四个脉冲的多脉冲信号与第3级GOA单元(S/R2-1)的输出端输出单脉冲信号叠加输出得到Gata(3),由于CLK3的脉冲宽度小于CLK1的脉冲宽度,CLK5的脉冲宽度小于CLK1的脉冲宽度,因此Gata(3)包含一个宽脉冲信号和至少一个波形固定的窄脉冲信号,其中图7-9中Gata(n)包含一个宽脉冲信号和四个波形固定的窄脉冲信号只是一种示例,本发明的实施例中不限于其他形式的组合。
对于图3所示的栅极驱动单元的工作原理,由于相对于图2所示的栅极驱动单元,图3所示的栅极驱动单元中仅增加了逻辑反向单元,因此仅是将图2所示的栅极驱动单元输出的栅极扫描信号反相180°后用作栅极扫描信号,具体原理这里不再赘述。其中,上述实施例提供的栅极驱动单元在用作第一栅极驱动单元12时向像素单元提供第一栅极扫描信号Gate1,在用作第二栅极驱动单元13时向像素单元提供第二栅极扫描信号Gate2。
参照图10所示的时序信号状态图,提供了一种AMOLED(Active Matrix/OrganicLight Emitting Diode,有源矩阵有机发光二极体面板)的阈值电压外部补偿的驱动信号时序图,其中包括向如图11提供的一种像素单元11提供的第一栅极扫描信号Gata1、第二栅极扫描信号Gata2、数据线信号Vdata和像素电流监控信号Monitor;其中数据电压单元14能够根据监控的像素电流调整向像素单元11提供的数据线信号Vdata,从而实现阈值电压的外部补偿;其中本实施例提供的像素电路包括三个晶体管T1、T2、T3和一个电容,其中T2的控制端G1(n)输入对应第n帧的第一栅极扫描信号Gata1,T2的输入端DATA(m)输入第m行的数据线信号Vdata,T2的输出端连接T1的控制端,T1的输入端输入OLED的工作正电压ELVDD,T1的输出端连接OLED的阳极,OLED的阴极输入工作负电压ELVSS,T3的控制端G2(n)输入对应第n帧的第二栅极扫描信号Gata2,T3的输入端连接T1的输出端,T3的输出端SENSE(m)输出第m行的像素电流监控信号Monitor,电容设置在T1的控制端和输出端之间。
其中,上述实施例提供的栅极驱动电路具体为像素单元11提供第一栅极扫描信号Gata1和第二栅极扫描信号Gata2,在Blank时间段内 Gata2控制T3导通对像素电流监控信号Monitor进行监控以进行阈值电压补偿,具体的在t1时间段数据线Data输入参考信号Vref,该t1时间段Gata1控制T2导通,对像素电流监控信号Monitor进行提取;t2时间段,Gata1控制T2截止,数据电压单元14根据像素电流监控信号提供带有阈值补偿信号和灰阶驱动信号的数据线信号。
其中,第一栅极扫描信号Gata1可以通过上述图7至图9对应的实施例描述的方式实现,此时只需要通过调节GOA单元的时钟信号及输入的帧起始信号使得如图2所示的栅极驱动电路中的GOA单元S/R1-n和S/R2-n输出对应图12所示的时序信号通过逻辑或单元OR叠加后作为第一栅极扫描信号Gata1输出。类似的第二栅极扫描信号Gata2也可以参照上述方法生成,具体不在赘述。
当然上述方案中提供的第一栅极驱动单元12生成的第一栅极驱动信号和第二栅极驱动单元13生成的第二栅极驱动信号的时序状态只是一种可能的实现形式,在调整输入GOA单元的时钟信号和帧起始信号时还能产生其他时序状态的第一栅极驱动信号和第二栅极驱动信号输出,这里不做具体限定。
上述方案中,通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元同时进行阈值补偿和灰阶显示,由于像素单元的阈值补偿和灰阶显示可以同时在两个栅极驱动单元的信号控制下进行,从而实现在像素外部阈值补偿过程中提供配合的栅极驱动信号。
参照图13所示买本发明的实施例提供一种显示电路的驱动方法,其特征在于,包括:
101、通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;
102、通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;
103、通过数据电压单元向所述像素单元输入阈值补偿信号和灰阶驱动信号;
104、通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所 述像素单元根据所述阈值补偿信号进行阈值补偿,并同时根据所述灰阶驱动信号显示灰阶。
可选的,所述第一栅极扫描信号和所述第二栅极扫描信号为多脉冲信号。可选的,所述第一栅极扫描信号为包含至少两种脉冲宽度的脉冲信号,和/或所述第二栅极扫描信号为包含至少两种脉冲宽度的脉冲信号。
上述显示电路的驱动方法中,通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元同时进行阈值补偿和灰阶显示,由于像素单元的阈值补偿和灰阶显示可以同时在两个栅极驱动单元的信号控制下进行,从而实现在像素外部阈值补偿过程中提供配合的栅极驱动信号。
本发明的实施例提供一种显示装置,包括:上述的任一显示电路。其中,显示电路,包括像素单元、第一栅极驱动单元和第二栅极驱动单元。该显示装置可以为电子纸、手机、电视、数码相框等等显示设备。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (15)

1.一种栅极驱动电路,其特征在于,包括:至少三个GOA单元,每个所述GOA单元包括:信号输入端、输出端、复位端和闲置输出端;
其中,第1级GOA单元的信号输入端输入第一帧起始信号,第1级GOA单元的复位端连接第3级GOA单元的闲置输出端;
第2级GOA单元的信号输入端输入第二帧起始信号;
第2n级GOA单元的复位端连接第2n-1级GOA单元的闲置输出端和第2n+1级GOA单元的信号输入端;
第2n+1级GOA单元的复位端连接第2n+3级GOA单元的闲置输出端;
第2n+2级GOA单元的信号输入端连接第2n级GOA单元的闲置输出端;
所述第2n级GOA单元的输出端和第2n+1级GOA单元的输出端通过逻辑或单元向第n行像素单元输出栅极扫描信号,其中,n为正整数。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括设置在所述逻辑或单元和所述第n行像素单元之间的逻辑反向单元;
所述第2n级GOA单元的输出端和第2n+1级GOA单元的输出端连接至逻辑或单元的输入端,所述逻辑或单元的输出端连接至逻辑反向单元的输入端,所述逻辑反向单元的输出端输出第二栅极扫描信号,其中,n为正整数。
3.根据权利要求1所述的栅极驱动电路,其特征在于,包括:所述GOA单元包括:上拉单元、下拉单元、复位单元、闲置输出单元和输出单元;
所述上拉单元连接信号输入端、第一电平端、第一时钟信号端、第二时钟信号端、第一节点、第二节点、第三节点和第四节点;其中所述上拉单元用于在所述信号输入端、第一电平端、第一时钟信号端和第二时钟信号端的信号控制下将所述第一节点的电压与所述信号输入端拉齐,将所述第二节点的电压与所述信号输入端拉齐或将所述第二节点的电压与所述第四节点的电压拉齐,将所述第三节点的电压与所述第一电平端的电压拉齐,将所述第四节点的电压与所述第一时钟信号端的电 压拉齐;
所述下拉单元连接第二电平端、第三电平端、所述闲置输出端、所述输出端、第一节点、第二节点、第三节点和第四节点;用于在所述第一节点的信号控制下将所述第三节点的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述第一节点及所述第二节点的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述闲置输出端的电压与所述第二电平端拉齐,在所述第三节点的信号控制下将所述输出端的电压与所述第三电平端拉齐,在所述第三节点的信号控制下将所述第四节点的电压与所述第三电平端拉齐;
所述复位单元连接复位端、第二电平端、第一节点和第二节点,用于在所述复位端的信号控制下将所述第一节点及第二节点的电压与所述第二电平端拉齐;
所述闲置输出单元连接第一节点、第二时钟信号端和闲置输出端;用于在所述第一节点的控制下在所述闲置输出端输出所述第二时钟信号端的信号;
所述输出单元连接第一节点、第二时钟信号端和输出端,用于在所述第一节点的控制下在所述输出端输出所述第二时钟信号端的信号。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述闲置输出单元包括:第一晶体管,所述第一晶体管的栅极连接第一节点,所述第一晶体管的源极连接第二时钟信号端,所述第一晶体管的漏极连接所述闲置输出端。
5.根据权利要求3所述的栅极驱动电路,其特征在于,所述上拉单元包括:第四晶体管、第六晶体管、第七晶体管、第十一晶体管、第十四晶体管;
所述第四晶体管的栅极和源极连接第一电平端,所述第四晶体管的漏极连接第二节点;
所述第六晶体管的栅极和源极连接所述信号输入端,所述第六晶体管的漏极第二节点;
所述第七晶体管的栅极连接所述第一节点,所述第七晶体管的源极连接所述第二时钟信号端,所述第七晶体管的漏极连接第四节点;
所述第十一晶体管的栅极连接所述栅极连接所述闲置输出端,所述第十一晶体管的源极连接所述第二节点,所述第十一晶体管的漏极连接所述第四节点;
所述第十四晶体管的栅极连接第一时钟信号端,所述第十四晶体管的源极连接所述第二节点,所述第十四晶体管的漏极连接所述第一节点。
6.根据权利要求3所述的栅极驱动电路,其特征在于,所述下拉单元包括:第二晶体管、第三晶体管、第五晶体管、第八晶体管、第十晶体管和第十三晶体管;
所述第二晶体管的栅极连接第三节点,所述第二晶体管的源极连接所述闲置输出端,所述第二晶体管的漏极连接第二电平端;
所述第三晶体管的栅极连接所述第一节点,所述第三晶体管的源极连接所述第三节点,所述第三晶体管的漏极连接所述第二电平端;
所述第五晶体管的栅极连接所述第三节点,所述第五晶体管的源极连接所述第一节点,所述第五晶体管的漏极连接所述第二节点;
所述第八晶体管的栅极连接所述第三节点,所述第八晶体管的源极连接所述第四节点,所述第八晶体管的漏极连接第三电平端;
所述第十晶体管的栅极连接所述第三节点,所述第十晶体管的源极连接所述输出端,所述第十晶体管的漏极连接所述第三电平端;
所述第十三晶体管的栅极连接所述第三节点,所述第十三晶体管的源极连接所述第二节点,所述第十三晶体管的漏极连接所述第二电平端。
7.根据权利要求3所述的栅极驱动电路,其特征在于,所述复位单元包括:第十二晶体管和第十五晶体管,其中:
所述第十二晶体管的栅极连接所述复位端,所述第十二晶体管的源极连接所述第一节点,所述第十二晶体管的漏极连接所述第二节点;
所述第十五晶体管的栅极连接所述复位端,所述第十五晶体管的源极连接所述第二节点,所述第十五晶体管的漏极连接所述第二电平端。
8.根据权利要求3所述的栅极驱动电路,其特征在于,所述输出单元包括第九晶体管,所述第九晶体管的栅极连接所述第一节点,所述第九晶体管的源极连接所述第二时钟信号端,所述第九晶体管的漏极连接所述输出端。
9.根据权利要求3所述的栅极驱动电路,其特征在于,所述第一帧起始信号为单脉冲信号,所述第二帧起始信号为多脉冲信号;
或者,所述第二帧起始信号为单脉冲信号,所述第二帧起始信号的脉冲宽度包含输入第一栅极驱动单元的时钟信号的至少两个时钟周期。
10.根据权利要求1-9任一项所述的栅极驱动电路,其特征在于,所述第2n级GOA单元和2n+2级GOA单元之间级联m级GOA单元。
11.一种显示电路,包括像素单元、数据电压单元,其特征在于,还包括第一栅极驱动单元和第二栅极驱动单元;
其中所述第一栅极驱动单元包括权利要求1-10任一项所述的栅极驱动电路;
所述第二栅极驱动单元包括权利要求1-10任一项所述的栅极驱动电路;
所述第一栅极驱动单元用于向所述像素单元输入第一栅极扫描信号;
所述第二栅极驱动单元用于向所述像素单元输入第二栅极扫描信号;
所述像素单元用于在所述第一栅极扫描信号和所述第二栅极扫描信号的控制下通过所述数据电压单元进行阈值补偿,并同时显示灰阶。
12.一种显示电路的驱动方法,其特征在于,用于驱动权利要求11所述的显示电路,所述方法包括:
通过第一栅极驱动单元向像素单元输入第一栅极扫描信号;
通过第二栅极驱动单元向所述像素单元输入第二栅极扫描信号;
通过数据电压单元向所述像素单元输入阈值补偿信号和灰阶驱动信号;
通过所述第一栅极扫描信号和所述第二栅极扫描信号控制所述像素单元根据所述阈值补偿信号进行阈值补偿,并同时根据所述灰阶驱动信号显示灰阶。
13.根据权利要求12所述的方法,其特征在于,所述第一栅极扫描信号和所述第二栅极扫描信号为多脉冲信号。
14.根据权利要求12所述的方法,其特征在于,所述第一栅极扫描信号为包含至少两种脉冲宽度的脉冲信号,和/或所述第二栅极扫描信号为包含至少两种脉冲宽度的脉冲信号。
15.一种显示装置,其特征在于,包括:权利要求11所述的显示电路。
CN201410555509.2A 2014-10-17 2014-10-17 栅极驱动电路、显示电路及驱动方法和显示装置 Active CN104282270B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201410555509.2A CN104282270B (zh) 2014-10-17 2014-10-17 栅极驱动电路、显示电路及驱动方法和显示装置
PCT/CN2015/077384 WO2016058352A1 (zh) 2014-10-17 2015-04-24 栅极驱动电路、显示电路及驱动方法和显示装置
EP15775603.2A EP3208792B1 (en) 2014-10-17 2015-04-24 Gate driving circuit, display circuit, driving method and display device
US14/787,934 US9892676B2 (en) 2014-10-17 2015-04-24 Gate driving circuit providing a matched gate driving signal, corresponding driving method, display circuit and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410555509.2A CN104282270B (zh) 2014-10-17 2014-10-17 栅极驱动电路、显示电路及驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN104282270A CN104282270A (zh) 2015-01-14
CN104282270B true CN104282270B (zh) 2017-01-18

Family

ID=52257101

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410555509.2A Active CN104282270B (zh) 2014-10-17 2014-10-17 栅极驱动电路、显示电路及驱动方法和显示装置

Country Status (4)

Country Link
US (1) US9892676B2 (zh)
EP (1) EP3208792B1 (zh)
CN (1) CN104282270B (zh)
WO (1) WO2016058352A1 (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104282270B (zh) * 2014-10-17 2017-01-18 京东方科技集团股份有限公司 栅极驱动电路、显示电路及驱动方法和显示装置
CN104282269B (zh) 2014-10-17 2016-11-09 京东方科技集团股份有限公司 一种显示电路及其驱动方法和显示装置
CN105243996B (zh) * 2015-11-09 2018-01-30 深圳市华星光电技术有限公司 采用外部补偿的amoled驱动电路架构
CN105741808B (zh) * 2016-05-04 2018-02-16 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN105895018B (zh) * 2016-06-17 2018-09-28 京东方科技集团股份有限公司 基板及其制作方法、显示器件
JP6668193B2 (ja) * 2016-07-29 2020-03-18 株式会社ジャパンディスプレイ センサ及び表示装置
KR102581490B1 (ko) * 2016-08-30 2023-09-21 삼성디스플레이 주식회사 표시 장치
CN106328054B (zh) * 2016-10-24 2018-07-10 武汉华星光电技术有限公司 Oled显示goa扫描驱动电路
KR102423863B1 (ko) * 2017-08-04 2022-07-21 엘지디스플레이 주식회사 게이트 구동부 및 이를 구비한 평판 표시 장치
US10573241B2 (en) * 2017-08-15 2020-02-25 Shenzhen China Star Optoelectronics Semiconductors Display Technology Co., Ltd Driving circuit and display device
KR102458156B1 (ko) * 2017-08-31 2022-10-21 엘지디스플레이 주식회사 표시 장치
US10991310B2 (en) * 2018-01-31 2021-04-27 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Driving circuit and display device
CN109935196B (zh) 2018-02-14 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN109935197B (zh) 2018-02-14 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN110322847B (zh) * 2018-03-30 2021-01-22 京东方科技集团股份有限公司 栅极驱动电路、显示装置及驱动方法
US11348530B2 (en) * 2018-12-10 2022-05-31 Samsung Display Co., Ltd. Scan driver and display device having the same
CN109935188B (zh) 2019-03-08 2020-11-24 合肥京东方卓印科技有限公司 栅极驱动单元、方法、栅极驱动模组、电路及显示装置
WO2020206593A1 (zh) * 2019-04-08 2020-10-15 深圳市柔宇科技有限公司 显示面板及显示装置
CN111261115B (zh) * 2020-03-31 2021-07-06 深圳市华星光电半导体显示技术有限公司 一种goa电路及显示装置
CN111540328B (zh) 2020-05-25 2021-03-16 武汉华星光电技术有限公司 Goa电路及显示面板
CN111508432B (zh) * 2020-05-29 2021-12-17 京东方科技集团股份有限公司 一种外部电学补偿侦测方法及amoled显示器
CN111696480B (zh) * 2020-06-10 2023-10-03 福建华佳彩有限公司 一种oled像素补偿电路及驱动方法
CN113990233A (zh) * 2021-10-21 2022-01-28 福州京东方光电科技有限公司 驱动电路、驱动模组和显示装置
CN116129807B (zh) * 2022-12-28 2024-01-12 惠科股份有限公司 像素驱动电路、驱动方法及显示面板
CN117456929B (zh) * 2023-12-22 2024-03-19 惠科股份有限公司 显示面板的驱动方法和显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101866619A (zh) * 2010-05-06 2010-10-20 友达光电股份有限公司 有机发光二极管的像素电路及其显示器与驱动方法
CN103345941A (zh) * 2013-07-03 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
CN103578411A (zh) * 2012-07-19 2014-02-12 乐金显示有限公司 用于感测像素电流的显示装置及其像素电流感测方法
CN103941439A (zh) * 2013-06-28 2014-07-23 上海中航光电子有限公司 一种补偿馈通电压驱动电路及阵列基板

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3810725B2 (ja) 2001-09-21 2006-08-16 株式会社半導体エネルギー研究所 発光装置及び電子機器
KR100853720B1 (ko) 2002-06-15 2008-08-25 삼성전자주식회사 비정질-실리콘 박막 트랜지스터 게이트 구동 쉬프트레지스터 및 이를 가지는 액정 표시 장치
GB0320503D0 (en) * 2003-09-02 2003-10-01 Koninkl Philips Electronics Nv Active maxtrix display devices
KR100515305B1 (ko) * 2003-10-29 2005-09-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR101032945B1 (ko) * 2004-03-12 2011-05-09 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
KR101080351B1 (ko) 2004-06-22 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100592645B1 (ko) 2004-11-08 2006-06-26 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
JP5081374B2 (ja) * 2005-01-17 2012-11-28 株式会社ジャパンディスプレイイースト 画像表示装置
JP2006251515A (ja) 2005-03-11 2006-09-21 Fuji Photo Film Co Ltd 表示装置
KR100667075B1 (ko) 2005-07-22 2007-01-10 삼성에스디아이 주식회사 주사 구동부 및 이를 포함하는 유기 전계발광 표시장치
KR100552451B1 (ko) 2005-07-27 2006-02-21 실리콘 디스플레이 (주) 문턱전압이 보상되는 요철 검출장치 및 그 방법
KR101209055B1 (ko) * 2005-09-30 2012-12-06 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP4151714B2 (ja) 2006-07-19 2008-09-17 ソニー株式会社 表示装置及びその駆動方法
KR20080010986A (ko) 2006-07-28 2008-01-31 삼성전자주식회사 구동 장치 및 이를 포함하는 액정 표시 장치
TWI514347B (zh) 2006-09-29 2015-12-21 Semiconductor Energy Lab 顯示裝置和電子裝置
CN101192381B (zh) 2006-11-29 2010-12-22 群康科技(深圳)有限公司 液晶显示器及其驱动电路和驱动方法
CN100582880C (zh) 2006-12-01 2010-01-20 群康科技(深圳)有限公司 液晶显示器及其驱动电路
JP2008241782A (ja) 2007-03-26 2008-10-09 Sony Corp 表示装置及びその駆動方法と電子機器
KR101307414B1 (ko) 2007-04-27 2013-09-12 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 액정 표시 장치
JP5309475B2 (ja) 2007-06-05 2013-10-09 ソニー株式会社 表示パネル駆動方法、表示装置、表示パネル駆動装置及び電子機器
CN101408684B (zh) 2007-10-12 2010-08-25 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
JP5151585B2 (ja) * 2008-03-18 2013-02-27 ソニー株式会社 半導体デバイス、表示パネル及び電子機器
TWI334124B (en) 2008-08-28 2010-12-01 Au Optronics Corp Display drive circuit for flat panel display and driving method for gate lines
US8599222B2 (en) 2008-09-04 2013-12-03 Seiko Epson Corporation Method of driving pixel circuit, light emitting device, and electronic apparatus
KR101210029B1 (ko) 2010-05-17 2012-12-07 삼성디스플레이 주식회사 유기전계발광 표시장치
CN201681587U (zh) 2010-05-24 2010-12-22 北京京东方光电科技有限公司 双面液晶显示设备
KR101781137B1 (ko) 2010-07-20 2017-09-25 삼성디스플레이 주식회사 유기전계발광 표시장치
KR101536129B1 (ko) * 2011-10-04 2015-07-14 엘지디스플레이 주식회사 유기발광 표시장치
CN102654968B (zh) 2011-11-25 2014-12-10 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
KR101350592B1 (ko) 2011-12-12 2014-01-16 엘지디스플레이 주식회사 유기발광 표시장치
KR102007814B1 (ko) * 2012-12-14 2019-08-07 엘지디스플레이 주식회사 표시장치와 그 게이트 구동회로의 제어 방법
US9171516B2 (en) * 2013-07-03 2015-10-27 Shenzhen China Star Optoelectronics Technology Co., Ltd Gate driver on array circuit
KR102211692B1 (ko) * 2014-09-03 2021-02-04 삼성디스플레이 주식회사 유기 발광 다이오드 표시 장치
CN104282270B (zh) 2014-10-17 2017-01-18 京东方科技集团股份有限公司 栅极驱动电路、显示电路及驱动方法和显示装置
CN104282269B (zh) 2014-10-17 2016-11-09 京东方科技集团股份有限公司 一种显示电路及其驱动方法和显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101866619A (zh) * 2010-05-06 2010-10-20 友达光电股份有限公司 有机发光二极管的像素电路及其显示器与驱动方法
CN103578411A (zh) * 2012-07-19 2014-02-12 乐金显示有限公司 用于感测像素电流的显示装置及其像素电流感测方法
CN103941439A (zh) * 2013-06-28 2014-07-23 上海中航光电子有限公司 一种补偿馈通电压驱动电路及阵列基板
CN103345941A (zh) * 2013-07-03 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、移位寄存器电路及显示装置

Also Published As

Publication number Publication date
EP3208792A4 (en) 2018-05-23
CN104282270A (zh) 2015-01-14
EP3208792A1 (en) 2017-08-23
EP3208792B1 (en) 2020-05-06
US20160247446A1 (en) 2016-08-25
US9892676B2 (en) 2018-02-13
WO2016058352A1 (zh) 2016-04-21

Similar Documents

Publication Publication Date Title
CN104282270B (zh) 栅极驱动电路、显示电路及驱动方法和显示装置
CN104282269B (zh) 一种显示电路及其驱动方法和显示装置
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
CN110164352B (zh) 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
CN104134416B (zh) 栅极移位寄存器及使用其的显示装置
KR101718272B1 (ko) 게이트 구동기, 디스플레이 장치 및 게이트 구동 방법
US9620061B2 (en) Gate driver circuit, gate driving method, gate-on-array circuit, display device, and electronic product
EP2772902B1 (en) Gate line drive method, shift register, gate line drive apparatus and display device
CN104409038B (zh) 栅极驱动电路及其单元和一种amoled显示器
KR20200087821A (ko) 시프트 레지스터 유닛과 그 구동 방법, 게이트 구동 회로 및 디스플레이 디바이스
CN106652901B (zh) 驱动电路及使用其的显示装置
CN108091305A (zh) 显示装置
CN107170411B (zh) Goa单元、goa电路、显示驱动电路和显示装置
CN105825814B (zh) 一种栅极驱动电路、其驱动方法、显示面板及显示装置
KR102266207B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
CN104715733A (zh) 移位寄存器单元、驱动电路和方法、阵列基板和显示装置
CN101364446B (zh) 移位缓存器
CN104715724A (zh) 像素电路及其驱动方法和一种显示装置
KR20130003252A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
CN104821146B (zh) 栅极驱动电路及其单元和一种显示装置
CN107742506A (zh) 补偿模块、栅极驱动单元、电路及其驱动方法和显示装置
CN106297625A (zh) 栅极驱动电路及使用该栅极驱动电路的显示装置
US11367397B2 (en) Gate driver and organic light emitting display device including the same
CN103680377B (zh) 栅极移位寄存器及使用该栅极移位寄存器的平板显示器
CN108230998B (zh) 发射控制驱动电路、发射控制驱动器及有机发光显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant