CN108389539B - 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 - Google Patents

移位寄存器单元、驱动方法、栅极驱动电路及显示装置 Download PDF

Info

Publication number
CN108389539B
CN108389539B CN201810212929.9A CN201810212929A CN108389539B CN 108389539 B CN108389539 B CN 108389539B CN 201810212929 A CN201810212929 A CN 201810212929A CN 108389539 B CN108389539 B CN 108389539B
Authority
CN
China
Prior art keywords
node
potential
transistor
pull
control
Prior art date
Application number
CN201810212929.9A
Other languages
English (en)
Other versions
CN108389539A (zh
Inventor
廖力勍
李红敏
王栋
唐锋景
Original Assignee
京东方科技集团股份有限公司
合肥京东方光电科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 合肥京东方光电科技有限公司 filed Critical 京东方科技集团股份有限公司
Priority to CN201810212929.9A priority Critical patent/CN108389539B/zh
Publication of CN108389539A publication Critical patent/CN108389539A/zh
Application granted granted Critical
Publication of CN108389539B publication Critical patent/CN108389539B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Abstract

本发明公开了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:输入模块、输出模块、下拉控制模块、下拉模块、第一复位控制模块和复位模块;输入模块用于控制上拉节点的电位;输出模块用于向输出端输入来自第一时钟信号端的第一时钟信号;下拉控制模块用于控制下拉节点的电位;下拉模块用于在下拉节点和第二电源信号的控制下,控制上拉节点和输出端的电位;第一复位控制模块用于在第一控制节点和来自复位信号端的复位信号的控制下,控制第二控制节点的电位;复位模块用于在第二控制节点和来自第三电源端的第三电源信号的控制下,控制上拉节点的电位。本发明提高了对输出端进行降噪的效率。

Description

移位寄存器单元、驱动方法、栅极驱动电路及显示装置

技术领域

本发明涉及显示技术领域,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。

背景技术

显示装置在显示图像时,需要利用栅极驱动电路(Gate Driver on Array,GOA)对像素单元进行扫描,栅极驱动电路(也称移位寄存器)包括多个级联的移位寄存器单元,每个移位寄存器单元对应一行像素单元,由多个移位寄存器单元实现对显示装置中多行像素单元的逐行扫描驱动,以显示图像。其中,当完成对某行像素单元的驱动后,该某行像素单元对应的移位寄存器单元在来自复位信号端的复位信号的控制下,对该移位寄存器单元的输出端进行降噪,以保证该输出端输出信号的稳定性。

相关技术中,移位寄存器单元中一般设置有输出模块和下拉模块,该输出模块可以在上拉节点的控制下,向输出端输出驱动信号;该下拉模块可以在该上拉节点的控制下,对该输出端进行降噪。

但是,由于该下拉模块中所包括的晶体管的驱动能力有限,导致该下拉模块的降噪效率较低。

发明内容

本发明提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,可以在一定程度上提高移位寄存器单元的降噪效率。所述技术方案如下:

第一方面,提供了一种移位寄存器单元,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块、下拉模块、第一复位控制模块和复位模块;

所述输入模块分别与输入信号端和上拉节点连接,用于在来自所述输入信号端的输入信号的控制下,控制所述上拉节点的电位;

所述输出模块分别与第一时钟信号端、所述上拉节点和输出端连接,用于在所述上拉节点的控制下,向所述输出端输入来自所述第一时钟信号端的第一时钟信号;

所述下拉控制模块分别与第一电源端、第二电源端、所述上拉节点和下拉节点连接,用于在所述上拉节点、来自所述第一电源端的第一电源信号和来自所述第二电源端的第二电源信号的控制下,控制所述下拉节点的电位;

所述下拉模块分别与所述上拉节点、所述下拉节点、所述第二电源端和所述输出端连接,用于在所述下拉节点和所述第二电源信号的控制下,控制所述上拉节点和所述输出端的电位;

所述第一复位控制模块分别与第一控制节点、复位信号端和第二控制节点连接,用于在所述第一控制节点和来自所述复位信号端的复位信号的控制下,控制所述第二控制节点的电位;

所述复位模块分别与所述第二控制节点、第三电源端和所述上拉节点连接,用于在所述第二控制节点和来自所述第三电源端的第三电源信号的控制下,控制所述上拉节点的电位。

可选地,所述移位寄存器单元还包括:第二复位控制模块;

所述第二复位控制模块分别与第二时钟信号端、第三时钟信号端、第二电源端和所述第一控制节点连接,用于在所述第二电源信号、所述第二时钟信号端输出的第二时钟信号和所述第三时钟信号端输出的第三时钟信号的控制下,控制所述第一控制节点的电位。

可选地,所述第二复位控制模块包括:第一晶体管和第二晶体管;

所述第一晶体管的栅极和所述第一晶体管的第一极均与所述第三时钟信号端连接,所述第一晶体管的第二极与所述第一控制节点连接;

所述第二晶体管的栅极与所述第二时钟信号端连接,所述第二晶体管的第一极与所述第二电源端连接,所述第二晶体管的第二极与所述第一控制节点连接;

并且,当通过所述第一晶体管向所述第一控制节点输入处于有效电位的第三时钟信号,且通过所述第二晶体管向所述第一控制节点输入所述第二电源信号时,所述第一控制节点的电位保持为无效电位。

可选地,所述第一控制节点还与控制时钟信号端连接,所述控制时钟信号端用于输出控制时钟信号,以控制所述第一控制节点的电位。

可选地,所述第一复位控制模块包括:第三晶体管;

所述第三晶体管的栅极与所述第一控制节点连接,所述第三晶体管的第一极与所述复位信号端连接,所述第三晶体管的第二极与所述第二控制节点连接。

可选地,所述复位模块包括:第四晶体管;

所述第四晶体管的栅极与所述第二控制节点连接,所述第四晶体管的第一极与所述第三电源端连接,所述第四晶体管的第二极与所述上拉节点连接。

可选地,所述输出模块包括:第五晶体管和电容器;

所述第五晶体管的栅极与所述上拉节点连接,所述第五晶体管的第一极与所述第一时钟信号端连接,所述第五晶体管的第二极与所述输出端连接;

所述电容器的一端与所述上拉节点连接,所述电容器的另一端与所述输出端连接。

可选地,所述输入模块包括:第六晶体管;

所述第六晶体管的栅极和所述第六晶体管的第一极均与所述输入信号端连接,所述第六晶体管的第二极与所述上拉节点连接。

可选地,所述下拉控制模块包括:第七晶体管、第八晶体管、第九晶体管和第十晶体管;

所述第七晶体管的栅极和所述第七晶体管的第一极均与所述第一电源端连接,所述第七晶体管的第二极与所述第八晶体管的栅极连接;

所述第八晶体管的第一极与所述第一电源端连接,所述第八晶体管的第二极与所述下拉节点连接;

所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第一极与所述第二电源端连接,所述第九晶体管的第二极与所述第八晶体管的栅极连接;

所述第十晶体管的栅极与所述上拉节点连接,所述第十晶体管的第一极与所述第二电源端连接,所述第十晶体管的第二极与所述下拉节点连接。

可选地,所述下拉模块包括:第十二晶体管和第十三晶体管;

所述第十二晶体管的栅极与所述下拉节点连接,所述第十二晶体管的第一极与所述第二电源端连接,所述第十二晶体管的第二极与所述上拉节点连接;

所述第十三晶体管的栅极与所述下拉节点连接,所述第十三晶体管的第一极与所述第二电源端连接,所述第十三晶体管的第二极与所述输出端连接。

第二方面,提供了一种移位寄存器单元的驱动方法,所述方法用于驱动如第一方面任一所述的移位寄存器单元,所述方法包括:

充电阶段,输入信号端输出的输入信号的电位为有效电位,输入模块在所述输入信号的控制下,控制上拉节点的电位为有效电位;

输出阶段,第一时钟信号端输出的第一时钟信号的电位为有效电位,所述上拉节点的电位保持有效电位,输出模块在所述上拉节点的控制下,向输出端输入处于有效电位的所述第一时钟信号;

预降噪阶段,复位信号端输出的复位信号的电位为有效电位,第一控制节点的电位为无效电位,第一复位控制模块在所述第一控制节点和所述复位信号的控制下,控制第二控制节点的电位为无效电位,复位模块在所述第二控制节点的控制下,控制所述上拉节点的电位保持为有效电位;所述第一时钟信号的电位为无效电位,所述输出模块在所述上拉节点的控制下,向所述输出端输入处于无效电位的所述第一时钟信号;

降噪阶段,所述复位信号的电位为有效电位,所述第一控制节点的电位为有效电位,第一复位控制模块在所述第一控制节点和所述复位信号的控制下,控制所述第二控制节点电位为有效电位,所述复位模块在所述第二控制节点和处于无效电位的第三电源信号的控制下,控制所述上拉节点的电位为无效电位;第一电源端输出的第一电源信号的电位为有效电位,第二电源端输出的第二电源信号的电位为无效电位,所述下拉控制模块在所述第一电源信号、所述第二电源信号和所述上拉节点的控制下,控制所述下拉节点的电位为有效电位;所述下拉模块在所述下拉节点和所述第二电源信号的控制下,控制所述上拉节点的电位和所述输出端的电位为无效电位。

第三方面,提供了一种栅极驱动电路,所述栅极驱动电路包括多个级联的如第一方面任一所述的移位寄存器单元。

可选地,所述多个级联的移位寄存器单元中,每个移位寄存器单元包括:第二复位控制模块,所述第二复位控制模块分别与第二时钟信号端、第三时钟信号端、第二电源端和所述第一控制节点连接,且第j+2个移位寄存器单元的输出端与第j个移位寄存器单元的复位信号端连接,第j+1个移位寄存器单元的第一时钟信号端与第j个移位寄存器单元的第二时钟信号端连接,第j+1个移位寄存器单元的第二时钟信号端与第j个移位寄存器单元的第三时钟信号端连接,所述j为正整数。

可选地,所述多个级联的移位寄存器单元中,每个移位寄存器单元的第一控制节点与控制时钟信号端连接,且第j+1个移位寄存器单元的输出端与第j个移位寄存器单元的复位信号端连接,所述j为正整数。

第四方面,提供了一种显示装置,所述显示装置包括第三方面所述的栅极驱动电路。

本发明提供的技术方案带来的有益效果是:

本发明提供的移位寄存器单元、驱动方法、栅极驱动电路及显示装置,该移位寄存器单元包括第一复位控制模块、复位模块和输出模块,该第一复位控制模块在第一控制节点的电位和复位信号的控制下,控制第二控制节点的电位,该复位模块根据该第二控制节点的电位控制上拉节点的电位,使得在输出阶段结束后上拉节点的电位保持为有效电位,进而在处于有效电位的上拉节点的控制下通过输出模块对输出端进行降噪,且由于输出模块具有较好的驱动能力,通过输出模块对输出端进行降噪时,能够较快地对该驱动输出端进行降噪,继而提高了对输出端进行降噪的效率。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明实施例提供的一种移位寄存器单元的结构示意图;

图2a是本发明实施例提供的另一种移位寄存器单元的结构示意图;

图2b是本发明实施例提供的另一种移位寄存器单元的结构示意图;

图3是本发明实施例提供的又一种移位寄存器单元的结构示意图;

图4是本发明实施例提供的再一种移位寄存器单元的结构示意图;

图5是本发明实施例提供的一种移位寄存器单元的驱动方法的流程图;

图6a是本发明实施例提供的一种移位寄存器单元的驱动过程的时序示意图;

图6b是本发明实施例提供的另一种移位寄存器单元的驱动过程的时序示意图;

图7是本发明实施例提供的一种栅极驱动电路的结构示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。

本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,将其中源极称为第一极,漏极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本发明实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本发明各个实施例中的多个信号都对应有高电位和低电位,信号的有效电位为使开关晶体管打开的电位,例如:对于P型开关晶体管,低电位为有效电位,对于N型开关晶体管,高电位为有效电位。

图1是本发明实施例提供的一种移位寄存器单元的结构示意图,参考图1,该移位寄存器单元可以包括:输入模块10、输出模块20、下拉控制模块30、下拉模块40、第一复位控制模块50和复位模块60。

输入模块10分别与输入信号端IN和上拉节点PU连接,用于在来自输入信号端IN的输入信号的电位处于有效点位时,控制上拉节点PU的电位为有效电位。

输出模块20分别与第一时钟信号端CLK1、上拉节点PU和输出端OUT连接,用于在上拉节点PU的电位为有效电位时,向输出端OUT输入来自第一时钟信号端CLK1的时钟信号。

下拉控制模块30分别与第一电源端VGH、第二电源端VGL、上拉节点PU和下拉节点PD连接,用于在上拉节点PU的电位为有效电位、来自第一电源端VGH的第一电源信号的电位为有效电位和来自第二电源端VGL的第二电源信号的电位为无效电位时,控制下拉节点PD的电位为无效电位;或者,用于在上拉节点PU的电位为无效电位,以及,来自第一电源端VGH的第一电源信号的电位为有效电位时,控制下拉节点PD的电位为有效电位。

下拉模块40分别与上拉节点PU、下拉节点PD、第二电源端VGL和输出端OUT连接,用于在下拉节点PD的电位为有效电位,且第二电源信号的电位为无效电位时,分别向上拉节点PU和输出端OUT的电位为无效电位。

第一复位控制模块50分别与第一控制节点K1、复位信号端RST和第二控制节点K2连接,用于在第一控制节点K1的电位为无效电位,且来自复位信号端RST的复位信号的电位为有效电位时,控制第二控制节点K2的电位为无效电位;或者,用于在第一控制节点K1的电位为有效电位,且来自复位信号端RST的复位信号的电位为有效电位时,控制第二控制节点K2的电位为有效电位。

复位模块60分别与第二控制节点K2、第三电源端VSS和上拉节点PU连接,用于在第二控制节点K2的电位为有效电位,且来自第三电源端VSS的第三电源信号的的电位为无效电位时,控制上拉节点的电位为无效电位。

其中,第一电源端、第二电源端和第三电源端可以均为直流电源端,本发明实施例对其不作具体限定。

综上所述,本发明提供的移位寄存器单元包括第一复位控制模块、复位模块和输出模块,该第一复位控制模块在第一控制节点的电位和复位信号的控制下,控制第二控制节点的电位,该复位模块根据该第二控制节点的电位控制上拉节点的电位,使得在输出阶段结束后上拉节点的电位保持为有效电位,进而在处于有效电位的上拉节点的控制下通过输出模块对输出端进行降噪,且由于输出模块具有较好的驱动能力,通过输出模块对输出端进行降噪时,能够较快地对该输出端进行降噪,继而提高了对输出端进行降噪的效率。

其中,控制第一控制节点K1的电位的实现方式至少可以包括以下两种可实现方式:

请参考图2a,在一种可实现方式中,移位寄存器单元还可以包括:第二复位控制模块70。

该第二复位控制模块70分别与第二时钟信号端CLK2、第三时钟信号端CLK3、第一电源端VGH、第二电源端VGL和第一控制节点K1连接,或者,该第二复位控制模块70分别与第二时钟信号端CLK2、第三时钟信号端CLK3、第二电源端VGL和第一控制节点K1连接,用于在第二电源信号、第二时钟信号端CLK2输出的第二时钟信号和第三时钟信号端CLK3输出的第三时钟信号的控制下,控制第一控制节点K1的电位。

请参考图2b,在另一种可实现方式中,该第一控制节点K1与控制时钟信号端CLKT连接,该控制时钟信号端CLKT用于输出控制时钟信号,并通过该控制时钟信号控制第一控制节点K1的电位。例如:当控制时钟信号处于有效电位时,可控制该第一控制节点K1的电位为有效电位;当控制时钟信号处于无效电位时,可控制该第一控制节点K1的电位为无效电位。

进一步地,请参考图3,该第二复位控制模块70可以包括:第一晶体管M1和第二晶体管M2。

该第一晶体管M1的栅极与第三时钟信号端CLK3连接,该第一晶体管M1的第一极与第一电源端VGH连接,该第一晶体管M1的第二极与第一控制节点K1连接。或者,该第一晶体管M1的栅极和该第一晶体管M1的第一极均与第三时钟信号端CLK3连接,该第一晶体管的第二极与第一控制节点K1连接。

该第二晶体管M2的栅极与第二时钟信号端CLK2连接,该第二晶体管M2的第一极与第二电源端VGL连接,该第二晶体管M2的第二极与第一控制节点K1连接。

其中,优选的,当通过第一晶体管M1向第一控制节点K1输入处于有效电位的第三时钟信号,且通过第二晶体管M2向第一控制节点K2输入第二电源信号时,第一控制节点K1的电位保持为无效电位。且该使第一控制节点K1的电位保持为无效电位的实现方式可以为:在电路设计时,对第一晶体管M1的沟道长宽比和第二晶体管M2的沟道长宽比进行设计,例如:第一晶体管M1的沟道长宽比和第二晶体管M2的沟道长宽比的比值可以为1:5或1:6。

请继续参考图3,该第一复位控制模块50可以包括:第三晶体管M3,该第三晶体管M3的栅极与第一控制节点K1连接,该第三晶体管M3的第一极与复位信号端RET连接,该第三晶体管M3的第二极与第二控制节点K2连接。

请继续参考图3,该复位模块60可以包括:第四晶体管M4。该第四晶体管M4的栅极与第二控制节点K2连接,该第四晶体管M4的第一极与第三电源端VSS连接,该第四晶体管M4的第二极与上拉节点PU连接。

请继续参考图3,输出模块20可以包括:第五晶体管M5和电容器C1。

该第五晶体管M5的栅极与上拉节点PU连接,该第五晶体管M5的第一极与第一时钟信号端CLK1连接,该第五晶体管M5的第二极与输出端OUT连接。

该电容器C1的一端与上拉节点PU连接,该电容器C1的另一端与输出端OUT连接。

进一步地,请继续参考图3,该输入模块10可以包括:第六晶体管M6。该第六晶体管M6的栅极和该第六晶体管M6的第一极可以均与输入信号端IN连接,该第六晶体管M6的第二极与上拉节点PU连接。或者,输入模块10还与第一电源端VGH连接,该第六晶体管M6的栅极与输入信号端IN连接,该第六晶体管M6的第一极与第一电源端VGH连接,该第六晶体管M6的第二极与上拉节点PU连接。

可选地,请继续参考图3,下拉控制模块30可以包括:第七晶体管M7、第八晶体管M8、第九晶体管M9和第十晶体管M10。

该第七晶体管M7的栅极和第一极均与第一电源端VGH连接,该第七晶体管M7的第二极与第八晶体管M8的栅极连接。

该第八晶体管M8的第一极与第一电源端VGH连接,该第八晶体管M8的第二极与下拉节点PD连接。

该第九晶体管M9的栅极与上拉节点PU连接,该第九晶体管M9的第一极与第二电源端VGL连接,该第九晶体管M9的第二极与第八晶体管M8的栅极连接。

该第十晶体管M10的栅极与上拉节点PU连接,该第十晶体管M10的第一极与第二电源端VGL连接,该第十晶体管M10的第二极与下拉节点PD连接。

可选地,请参考图4,下拉控制模块30还可以包括:第十一晶体管M11。该第十一晶体管M11的栅极和第一极均与全局复位信号端STV连接,该第十一晶体管M11的第二极与下拉节点PD连接。

可选地,请参考图3和图4,下拉模块40可以包括:第十二晶体管M12和第十三晶体管M13。

该第十二晶体管M12的栅极与下拉节点PD连接,该第十二晶体管M12的第一极均与第二电源端VGL连接,该第十二晶体管M12的第二极与上拉节点PU连接。

该第十三晶体管M13的栅极与下拉节点PD连接,该第十三晶体管M13的第一极与第二电源端VGL连接,该第十三晶体管M13的第二极与输出端OUT连接。

综上所述,本发明提供的移位寄存器单元包括第一复位控制模块、复位模块和输出模块,该第一复位控制模块在第一控制节点的电位和复位信号的控制下,控制第二控制节点的电位,该复位模块根据该第二控制节点的电位控制上拉节点的电位,使得在输出阶段结束后上拉节点的电位保持为有效电位,进而在处于有效电位的上拉节点的控制下通过输出模块对输出端进行降噪,且由于输出模块具有较好的驱动能力,通过输出模块对输出端进行降噪时,能够较快地对该驱动输出端进行降噪,继而提高了对输出端进行降噪的效率。进一步地,在实际应用中,还可以根据实际需要调节第一控制节点的电位保持为有效电位的时长,以调节通过输出模块和通过下拉模块对输出端进行降噪的时长,进而实现对两者降噪时长的自由分配。

图5是本发明实施例提供的一种移位寄存器单元的驱动方法的流程图,该方法可以用于驱动如图1至图4任一所示的移位寄存器单元,如图5所示,该方法可以包括:

步骤501、在充电阶段中,输入信号端输出的输入信号的电位为有效电位,输入模块在输入信号的控制下,控制上拉节点的电位为有效电位。

步骤502、在输出阶段中,第一时钟信号端输出的第一时钟信号的电位为有效电位,上拉节点的电位保持有效电位,输出模块在上拉节点的控制下,向输出端输入处于有效电位的第一时钟信号。

步骤503、在预降噪阶段中,复位信号端输出的复位信号的电位为有效电位,第一控制节点的电位为无效电位,第一复位控制模块在第一控制节点和复位信号的控制下,控制第二控制节点的电位为无效电位,复位模块在第二控制节点的控制下,控制上拉节点的电位保持为有效电位;第一时钟信号的电位为无效电位,输出模块在上拉节点的控制下,向输出端输入处于无效电位的第一时钟信号。

步骤504、在降噪阶段中,复位信号的电位为有效电位,第一控制节点的电位为有效电位,第一复位控制模块在第一控制节点和复位信号的控制下,控制第二控制节点电位为有效电位,复位模块在第二控制节点和处于无效电位的第三电源信号的控制下,控制上拉节点的电位为无效电位;第一电源端输出的第一电源信号的电位为有效电位,第二电源端输出的第二电源信号的电位为无效电位,下拉控制模块在第一电源信号、第二电源信号和上拉节点的控制下,控制下拉节点的电位为有效电位;下拉模块在下拉节点和第二电源信号的控制下,控制上拉节点的电位和输出端的电位为无效电位。

实际应用中,该驱动方法还包括全局复位阶段,在该全局复位阶段中,全局复位信号端输出的全局复位信号的电位为有效电位,下拉控制模块在该全局复位信号的控制下,向下拉节点输入该全局复位信号,用于在每一帧画面来之前将下拉节点的电位调整为有效电位,进而为每个像素行对应的上拉节点与输出端进行复位,以避免因电荷残留对显示面板造成的损伤。

以图4所示移位寄存器结构为例,在该全局复位阶段中,当全局复位信号端STV输出的全局复位信号的电位为有效电位时,第十一晶体管M11在该全局复位信号的控制下开启,全局复位信号端STV通过该第十一晶体管M11向下拉节点PD输入处于有效电位的全局复位信号,第十二晶体管M12和第十三晶体管M13在该下拉节点PD的控制下开启,第二电源端VGL通过该第十三晶体管M13向输出端OUT输入处于无效电位的第二电源信号,且第二电源端VGL通过该第十二晶体管M12向上拉节点PU输入处于无效电位的第二电源信号,以便于在每一帧画面来之前为每个像素行对应的上拉节点PU与输出端OUT进行复位,以避免因电荷残留对显示面板造成的损伤。

综上所述,本发明提供的移位寄存器单元的驱动方法,该移位寄存器单元包括第一复位控制模块、复位模块和输出模块,该第一复位控制模块在第一控制节点的电位和复位信号的控制下,控制第二控制节点的电位,该复位模块根据该第二控制节点的电位控制上拉节点的电位,使得在输出阶段结束后上拉节点的电位保持为有效电位,进而在处于有效电位的上拉节点的控制下通过输出模块对输出端进行降噪,且由于输出模块具有较好的驱动能力,通过输出模块对输出端进行降噪时,能够较快地对该驱动输出端进行降噪,继而提高了对输出端进行降噪的效率。

图6a是本发明实施例提供的一种移位寄存器单元的驱动过程的时序图,以图4所示的移位寄存器单元,以及移位寄存器单元中的各晶体管为N型晶体管,有效电位相对于无效电位为高电位为例,详细介绍本发明实施例提供的移位寄存器单元的驱动原理。

请参考图6a,充电阶段t11中,输入信号端IN输出的输入信号的电位为有效电位,第一电源端VGH输出的第一电源信号的电位为有效电位,第二电源端VGL输出的第二电源信号的电位为无效电位,此时,第六晶体管M6在该输入信号的控制下开启,输入信号端IN经过该第六晶体管M6向上拉节点PU输入处于有效电位的输入信号,为该上拉节点PU和电容器C1充电。

并且,在该上拉节点PU的控制下,第九晶体管M9和第十晶体管M10开启,此时,第二电源端VGL通过该第十晶体管M10向下拉节点PD输入处于无效电位的第二电源信号,第二电源端VGL通过该第九晶体管M9向第八晶体管M8的栅极输入处于无效电位的第二电源信号。同时,第七晶体管M7在第一电源信号的控制下开启,第一电源端VGH通过该第七晶体管M7向第八晶体管M8的栅极输入处于有效电位的第一电源信号。并且,可以预先设计该第九晶体管M9的沟道长宽比大于该第七晶体管M7的沟道长宽比,例如两者的宽长比可以为5:1或者7:1等,在该第七晶体管M7和第九晶体管M9均开启时,该第八晶体管M8的栅极的电位可保持为无效电位,此时,第八晶体管M8关断,使得下拉节点PD的电位被下拉为无效电位,此时,第十二晶体管M12和第十三晶体管M13在该下拉节点PD的控制下关断,以保证输出端OUT的电压稳定性。

输出阶段t12中,第一时钟信号端CLK1(即图中的CK1)输出的第一时钟信号的电位为有效电位,同时,由于第一控制节点K1的电位为无效电位,该第一控制节点K1的使得第一复位控制模块50处于非工作状态,进而使得复位模块60也处于非工作状态,因此,上拉节点PU的电位可保持为有效电位,并且,由于在充电阶段t1中,上拉节点PU的电位有一定程度的升高,在其控制下第五晶体管M5微开启,第一时钟信号端CLK1可向第五晶体管M5的第二极输出第一时钟信号,当该第一时钟信号在输出阶段t2跳变至高电平后,由于电容器C1的耦合效应,上拉节点PU的电位会随着第五晶体管M5的第二极电平的升高而进一步升高,并使第五晶体管M5完全开启,第一时钟信号端CLK1通过该第五晶体管M5向输出端OUT输入处于有效电位的第一时钟信号,以驱动显示面板中的像素单元。且下拉节点PD的电位保持为无效电位,第十二晶体管M12和第十三晶体管M13保持为关断状态,以保证输出端OUT输出电压的稳定性。

预降噪阶段t13中,复位信号端RST输出的复位信号的电位为有效电位,第二时钟信号的电位为有效电位,第二晶体管M2在该第二时钟信号的控制下开启,第二电源端VGL通过该第二晶体管M2向第一控制节点K1输入处于无效电位的第二电源信号,且第三时钟信号的电位为有效电位,第一晶体管M1在该第三时钟信号的控制下开启,第一电源端VGH通过该第一晶体管M1向第一控制节点K1输入处于有效电位的第一电源信号,此时,在预先设计的该第二晶体管M2的沟道长宽比大于该第一晶体管M1的沟道长宽比的作用下(例如两者的宽长比可以为5:1或者6:1等),使得在该第一晶体管M1和第二晶体管M2均开启时,该第一控制节点K1的电位可保持为无效电位,并且,第三晶体管M3在该第一控制节点K1的控制下关断,此时,无法通过第三晶体管M3向第二控制节点K2输入处于有效电位的复位信号,使得第二控制节点K2的电位仍保持为无效电位,进而使得上拉节点PU的电位仍保持为有效电位,第五晶体管M5在该上拉节点PU的控制下仍保持为开启状态;同时,第一时钟信号端CLK1输出的第一时钟信号的电位为无效电位,第一时钟信号端CLK1通过该第五晶体管M5向输出端OUT输入处于无效电位的第一时钟信号,以实现对输出端OUT的降噪。

需要说明的是,如图6a所示,对于某些低频产品,在充电时长能够保证的情况下,为了降低功耗,各时钟信号端输出高电平的时长与总输出时间的比值略小于50%(即占空比小于50%),此时,该预降噪阶段t13还可以包括:复位信号端RST输出的复位信号的电位为无效电位,第二时钟信号端CLK2(即图中的CK2)输出的第二时钟信号的电位为有效电位,第二晶体管M2在该第二时钟信号的控制下开启,第二电源端VGL通过该第二晶体管M2向第一控制节点K1输入处于无效电位的第二电源信号,第三时钟信号端CLK3(即图中的CK3)输出的第三时钟信号的电位为无效电位,第一晶体管M1在该第三时钟信号的控制下关断,第一电源端VGH无法通过第一晶体管M1向第一控制节点K1输入处于有效电位的第一电源信号,使得第一控制节点K1的电位为无效电位;此时,第三晶体管M3在该第一控制节点K1的控制下关断,使得第二控制节点K2的电位仍保持为无效电位,进而使得上拉节点PU的电位仍保持为有效电位,第五晶体管M5在该上拉节点PU的控制下仍保持为开启状态;同时,第一时钟信号端CLK1输出的第一时钟信号的电位为无效电位,第一时钟信号端CLK1通过该第五晶体管M5向输出端OUT输入处于无效电位的第一时钟信号,以实现对输出端OUT的降噪。

降噪阶段t14中,复位信号端RST输出的复位信号的电位为有效电位,第二时钟信号端CLK2(即图中的CK2)输出的第二时钟信号的电位为无效电位,第二晶体管M2在该第二时钟信号的控制下关断,第二电源端VGL无法通过该第二晶体管M2向第一控制节点K1输入处于无效电位的第二电源信号,第三时钟信号端CLK3(即图中的CK3)输出的第三时钟信号的电位为有效电位,第一晶体管M1在该第三时钟信号的控制下开启,第一电源端VGH通过第一晶体管M1向第一控制节点K1输入处于有效电位的第一电源信号,使得第一控制节点K1的电位为有效电位,第三晶体管M3在第一控制节点K1的控制下开启,复位信号端RST通过该第三晶体管M3向第二控制节点K2输入处于有效电位的复位信号,使得第二控制节点K2的电位为有效电位,第四晶体管M4在该第二控制节点K2的控制下开启,第三电源端VSS输出的下拉电源信号的电位为无效电位,该第三电源端VSS通过该第四晶体管M4向上拉节点PU输入处于无效电位的下拉电源信号,以控制上拉节点PU的电位为无效电位,即实现对上拉节点PU的复位。

并且,第一电源端VGH输出的第一电源信号的电位为有效电位,第二电源端VGL输出的第二电源信号的电位为无效电位,第九晶体管M9和第十晶体管M10在该处于无效电位的上拉节点PU的控制下关断,第七晶体管M7在第一电源信号的控制下开启,第一电源端VGH通过该第七晶体管M7向第八晶体管M8的栅极输入处于有效电位的第一电源信号,第八晶体管M8在该第一电源信号的控制下开启,第一电源端VGH通过该第八晶体管M8向下拉节点PD输入处于有效电位的第一电源信号,控制下拉节点PD的电位为有效电位,第十二晶体管M12和第十三晶体管M13在该下拉节点PD的控制下开启,第二电源端VGL通过该第十三晶体管M13向输出端OUT输入处于无效电位的第二电源信号,以及,第二电源端VGL通过该第十二晶体管M12向上拉节点PU输入处于无效电位的第二电源信号,以实现对输出端OUT和上拉节点PU的降噪。

图6b是本发明实施例提供的另一种移位寄存器单元的驱动过程的时序图,以移位寄存器单元中的第一控制节点还与控制时钟信号端连接,且输入模块10、输出模块20、下拉控制模块30、下拉模块40、第一复位控制模块50和复位模块60的结构为图4所示的结构,以及移位寄存器单元中的各晶体管为N型晶体管,有效电位相对于无效电位为高电位为例,详细介绍本发明实施例提供的移位寄存器单元的驱动原理。

其中,图6b中CK信号为栅极驱动电路中奇数级移位寄存器单元的第一时钟信号端产生的第一时钟信号,CKB信号为栅极驱动电路中偶数级移位寄存器单元的第一时钟信号端产生的第一时钟信号,且各时钟信号端输出高电平的时长与总输出时间的比值为50%(即占空比为50%),以及,该移位寄存器单元在充电阶段t21和输出阶段t22的驱动原理请相应参考图6a对应的移位寄存器单元在充电阶段t11和输出阶段t12的驱动原理,此处不再赘述。

在预降噪阶段t23中,复位信号端RST输出的复位信号的电位为有效电位,控制时钟信号端CLKT输出的控制时钟信号的电位为无效电位,使得第一控制节点K1的电位保持为无效电位,第三晶体管M3在该第一控制节点K1的控制下关断,此时,无法通过第三晶体管M3向第二控制节点K2输入处于有效电位的复位信号,使得第二控制节点K2的电位仍保持为无效电位,进而使得上拉节点PU的电位仍保持为有效电位,第五晶体管M5在该上拉节点PU的控制下仍保持为开启状态;同时,第一时钟信号端CLK1输出的第一时钟信号的电位为无效电位,第一时钟信号端CLK1通过该第五晶体管M5向输出端OUT输入处于无效电位的第一时钟信号,以实现对输出端OUT的降噪。

在降噪阶段t24中,复位信号端RST输出的复位信号的电位为有效电位,控制时钟信号端输出的控制时钟信号的电位为有效电位,使得第一控制节点K1的电位为有效电位,第三晶体管M3在第一控制节点K1的控制下开启,复位信号端RST通过该第三晶体管M3向第二控制节点K2输入处于有效电位的复位信号,使得第二控制节点K2的电位为有效电位,第四晶体管M4在该第二控制节点K2的控制下开启,第三电源端VSS输出的下拉电源信号的电位为无效电位,该第三电源端VSS通过该第四晶体管M4向上拉节点PU输入处于无效电位的下拉电源信号,以控制上拉节点PU的电位为无效电位,即实现对上拉节点PU的复位。

并且,第一电源端VGH输出的第一电源信号的电位为有效电位,第二电源端VGL输出的第二电源信号的电位为无效电位,第九晶体管M9和第十晶体管M10在该处于无效电位的上拉节点PU的控制下关断,第七晶体管M7在第一电源信号的控制下开启,第一电源端VGH通过该第七晶体管M7向第八晶体管M8的栅极输入处于有效电位的第一电源信号,第八晶体管M8在该第一电源信号的控制下开启,第一电源端VGH通过该第八晶体管M8向下拉节点PD输入处于有效电位的第一电源信号,控制下拉节点PD的电位为有效电位,第十二晶体管M12和第十三晶体管M13在该下拉节点PD的控制下开启,第二电源端VGL通过该第十三晶体管M13向输出端OUT输入处于无效电位的第二电源信号,以及,第二电源端VGL通过该第十二晶体管M12向上拉节点PU输入处于无效电位的第二电源信号,以实现对输出端OUT和上拉节点PU的降噪。

相较于相关技术,本发明实施例提供的移位寄存器单元,通过第二控制节点的电位控制向上拉节点输入下拉电源信号的时间,可以增加通过输出模块向输出端输出处于无效电位的第一时钟信号的时长,即增加输出模块对输出端进行降噪的时长,且由于输出模块具有较大的驱动能力,通过该输出模块对驱动输出端降噪时,能够较快地将驱动输出端的电位拉至无效电位,在增大输出模块对输出端进行降噪的时长后,输出端的输出波形的下降沿能够更接近于理想波形,有效地提高了对输出端进行降噪的效率,进而更准确地驱动显示面板中的像素单元。

本发明实施例提供了一种栅极驱动电路,该栅极驱动电路可以包括多个级联的移位寄存器单元,且每个移位寄存器单元均为图1至图4任一所示的移位寄存器单元。

当通过上述第一种可实现方式实现对第一控制节点K1的电位进行控制时,该栅极驱动电路中每个移位寄存器单元包括:第二复位控制模块70,该第二复位控制模块70分别与第二时钟信号端CLK2、第三时钟信号端CLK3、第二电源端VGL和第一控制节点K1连接,且多个移位寄存器单元中,第j+2个移位寄存器单元的输出端OUT可以与第j个移位寄存器单元的复位信号端RST连接,第j+1个移位寄存器单元的第一时钟信号端CLK1与第j个移位寄存器单元的第二时钟信号端CLK2连接,第j+1个移位寄存器单元的第二时钟信号端CLK2与第j个移位寄存器单元的第三时钟信号端CLK3连接,同时,第j+2个移位寄存器单元的输入信号端IN可以与第j个移位寄存器单元的输出端OUT连接,且第一个移位寄存器单元的输入信号端IN与第一启动信号端IN1连接,该第一启动信号端IN1用于为该第一个移位寄存器单元的输入信号端IN提供第一启动信号,第二个移位寄存器单元的输入信号端IN与第二启动信号端IN2连接,该第二启动信号端IN2用于为该第二个移位寄存器单元的输入信号端IN提供第二启动信号,该第一启动信号与该第二启动信号的有效电位阶段的中点的时间差为一行GOA的输出时间,其中,j为正整数。此时,如图6a所示,栅极驱动电路中可以设置有4个时钟信号端,该4个时钟信号端分别输出时钟信号CK1至CK4,该4个时钟信号的周期相同,且占空比相同,并且在每个时钟周期内,相邻两个时钟信号的有效电位阶段的中点的时间差为一行GOA的输出时间,且在CK1的电位处于无效电位的阶段内,CK3的电位由无效电位跳变为有效电位;在CK2的电位处于无效电位的阶段内,CK4的电位由无效电位跳变为有效电位。

并且,请参考图7,第一极移位寄存器单元GOA1的第一时钟信号端CLK1中输入的时钟信号可以为CK1,第二时钟信号端CLK2输入的时钟信号可以为CK2,第三时钟信号端CLK3输入的时钟信号可以为CK3;第二极移位寄存器单元GOA2的第一时钟信号端CLK1中输入的时钟信号可以为CK2,第二时钟信号端CLK2输入的时钟信号可以为CK3,第三时钟信号端CLK3输入的时钟信号可以为CK4;第三级移位寄存器单元GOA3的第一时钟信号端CLK1中输入的时钟信号可以为CK3,第二时钟信号端CLK2输入的时钟信号可以为CK4,第三时钟信号端CLK3输入的时钟信号可以为CK1;第四级移位寄存器单元GOA4的第一时钟信号端CLK1中输入的时钟信号可以为CK4,第二时钟信号端CLK2输入的时钟信号可以为CK1,第三时钟信号端CLK3输入的时钟信号可以为CK2。并且,第一极移位寄存器单元GOA1的输入信号端IN与第一启动信号端IN1连接,第二极移位寄存器单元GOA2的输入信号端IN与第二启动信号端IN2连接,第三级移位寄存器单元GOA3与第一极移位寄存器单元GOA1的输出端OUT连接,第四级移位寄存器单元GOA4与第二极移位寄存器单元GOA2的输出端OUT连接。该栅极驱动电路可以以4个移位寄存器单元为单位,重复以上连接。

当通过上述第二种可实现方式实现对第一控制节点K1的电位进行控制时,该栅极驱动电路中每个移位寄存器单元的第一控制节点K1与控制时钟信号端CLKT连接,且多个移位寄存器单元中,第j+1个移位寄存器单元的输出端OUT可与第j个移位寄存器单元的复位信号端RST连接。此时,栅极驱动电路中可以设置有3个时钟信号端,该3个时钟信号端分别输出时钟信号CK、CKB和CLKT,其中,时钟信号CK的输出波形可与图6a中时钟信号CK1的输出波形相同,时钟信号CKB的输出波形可与图6a中时钟信号CK3的输出波形相同,时钟信号CLKT的输出波形可与图6a中第一控制节点K1的输出波形相同。

并且,奇数级移位寄存器单元GOA1的第一时钟信号端CLK1中输入的时钟信号可以为CK;偶数级移位寄存器单元GOA2的第一时钟信号端CLK1中输入的时钟信号可以为CKB。

需要说明的是,相对于移位寄存器单元的第一控制节点K1与控制时钟信号端CLKT连接的连接方式,移位寄存器单元的第一控制节点K1与第二复位控制模块连接的连接方式可利用其它级的时钟信号产生输入至第一控制节点K1的控制信号,无需新增时钟信号端为第一控制节点K1提供控制信号,降低了GOA的整体功耗,其具有更好的优势。

综上所述,本发明提供的栅极驱动电路,其移位寄存器单元包括第一复位控制模块、复位模块和输出模块,该第一复位控制模块在第一控制节点的电位和复位信号的控制下,控制第二控制节点的电位,该复位模块根据该第二控制节点的电位控制上拉节点的电位,使得上拉节点的电位保持为有效电位的时长增加,进而增加通过输出模块对输出端进行降噪的时长,且由于输出模块具有较好的驱动能力,通过输出模块对输出端进行降噪时,能够较快地对该驱动输出端进行降噪,继而提高了对输出端进行降噪的效率。

本发明实施例提供一种显示装置,该显示装置可以包括本发明实施例提供的栅极驱动电路。该显示装置可以为:液晶面板、电子纸、有机发光二极管(英文:Organic Light-Emitting Diode,简称:OLED)面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

本发明实施例还提供了一种存储介质,该存储介质内存储有计算机程序,计算机程序被处理器执行时实现本发明实施例提供的移位寄存器单元的驱动方法。

以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (12)

1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块、下拉模块、第一复位控制模块、复位模块和第二复位控制模块;
所述输入模块分别与输入信号端和上拉节点连接,用于在来自所述输入信号端的输入信号的控制下,控制所述上拉节点的电位;
所述输出模块分别与第一时钟信号端、所述上拉节点和输出端连接,用于在所述上拉节点的控制下,向所述输出端输入来自所述第一时钟信号端的第一时钟信号;
所述下拉控制模块分别与第一电源端、第二电源端、所述上拉节点和下拉节点连接,用于在所述上拉节点、来自所述第一电源端的第一电源信号和来自所述第二电源端的第二电源信号的控制下,控制所述下拉节点的电位;
所述下拉模块分别与所述上拉节点、所述下拉节点、所述第二电源端和所述输出端连接,用于在所述下拉节点和所述第二电源信号的控制下,控制所述上拉节点和所述输出端的电位;
所述第一复位控制模块分别与第一控制节点、复位信号端和第二控制节点连接,用于在所述第一控制节点和来自所述复位信号端的复位信号的控制下,控制所述第二控制节点的电位;
所述复位模块分别与所述第二控制节点、第三电源端和所述上拉节点连接,用于在所述第二控制节点和来自所述第三电源端的第三电源信号的控制下,控制所述上拉节点的电位;
所述第二复位控制模块分别与第二时钟信号端、第三时钟信号端、第二电源端和所述第一控制节点连接,用于在所述第二电源信号、所述第二时钟信号端输出的第二时钟信号和所述第三时钟信号端输出的第三时钟信号的控制下,控制所述第一控制节点的电位。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述第二复位控制模块包括:第一晶体管和第二晶体管;
所述第一晶体管的栅极和所述第一晶体管的第一极均与所述第三时钟信号端连接,所述第一晶体管的第二极与所述第一控制节点连接;
所述第二晶体管的栅极与所述第二时钟信号端连接,所述第二晶体管的第一极与所述第二电源端连接,所述第二晶体管的第二极与所述第一控制节点连接。
3.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述第一复位控制模块包括:第三晶体管;
所述第三晶体管的栅极与所述第一控制节点连接,所述第三晶体管的第一极与所述复位信号端连接,所述第三晶体管的第二极与所述第二控制节点连接。
4.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述复位模块包括:第四晶体管;
所述第四晶体管的栅极与所述第二控制节点连接,所述第四晶体管的第一极与所述第三电源端连接,所述第四晶体管的第二极与所述上拉节点连接。
5.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述输出模块包括:第五晶体管和电容器;
所述第五晶体管的栅极与所述上拉节点连接,所述第五晶体管的第一极与所述第一时钟信号端连接,所述第五晶体管的第二极与所述输出端连接;
所述电容器的一端与所述上拉节点连接,所述电容器的另一端与所述输出端连接。
6.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述输入模块包括:第六晶体管;
所述第六晶体管的栅极和所述第六晶体管的第一极均与所述输入信号端连接,所述第六晶体管的第二极与所述上拉节点连接。
7.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述下拉控制模块包括:第七晶体管、第八晶体管、第九晶体管和第十晶体管;
所述第七晶体管的栅极和所述第七晶体管的第一极均与所述第一电源端连接,所述第七晶体管的第二极与所述第八晶体管的栅极连接;
所述第八晶体管的第一极与所述第一电源端连接,所述第八晶体管的第二极与所述下拉节点连接;
所述第九晶体管的栅极与所述上拉节点连接,所述第九晶体管的第一极与所述第二电源端连接,所述第九晶体管的第二极与所述第八晶体管的栅极连接;
所述第十晶体管的栅极与所述上拉节点连接,所述第十晶体管的第一极与所述第二电源端连接,所述第十晶体管的第二极与所述下拉节点连接。
8.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述下拉模块包括:第十二晶体管和第十三晶体管;
所述第十二晶体管的栅极与所述下拉节点连接,所述第十二晶体管的第一极与所述第二电源端连接,所述第十二晶体管的第二极与所述上拉节点连接;
所述第十三晶体管的栅极与所述下拉节点连接,所述第十三晶体管的第一极与所述第二电源端连接,所述第十三晶体管的第二极与所述输出端连接。
9.一种移位寄存器单元的驱动方法,其特征在于,所述方法用于驱动如权利要求1至8任一所述的移位寄存器单元,所述方法包括:
充电阶段,输入信号端输出的输入信号的电位为有效电位,输入模块在所述输入信号的控制下,控制上拉节点的电位为有效电位;
输出阶段,第一时钟信号端输出的第一时钟信号的电位为有效电位,所述上拉节点的电位保持为有效电位,输出模块在所述上拉节点的控制下,向输出端输入处于有效电位的所述第一时钟信号;
预降噪阶段,复位信号端输出的复位信号的电位为有效电位,第一控制节点的电位为无效电位,第一复位控制模块在所述第一控制节点和所述复位信号的控制下,控制第二控制节点的电位为无效电位,复位模块在所述第二控制节点的控制下,控制所述上拉节点的电位保持为有效电位;所述第一时钟信号的电位为无效电位,所述输出模块在所述上拉节点的控制下,向所述输出端输入处于无效电位的所述第一时钟信号;
降噪阶段,所述复位信号的电位为有效电位,所述第一控制节点的电位为有效电位,第一复位控制模块在所述第一控制节点和所述复位信号的控制下,控制所述第二控制节点电位为有效电位,所述复位模块在所述第二控制节点和处于无效电位的第三电源信号的控制下,控制所述上拉节点的电位为无效电位;第一电源端输出的第一电源信号的电位为有效电位,第二电源端输出的第二电源信号的电位为无效电位,所述下拉控制模块在所述第一电源信号、所述第二电源信号和所述上拉节点的控制下,控制所述下拉节点的电位为有效电位;所述下拉模块在所述下拉节点和所述第二电源信号的控制下,控制所述上拉节点的电位和所述输出端的电位为无效电位。
10.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括多个级联的如权利要求1至8任一所述的移位寄存器单元。
11.根据权利要求10所述的栅极驱动电路,其特征在于,所述多个级联的移位寄存器单元中,第j+2个移位寄存器单元的输出端与第j个移位寄存器单元的复位信号端连接,第j+1个移位寄存器单元的第一时钟信号端与第j个移位寄存器单元的第二时钟信号端连接,第j+1个移位寄存器单元的第二时钟信号端与第j个移位寄存器单元的第三时钟信号端连接,所述j为正整数。
12.一种显示装置,其特征在于,所述显示装置包括权利要求10或11所述的栅极驱动电路。
CN201810212929.9A 2018-03-15 2018-03-15 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 CN108389539B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810212929.9A CN108389539B (zh) 2018-03-15 2018-03-15 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201810212929.9A CN108389539B (zh) 2018-03-15 2018-03-15 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US16/125,969 US20190287446A1 (en) 2018-03-15 2018-09-10 Shift register unit, driving method, gate drive circuit, and display device

Publications (2)

Publication Number Publication Date
CN108389539A CN108389539A (zh) 2018-08-10
CN108389539B true CN108389539B (zh) 2020-06-16

Family

ID=63067710

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810212929.9A CN108389539B (zh) 2018-03-15 2018-03-15 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Country Status (2)

Country Link
US (1) US20190287446A1 (zh)
CN (1) CN108389539B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107958649A (zh) * 2018-01-02 2018-04-24 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108877721A (zh) * 2018-07-26 2018-11-23 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101868833B (zh) * 2007-12-27 2013-03-13 夏普株式会社 移位寄存器和显示装置
US20120242630A1 (en) * 2009-12-28 2012-09-27 Sharp Kabushiki Kaisha Shift register
CN102945651B (zh) * 2012-10-31 2015-02-25 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路和显示装置
CN103065578B (zh) * 2012-12-13 2015-05-13 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN105096902B (zh) * 2015-09-28 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
KR20170049724A (ko) * 2015-10-27 2017-05-11 엘지디스플레이 주식회사 Display device
CN105741742B (zh) * 2016-05-09 2019-05-14 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及其驱动方法
CN106157874A (zh) * 2016-09-12 2016-11-23 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106847218A (zh) * 2017-03-07 2017-06-13 合肥京东方光电科技有限公司 具有容错机制的移位寄存器及其驱动方法和栅极驱动电路
CN107564458A (zh) * 2017-10-27 2018-01-09 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
US20190287446A1 (en) 2019-09-19
CN108389539A (zh) 2018-08-10

Similar Documents

Publication Publication Date Title
US10210945B2 (en) Bidirectional shift register circuit
CN103700357B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
EP2743929B1 (en) Shift register unit, gate driver, and display device
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US9530345B2 (en) Gate drive on array unit and method for driving the same, gate drive on array circuit and display apparatus
US9881688B2 (en) Shift register
CN104282287B (zh) 一种goa单元及驱动方法、goa电路和显示装置
US8964932B2 (en) Shift register, gate driving circuit and display
JP6114378B2 (ja) シフトレジスタ素子及びその駆動方法、並びにシフトレジスタを備えた表示装置
TWI520493B (zh) 移位暫存電路以及削角波形產生方法
US8519764B2 (en) Shift register, scanning signal line drive circuit provided with same, and display device
US10593284B2 (en) Shift register unit and method for driving same, shift register circuit and display apparatus
US9293223B2 (en) Shift register unit, gate driving circuit and display device
WO2017020472A1 (zh) 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
US10217427B2 (en) Gate drive unit circuit, gate drive circuit, display device and driving method
CN106205461B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
WO2016123968A1 (zh) 移位寄存器单元、栅极驱动电路及显示装置
WO2016155205A1 (zh) 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
TWI410944B (zh) 顯示裝置之移位暫存器
US20180122289A1 (en) Shift register, driving method, gate driving circuit and display device
WO2017113984A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US7825888B2 (en) Shift register circuit and image display apparatus containing the same
EP3086312B1 (en) Shift register unit, gate drive circuit and display device
US10803823B2 (en) Shift register unit, gate driving circuit, and driving method
EP1575167B1 (en) Level shifter configured for use in a shift register

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant