CN113744698B - 阵列基板的驱动方法、阵列基板以及显示面板 - Google Patents

阵列基板的驱动方法、阵列基板以及显示面板 Download PDF

Info

Publication number
CN113744698B
CN113744698B CN202110878022.8A CN202110878022A CN113744698B CN 113744698 B CN113744698 B CN 113744698B CN 202110878022 A CN202110878022 A CN 202110878022A CN 113744698 B CN113744698 B CN 113744698B
Authority
CN
China
Prior art keywords
sub
pixel
pixels
driving signal
data driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110878022.8A
Other languages
English (en)
Other versions
CN113744698A (zh
Inventor
康志聪
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Beihai HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Beihai HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Beihai HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202110878022.8A priority Critical patent/CN113744698B/zh
Publication of CN113744698A publication Critical patent/CN113744698A/zh
Priority to US17/877,686 priority patent/US11749221B2/en
Application granted granted Critical
Publication of CN113744698B publication Critical patent/CN113744698B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请公开一种阵列基板的驱动方法、阵列基板以及显示面板,阵列基板的驱动方法控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号。在第一时间段,输出第一极性数据驱动信号驱动每一像素组中的第一子像素,以使得每一像素组中的第一子像素为第一极性子像素。在第二时间段,输出第二极性数据驱动信号驱动每一像素组中的第二子像素,以使得每一像素组中的第二子像素为第二极性,且每一列子像素的极性相同。上述方案解决阵列基板容易产生明暗条纹的技术问题。

Description

阵列基板的驱动方法、阵列基板以及显示面板
技术领域
本申请涉及阵列基板的技术领域,特别涉及阵列基板的驱动方法、阵列基板以及显示面板。
背景技术
现有技术中的阵列基板驱动原理一般为极性反转驱动,即液晶分子是靠改变电压改变其位置关系的,极性反转驱动就是给液晶分子施加一个正负极性改变的电压信号实现液晶分子的交流驱动。而极性反转驱动包括行反转驱动、列反转驱动、帧反转驱动以及点反转驱动等方式。
本申请基于极性反转提出,在同一行像素单元由两行行扫描线驱动时,由于阵列基板的驱动时间维持不变,而行扫描线为逐行扫描,因此每一行像素单元的扫描驱动时间减半,即每一像素单元充电时间减半,同一资料驱动信号上子像素信号极性驱动切换为反极性的时候,由于资料驱动线上与其它电极产生的寄生电容效应产生负载效应,使得资料驱动线当极性驱动切换为反极性的时候,负载效应让资料驱动线信号无法即时达到要求的反极性电压,存在一电压响应时间。如图3所示,子像素的充电时间TDn+1-m与Vpn+2-m的充电时间TDn+2-m相同,TDn+1-m=TDn+2-m,但由于子像素的充电信号是由资料驱动线VDm得正极性信号VD1(Vpn-m子像素)切换到相对于共电极信号Vcom为反极性信号VD2(Vpn+1-m子像素),寄生电容效应产生负载效应使得相同的充电时间TDn+1-m=TDn+2-m但形成不同的等效充电信号。使得如附图3说明,子像素充电如果为相邻反极性充电,则子像素的充电不足,亮度下降,空间上就看到一行子像素亮,一行子像素暗得缺陷。
发明内容
本申请的主要目的是提出一种阵列基板的驱动方法,旨在解决显示面板容易产生明暗条纹的技术问题。
为实现上述目的,本申请提出一种阵列基板的驱动方法,所述阵列基板包括:
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组,每一像素组包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一所述像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一子像素组成或由所述第二子像素组成;
所述阵列基板的驱动方法包括:
控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
在第一时间段,输出第一极性数据驱动信号驱动每一像素组中的第一子像素,以使得每一像素组中的第一子像素为第一极性;
在第二时间段,输出第二极性数据驱动信号驱动每一像素组中的第二子像素,以使得每一像素组中的第二子像素为第二极性,且每一列子像素的极性相同。
可选地,所述输出第一极性数据驱动信号驱动每一像素组中的第一子像素的步骤包括:
沿数据驱动信号线的延伸方向依次以第一极性数据驱动信号驱动所述第一行扫描驱动信号线所连接的每一行的第一子像素。
可选地,所述输出第二极性数据驱动信号驱动每一像素组中的第二子像素的步骤包括:
沿数据驱动信号线的延伸方向依次以第二极性数据驱动信号驱动当前数据驱动信号线所述第二行扫描驱动信号线所连接的每一行的第二子像素。
为实现上述目的,本申请还提出一种阵列基板的驱动方法,所述阵列基板包括:
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和多个第二像素组,所述第一像素组和第二像素组沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者组成,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线,连接所述第二像素组的数据驱动信号线为第二数据驱动信号线;
所述阵列基板的驱动方法包括:
控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
在第一时间段,输出第一极性数据驱动信号驱动第一像素组的第一子像素,输出第二极性数据驱动信号驱动第二像素组的第一子像素;
在第二时间段,所述第一数据驱动信号线向所述第二行扫描驱动信号线输出第二极性数据驱动信号驱动第一像素组中的第二子像素,所述第二数据驱动信号线向所述第二行扫描驱动信号线输出第一极性数据驱动信号驱动第二像素组的第二子像素,以使得每一所述第一像素组的两个子像素的极性依次为第一极性、第二极性,所述第二像素组的两个子像素的极性依次为第二极性、第一极性,且每一列子像素的极性为第一行每一子像素的极性。
可选地,所述第一极性为第一极性数据驱动信号的电压大于公共电极的电压;
所述第二极性为第二极性数据驱动信号的电压小于公共电极的电压。
可选地,所述第一时间段的时间长度与所述第二时间段的时间长度等同。
为实现上述目的,本申请还提出一种阵列基板,所述阵列基板包括存储器;
处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如上所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组,每一像素组包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一所述像素组的第二子像素与所述第二行扫描驱动信号线连接。
为实现上述目的,本申请还提出一种阵列基板,所述阵列基板包括存储器;
处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如上所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和多个第二像素组,所述第一像素组和第二像素组沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素为所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线,连接所述第二像素组的数据驱动信号线为第二数据驱动信号线。
可选地,所述阵列基板还包括多条公共电极信号线,每一所述公共电极信号线设于相邻两组子像素之间;
每一列中,每一所述子像素与相邻的所述公共电极信号线之间形成共电极存储电容;每一所述共电极存储电容的一端与对应的所述公共电极信号线连接,每一所述共电极存储电容的另一端与对应的所述子像素的像素电极连接。
为实现上述目的,本申请还提出一种显示面板,所述显示面板包括彩膜基板、液晶以及如上所述的阵列基板,所述阵列基板、液晶以及所述彩膜基板依次层叠设置。
本申请的技术方案的阵列基板的控制方法基于阵列基板实现,阵列基板包括多个子像素、多条数据驱动信号线、多条第一行扫描驱动信号线以及多条第二行扫描驱动信号线,多个子像素呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组。每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接。每一行子像素分成第一像素组和第二像素组,每一像素组包括依次设置的第一子像素和第二子像素;在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一所述像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一子像素组成或由所述第二子像素组成。首先阵列基板的控制方法控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号,在第一时间段,输出第一极性数据驱动信号驱动每一像素组中的第一子像素,以使得每一像素组中的第一子像素为第一极性。在第二时间段,输出第二极性数据驱动信号驱动每一像素组中的第二子像素,以使得每一像素组中的第一子像素为第一极性,每一像素组中的第二子像素为第二极性,且每一列子像素的极性相同。通过上述方案,将数据驱动信号线连接的每一行子像素的第一像素组和第二像素组分时段做子像素驱动从而可以在同时间段仅有每一像素组中的第一子像素被第一极性充电点亮,和/或每一像素组中的第二子像素被第二极性充电点亮,由于此时每一像素组子像素交替排布,且当前像素组中的第一子像素与其他行对应的像素组中的第一子像素处于同一列,当前像素组中的第二子像素与其他行对应的像素组中的第二子像素处于同一列,因此,可以保证每一列子像素的极性相同且均匀间隔或者全部点亮,从而使得显示的图案均匀,并能充分保证充电时间以实现完全充电,避免了一行子像素亮,一行子像素暗的缺陷,从而避免了显示面板容易产生明暗条纹的问题。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本申请阵列基板的驱动方法的一实施例的流程示意图;
图2为本申请阵列基板的一实施例的结构示意图;
图3为示例性技术中阵列基板的驱动时序示意图;
图4为本申请阵列基板的结构的等效电路示意图;
图5为本申请阵列基板的驱动方法的一实施例的流程示意图;
图6为本申请阵列基板的一实施例的结构示意图。
本申请目的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,若本申请实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
本申请提出一种阵列基板的驱动方法,旨在解决显示面板容易产生明暗条纹的技术问题。
在一实施例中,本申请的阵列基板的驱动方法基于一种阵列基板实现,如图2所示,所述阵列基板包括多个子像素、多条数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)、与每一行子像素一一对应设置多条第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)以及与每一行子像素一一对应设置多条第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)(VGn+1、VGn+3、VGn+5...VGn+2z+1)多个子像素呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组。每一像素组包括依次设置的第一子像素和第二子像素子像素,在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)连接,每一所述像素组的第二子像素与所述第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)连接;每一列子像素由所述第一子像素组成或由所述第二子像素组成。其中,n、m、z均大于1。
参照图1和图2,本申请的阵列基板的驱动方法包括:
S1、控制数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
第一时间段、第二时间段组成一个完成的周期,数据驱动信号线按照这个周期输出交替输出第一极性数据驱动信号以及第二极性数据驱动信号。
S2、参照图2左侧示意图,在第一时间段,输出第一极性数据驱动每一像素组中的第一子像素,以使得每一像素组中的第一子像素为第一极性;
此时,所有的数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)输出第一极性数据驱动信号,此时,参照图2,由于经过第一时间段的驱动后,阵列基板的像素排列为每一行子像素的第一极性的子像素以及第二极性的子像素沿所在行交替排布,且每一像素组中的第一子像素与其他行对应像素组中的第一子像素处于同一列,每一像素组中的第二子像素与其他行对应像素组中的第二子像素处于同一列,从而使得点亮的子像素呈列交替排布,整体上看起来就是均匀点亮的显示,从而避免了一行亮或者一行暗的情况。除此之外,还可以同时输出行扫描信号至每一第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)。此时,每一第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)将行扫描信号输出至与之连接的每一像素组中的第一子像素以给对应像素组充电,从而使得每一像素组中的第一子像素为第一极性,从而实现驱动,点亮阵列基板中的每一像素组中的第一子像素。
S3、参照图2右侧示意图,在第二时间段,输出第二极性数据驱动信号驱动每一像素组中的第二子像素,以使得每一像素组中的第一子像素为第一极性,每一像素组中的第二子像素为第二极性,且每一列子像素的极性相同;
此时,所有的数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)输出第二极性数据驱动信号,每一第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)将行扫描信号输出至与之连接的每一像素组中的第二子像素以给对应像素组充电,从而使得每一像素组中的第二子像素为第二极性,从而实现驱动,点亮阵列基板中的每一像素组的第一子像素以及第二子像素,此时,由于前一时间段内点亮的每一像素组中的第一子像素为第一极性且在放电,其由亮逐渐变暗,因此,整体的阵列基板的亮度是由亮逐渐暗一点,在比较亮时,不会出现一行亮或者一行暗,而在第一极性的子像素变暗后,由于阵列基板的像素排列为第一极性的子像素以及第二极性的子像素沿所在行交替排布,如图2所示,且每一行像素组中的第一子像素与其他行对应的像素组中的第一子像素处于同一列,每一行像素组中的第二子像素与其他行对应的像素组中的第二子像素处于同一列,从而使得点亮的子像素呈列交替排布,整体上看起来就是均匀点亮的显示,从而避免了一行亮或者一行暗的情况。除此之外,并输出行扫描信号至每一第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)。
通过上述方案,将数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)连接的每一像素组的第一子像素和第二子像素分时段做子像素驱动从而可以在同时间段仅有每一像素组的第一子像素被第一极性充电点亮,和/或每一像素组的第二子像素被第二极性充电点亮,由于此时每一子像素交替排布,且每一像素组的第一子像素与其他行对应像素组的第一子像素处于同一列,即每一像素组的第二子像素与其他行对应像素组的第二子像素处于同一列,因此,可以保证每一列子像素的极性相同且均匀间隔或者全部点亮,从而使得显示的图案均匀,并能充分保证充电时间以实现完全充电,避免了一行子像素亮,一行子像素暗的缺陷,从而避免了显示面板容易产生明暗条纹的问题。
需要说明的是,由于第一时间段的时间长度、第二时间段的时间长度的跳变基本上小于用户眼睛的感知时长,即人眼的暂留效应,因此,此亮度变化用户很难感知到,可以完全在解决显示面板产生明暗条纹的问题的同时,不会影响用户的使用以及亮度调节功能。
可选地,所述第一极性为第一极性数据驱动信号的电压大于公共电极的电压;
所述第二极性为第二极性数据驱动信号的电压小于公共电极的电压。
其中,第一极性数据驱动信号以及第二极性数据驱动信号中的第一极性和第二极性并不是指正负电压,而是相比于阵列基板的公共电极的电压,即大于公共电极的电压,则为第一极性,小于公共电极的电压,则为第二极性。
在另一可选实施例中,所述第二极性为第一极性数据驱动信号的电压大于公共电极的电压;所述第一极性为第二极性数据驱动信号的电压小于公共电极的电压。
可选地,所述第一时间段的时间长度、第二时间段的时间长度等同。
此时,保证其时间长度等同,可以在保证显示面板整体的显示的均衡性的同时,即在不会出现一行子像素亮,一行子像素暗的缺陷的时候,还能减小显示面板在所有的时间长度内的亮度偏差。
可选地,所述输出第一极性数据驱动信号驱动每一像素组中的第一子像素的步骤包括:
沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn、VGn+1、VGn+2、VGn+3、VGn+4、VGn+5...VGn+z)依次以第一极性数据驱动信号驱动所述第一行扫描驱动信号线所连接的每一行的第一子像素。
其中,沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn、VGn+1、VGn+2、VGn+3、VGn+4、VGn+5...VGn+z)依次以第一极性数据驱动信号驱动每一行子像素中属于子像素每一像素组的第一子像素,使得每一列子像素中属于每一像素组的第一子像素逐行充电以及点亮,以有效避免单独存在子像素未点亮的情况,进一步提高实现均匀显示的稳定性。
可选地,所述输出第二极性数据驱动信号驱动每一像素组中的第二子像素的步骤包括:
沿数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)的延伸方向依次以第二极性数据驱动信号驱动所述第二行扫描驱动信号线所连接的每一行的第二子像素。
其中,沿数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)的延伸方向穿过行扫描驱动信号线(VGn、VGn+1、VGn+2、VGn+3、VGn+4、VGn+5...VGn+z)依次以第二极性数据驱动信号驱动当前数据驱动信号线所连接的两列像素组中的第二子像素,使得每一行中属于第二子像素逐行充电以及点亮,以有效避免单独存在子像素未点亮的情况,进一步提高实现均匀显示的稳定性。
为实现上述目的,本申请还提出一种阵列基板的驱动方法,所述阵列基板的驱动方法基于如图6示的阵列基板实现,所述阵列基板包括多个子像素、多条数据驱动信号线、与每一行子像素一一对应设置多条第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)和与每一行子像素一一对应设置多条第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1),多个子像素呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和第二像素组,所述第一像素组和第二像素组沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括多个第一子像素和多个第二子像素。每一像素组的第一子像素与所述第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)连接,每一像素组的第二子像素与所述第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)连接,每一行子像素的第一像素组的第一子像素与其他行子像素的第一像素组的第一子像素处于同一列。每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接。在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者组成,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线(VDm、VDm+2...VDm+z),连接所述第二像素组的数据驱动信号线为第二数据驱动信号线(VDm+1、VDm+3...VDm+z)。
如图5所示,本申请的所述阵列基板的驱动方法包括:
S4、控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
第一时间段、第二时间段组成一个完成的周期,数据驱动信号线按照这个周期输出交替输出第一极性数据驱动信号以及第二极性数据驱动信号。
S5、在第一时间段,参照图6左侧的阵列基板示意图,输出第一极性数据驱动信号驱动第一像素组的第一子像素,输出第二极性数据驱动信号驱动第二像素组的第一子像素,并输出行扫描信号至每一第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z);
此时,与第一像素组相连的数据驱动信号线(VDm、VDm+2...VDm+2z)输出第一极性数据驱动信号,此时,每一第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)将行扫描信号输出至与之连接的每一行的第一像素组的第一子像素以给对应像素组充电,从而使得每一行的第一像素组的第一子像素为第一极性,与第二像素组相连的数据驱动信号线(VDm+1、VDm+3...VDm+2z+1)输出第二极性数据驱动信号驱动每一行的第二像素组的第一子像素,每一第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)将行扫描信号输出至与之连接的每一行的第二像素组的第一子像素以给对应像素组充电,从而使得每一行中的第二像素组的第一子像素为第二极性,通过上述过程实现驱动,点亮阵列基板中的子像素,此时,由于阵列基板的像素排列为每一行的第一极性的子像素以及第二极性的子像素沿所在行交替排布,且每一行的第一像素组与其他行的第一像素组处于同一列,每一行的第二像素组与其他行的第二像素组处于同一列,从而使得点亮的子像素呈列交替排布,整体上看起来就是均匀点亮的显示,从而避免了一行亮或者一行暗的情况。
S6、在第二时间段,参照图6右侧的示意图,所述第一数据驱动信号线向所述第二行扫描驱动信号线输出第二极性数据驱动信号驱动第一像素组的第二子像素,所述第二数据驱动信号线输出第一极性数据驱动信号驱动第二像素组的第二子像素,并输出行扫描信号至每一第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1),以使得每一所述第一像素组的两个子像素的极性依次为第一极性、第二极性,所述第二像素组的两个子像素的极性依次为第二极性、第一极性,且每一列子像素的极性为第一行每一子像素的极性。
与第一像素组相连的数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)输出第二极性数据驱动信号,此时,每一第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)将行扫描信号输出至与之连接的每一行的第一像素组的第二子像素以给对应像素组充电,从而使得每一行中的第一像素组的第二子像素为第二极性,与第二像素组相连的数据驱动信号线(VDm+1、VDm+3...VDm+2z+1)输出第一极性数据驱动信号驱动每一行的第二像素组的第二子像素,每一第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)将行扫描信号输出至与之连接的每一行的第二像素组的第二子像素以给对应像素组充电,从而使得每一行中的第二像素组的第二子像素为第二极性。此时,由于前一时间段内点亮的每一行的第一像素组的第一子像素以及第二像素组的第一子像素为第一极性且在放电,其由亮逐渐变暗,因此,整体的显示面板的亮度是由亮逐渐暗一点,在比较亮时,不会出现一行亮或者一行暗,而在第一极性的子像素变暗后,由于阵列基板的像素排列为第一极性的子像素以及第二极性的子像素沿所在行交替排布,且每一行的第一像素组的第一子像素与其他行的第一像素组的第一子像素处于同一列,每一行的第一像素组的第二子像素与其他行的第一像素组的第二子像素处于同一列,每一行的第二像素组的第一子像素与其他行的第二像素组的第一子像素处于同一列,每一行的第二像素组的第二子像素与其他行的第二像素组的第二子像素处于同一列,从而使得点亮的子像素呈列交替排布,整体上看起来就是均匀点亮的显示,从而避免了一行亮或者一行暗的情况。
通过上述方案,将数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)连接的每一行的第一像素组和第二像素组分时段做子像素驱动从而可以在同时间段仅有第一像素组的第一子像素被第一极性充电点亮以及第二像素组的第一子像素被第二极性充电点亮,和/或第一像素组的第二子像素被第二极性充电点亮以及第二像素组的第二子像素被第一极性充电点亮,由于此时每一行中的第一像素组和第二像素组交替排布,且每一行的第一像素组的第一子像素与其他行子像素的第一像素组的第一子像素处于同一列,每一行的第一像素组的第二子像素与其他行子像素的第一像素组的第二子像素处于同一列,每一行的第二像素组的第一子像素与其他行的第二像素组的第一子像素处于同一列,每一行的第二像素组的第二子像素与其他行的第二像素组的第二子像素处于同一列,因此,可以保证每一列子像素的极性相同且均匀间隔或者全部点亮,从而使得显示的图案均匀,并能充分保证充电时间以实现完全充电,避免了一行子像素亮,一行子像素暗的缺陷,从而避免了显示面板容易产生明暗条纹的问题。
可选地,需要说明的是,由于第一时间段的时间长度、第二时间段的时间长度的跳变基本上小于用户眼睛的感知时长,即人眼的暂留效应,因此,此亮度变化用户很难感知到,可以完全在解决显示面板产生明暗条纹的问题的同时,不会影响用户的使用以及亮度调节功能。
可选地,所述第一极性为第一极性数据驱动信号的电压大于公共电极的电压;
所述第二极性为第二极性数据驱动信号的电压小于公共电极的电压。
其中,第一极性数据驱动信号以及第二极性数据驱动信号中的第一极性和第二极性并不是指正负电压,而是相比于阵列基板的公共电极的电压,即大于公共电极的电压,则为第一极性,小于公共电极的电压,则为第二极性。
可选地,所述第一时间段的时间长度、第二时间段的时间长度等同。
此时,保证其时间长度等同,可以在保证显示面板整体的显示的均衡性的同时,即在不会出现一行子像素亮,一行子像素暗的缺陷的时候,还能减小显示面板在所有的时间长度内的亮度偏差。
可选地,输出第一极性数据驱动信号驱动每一行的第一像素组的第一子像素,输出第二极性数据驱动信号驱动每一行的第二像素组的第一子像素的步骤包括:
沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn-VGn+1-VGn+2-VGn+3、VGn+4、VGn+5...VGn+z)依次以第一极性数据驱动信号驱动第一行扫描驱动信号线所连接的第一像素组的第一子像素;
沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn-VGn+1-VGn+2-VGn+3、VGn+4、VGn+5...VGn+z)依次以第二极性数据驱动信号驱动第一行扫描驱动信号线所连接的第二像素组的第一子像素。
其中,沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn-VGn+1-VGn+2-VGn+3、VGn+4、VGn+5...VGn+z)依次以第一极性数据驱动信号驱动每一行中属于第一像素组的子像素,使得每一行子像素中属于第一像素组的第一子像素逐行充电以及点亮,沿数据驱动信号线的延伸方向穿过行扫描驱动信号线(VGn-VGn+1-VGn+2-VGn+3、VGn+4、VGn+5...VGn+z)依次以第二极性数据驱动信号驱动第一行扫描驱动信号线所连接的第二像素组的第一子像素,使得每一列中属于第二像素组的第一子像素逐行充电以及点亮,以有效避免单独存在子像素未点亮的情况,进一步提高实现均匀显示的稳定性。
可选地,所述第一数据驱动信号线向所述第二行扫描驱动信号线输出第二极性数据驱动信号驱动每一行的第一像素组的第二子像素,所述第二数据驱动信号线向所述第二行扫描驱动信号线输出第一极性数据驱动信号驱动每一行的第二像素组的第二子像素的步骤包括:
沿数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)的延伸方向依次以第二极性数据驱动信号驱动第二行扫描驱动信号线所连接的第一像素组的第二子像素;
沿数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)的延伸方向依次以第一极性数据驱动信号驱动第二行扫描驱动信号线所连接的第二像素组的第二子像素。
其中,沿数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)的延伸方向穿过行扫描驱动信号线(VGn、VGn+1、VGn+2、VGn+3、VGn+4、VGn+5...VGn+z)依次以第二极性数据驱动信号驱动第二行扫描驱动信号线所连接的两列子像素中的第一像素组的第二子像素,使得每一行子像素中属于第一像素组的第二子像素逐行充电以及点亮,沿数据驱动信号线(VDm、VDm+1、VDm+ 2...VDm+z)的延伸方向穿过行扫描驱动信号线(VGn、VGn+1、VGn+2、VGn+3、VGn+4、VGn+5...VGn+z)依次以第一极性数据驱动信号驱动第二行扫描驱动信号线所连接的第二像素组的第二子像素,使得每一列子像素中属于第二像素组的第二子像素逐行充电以及点亮,此时,由于前一时间段内点亮的每一行子像素的第一像素组的第一子像素以及第二像素组的第一子像素为第一极性且在放电,其由亮逐渐变暗,因此,整体的显示面板的亮度是由亮逐渐暗一点,且于阵列基板的像素排列为第一极性的子像素以及第二极性的子像素沿所在行交替排布,且每一行子像素的第一像素组的第一子像素与其他行子像素的第一像素组的第一子像素处于同一列,每一行子像素的第一像素组的第二子像素与其他行子像素的第一像素组的第二子像素处于同一列,每一行子像素的第二像素组的第一子像素与其他行子像素的第二像素组的第一子像素处于同一列,每一行子像素的第二像素组的第二子像素与其他行子像素的第二像素组的第二子像素处于同一列,从而使得点亮的子像素呈列交替排布,整体上看起来就是均匀点亮的显示,从而避免了一行亮或者一行暗的情况。以有效避免单独存在子像素未点亮的情况,进一步提高实现均匀显示的稳定性。
为实现上述目的,参照图2,本申请还提出一种阵列基板,所述处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如上所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组,每一像素组包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z);
多条第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1);
所述第一像素组和第二像素组中沿所在行交替排布,所述第一像素组与所述第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)连接,所述第二像素组与所述第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)连接;每一列子像素由所述第一子像素组成或由所述第二子像素组成。
值得注意的是,因为本申请阵列基板包含了上述阵列基板的驱动方法的全部实施例,因此本申请阵列基板具有上述阵列基板的驱动方法的所有有益效果,此处不再赘述。
另外,基于一组的两列子像素,包括两条数据驱动信号线(VDm、VDm+1、VDm+ 2...VDm+z),而在本方案中,仅通过一条数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z),同时驱动两列子像素,从而减少总体的阵列基板的数据驱动信号线的数量,同时也能保证其均匀显示的稳定性。
可选地,如图2以及图6所示,所述阵列基板还包括多条公共电极信号线(Vstx、Vstx+1...Vstx+z),每一所述公共电极信号线设于相邻两组子像素之间;其中,stz、z均大于1。
每一列中,每一所述子像素与相邻的所述公共电极信号线之间形成共电极存储电容Cst。
通过上述方案,提高了显示面板的开口率,使得每一子像素的有效发光区域大大的提伸,穿透率提高,亮度也提高。将其与显示面板的驱动方法结合,能在同等驱动电压条件下,提高显示面板的整体亮度。
可选地,参照图4,共电极存储电容Cst电连接线路参照下文所述,每一所述共电极存储电容Cst的一端与对应的所述公共电极信号线(Vstx、Vstx+1...Vstx+z)连接,每一所述共电极存储电容Cst的另一端与对应的所述子像素的像素电极CLC连接。
可选地,在所述阵列结构的一行子像素上,三个所述子像素形成一像素单元,三个所述子像素依次为红光子像素、绿光子像素以及蓝光子像素,所述数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)以及所述公共电极信号线(Vstx、Vstx+1...Vstx+z)的其中之一设置于所述红光子像素与所述绿光子像素之间,另一设置于所述蓝光子像素与所述绿光子像素之间。
通过上述方案,可以保证数据驱动信号线驱动的第一极性子像素和第二极性子像素的数量均衡,还能维持三原色的数量均衡,避免最后显色的色差。
可选地,当所述像素单元为多个时,所述数据驱动信号线(VDm、VDm+1、VDm+ 2...VDm+z)以及所述公共电极信号线(Vstx、Vstx+1...Vstx+z)的其中之一还可以设置于下一像素单元所述红光子像素与当前像素单元的所述蓝光子像素之间。
通过上述方案,可以保证阵列基板的整体的数据驱动信号线驱动的第一极性子像素和第二极性子像素的数量均衡,还能维持三原色的数量均衡,避免最后显色的色差。
可选地,所述阵列结构的一行子像素上,四个所述子像素形成一像素单元,四个所述子像素依次为红光子像素、绿光子像素、蓝光子像素以及白光子像素,所述数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)以及所述公共电极信号线(Vstx、Vstx+1...Vstx+z)的其中之一设置于所述红光子像素与所述绿光子像素之间,另一设置于所述绿光子像素与所述蓝光子像素之间。
通过上述方案,可以保证数据驱动信号线(VDm、VDm+1、VDm+2...VDm+z)驱动的第一极性子像素和第二极性子像素的数量均衡,还能维持三原色的数量均衡以及补光的均衡,避免最后显色的色差以及亮度差,以保证显示的均衡性,避免暗条纹和亮条纹的形成。
可选地,当所述像素单元为多个时,所述数据驱动信号线以及所述公共电极信号线的其中之一还可以设置于下一像素单元所述红光子像素与当前像素单元的所述蓝光子像素之间、所述红光子像素与所述白光子像素之间或所述蓝光子像素与所述白光子像素之间。
通过上述方案,可以保证阵列基板的整体的数据驱动信号线驱动的第一极性子像素和第二极性子像素的数量均衡以及补光的均衡,还能维持三原色的数量均衡,避免最后显色的色差以及亮度差,保证显示的均衡性,避免暗条纹和亮条纹的形成。
本申请还提出一种阵列基板,如图6所示,阵列基板包括存储器;
处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如权利要求1至6中任一项所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和多个第二像素组,所述第一像素组和第二像素组沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z);
多条第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1);
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线(VGn、VGn+2、VGn+4..VGn+2z)连接,每一像素组的第二子像素与所述第二行扫描驱动信号线(VGn+1、VGn+3、VGn+5...VGn+2z+1)连接,每一列子像素由所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者组成,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线,连接所述第二像素组的数据驱动信号线为第二数据驱动信号线。
值得注意的是,因为本申请阵列基板包含了上述阵列基板的驱动方法的全部实施例,因此本申请阵列基板具有上述阵列基板的驱动方法的所有有益效果,此处不再赘述。
本申请还提出一种显示面板,显示面板包括彩膜基板、液晶以及如上所述的阵列基板,所述阵列基板、液晶以及所述彩膜基板依次层叠设置。
值得注意的是,因为本申请显示面板包含了上述阵列基板的全部实施例,因此本申请显示面板具有上述阵列基板的所有有益效果,此处不再赘述。
以上仅为本申请的可选实施例,并非因此限制本申请的专利范围,凡是在本申请的申请构思下,利用本申请说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本申请的专利保护范围内。

Claims (10)

1.一种阵列基板的驱动方法,其特征在于,所述阵列基板包括:
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组,每一像素组包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一子像素组成或由所述第二子像素组成;
所述阵列基板的驱动方法包括:
控制多条所述数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
在第一时间段,输出第一极性数据驱动信号驱动每一像素组中的第一子像素,以使得每一像素组中的第一子像素为第一极性;
在第二时间段,输出第二极性数据驱动信号驱动每一像素组中的第二子像素,以使得每一像素组中的第二子像素为第二极性,且每一列子像素的极性相同。
2.如权利要求1所述的阵列基板的驱动方法,其特征在于,所述输出第一极性数据驱动信号驱动每一像素组中的第一子像素的步骤包括:
沿数据驱动信号线的延伸方向依次以第一极性数据驱动信号驱动所述第一行扫描驱动信号线所连接的每一行的第一子像素。
3.如权利要求1所述的阵列基板的驱动方法,其特征在于,所述输出第二极性数据驱动信号驱动每一像素组中的第二子像素的步骤包括:
沿数据驱动信号线的延伸方向依次以第二极性数据驱动信号驱动所述第二行扫描驱动信号线所连接的子像素每一行的第二子像素。
4.一种阵列基板的驱动方法,其特征在于,所述阵列基板包括:
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和多个第二像素组,所述第一像素组和所述第二像素组沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素由所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者组成,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线,连接所述第二像素组的数据驱动信号线为第二数据驱动信号线;
所述阵列基板的驱动方法包括:
控制数据驱动信号线按照第一时间段、第二时间段交替输出第一极性数据驱动信号以及第二极性数据驱动信号;
在第一时间段,所述第一数据驱动信号线输出第一极性数据驱动信号驱动第一像素组的第一子像素,所述第二数据驱动信号线输出第二极性数据驱动信号驱动第二像素组的第一子像素;
在第二时间段,所述第一数据驱动信号线向所述第二行扫描驱动信号线输出第二极性数据驱动信号驱动第一像素组的第二子像素,所述第二数据驱动信号线向所述第二行扫描驱动信号线输出第一极性数据驱动信号驱动第二像素组的第二子像素,以使得每一所述第一像素组的两个子像素的极性依次为第一极性、第二极性,所述第二像素组的两个子像素的极性依次为第二极性、第一极性,且每一列子像素的极性为第一行每一子像素的极性。
5.如权利要求1或4所述的阵列基板的驱动方法,其特征在于,所述第一极性为第一极性数据驱动信号的电压大于公共电极的电压;
所述第二极性为第二极性数据驱动信号的电压小于公共电极的电压。
6.如权利要求1或4所述的阵列基板的驱动方法,其特征在于,所述第一时间段的时间长度与所述第二时间段的时间长度等同。
7.一种阵列基板,其特征在于,所述阵列基板包括存储器;
处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如权利要求1至3中任一项所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多组像素组,每一像素组包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一所述像素组的第二子像素与所述第二行扫描驱动信号线连接。
8.一种阵列基板,其特征在于,所述阵列基板包括存储器;
处理器及存储在所述存储器上并可在所述处理器上运行的阵列基板的驱动程序,所述阵列基板的驱动程序被所述处理器执行时实现如权利要求1至6中任一项所述的阵列基板的驱动方法;
多个子像素,呈阵列排布,多个所述子像素按照相邻两列为一组划分为多个第一像素组和多个第二像素组,所述第一像素组中的子像素和第二像素组中的子像素沿所在行交替排布,所述第一像素组以及所述第二像素组分别包括依次设置的第一子像素和第二子像素;
多条数据驱动信号线,每一所述数据驱动信号线设于每一组中的两列子像素之间,并与每一组中的两列子像素中的每个子像素电连接;
多条第一行扫描驱动信号线;
多条第二行扫描驱动信号线;
在同一行中,每一像素组的第一子像素与所述第一行扫描驱动信号线连接,每一像素组的第二子像素与所述第二行扫描驱动信号线连接;每一列子像素为所述第一像素组的第一子像素、所述第一像素组的第二子像素、所述第二像素组的第一子像素、所述第二像素组的第二子像素中的任意一者,连接所述第一像素组的数据驱动信号线为第一数据驱动信号线,连接所述第二像素组的数据驱动信号线为第二数据驱动信号线。
9.如权利要求7或8所述的阵列基板,其特征在于,所述阵列基板还包括多条公共电极信号线,每一所述公共电极信号线设于相邻两组像素组之间;
每一列中,每一所述子像素与相邻的所述公共电极信号线之间形成共电极存储电容;每一所述共电极存储电容的一端与对应的所述公共电极信号线连接,每一所述共电极存储电容的另一端与对应的所述子像素的像素电极连接。
10.一种显示面板,其特征在于,所述显示面板包括彩膜基板、液晶以及如权利要求4-9任一项所述的阵列基板,所述阵列基板、液晶以及所述彩膜基板依次层叠设置。
CN202110878022.8A 2021-07-30 2021-07-30 阵列基板的驱动方法、阵列基板以及显示面板 Active CN113744698B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110878022.8A CN113744698B (zh) 2021-07-30 2021-07-30 阵列基板的驱动方法、阵列基板以及显示面板
US17/877,686 US11749221B2 (en) 2021-07-30 2022-07-29 Driving method of array substrate, and array substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110878022.8A CN113744698B (zh) 2021-07-30 2021-07-30 阵列基板的驱动方法、阵列基板以及显示面板

Publications (2)

Publication Number Publication Date
CN113744698A CN113744698A (zh) 2021-12-03
CN113744698B true CN113744698B (zh) 2023-03-17

Family

ID=78729735

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110878022.8A Active CN113744698B (zh) 2021-07-30 2021-07-30 阵列基板的驱动方法、阵列基板以及显示面板

Country Status (2)

Country Link
US (1) US11749221B2 (zh)
CN (1) CN113744698B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111243547B (zh) * 2020-03-18 2021-06-01 Tcl华星光电技术有限公司 Goa电路及显示面板
CN111540328B (zh) * 2020-05-25 2021-03-16 武汉华星光电技术有限公司 Goa电路及显示面板
CN113744698B (zh) * 2021-07-30 2023-03-17 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108333843A (zh) * 2017-01-20 2018-07-27 京东方科技集团股份有限公司 双栅线阵列基板以及显示装置
CN109523969A (zh) * 2018-12-24 2019-03-26 惠科股份有限公司 显示面板的驱动电路及其方法,以及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6950115B2 (en) * 2001-05-09 2005-09-27 Clairvoyante, Inc. Color flat panel display sub-pixel arrangements and layouts
KR100559225B1 (ko) * 2000-12-29 2006-03-15 비오이 하이디스 테크놀로지 주식회사 액정 표시 장치의 도트 인버젼 드라이빙 방법
WO2013014817A1 (ja) * 2011-07-27 2013-01-31 パナソニック株式会社 映像処理装置および映像処理方法ならびに映像表示装置
CN104267519B (zh) * 2014-10-22 2017-11-03 深圳市华星光电技术有限公司 Tft阵列基板
CN105116656A (zh) * 2015-09-23 2015-12-02 重庆京东方光电科技有限公司 一种像素驱动方法、像素驱动装置及显示装置
US10504460B2 (en) * 2017-12-14 2019-12-10 Himax Technologies Limited Display device and image processing method
CN208189192U (zh) * 2018-01-19 2018-12-04 昆山龙腾光电有限公司 一种液晶显示装置
CN210155492U (zh) * 2019-08-16 2020-03-17 北京京东方显示技术有限公司 阵列基板以及显示装置
CN113744698B (zh) * 2021-07-30 2023-03-17 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108333843A (zh) * 2017-01-20 2018-07-27 京东方科技集团股份有限公司 双栅线阵列基板以及显示装置
CN109523969A (zh) * 2018-12-24 2019-03-26 惠科股份有限公司 显示面板的驱动电路及其方法,以及显示装置

Also Published As

Publication number Publication date
US20230035132A1 (en) 2023-02-02
US11749221B2 (en) 2023-09-05
CN113744698A (zh) 2021-12-03

Similar Documents

Publication Publication Date Title
CN113744698B (zh) 阵列基板的驱动方法、阵列基板以及显示面板
CN108877641B (zh) 一种显示面板的驱动方法和计算机可读存储介质
US8477127B2 (en) Liquid crystal display device and method of driving the same
US7825886B2 (en) Liquid crystal display device driven with a small number of data lines
US20110241979A1 (en) Liquid crystal display
US20060119557A1 (en) System and method for driving an LCD
CN110956921B (zh) 阵列基板及其驱动方法、像素驱动装置、显示装置
JP2004279626A (ja) 表示装置およびその駆動方法
JP5517822B2 (ja) 液晶表示装置
CN107591144B (zh) 显示面板的驱动方法以及驱动装置
CN109785803B (zh) 一种显示方法、显示单元及显示器
KR101714952B1 (ko) 액정 표시 패널 및 그 구동 방법
JP5273391B2 (ja) 液晶表示装置
TWI408648B (zh) 液晶顯示器之驅動方法
US9330620B2 (en) Driving method of field sequential display
JPH09114421A (ja) カラー液晶表示装置
CN110879500B (zh) 显示基板及其驱动方法、显示面板、显示装置
US11081073B2 (en) Liquid crystal display apparatus
US7760196B2 (en) Impulsive driving liquid crystal display and driving method thereof
JP2009042404A (ja) カラー画像用の液晶表示装置およびその駆動方法
CN113744699B (zh) 阵列基板的驱动方法、阵列基板以及显示面板
TWI405172B (zh) 液晶顯示裝置及其驅動方法
CN113299236A (zh) 一种显示面板的驱动方法、装置和显示面板
JP4864392B2 (ja) 表示制御回路、表示制御方法、および液晶表示装置
CN109859716B (zh) 液晶显示面板、显示装置和驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant