CN108333843A - 双栅线阵列基板以及显示装置 - Google Patents

双栅线阵列基板以及显示装置 Download PDF

Info

Publication number
CN108333843A
CN108333843A CN201710051837.2A CN201710051837A CN108333843A CN 108333843 A CN108333843 A CN 108333843A CN 201710051837 A CN201710051837 A CN 201710051837A CN 108333843 A CN108333843 A CN 108333843A
Authority
CN
China
Prior art keywords
rows
shading strip
group pixels
alignment
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710051837.2A
Other languages
English (en)
Other versions
CN108333843B (zh
Inventor
廖峰
董学
吕敬
林允植
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710051837.2A priority Critical patent/CN108333843B/zh
Priority to EP17842313.3A priority patent/EP3572867A4/en
Priority to US15/755,874 priority patent/US10510307B2/en
Priority to PCT/CN2017/100143 priority patent/WO2018133424A1/zh
Publication of CN108333843A publication Critical patent/CN108333843A/zh
Application granted granted Critical
Publication of CN108333843B publication Critical patent/CN108333843B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • G09G3/364Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with use of subpixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/40Arrangements for improving the aperture ratio
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/52RGB geometrical arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Abstract

本发明的实施例提供了一种双栅线阵列基板。该双栅线阵列基板包括沿列方向排列的多个像素组。多个像素组中的每一个包括多个子像素行。每一个子像素行包括多个子像素,在相邻的两个子像素之间设置有第一遮光条或者第二遮光条,并且第一遮光条和第二遮光条交替设置。第一遮光条具有第一宽度,第二遮光条具有第二宽度。对于每一个像素组,至少一个子像素行上的第一遮光条对齐至少一个不同的子像素行上的第二遮光条。本发明的实施例能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。

Description

双栅线阵列基板以及显示装置
技术领域
本发明涉及显示技术领域,具体地,涉及双栅线阵列基板以及显示装置。
背景技术
随着显示技术的不断发展,双栅线阵列基板作为低成本的阵列基板被广泛应用于显示面板中。在双栅线阵列基板上,相邻的两个子像素行之间设置有两条栅线,并且每两列子像素之间设置有一条数据线。也就是说一条数据线同时驱动左右两边相互对称的子像素,使得阵列基板的数据线的数量减少一半。
在显示装置的双栅线阵列基板上,相邻子像素之间的黑矩阵的宽度不同,这种现象被称为黑矩阵差异。如图1所示,在行方向上,例如子像素R左边的黑矩阵宽度为AA’,子像素R右边的黑矩阵宽度为BB’。宽度为AA’的黑矩阵用于遮住数据线,因此其宽度根据黑矩阵的设计规则来设定。宽度为BB’的黑矩阵用于遮住公共电极,其宽度可在一定的范围内调整。将宽度为BB’的黑矩阵设置得越窄,则黑矩阵差异(即(AA’-BB’)/两个子像素的宽度)越大。这样,开口率增加,但是两个像素之间的亮度分布差异也会增加,从而引起低灰阶时像素显示的明暗差异。也就是说,在距离显示画面不同距离和角度来观察屏幕的情况下,会看到有周期性的竖线条的现象(如白色画面下的明暗条纹等)。
现有技术的解决方案是增加宽度为BB’的黑矩阵的宽度,从而减少黑矩阵差异。但是这样会牺牲开口率。
发明内容
本文中描述的实施例提供了一种新型的双栅线阵列基板以及显示装置,其能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。
根据本发明的第一个方面,提供了一种双栅线阵列基板。该双栅线阵列基板包括沿列方向排列的多个像素组。多个像素组中的每一个包括多个子像素行。每一个子像素行包括多个子像素,在相邻的两个子像素之间设置有第一遮光条或者第二遮光条,并且第一遮光条和第二遮光条交替设置。第一遮光条具有第一宽度,第二遮光条具有第二宽度。对于每一个像素组,至少一个子像素行上的第一遮光条对齐至少一个不同的子像素行上的第二遮光条。
在本发明的实施例中,第一宽度与第二宽度不同。
在本发明的实施例中,对于每个像素组,不同子像素行上的具有相同颜色的子像素对齐。
在本发明的实施例中,每个像素组包括两个子像素行,一个子像素行上的第一遮光条对齐另一个子像素行上的第二遮光条,一个子像素行上的第二遮光条对齐另一个子像素行上的第一遮光条。
在本发明的实施例中,每个像素组在列方向上被分为两个像素分组。在每一个像素分组中,不同子像素行上的第一遮光条彼此对齐,不同子像素行上的第二遮光条彼此对齐。两个像素分组中的一个像素分组中的每个子像素行上的第一遮光条与另一个像素分组中的每个子像素行上的第二遮光条对齐,一个像素分组中的每个子像素行上的第二遮光条与另一个像素分组中的每个子像素行上的第一遮光条对齐。
在本发明的实施例中,像素分组中的子像素行的数量为1、2、3或4。
在本发明的实施例中,彼此相邻的子像素行被排列成相互偏移子像素的宽度的一半,间隔一行排列的子像素行上的具有相同颜色的子像素对齐。
在本发明的实施例中,每个像素组包括四个子像素行,奇数行的子像素行构成第一像素分组,偶数行的子像素行构成第二像素分组。在第一像素分组和第二像素分组中的一个像素分组中,一个子像素行上的第一遮光条对齐另一个子像素行上的第二遮光条,一个子像素行上的第二遮光条对齐另一个子像素行上的第一遮光条。在第一像素分组和第二像素分组中的另一个像素分组中,不同子像素行上的第一遮光条彼此对齐,不同子像素行上的第二遮光条彼此对齐。
在本发明的实施例中,每个像素组包括六个子像素行。奇数行的子像素行构成第一像素分组,偶数行的子像素行构成第二像素分组。在第一像素分组和第二像素分组中的一个像素分组中,中间的子像素行上的第一遮光条对齐上方和下方的子像素行上的第二遮光条,中间的子像素行上的第二遮光条对齐上方和下方的子像素行上的第一遮光条。在第一像素分组和第二像素分组中的另一个像素分组中,中间的子像素行上的第一遮光条对齐上方和下方的子像素行中的一个子像素行上的第二遮光条并且对齐上方和下方的子像素行中的另一个子像素行上的第一遮光条,中间的子像素行上的第二遮光条对齐上方和下方的子像素行中的一个子像素行上的第一遮光条并且对齐上方和下方的子像素行中的另一个子像素行上的第二遮光条。
在本发明的实施例中,第一遮光条被配置为遮住数据线,第二遮光条被配置为遮住公共电极,并且第二宽度小于第一宽度。
根据本发明的第二个方面,提供了一种显示面板,其包括如上所述的双栅线阵列基板。
根据本发明的第三个方面,提供了一种显示装置,其包括如上所述的显示面板。
根据本发明实施例的双栅线阵列基板、显示面板以及显示装置,通过改变第一遮光条与第二遮光条的排列方式,能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异,即避免在距离显示画面不同距离和角度来观察屏幕的情况下,看到有周期性的竖线条的现象(如白色画面下的明暗条纹等)。
附图说明
为了更清楚地说明本发明的实施例的技术方案,下面将对实施例的附图进行简要说明。应当知道,以下描述的附图仅仅涉及本发明的一些实施例,而非对本发明的限制,其中:
图1是示意性说明现有的黑矩阵的设计的示意图;
图2是示出根据现有技术的采用常规像素结构的双栅线阵列基板的示意性结构图;
图3是示出根据现有技术的采用高亮屏(Bright View 3,简称BV3)像素结构的双栅线阵列基板的示意性结构图;
图4是根据本发明的示例性实施例的双栅线阵列基板的示意性结构图;
图5是根据本发明的第一示例性实施例的采用常规像素结构的双栅线阵列基板的示意性结构图;
图6是根据本发明的第二示例性实施例的采用常规像素结构的双栅线阵列基板的示意性结构图;
图7是根据本发明的第三示例性实施例的采用BV3像素结构的双栅线阵列基板的示意性结构图;
图8是用于说明图7所示的双栅线阵列基板的设计的示意图;
图9是用于说明根据本发明的第四示例性实施例的采用BV3像素结构的双栅线阵列基板的设计的示意图。
具体实施方式
为了使本发明的实施例的目的、技术方案和优点更加清楚,下面将结合附图,对本发明的实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域技术人员在无需创造性劳动的前提下所获得的所有其它实施例,也都属于本发明保护的范围。
除非另外定义,否则在此使用的所有术语(包括技术和科学术语)具有与本发明主题所属的领域的技术人员所通常理解的相同含义。进一步将理解的是,诸如在通常使用的词典中定义的那些的术语应解释为具有与说明书上下文和相关技术中它们的含义一致的含义,并且将不以理想化或过于正式的形式来解释,除非在此另外明确定义。如在此所使用的,将两个或更多部分“连接”或“耦接”到一起的陈述应指该部分直接结合到一起或通过一个或多个中间部件结合。另外,诸如“第一”和“第二”的术语仅用于将一个部件(或部件的一部分)与另一个部件(或部件的另一部分)区分开。
图2示出根据现有技术的采用常规像素结构的双栅线阵列基板的示意性结构图。如图2所示,不同的子像素行上的具有相同颜色的子像素对齐的像素结构在下文中被称为“常规像素结构”。在图2所示的双栅线阵列基板上,第一遮光条211(即在图1中宽度为AA’的黑矩阵)用于遮住数据线,因此其宽度根据黑矩阵的设计规则来设定。而第二遮光条212(即在图1中宽度为BB’的黑矩阵)用于遮住公共电极,其宽度可在一定的范围内调整。如图2所示,不同的子像素行上的第一遮光条211彼此对齐,不同的子像素行上的第二遮光条212彼此对齐。
图3示出根据现有技术的采用高亮屏(Bright View 3,简称BV3)像素结构的双栅线阵列基板的示意性结构图。如图3所示的彼此相邻的子像素行被排列成相互偏移子像素的宽度的一半,间隔一行排列的子像素行上的具有相同颜色的子像素对齐的像素结构在下文中被称为“BV3像素结构”。这种结构的双栅线阵列基板由沿列方向排列的多个像素组3000组成。如图3所示,在现有的BV3像素结构中,每个像素组3000包括两个子像素行3100,并且因为彼此相邻的子像素行错位排列,所以不同子像素行3100上的第一遮光条311和第二遮光条312不对齐。然而由于每个像素组3000结构相同并且对齐设置,因此一个像素组3000的第一个子像素行3100上的第一遮光条311对齐其它像素组3000的第一个子像素行3100上的第一遮光条311,一个像素组3000的第一个子像素行3100上的第二遮光条312对齐其它像素组3000的第一个子像素行3100上的第二遮光条312,一个像素组3000的第二个子像素行3100上的第一遮光条311对齐其它像素组3000的第二个子像素行3100上的第一遮光条311,一个像素组3000的第二个子像素行3100上的第二遮光条312对齐其它像素组3000的第二个子像素行3100上的第二遮光条312。
采用上述这两种像素结构(常规像素结构和BV3像素结构)的双栅线阵列基板都存在低灰阶时像素显示的明暗差异的问题。
本发明的实施例提供一种新型的双栅线阵列基板,其能够在不降低开口率的同时避免低灰阶时像素显示的明暗差异。图4示出根据本发明的示例性实施例的双栅线阵列基板的示意性结构图。根据本发明示例性实施例的双栅线阵列基板由沿列方向排列的多个像素组4000组成。每个像素组4000结构相同并且对齐设置。每个像素组4000包括多个子像素行4100。在每一个子像素行4100中相邻的两个子像素440之间设置有第一遮光条411或者第二遮光条412,并且第一遮光条411和第二遮光条412交替设置。第一遮光条411具有第一宽度,第二遮光条412具有第二宽度。对于每一个像素组4000,至少一个子像素行4100上的第一遮光条411对齐至少一个不同的子像素行4100上的第二遮光条412。
根据本发明实施例的双栅线阵列基板在第一遮光条411的宽度与第二遮光条412的宽度不同的情况下,通过改变第一遮光条411与第二遮光条412的排列方式,使得在列方向上像素之间的亮度分布差异性减小,从而能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。在一个示例中,第一遮光条411用于遮住数据线430,第二遮光条412用于遮住公共电极(未示出)。因为公共电极的宽度小于数据线430的宽度,所以第二遮光条412的宽度小于第一遮光条411的宽度。
下面将针对不同的像素结构来描述本发明的示例性实施例。
图5示出根据本发明的第一示例性实施例的采用常规像素结构的双栅线阵列基板的示意性结构图。每个像素组5000包括两个子像素行5100。在每一个子像素行5100中相邻的两个子像素540之间设置有第一遮光条511或者第二遮光条512,并且第一遮光条511和第二遮光条512交替设置。第一遮光条511具有第一宽度,第二遮光条512具有第二宽度。在本实施例中,一个子像素行5100上的第一遮光条511对齐另一个子像素行5100上的第二遮光条512,并且该子像素行5100上的第二遮光条512对齐该另一个子像素行5100上的第一遮光条511。也就是说,在根据本实施例的双栅线阵列基板上,第一遮光条511和第二遮光条512在列方向上也交替设置,因此在每一列遮光条上的第一遮光条511和第二遮光条512的数量相等,从而使得在子像素列之间的亮度分布均匀。因此本实施例能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。
在本实施例中,第一遮光条511用于遮住数据线530。因为第一遮光条511和第二遮光条512在列方向上交替设置,所以在根据本实施例的双栅线阵列基板上,如图5所示,数据线530的走线方式呈Z字形。Z字形的走线方式会增加线电阻,因此可能会影响数据线530上传输的数据信号的电压。
在本发明的进一步实施例中,针对每个像素组包括多于两个子像素行的情况,提供一种采用常规像素结构的双栅线阵列基板。图6示出根据本发明的第二示例性实施例的采用常规像素结构的双栅线阵列基板的示意性结构图。每个像素组6000可包括多于两个的子像素行6100。每个像素组6000在列方向上被分为第一像素分组600A与第二像素分组600B。第一像素分组600A可包括N个子像素行6100,而第二像素分组600B可包括M个子像素行6100。在每一个像素分组中,不同子像素行6100上的第一遮光条611彼此对齐,不同子像素行6100上的第二遮光条612彼此对齐。第一像素分组600A中的每个子像素行6100上的第一遮光条611与第二像素分组600B中的每个子像素行6100上的第二遮光条612对齐。第一像素分组600A中的每个子像素行6100上的第二遮光条612与第二像素分组600B中的每个子像素行6100上的第一遮光条611对齐。在一个示例中,N和M可以是1至4中的任一值,并且N与M可以相等。
下面以每个像素组6000包括四个子像素行6100为例来更详细的描述第二示例性实施例。每个像素组6000在列方向上被分为第一像素分组600A与第二像素分组600B。第一像素分组600A包括第一个子像素行6100和第二个子像素行6100。第二像素分组600B包括第三个子像素行6100和第四个子像素行6100。在第一像素分组600A中,第一个和第二个子像素行6100上的第一遮光条611彼此对齐,第一个和第二个子像素行6100上的第二遮光条612彼此对齐。在第二像素分组600B中,第三个和第四个子像素行6100上的第一遮光条611彼此对齐,第三个和第四个子像素行6100上的第二遮光条612彼此对齐。此外,第一个和第二个子像素行6100上的第一遮光条611与第三个和第四个子像素行6100上的第二遮光条612对齐。第一个和第二个子像素行6100上的第二遮光条612与第三个和第四个子像素行6100上的第一遮光条611对齐。
采用根据第二示例性实施例的布置,可以使得在子像素列之间的亮度分布均匀。因此本实施例能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。由于数据线的Z字形走线的减少,与第一示例性实施例相比,本实施例还能够减少数据线的线电阻。
图7示出根据本发明的第三示例性实施例的采用BV3像素结构的双栅线阵列基板的示意性结构图。每个像素组7000包括四个子像素行7100。每个像素组7000在列方向上被分为第一像素分组700A与第二像素分组700B。第一像素分组700A包括奇数行的子像素行7100。第二像素分组700B包括偶数行的子像素行7100。在第一像素分组700A与第二像素分组700B中的一个像素分组中,一个子像素行7100上的第一遮光条711与另一个子像素行7100上的第二遮光条712对齐,一个子像素行7100上的第二遮光条712与另一个子像素行7100上的第一遮光条711对齐。在第一像素分组700A与第二像素分组700B中的另一个像素分组中,不同子像素行7100上的第一遮光条711彼此对齐,不同子像素行7100上的第二遮光条712彼此对齐。采用这种布置,能够在不降低开口率的同时避免低灰阶时像素显示的明暗差异。
图8是用于说明图7所示的双栅线阵列基板的设计的示意图。为方便理解,在图7和图8中,相同的标号表示相同的元件、部件或组合。
图9是用于说明根据本发明的第四示例性实施例的采用BV3像素结构的双栅线阵列基板的设计的示意图。每个像素组9000包括六个子像素行9100。每个像素组9000在列方向上被分为第一像素分组900A与第二像素分组900B。第一像素分组900A包括奇数行的子像素行9100。第二像素分组900B包括偶数行的子像素行9100。在第一像素分组900A与第二像素分组900B中的一个像素分组中,中间的子像素行9100上的第一遮光条911对齐上方和下方的子像素行9100上的第二遮光条912,中间的子像素行9100上的第二遮光条912对齐上方和下方的子像素行9100上的第一遮光条911。在第一像素分组900A与第二像素分组900B中的另一个像素分组中,中间的子像素行9100上的第一遮光条911对齐上方和下方的子像素行9100中的一个子像素行9100上的第二遮光条912并且对齐上方和下方的子像素行中的另一个子像素行9100上的第一遮光条911,中间的子像素行9100上的第二遮光条912对齐上方和下方的子像素行9100中的一个子像素行9100上的第一遮光条911并且对齐上方和下方的子像素行9100中的另一个子像素行9100上的第二遮光条912。相对于第三示例性实施例的设计,第四示例性实施例的这种设计在第一像素分组900A与第二像素分组900B二者中均改变了第一遮光条911与第二遮光条912的排列方式,因此能够在不降低开口率的同时更好地避免低灰阶时像素显示的明暗差异。
本领域的技术人员应理解,对于采用BV3像素结构的双栅线阵列基板,在本发明的第三和第四示例性实施例的变型或者修改中,每个像素组包括的子像素行的数量可以多于六个。基于本发明的思想对第一遮光条和第二遮光条的排列方式的变型或者修改都应落入本发明的保护范围之内。
从以上描述可以看出,根据本发明实施例的双栅线阵列基板、显示面板以及显示装置,能够在不降低开口率的同时,避免低灰阶时像素显示的明暗差异。
本发明实施例提供的显示装置可以应用于任何具有显示功能的产品,例如,电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框或导航仪等。
除非上下文中另外明确地指出,否则在本文和所附权利要求中所使用的词语的单数形式包括复数,反之亦然。因而,当提及单数时,通常包括相应术语的复数。相似地,措辞“包含”和“包括”将解释为包含在内而不是独占性地。同样地,术语“包括”和“或”应当解释为包括在内的,除非本文中明确禁止这样的解释。在本文中使用术语“示例”之处,特别是当其位于一组术语之后时,所述“示例”仅仅是示例性的和阐述性的,且不应当被认为是独占性的或广泛性的。
适应性的进一步的方面和范围从本文中提供的描述变得明显。应当理解,本申请的各个方面可以单独或者与一个或多个其它方面组合实施。还应当理解,本文中的描述和特定实施例旨在仅说明的目的并不旨在限制本申请的范围。
以上对本发明的若干实施例进行了详细描述,但显然,本领域技术人员可以在不脱离本发明的精神和范围的情况下对本发明的实施例进行各种修改和变型。本发明的保护范围由所附的权利要求限定。

Claims (12)

1.一种双栅线阵列基板,包括沿列方向排列的多个像素组,
其中,所述多个像素组中的每一个包括多个子像素行;
其中,每一个子像素行包括多个子像素,在相邻的两个所述子像素之间设置有第一遮光条或者第二遮光条,并且所述第一遮光条和所述第二遮光条交替设置;
其中,所述第一遮光条具有第一宽度,所述第二遮光条具有第二宽度;
其中,对于每一个像素组,至少一个所述子像素行上的所述第一遮光条对齐至少一个不同的子像素行上的所述第二遮光条。
2.根据权利要求1所述的双栅线阵列基板,其中,所述第一宽度与所述第二宽度不同。
3.根据权利要求1或2所述的双栅线阵列基板,其中,对于每个像素组,不同子像素行上的具有相同颜色的子像素对齐。
4.根据权利要求3所述的双栅线阵列基板,其中,每个像素组包括两个所述子像素行,一个子像素行上的所述第一遮光条对齐另一个子像素行上的所述第二遮光条,所述一个子像素行上的所述第二遮光条对齐所述另一个子像素行上的所述第一遮光条。
5.根据权利要求3所述的双栅线阵列基板,其中,每个像素组在列方向上被分为两个像素分组,
其中,在每一个像素分组中,不同子像素行上的所述第一遮光条彼此对齐,不同子像素行上的所述第二遮光条彼此对齐;以及
所述两个像素分组中的一个像素分组中的每个子像素行上的所述第一遮光条与另一个像素分组中的每个子像素行上的所述第二遮光条对齐,所述一个像素分组中的每个子像素行上的所述第二遮光条与所述另一个像素分组中的每个子像素行上的所述第一遮光条对齐。
6.根据权利要求5所述的双栅线阵列基板,其中,所述像素分组中的所述子像素行的数量为1、2、3或4。
7.根据权利要求1或2所述的双栅线阵列基板,其中,彼此相邻的所述子像素行被排列成相互偏移子像素的宽度的一半,间隔一行排列的所述子像素行上的具有相同颜色的子像素对齐。
8.根据权利要求7所述的双栅线阵列基板,其中,每个像素组包括四个所述子像素行,奇数行的所述子像素行构成第一像素分组,偶数行的所述子像素行构成第二像素分组,
其中,在所述第一像素分组和所述第二像素分组中的一个像素分组中,一个子像素行上的所述第一遮光条对齐另一个子像素行上的所述第二遮光条,所述一个子像素行上的所述第二遮光条对齐所述另一个子像素行上的所述第一遮光条;以及
在所述第一像素分组和所述第二像素分组中的另一个像素分组中,不同子像素行上的所述第一遮光条彼此对齐,不同子像素行上的所述第二遮光条彼此对齐。
9.根据权利要求7所述的双栅线阵列基板,其中,每个像素组包括六个所述子像素行,
其中,奇数行的所述子像素行构成第一像素分组,偶数行的所述子像素行构成第二像素分组,
其中,在所述第一像素分组和所述第二像素分组中的一个像素分组中,中间的所述子像素行上的所述第一遮光条对齐上方和下方的所述子像素行上的所述第二遮光条,所述中间的子像素行上的所述第二遮光条对齐所述上方和下方的子像素行上的所述第一遮光条;以及
在所述第一像素分组和所述第二像素分组中的另一个像素分组中,中间的所述子像素行上的所述第一遮光条对齐上方和下方的所述子像素行中的一个子像素行上的所述第二遮光条并且对齐所述上方和下方的子像素行中的另一个子像素行上的所述第一遮光条,所述中间的子像素行上的所述第二遮光条对齐所述上方和下方的子像素行中的一个子像素行上的所述第一遮光条并且对齐所述上方和下方的子像素行中的另一个子像素行上的所述第二遮光条。
10.根据权利要求1至9中任一项所述的双栅线阵列基板,其中,第一遮光条被配置为遮住数据线,第二遮光条被配置为遮住公共电极,并且所述第二宽度小于所述第一宽度。
11.一种显示面板,包括如权利要求10所述的双栅线阵列基板。
12.一种显示装置,包括如权利要求11所述的显示面板。
CN201710051837.2A 2017-01-20 2017-01-20 双栅线阵列基板以及显示装置 Active CN108333843B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710051837.2A CN108333843B (zh) 2017-01-20 2017-01-20 双栅线阵列基板以及显示装置
EP17842313.3A EP3572867A4 (en) 2017-01-20 2017-09-01 MATRICAL SUBSTRATE AND DISPLAY DEVICE
US15/755,874 US10510307B2 (en) 2017-01-20 2017-09-01 Array substrate and display device
PCT/CN2017/100143 WO2018133424A1 (zh) 2017-01-20 2017-09-01 阵列基板以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710051837.2A CN108333843B (zh) 2017-01-20 2017-01-20 双栅线阵列基板以及显示装置

Publications (2)

Publication Number Publication Date
CN108333843A true CN108333843A (zh) 2018-07-27
CN108333843B CN108333843B (zh) 2020-11-13

Family

ID=62907850

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710051837.2A Active CN108333843B (zh) 2017-01-20 2017-01-20 双栅线阵列基板以及显示装置

Country Status (4)

Country Link
US (1) US10510307B2 (zh)
EP (1) EP3572867A4 (zh)
CN (1) CN108333843B (zh)
WO (1) WO2018133424A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106597772A (zh) * 2017-02-06 2017-04-26 京东方科技集团股份有限公司 一种显示基板及显示装置
CN109920356A (zh) * 2019-04-30 2019-06-21 北京京东方显示技术有限公司 一种用于评估黑矩阵的阈值曲线的拟合方法、黑矩阵的评估方法
CN110456585A (zh) * 2019-08-19 2019-11-15 京东方科技集团股份有限公司 双栅阵列基板和显示装置
CN112068341A (zh) * 2020-09-17 2020-12-11 南京中电熊猫液晶显示科技有限公司 一种液晶显示面板及其改善横纹不良的方法
CN113744698A (zh) * 2021-07-30 2021-12-03 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板
CN115457913A (zh) * 2022-09-29 2022-12-09 惠科股份有限公司 显示面板及显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11869898B2 (en) * 2020-04-01 2024-01-09 Beijing Boe Display Technology Co., Ltd. Array substrate and display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101140375A (zh) * 2006-09-06 2008-03-12 精工爱普生株式会社 电光装置以及电子设备
CN103076704A (zh) * 2013-01-16 2013-05-01 京东方科技集团股份有限公司 薄膜晶体管阵列基板及其制造方法、显示装置
CN104614863A (zh) * 2015-02-06 2015-05-13 京东方科技集团股份有限公司 像素阵列、显示装置以及显示方法
KR20150069947A (ko) * 2013-12-16 2015-06-24 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2703814B1 (fr) * 1993-04-08 1995-07-07 Sagem Afficheur matriciel en couleurs.
JP3520396B2 (ja) * 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
DE102006027012A1 (de) * 2006-06-08 2007-12-13 Endress + Hauser Process Solutions Ag Verfahren zum Austausch eines Feldgerätes der Automatisierungstechnik
JP5301895B2 (ja) * 2008-07-01 2013-09-25 株式会社ジャパンディスプレイ 液晶表示装置
TW201321876A (zh) * 2011-11-17 2013-06-01 Au Optronics Corp 畫素結構、主動陣列基板及液晶顯示面板
CN104597675A (zh) 2015-02-06 2015-05-06 京东方科技集团股份有限公司 显示基板及显示装置
CN104865737B (zh) 2015-06-15 2017-07-25 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
CN105158993B (zh) 2015-08-21 2018-06-15 京东方科技集团股份有限公司 一种显示面板及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101140375A (zh) * 2006-09-06 2008-03-12 精工爱普生株式会社 电光装置以及电子设备
CN103076704A (zh) * 2013-01-16 2013-05-01 京东方科技集团股份有限公司 薄膜晶体管阵列基板及其制造方法、显示装置
KR20150069947A (ko) * 2013-12-16 2015-06-24 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
CN104614863A (zh) * 2015-02-06 2015-05-13 京东方科技集团股份有限公司 像素阵列、显示装置以及显示方法

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106597772A (zh) * 2017-02-06 2017-04-26 京东方科技集团股份有限公司 一种显示基板及显示装置
CN109920356A (zh) * 2019-04-30 2019-06-21 北京京东方显示技术有限公司 一种用于评估黑矩阵的阈值曲线的拟合方法、黑矩阵的评估方法
CN109920356B (zh) * 2019-04-30 2022-07-01 北京京东方显示技术有限公司 一种用于评估黑矩阵的阈值曲线的拟合方法、黑矩阵的评估方法
CN110456585A (zh) * 2019-08-19 2019-11-15 京东方科技集团股份有限公司 双栅阵列基板和显示装置
CN110456585B (zh) * 2019-08-19 2022-09-23 京东方科技集团股份有限公司 双栅阵列基板和显示装置
CN112068341A (zh) * 2020-09-17 2020-12-11 南京中电熊猫液晶显示科技有限公司 一种液晶显示面板及其改善横纹不良的方法
CN113744698A (zh) * 2021-07-30 2021-12-03 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板
CN113744698B (zh) * 2021-07-30 2023-03-17 北海惠科光电技术有限公司 阵列基板的驱动方法、阵列基板以及显示面板
US11749221B2 (en) 2021-07-30 2023-09-05 Beihai Hkc Optoelectronics Technology Co., Ltd. Driving method of array substrate, and array substrate
CN115457913A (zh) * 2022-09-29 2022-12-09 惠科股份有限公司 显示面板及显示装置
CN115457913B (zh) * 2022-09-29 2024-05-03 惠科股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
WO2018133424A1 (zh) 2018-07-26
US20180343366A1 (en) 2018-11-29
US10510307B2 (en) 2019-12-17
CN108333843B (zh) 2020-11-13
EP3572867A1 (en) 2019-11-27
EP3572867A4 (en) 2020-10-14

Similar Documents

Publication Publication Date Title
CN108333843A (zh) 双栅线阵列基板以及显示装置
CN114999324B (zh) 一种显示面板和显示装置
US9691305B2 (en) Pixel interleaving configurations for use in high definition electronic sign displays
US10535718B2 (en) Pixel arrangement of OLED display panel, and OLED display panel
US7907133B2 (en) Pixel interleaving configurations for use in high definition electronic sign displays
KR20210084639A (ko) Oled 어레이 기판, 디스플레이 패널 및 디스플레이 장치
CN102749777B (zh) 显示面板的阵列基板及像素单元
CN105572886B (zh) 一种三维显示装置
CN107958919B (zh) 一种显示面板及显示装置
CN107219677A (zh) 异形显示面板及显示装置
WO2016127630A1 (zh) 裸眼3d的显示处理方法、装置及显示设备
CN106023820B (zh) 一种像素排列结构、异形显示面板及显示装置
CN109739058A (zh) 一种阵列基板、其驱动方法、显示面板及显示装置
US9955143B2 (en) Autostereoscopic displays
US9244288B2 (en) Patterned retarder type 3D display having irregular pattern black strips
CN105470264A (zh) 一种阵列基板及显示面板
CN107272290A (zh) 一种阵列基板以及显示面板
CN110133885A (zh) 像素排列结构、显示基板和显示装置
CN106094334A (zh) 显示面板及显示装置
CN105549280A (zh) 像素结构、阵列基板和显示装置
CN107799013A (zh) 一种显示面板、显示屏及显示装置
CN207817361U (zh) 像素排列结构、显示基板和显示装置
CN105185270A (zh) 显示面板、显示装置及显示方法
CN107871759A (zh) Oled像素结构及oled显示屏
US11876103B2 (en) Display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant