CN111462666B - 阵列基板母板及其检测方法、阵列基板、显示装置 - Google Patents
阵列基板母板及其检测方法、阵列基板、显示装置 Download PDFInfo
- Publication number
- CN111462666B CN111462666B CN202010430056.6A CN202010430056A CN111462666B CN 111462666 B CN111462666 B CN 111462666B CN 202010430056 A CN202010430056 A CN 202010430056A CN 111462666 B CN111462666 B CN 111462666B
- Authority
- CN
- China
- Prior art keywords
- array substrate
- node
- shift register
- detection
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 258
- 238000001514 detection method Methods 0.000 title claims abstract description 138
- 239000000523 sample Substances 0.000 claims abstract description 122
- 238000000034 method Methods 0.000 claims description 18
- 238000007689 inspection Methods 0.000 claims description 17
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000002955 isolation Methods 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 15
- 238000012360 testing method Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000006978 adaptation Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 description 2
- 230000002708 enhancing effect Effects 0.000 description 1
- 210000001503 joint Anatomy 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Integrated Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明涉及显示技术领域,提出一种阵列基板母板及其检测方法、阵列基板、显示装置。阵列基板母板包括公共探针垫、多个行列分布的阵列基板单元、第一栅极驱动电路、第二栅极驱动电路。阵列基板单元包括阵列基板、检测信号端、开关电路。检测信号端用于向阵列基板发送或接收检测信号;开关电路用于响应第一控制信号端、第二控制信号端的信号以导通公共探针垫和检测信号端;第一栅极驱动电路中第一移位寄存器单元的输出端与同一行开关电路中的第一控制信号端连接;第二栅极驱动电路中第二移位寄存器单元的输出端与同一列开关电路中的第二控制信号端连接。该阵列基板母板能减小阵列基板的AT检测时长。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板母板及其检测方法、阵列基板、显示装置。
背景技术
显示面板生产制造过程中,需要不断地检测产品的质量问题,从而及时的筛选出不合格的产品,以实现高良率、低成本地生产。例如,在Micro LED显示面板在制作过程中,需要在将Micro LED发光单元转移到阵列基板之前,对阵列基板进行AT(Array Test)测试,以保证阵列基板的有良率。
相关技术中,AT(Array Test)测试方法主要指,在每个阵列基板上预留检测探针垫,检测探针垫可以与阵列基板中的引线、器件连接,通过外部检测设备向检测探针垫发送或接收检测信号,以检测阵列基板中各个器件、引线的工作状态。
相关技术中,外部检测设备需要每个阵列基板进行逐一检测,在对每一个阵列基板进行检查时,需要对每个阵列基板进行定位、固着,且需要将外部检测设备的探针与阵列基板的检测探针垫进行对接。该检测过程耗时较长。
需要说明的是,在上述背景技术部分发明的信息仅用于加强对本发明的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明的目的在于提供一种阵列基板母板及其检测方法、阵列基板、显示装置,该阵列基板母板能够解决相关技术中,检测阵列基板时耗时长的技术问题。
本发明的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本发明的一个方面,提供一种阵列基板母板,其包括用于外接检测设备的检测区,所述阵列基板母板还包括:公共探针垫、多个行列分布的阵列基板单元、第一栅极驱动电路、第二栅极驱动电路。公共探针垫设置于所述检测区;每个所述阵列基板单元包括:阵列基板、检测信号端、开关电路。检测信号端用于向所述阵列基板发送或接收检测信号;开关电路连接第一控制信号端、第二控制信号端、所述公共探针垫、检测信号端,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端;第一栅极驱动电路包括多个级联的第一移位寄存器单元,多个所述第一移位寄存器单元的输出端分别与同一行所述开关电路连接的第一控制信号端连接;第二栅极驱动电路,括多个级联的第二移位寄存器单元,多个所述第二移位寄存器单元的输出端分别与同一列所述开关电路连接的第二控制信号端连接。
本公开一种示例性实施例中,所述阵列基板母板还包括:第一控制探针垫组、第二控制探针垫组。第一控制探针垫组设置于所述检测区,用于向所述第一栅极驱动电路输入时钟信号、输入信号;第二控制探针垫组设置于所述检测区,用于向所述第二栅极驱动电路输入时钟信号、输入信号。
本公开一种示例性实施例中,所述开关电路包括:第一开关晶体管、第二开关晶体管。第一开关晶体管的第一端连接所述公共探针垫,控制端连接所述第一控制信号端;第二开关晶体管的第一端连接所述第一开关晶体管的第二端,第二端连接所述检测信号端,控制端连接所述第二控制信号端。
本公开一种示例性实施例中,所述阵列基板母板还包括:第一复位探针垫、第二复位探针垫。第一复位探针垫设置于所述检测区,连接每个所述第一移位寄存器单元的输出端;第二复位探针垫设置于所述检测区,连接每个所述第二移位寄存器单元的输出端。
本公开一种示例性实施例中,所述阵列基板母板还包括子探针垫,子探针垫连接所述检测信号端。
本公开一种示例性实施例中,所述阵列基板单元还包括:第三复位探针垫、第四复位探针垫,第三复位探针垫连接所述第一开关晶体管连接的第一控制信号端;第四复位探针垫连接所述第二开关晶体管连接的第二控制信号端。
本公开一种示例性实施例中,所述阵列基板母板包括多个位于所述检测区的公共探针垫,所述阵列基板单元包括多个开关电路、多个检测信号端,所述公共探针垫、开关电路、检测信号端一一对应设置;在一一对应设置的所述公共探针垫、开关电路、检测信号端中,所述开关电路连接所述第一控制信号端、所述第二控制信号端、所述公共探针垫、所述检测信号端,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端。
本公开一种示例性实施例中,所述阵列基板单元还包括数据选择器,所述检测信号端通过所述数据选择器与所述阵列基板中的多条信号线连接。
本公开一种示例性实施例中,所述阵列基板单元包括位于切割线两侧的检测电路区和基板区;所述阵列基板集成于所述基板区,所述开关电路、子探针垫、第三复位探针垫、第四复位探针垫集成于所述检测电路区;其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。
本公开一种示例性实施例中,所述阵列基板单元包括位于切割线同一侧的检测电路区和基板区;所述阵列基板集成于所述基板区,所述开关电路、子探针垫、第三复位探针垫、第四复位探针垫集成于所述检测电路区;其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。
本公开一种示例性实施例中,所述阵列基板母板还包括:多条第一栅线、多条第二栅线,多条第一栅线沿行方向延伸,且连接同一行所述开关电路中的第一控制信号端;多条第二栅线沿列方向延伸,且连接同一列所述开关电路中的第二控制信号端;所述第一栅极驱动电路设置于所述阵列基板母板沿行方向的一侧,所述第一移位寄存器单元的输出端连接所述第一栅线的一端;所述第二栅极驱动电路设置于所述阵列基板母板沿列方向的一侧,所述第二移位寄存器单元的输出端连接所述第二栅线的一端。
本公开一种示例性实施例中,所述阵列基板母板还包括:第三栅极驱动电路、第四栅极驱动电路,第三栅极驱动电路设置于所述阵列基板母板沿行方向的另一侧,包括多个级联的第三移位寄存器单元,所述第三移位寄存器单元的输出端连接所述第一栅线的另一端;第四栅极驱动电路设置于所述阵列基板母板沿列方向的另一侧,包括多个级联的第四移位寄存器单元,所述第四移位寄存器单元的输出端连接所述第二栅线的另一端。
本公开一种示例性实施例中,所述第一移位寄存器单元和所述第二移位寄存器单元具有相同的结构,所述第一移位寄存器单元包括:第一输入电路、第二输入电路、第一输出电路、第二输出电路、隔离电路、第一控制电路、第二控制电路。第一输入电路连接第一电源端、第一节点、第一时钟信号端,用于响应所述第一时钟信号端的信号将所述第一电源端的信号传输到所述第一节点;第二输入电路连接所述第一时钟信号端、输入信号端、第二节点,用于响应所述第一时钟信号端的信号将所述输入信号端的信号传输到所述第二节点;第一输出电路连接所述第一节点、第二电源端、输出端,用于响应所述第一节点的信号将所述第二电源端的信号传输到所述输出端;第二输出电路连接所述输出端、第二时钟信号端、第三节点,用于响应所述第三节点的信号将所述第二时钟信号端的信号传输到所述输出端;隔离电路连接所述第二节点、第一电源端、第三节点,用于响应所述第一电源端的信号以连通所述第二节点和所述第三节点;第一控制电路连接所述第一节点、第一时钟信号端、第二节点,用于响应所述第二节点的信号将所述第一时钟信号端的信号传输到所述第一节点;第二控制电路连接所述第一节点、第二节点、第二电源端、第二时钟信号端,用于同时响应所述第一节点、第二时钟信号端的信号将连通所述第二电源端和所述第二节点。
本公开一种示例性实施例中,所述第一输入电路包括第三开关晶体管,第三开关晶体管的第一端连接所述第一电源端,第二端连接所述第一节点,控制端连接所述第一时钟信号端。第二输入电路包括第四开关晶体管,第四开关晶体管的第一端连接所述输入信号端,第二端连接所述第二节点,控制端连接所述第一时钟信号端。第一输出电路包括第五开关晶体管、第一电容,第五开关晶体管的第一端连接所述第二电源端,第二端连接所述输出端,控制端连接所述第一节点,第一电容连接于所述第二电源端和所述第一节点之间。第二输出电路包括第六开关晶体管、第二电容,第六开关晶体管的第一端连接所述第二时钟信号端,第二端连接所述输出端,控制端连接所述第三节点,第二电容连接于所述第三节点和所述输出端之间。隔离电路包括第七开关晶体管,第七开关晶体管的第一端连接所述第二节点,第二端连接所述第三节点,控制端连接所述第一电源端。第一控制电路包括第八开关晶体管,第八开关晶体管的第一端连接所述第一节点,第二端连接所述第一时钟信号端,控制端连接所述第二节点。第二控制电路包括第九开关晶体管、第十开关晶体管,第九开关晶体管的第一端连接所述第二电源端,控制端连接所述第一节点。第十开关晶体管的第一端连接所述第九开关晶体管的第二端,第二端连接所述第二节点,控制端连接所述第二时钟信号端。
本公开一种示例性实施例中,所述第一移位寄存器单元、第二移位寄存器单元、第三移位寄存器单元、第四移位寄存器单元的结构相同。
本公开一种示例性实施例中,所述第一移位寄存器单元、第二移位寄存器单元中的开关晶体管与所述阵列基板中像素电路的开关晶体管同层成型。
根据本发明的一个方面,提供一种阵列基板母板检测方法,用于检测上述的阵列基板母板,其包括:
利用所述第一栅极驱动电路和所述第二栅极驱动电路同时向目标阵列基板单元输入导通信号,以连接目标阵列基板单元的检查信号端和所述公共探针垫;
利用检测设备向所述公共探针垫发送或接收检测信号,以检测目标阵列基板单元。
根据本发明的一个方面,提供一种阵列基板,其由上述的阵列基板母板切割而成。
根据本发明的一个方面,提供一种显示装置,其包括上述的阵列基板。
提出一种阵列基板母板及其检测方法、阵列基板、显示装置。阵列基板母板包括用于外接检测设备的检测区,所述阵列基板母板还包括:公共探针垫、多个行列分布的阵列基板单元、第一栅极驱动电路、第二栅极驱动电路。公共探针垫设置于所述检测区;每个所述阵列基板单元包括:阵列基板、检测信号端、开关电路。检测信号端用于向所述阵列基板发送或接收检测信号;开关电路连接第一控制信号端、第二控制信号端、所述公共探针垫、检测信号端,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端;第一栅极驱动电路包括多个级联的第一移位寄存器单元,多个所述第一移位寄存器单元的输出端分别与同一行所述开关电路连接的第一控制信号端连接;第二栅极驱动电路,括多个级联的第二移位寄存器单元,多个所述第二移位寄存器单元的输出端分别与同一列所述开关电路连接的第二控制信号端连接。该阵列基板母板能减小阵列基板的AT检测时长。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开阵列基板母板一种示例性实施例的结构示意图;
图2为图1中阵列基板单元的局部放大图;
图3为本公开阵列基板母板中开关电路一种示例性实施例的结构示意图;
图4为本公开阵列基板母板一种示例性实施例中第一移位寄存器单元的结构示意图;
图5为图4中第一移位寄存器单元一种驱动方法中各节点的时序图;
图6为本公开阵列基板母板中检测区的结构示意图;
图7为本公开阵列基板母板另一种示例性实施例的结构示意图;
图8为本公开阵列基板母板另一种示例性实施例中阵列基板单元的结构示意图;
图9为本公开阵列基板母板另一种示例性实施例中阵列基板单元的结构示意图;
图10为本公开阵列基板母板另一种示例性实施例中检测区的结构示意图;
图11为本公开阵列基板母板测试方法一种示例性实施例中第一栅极驱动电路和第二栅极驱动电路输出端的时序图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本发明将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
本示例性实施例提供一种阵列基板母板,如图1、2所示,图1为本公开阵列基板母板一种示例性实施例的结构示意图,图2为图1中阵列基板单元的局部放大图。该阵列基板母板包括用于外接检测设备的检测区1,所述阵列基板母板还包括公共探针垫2、多个行列分布的阵列基板单元3、第一栅极驱动电路4、第二栅极驱动电路5。公共探针垫2设置于所述检测区1;每个所述阵列基板单元包括:阵列基板31、检测信号端32、开关电路33。检测信号端32用于向所述阵列基板31发送或接收检测信号;开关电路33连接第一控制信号端71、第二控制信号端72、所述公共探针垫2、检测信号端32,用于同时响应所述第一控制信号端71、第二控制信号端72的信号以导通所述公共探针垫2和所述检测信号端32;第一栅极驱动电路4包括多个级联的第一移位寄存器单元41,多个所述第一移位寄存器单元41的输出端分别与同一行所述开关电路33连接的第一控制信号端71连接;第二栅极驱动电路5括多个级联的第二移位寄存器单元51,多个所述第二移位寄存器单元51的输出端分别与同一列所述开关电路33连接的第二控制信号端72连接。其中,检测信号端可以与阵列基板中一条或多条信号线连接,该信号线可以为数据线。
本示例性实施例提供的阵列基板母板可以通过第一栅极驱动电路4和第二栅极驱动电路5定位目标阵列基板单元,从而导通公共探针垫和目标阵列基板单元中的检测信号端,以通过公共探针垫向目标阵列基板单元中的阵列基板提供检测信号。例如,当第一栅极驱动电路向第二行开关电路提供导通信号,第二栅极驱动电路向第二列开关电路提供导通信号时,第二行第二列的阵列基板单元中的开关电路导通以连接公共探针垫和第二行第二列阵列基板单元中的检测信号端,从而使得公共探针垫向第二行第二列阵列基板单元中的阵列基板提供检测信号。本示例性实施例提供的阵列基板母板只需要将外部检测设备与公共探针垫对接,即可实现所有阵列基板的检查,从而极大的降低的阵列基板的检查时间。
本示例性实施例中,如图3所示,为本公开阵列基板母板中开关电路一种示例性实施例的结构示意图。所述开关电路可以包括:第一开关晶体管T1、第二开关晶体管T2。第一开关晶体管T1的第一端连接所述公共探针垫2,控制端连接所述第一控制信号端71;第二开关晶体管T2的第一端连接所述第一开关晶体管T1的第二端,第二端连接所述检测信号端32,控制端连接所述第二控制信号端72。应该理解的是,开关电路还可以有更多的结构可供选择,这些都属于本公开的保护范围。
本示例性实施例中,如图4所示,为本公开阵列基板母板一种示例性实施例中第一移位寄存器单元的结构示意图。所述第一移位寄存器单元可以包括:第一输入电路411、第二输入电路412、第一输出电路413、第二输出电路414、隔离电路415、第一控制电路416、第二控制电路417。第一输入电路411连接第一电源端VGL、第一节点N1、第一时钟信号端CK1,用于响应所述第一时钟信号端CK1的信号将所述第一电源端VGL的信号传输到所述第一节点N1。第二输入电路412连接所述第一时钟信号端CK1、输入信号端INPUT、第二节点N2,用于响应所述第一时钟信号端CK1的信号将所述输入信号端INPUT的信号传输到所述第二节点N2。第一输出电路413连接所述第一节点N1、第二电源端VGH、输出端OUT,用于响应所述第一节点N1的信号将所述第二电源端VGH的信号传输到所述输出端OUT。第二输出电路414连接所述输出端OUT、第二时钟信号端CK2、第三节点N3,用于响应所述第三节点N3的信号将所述第二时钟信号端CK2的信号传输到所述输出端OUT。隔离电路415连接所述第二节点N2、第一电源端VGL、第三节点N3,用于响应所述第一电源端VGL的信号以连通所述第二节点N2和所述第三节点N3。第一控制电路416连接所述第一节点N1、第一时钟信号端CK1、第二节点N2,用于响应所述第二节点N2的信号将所述第一时钟信号端CK1的信号传输到所述第一节点N1。第二控制电路417连接所述第一节点N1、第二节点N2、第二电源端VGH、第二时钟信号端CK2,用于同时响应所述第一节点N1、第二时钟信号端CK2的信号将连通所述第二电源端VGH和所述第二节点N2。
本示例性实施例中,所述第一输入电路411可以包括第三开关晶体管T3,第三开关晶体管T3的第一端连接所述第一电源端VGL,第二端连接所述第一节点N1,控制端连接所述第一时钟信号端CK1。第二输入电路412可以包括第四开关晶体管T4,第四开关晶体管T4的第一端连接所述输入信号端INPUT,第二端连接所述第二节点N2,控制端连接所述第一时钟信号端CK1。第一输出电路413可以包括第五开关晶体管T5、第一电容C1,第五开关晶体管T5的第一端连接所述第二电源端VGH,第二端连接所述输出端OUT,控制端连接所述第一节点N1,第一电容C1连接于所述第二电源端VGH和所述第一节点N1之间。第二输出电路414可以包括第六开关晶体管T6、第二电容C2,第六开关晶体管T6的第一端连接所述第二时钟信号端CK2,第二端连接所述输出端OUT,控制端连接所述第三节点N3,第二电容C2连接于所述第三节点N3和所述输出端OUT之间。隔离电路415可以包括第七开关晶体管T7,第七开关晶体管T7的第一端连接所述第二节点N2,第二端连接所述第三节点N3,控制端连接所述第一电源端VGL。第一控制电路可以包括第八开关晶体管T8,第八开关晶体管T8的第一端连接所述第一节点N1,第二端连接所述第一时钟信号端CK1,控制端连接所述第二节点N2。第二控制电路417可以包括第九开关晶体管T9、第十开关晶体管T10,第九开关晶体管T9的第一端连接所述第二电源端VGH,控制端连接所述第一节点N1。第十开关晶体管T10的第一端连接所述第九开关晶体管的第二端,第二端连接所述第二节点N2,控制端连接所述第二时钟信号端CK2。本示例性实施例中,第三到第十开关晶体管可以为P型晶体管。
如图5所示,为图4中第一移位寄存器单元一种驱动方法中各节点的时序图。其中,第一电源端VGL恒为低电平,第二电源端VGH恒为高电平,第七开关晶体管T7恒导通。该第一移位寄存器单元的驱动方法包括4个阶段。在第一阶段T1:输入信号端INPUT、第一时钟信号端CK1输入低电平信号,第二时钟信号端CK2输入高电平信号,第三开关晶体管T3、第四开关晶体管T4导通,输入信号端INPUT的低电平信号向第二节点N2充电,并存储在第二电容C2中,第一电源端的低电平信号向第一节点N1充电,并存储在第一电容中,同时,第五开关晶体管T5、第六开关晶体管T6导通,第二电源端VGH、第二时钟信号端CK2向输出端OUT输出高电平信号。在第二阶段T2:输入信号端INPUT、第一时钟信号端CK1输入高电平信号,第二时钟信号端CK2输入低电平信号,第八开关晶体管T8导通,第一时钟信号端CK1的高电平信号传输到第一节点N1,从而第五开关晶体管T5关断,第四开关晶体管T4持续导通,第二时钟信号端CK2的低电平信号传输到输出端OUT。在第三阶段T3,输入信号端INPUT、第二时钟信号端CK2输出高电平,第一时钟信号端CK1输出低电平,第三开关晶体管T3导通,第一电源端VGL的低电平信号传输到第一节点,第五开关晶体管T5导通,第二电源端VGH向输出端OUT输入高电平信号,同时,第四开关晶体管T4导通,信号输入端INPUT的高电平信号传输到第二节点。在第四阶段T4,输入信号端INPUT、第一时钟信号端CK1输出高电平、第二时钟信号端CK2输出低电平,第十开关晶体管T10导通,第九开关晶体管T9导通,第二电源端VGH向第二节点输入高电平信号,第六开关晶体管T6关断,从而避免第二时钟信号端CK2的低电平信号传输到输出端OUT。
本示例性实施例中,第二移位寄存器单元可以与第一移位寄存器单元具有相同的结构。本实施例可以通过控制时钟信号端(包括第一时钟信号端、第二时钟信号端)、输入信号端的信号控制输出端OUT的信号时长,从而控制阵列基板的检测时长。本示例性实施例中,第一移位寄存器单元输出的有效时长可以是第二移位寄存器单元输出的有效时长的n倍,其中,n为阵列基板母板中阵列基板单元的列数。从而,该阵列基板母板可以实现阵列基板单元逐行逐个检测。
应该理解的是,在其他示例性实施例中,第一移位寄存器单元还可以有其他的结构,第一移位寄存器单元和第二移位寄存器单元的结构也可以不同,这些都属于本公开的保护范围。
本示例性实施例中,如图6所示,为本公开阵列基板母板中检测区的结构示意图,所述阵列基板母板还包括:第一控制探针垫组81、第二控制探针垫组82。第一控制探针垫组81设置于所述检测区1,用于向所述第一栅极驱动电路4输入时钟信号、输入信号;第二控制探针垫组设置于所述检测区,用于向所述第二栅极驱动电路输入时钟信号、输入信号。其中,第一控制探针垫组81可以包括多个探针垫,多个探针垫分别向第一移位寄存器单元中的第一时钟信号端、第二时钟信号端、输入信号端输入信号。第二控制探针垫组82可以包括多个探针垫,多个探针垫分别向第二移位寄存器单元中的第一时钟信号端、第二时钟信号端、输入信号端输入信号。
本示例性实施例中,如图6所示,所述阵列基板母板还可以包括:第一复位探针垫91、第二复位探针垫92。第一复位探针垫91可以设置于所述检测区1,连接每个所述第一移位寄存器单元的输出端;第二复位探针垫81可以设置于所述检测区1,连接每个所述第二移位寄存器单元的输出端。本实施例提供的阵列基板母板可以利用外部检测设备通过第一复位探针垫91向第一移位寄存器单元的输出端输入复位信号,从而终止目标阵列基板的检查。同理,本实施例还可以利用外部检测设备通过第二复位探针垫92向第二移位寄存器单元的输出端输入复位信号,从而终止目标阵列基板的检查。
本示例性实施例中,如图2所示,所述阵列基板母板还可以包括子探针垫10,子探针垫10连接所述检测信号端。本实施例可以利用检测设备通过子探针垫10直接对目标阵列基板进行检查。
本示例性实施例中,如图2所示,所述阵列基板单元还可以包括:第三复位探针垫93、第四复位探针垫94,第三复位探针垫93连接所述第一开关晶体管的第一控制信号端;第四复位探针垫94连接所述第二开关晶体管的第二控制信号端。本实施例可以利用外部检测设备通过第三复位探针垫93或第四复位探针垫94终止目标阵列基板的检查。
本示例性实施例中,如图8所示,为本公开阵列基板母板另一种示例性实施例中阵列基板单元的结构示意图。检测信号端可以通过数据选择器161连接阵列基板中的多条信号线。数据选择器能够选择任意一条信号线与检测信号端连接。该设置能够通过一个检测信号端实现对每一条信号线的选择检测。
本示例性实施例中,如图9、10所示,图9为本公开阵列基板母板另一种示例性实施例中阵列基板单元的结构示意图,图10为本公开阵列基板母板另一种示例性实施例中检测区的结构示意图。所述阵列基板单元还可以包括多个检测信号端32,每个检测信号端可以通过数据选择器161与多条信号线连接。相应的,阵列基板单元还可以包括多个开关电路33,所述阵列基板母板还可以包括多个位于所述检测区的公共探针垫2,所述公共探针垫、开关电路、检测信号端可以一一对应设置。在一一对应设置的所述公共探针垫、开关电路、检测信号端中,所述开关电路33可以连接所述第一控制信号端、所述第二控制信号端、所述公共探针垫2、所述检测信号端32,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端。此外,如图9所示,阵列基板单元还可以包括多个子探针垫10,多个子探针垫10可以与多个检测信号端一一对应连接。其中,在检测区内,多个公共探针垫2可以相邻设置,相应的,外部检测设备与阵列基板母板的连接部可以包括多个相邻的探针,外部检测设备与阵列基板母板对接时,多个探针可以与多个公共探针垫一一对应接触。同理,多个子探针垫10也可以相邻设置,从而使得外部检测设备中的多个探针可以直接与多个子探针垫10一一对应接触。
本示例性实施例中,如图2、8、9所示,所述阵列基板单元可以包括位于切割线A-A两侧的检测电路区121和基板区122;所述阵列基板31可以集成于所述基板区122,所述开关电路33、子探针垫10、第三复位探针垫93、第四复位探针垫94、数据选择器161可以集成于所述检测电路区121;其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。在阵列基板母板完成检测等工艺后,可以沿切割线切割阵列基板母板,从而形成单个阵列基板。
应该理解的是,在其他示例性实施例中,所述阵列基板单元可以包括位于切割线同一侧的检测电路区和基板区;所述阵列基板集成于所述基板区,所述开关电路、子探针垫、第三复位探针垫、第四复位探针垫集成于所述检测电路区;其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。在阵列基板母板完成检测等工艺后,可以沿切割线切割阵列基板母板,从而形成单个阵列基板,该单个阵列基板包括有位于检测电路区的各个元器件。
本示例性实施例中,如图1所示,所述阵列基板母板还可以包括:多条第一栅线131、多条第二栅线132,多条第一栅线131沿行方向延伸,且连接同一行所述开关电路中的第一控制信号端;多条第二栅线132沿列方向延伸,且连接同一列所述开关电路中的第二控制信号端;所述第一栅极驱动电路4可以设置于所述阵列基板母板沿行方向的一侧,所述第一移位寄存器单元41的输出端连接所述第一栅线的一端;所述第二栅极驱动电路5可以设置于所述阵列基板母板沿列方向的一侧,所述第二移位寄存器单元51的输出端连接所述第二栅线的一端。
本示例性实施例中,第一栅极131和第二栅线132自身存在压降,因此,远离第一栅极驱动电路的阵列基板单元相较于接近第一栅极驱动电路的阵列基板单元,其接收到第一栅线传输的驱动信号的驱动能力较弱。远离第二栅极驱动电路的阵列基板单元相较于接近第二栅极驱动电路的阵列基板单元,其接收到第二栅线传输的驱动信号的驱动能力较弱。从而本示例性实施例可能造成远离第一栅极驱动电路、第二栅极驱动电路一侧的阵列基板单元可能无法充分导通其中的开关电路。本示例性实施例中,如图7所示,为本公开阵列基板母板另一种示例性实施例的结构示意图。所述阵列基板母板还可以包括:第三栅极驱动电路14、第四栅极驱动电路15,第三栅极驱动电路14可以设置于所述阵列基板母板沿行方向的另一侧,包括多个级联的第三移位寄存器单元141,所述第三移位寄存器单元1的41输出端连接所述第一栅线的另一端;第四栅极驱动电路15可以设置于所述阵列基板母板沿列方向的另一侧,包括多个级联的第四移位寄存器单元151,所述第四移位寄存器单元151的输出端连接所述第二栅线的另一端。其中,所述第一移位寄存器单元、第二移位寄存器单元、第三移位寄存器单元、第四移位寄存器单元可以具有相同的结构。所述第一移位寄存器单元和第三移位寄存器单元可以同时向第一栅线提供驱动信号,第二移位寄存器单元和第四移位寄存器单元可以向第二栅线同时提供驱动信号,从而可以避免上述的“远离第一栅极驱动电路、第二栅极驱动电路一侧的阵列基板单元可以无法充分导通其中的开关电路”的技术问题。
本示例性实施例中,所述第一移位寄存器单元、第二移位寄存器单元以及第三移位寄存器单元、第四移位寄存器单元中的开关晶体管可以与所述阵列基板中像素电路的开关晶体管同层成型。即所述第一移位寄存器单元、第二移位寄存器单元以及第三移位寄存器单元、第四移位寄存器单元中的开关晶体管可以与阵列基板中像素电路的开关晶体管通过一组构图工艺形成。此外,需要说明的是,本示例性实施例中的探针垫均可以为暴露于阵列基板母板表面的导电垫。第一栅线、第二栅线可以位于阵列基板母板的表面也可以集成于阵列基板母板的内部。
本示例性实施例还提供一种阵列基板母板检测方法,用于检测上述的阵列基板母板,其包括:
利用所述第一栅极驱动电路和所述第二栅极驱动电路同时向目标阵列基板单元输入导通信号,以连接目标阵列基板单元的检查信号端和所述公共探针垫;
利用检测设备向所述公共探针垫发送或接收检测信号,以检测目标阵列基板单元。
本示例性实施例中,目标阵列基板单元可以包括一个阵列基板单元,该阵列基板母板检测方法可以实现阵列基板单元逐行逐个检测。根据上述内容可知,本实施例可以通过控制第一栅极驱动电路、第二栅极驱动电路中时钟信号端(包括第一时钟信号端、第二时钟信号端)、输入信号端的信号控制输出端OUT的信号时长,从而控制阵列基板的检测时长。其中第一栅极驱动电路可以包括多个级联的第一移位寄存器单元,第二栅极驱动电路可以包括多个级联的第二移位寄存器单元。本示例性实施例中,如图11所示,为本公开阵列基板母板测试方法一种示例性实施例中第一栅极驱动电路和第二栅极驱动电路输出端的时序图。其中,OUT11表示第一级第一移位寄存器单元输出端的时序,OUT12表示第二级第一移位寄存器单元输出端的时序,OUT13表示第三级第一移位寄存器单元输出端的时序,OUT21表示第一级第二移位寄存器单元输出端的时序,OUT22表示第二级第二移位寄存器单元输出端的时序,OUT23表示第三级第二移位寄存器单元输出端的时序。该检测方法可以检测阵列基板单元为3乘3阵列的阵列基板母板。其中,第一移位寄存器单元输出有效信号的时长可以是第二移位寄存器单元输出信号有效时长的3倍。如图11所示,在T1时间段,第一级第一移位寄存器单元和第一级第二移位寄存器单元输出有效电平,该阵列基板母板可以对第一行第一列的阵列基板单元进行检查。在T2时间段,第一级第一移位寄存器单元和第二级第二移位寄存器单元输出有效电平,该阵列基板母板可以对第一行第二列的阵列基板单元进行检查。在T3时间段,第一级第一移位寄存器单元和第三级第二移位寄存器单元输出有效电平,该阵列基板母板可以对第一行第三列的阵列基板单元进行检查。依次类推,该阵列基板母板可以实现阵列基板单元逐行逐个检测。
应该理解的是,当阵列基板母板包括n列阵列基板单元时,第一移位寄存器单元输出的有效时长可以是第二移位寄存器单元输出的有效时长的n倍。目标阵列基板单元还可以包括多个阵列基板单元,该阵列基板母板检测方法还可以对多个阵列基板单元同时进行检查。
本示例性实施例提供的阵列基板母板检测方法已在上述内容中进行了详细说明,此处不再赘述。
本示例性实施例还提供一种阵列基板,其由上述的阵列基板母板切割而成。
本示例性实施例还提供一种显示装置,其包括上述的阵列基板,该显示装置可以为Micro LED显示装置。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。
Claims (18)
1.一种阵列基板母板,其特征在于,包括用于外接检测设备的检测区,所述阵列基板母板还包括:
公共探针垫,设置于所述检测区;
多个行列分布的阵列基板单元,每个所述阵列基板单元包括:
阵列基板;
检测信号端,用于向所述阵列基板发送或接收检测信号;
以及开关电路,连接第一控制信号端、第二控制信号端、所述公共探针垫、检测信号端,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端;
第一栅极驱动电路,包括多个级联的第一移位寄存器单元,多个所述第一移位寄存器单元的输出端分别与同一行所述开关电路连接的第一控制信号端连接;
以及第二栅极驱动电路,包括多个级联的第二移位寄存器单元,多个所述第二移位寄存器单元的输出端分别与同一列所述开关电路连接的第二控制信号端连接。
2.根据权利要求1所述的阵列基板母板,其特征在于,所述阵列基板母板还包括:
第一控制探针垫组,设置于所述检测区,用于向所述第一栅极驱动电路输入时钟信号、输入信号;
第二控制探针垫组,设置于所述检测区,用于向所述第二栅极驱动电路输入时钟信号、输入信号。
3.根据权利要求1所述的阵列基板母板,其特征在于,所述开关电路包括:
第一开关晶体管,第一端连接所述公共探针垫,控制端连接所述第一控制信号端;
第二开关晶体管,第一端连接所述第一开关晶体管的第二端,第二端连接所述检测信号端,控制端连接所述第二控制信号端。
4.根据权利要求1所述的阵列基板母板,其特征在于,所述阵列基板母板还包括:
第一复位探针垫,设置于所述检测区,连接每个所述第一移位寄存器单元的输出端;
第二复位探针垫,设置于所述检测区,连接每个所述第二移位寄存器单元的输出端。
5.根据权利要求3所述的阵列基板母板,其特征在于,所述阵列基板母板还包括:
子探针垫,连接所述检测信号端。
6.根据权利要求5所述的阵列基板母板,其特征在于,所述阵列基板单元还包括:
第三复位探针垫,连接所述第一开关晶体管连接的第一控制信号端;
第四复位探针垫,连接所述第二开关晶体管连接的第二控制信号端。
7.根据权利要求6所述的阵列基板母板,其特征在于,所述阵列基板单元包括位于切割线两侧的检测电路区和基板区;
所述阵列基板集成于所述基板区,所述开关电路、子探针垫、第三复位探针垫、第四复位探针垫集成于所述检测电路区;
其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。
8.根据权利要求1所述的阵列基板母板,其特征在于,所述阵列基板母板包括多个位于所述检测区的公共探针垫,所述阵列基板单元包括多个开关电路、多个检测信号端,所述公共探针垫、开关电路、检测信号端一一对应设置;
在一一对应设置的所述公共探针垫、开关电路、检测信号端中,所述开关电路连接所述第一控制信号端、所述第二控制信号端、所述公共探针垫、所述检测信号端,用于同时响应所述第一控制信号端、第二控制信号端的信号以导通所述公共探针垫和所述检测信号端。
9.根据权利要求1所述的阵列基板母板,其特征在于,所述阵列基板单元还包括数据选择器,所述检测信号端通过所述数据选择器与所述阵列基板中的多条信号线连接。
10.根据权利要求1所述的阵列基板母板,其特征在于,所述阵列基板母板还包括:
多条第一栅线,沿行方向延伸,且连接同一行所述开关电路中的第一控制信号端;
多条第二栅线,沿列方向延伸,且连接同一列所述开关电路中的第二控制信号端;
所述第一栅极驱动电路设置于所述阵列基板母板沿行方向的一侧,所述第一移位寄存器单元的输出端连接所述第一栅线的一端;
所述第二栅极驱动电路设置于所述阵列基板母板沿列方向的一侧,所述第二移位寄存器单元的输出端连接所述第二栅线的一端。
11.根据权利要求10所述的阵列基板母板,其特征在于,所述阵列基板母板还包括:
第三栅极驱动电路,设置于所述阵列基板母板沿行方向的另一侧,包括多个级联的第三移位寄存器单元,所述第三移位寄存器单元的输出端连接所述第一栅线的另一端;
第四栅极驱动电路,设置于所述阵列基板母板沿列方向的另一侧,包括多个级联的第四移位寄存器单元,所述第四移位寄存器单元的输出端连接所述第二栅线的另一端;
所述第一移位寄存器单元、第二移位寄存器单元、第三移位寄存器单元、第四移位寄存器单元的结构相同。
12.根据权利要求1所述的阵列基板母板,其特征在于,所述第一移位寄存器单元和所述第二移位寄存器单元具有相同的结构,所述第一移位寄存器单元包括:
第一输入电路,连接第一电源端、第一节点、第一时钟信号端,用于响应所述第一时钟信号端的信号将所述第一电源端的信号传输到所述第一节点;
第二输入电路,连接所述第一时钟信号端、输入信号端、第二节点,用于响应所述第一时钟信号端的信号将所述输入信号端的信号传输到所述第二节点;
第一输出电路,连接所述第一节点、第二电源端、输出端,用于响应所述第一节点的信号将所述第二电源端的信号传输到所述输出端;
第二输出电路,连接所述输出端、第二时钟信号端、第三节点,用于响应所述第三节点的信号将所述第二时钟信号端的信号传输到所述输出端;
隔离电路,连接所述第二节点、第一电源端、第三节点,用于响应所述第一电源端的信号以连通所述第二节点和所述第三节点;
第一控制电路,连接所述第一节点、第一时钟信号端、第二节点,用于响应所述第二节点的信号将所述第一时钟信号端的信号传输到所述第一节点;
第二控制电路,连接所述第一节点、第二节点、第二电源端、第二时钟信号端,用于同时响应所述第一节点、第二时钟信号端的信号将连通所述第二电源端和所述第二节点;
所述第一输入电路包括:
第三开关晶体管,第一端连接所述第一电源端,第二端连接所述第一节点,控制端连接所述第一时钟信号端;
第二输入电路,包括:
第四开关晶体管,第一端连接所述输入信号端,第二端连接所述第二节点,控制端连接所述第一时钟信号端;
第一输出电路,包括:
第五开关晶体管,第一端连接所述第二电源端,第二端连接所述输出端,控制端连接所述第一节点;
第一电容,连接于所述第二电源端和所述第一节点之间;
第二输出电路,包括:
第六开关晶体管,第一端连接所述第二时钟信号端,第二端连接所述输出端,控制端连接所述第三节点;
第二电容,连接于所述第三节点和所述输出端之间;
隔离电路,包括:
第七开关晶体管,第一端连接所述第二节点,第二端连接所述第三节点,控制端连接所述第一电源端;
第一控制电路,包括:
第八开关晶体管,第一端连接所述第一节点,第二端连接所述第一时钟信号端,控制端连接所述第二节点;
第二控制电路,包括:
第九开关晶体管,第一端连接所述第二电源端,控制端连接所述第一节点;
第十开关晶体管,第一端连接所述第九开关晶体管的第二端,第二端连接所述第二节点,控制端连接所述第二时钟信号端。
13.根据权利要求6所述的阵列基板母板,其特征在于,所述阵列基板单元包括位于切割线同一侧的检测电路区和基板区;
所述阵列基板集成于所述基板区,所述开关电路、子探针垫、第三复位探针垫、第四复位探针垫集成于所述检测电路区;
其中,所述切割线为在模组工艺中所述阵列基板母板的切割路径。
14.根据权利要求1所述的阵列基板母板,其特征在于,所述第一移位寄存器单元、第二移位寄存器单元中的开关晶体管与所述阵列基板中像素电路的开关晶体管同层成型。
15.一种阵列基板母板检测方法,用于检测权利要求1-14任一项所述的阵列基板母板,其特征在于,包括:
利用所述第一栅极驱动电路和所述第二栅极驱动电路同时向目标阵列基板单元输入导通信号,以连接目标阵列基板单元的检查信号端和所述公共探针垫;
利用检测设备向所述公共探针垫发送或接收检测信号,以检测目标阵列基板单元。
16.一种阵列基板,其特征在于,由权利要求7所述的阵列基板母板切割而成;
所述阵列基板包括位于在列方向上相邻阵列基板单元中检测电路区的各个元器件。
17.一种阵列基板,其特征在于,由权利要求13所述的阵列基板母板切割而成;
所述阵列基板包括位于本阵列基板单元中检测电路区的各个元器件。
18.一种显示装置,其特征在于,包括权利要求16或17所述的阵列基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010430056.6A CN111462666B (zh) | 2020-05-20 | 2020-05-20 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
PCT/CN2021/089693 WO2021233078A1 (zh) | 2020-05-20 | 2021-04-25 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010430056.6A CN111462666B (zh) | 2020-05-20 | 2020-05-20 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111462666A CN111462666A (zh) | 2020-07-28 |
CN111462666B true CN111462666B (zh) | 2023-11-03 |
Family
ID=71681139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010430056.6A Active CN111462666B (zh) | 2020-05-20 | 2020-05-20 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111462666B (zh) |
WO (1) | WO2021233078A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111462666B (zh) * | 2020-05-20 | 2023-11-03 | 京东方科技集团股份有限公司 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
CN113409714B (zh) * | 2021-06-16 | 2023-01-10 | 合肥鑫晟光电科技有限公司 | 显示面板及显示装置 |
CN114527609A (zh) * | 2022-02-24 | 2022-05-24 | 广州小米光电科技有限公司 | 一种液晶显示器阵列基板及其制造方法 |
CN114512084B (zh) * | 2022-03-03 | 2024-04-05 | 北京京东方技术开发有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011053614A (ja) * | 2009-09-04 | 2011-03-17 | Toshiba Mobile Display Co Ltd | マザー基板および表示装置 |
CN203350556U (zh) * | 2013-08-09 | 2013-12-18 | 合肥京东方光电科技有限公司 | 一种阵列基板母板、阵列基板引线检测装置 |
CN104090437A (zh) * | 2014-06-26 | 2014-10-08 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置、母板及其检测方法 |
CN106814490A (zh) * | 2017-03-20 | 2017-06-09 | 武汉华星光电技术有限公司 | 窄边框液晶显示面板的制作方法 |
CN108565278A (zh) * | 2018-02-28 | 2018-09-21 | 京东方科技集团股份有限公司 | 阵列基板母板、阵列基板、显示装置及其制作方法 |
CN108873506A (zh) * | 2017-05-10 | 2018-11-23 | 京东方科技集团股份有限公司 | 母板和母板的测试方法 |
CN208141796U (zh) * | 2018-04-28 | 2018-11-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN108919535A (zh) * | 2018-08-30 | 2018-11-30 | 京东方科技集团股份有限公司 | 显示基板母板、显示基板及其制造方法、显示装置 |
CN110047412A (zh) * | 2019-04-30 | 2019-07-23 | 厦门天马微电子有限公司 | 显示面板及其制备方向、显示面板母板及其测试方法 |
CN110112139A (zh) * | 2019-04-11 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板母板 |
CN111179794A (zh) * | 2020-01-06 | 2020-05-19 | 京东方科技集团股份有限公司 | 检测电路、阵列基板、显示面板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101750554B (zh) * | 2008-12-12 | 2011-11-09 | 北京京东方光电科技有限公司 | 一种阵列基板检测电路及检测方法 |
KR101064403B1 (ko) * | 2009-10-07 | 2011-09-14 | 삼성모바일디스플레이주식회사 | 원장검사가 가능한 유기전계발광 표시장치의 모기판 및 그의 원장검사방법 |
JP6138480B2 (ja) * | 2012-12-20 | 2017-05-31 | 株式会社ジャパンディスプレイ | 表示装置 |
CN110289225B (zh) * | 2019-06-28 | 2022-04-15 | 京东方科技集团股份有限公司 | 测试装置及方法、显示装置 |
CN110415639B (zh) * | 2019-07-19 | 2021-08-17 | 深圳市奥拓电子股份有限公司 | Led阵列驱动电路、驱动芯片及led显示屏 |
CN111210776B (zh) * | 2020-01-19 | 2021-08-06 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示面板 |
CN111462666B (zh) * | 2020-05-20 | 2023-11-03 | 京东方科技集团股份有限公司 | 阵列基板母板及其检测方法、阵列基板、显示装置 |
-
2020
- 2020-05-20 CN CN202010430056.6A patent/CN111462666B/zh active Active
-
2021
- 2021-04-25 WO PCT/CN2021/089693 patent/WO2021233078A1/zh active Application Filing
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011053614A (ja) * | 2009-09-04 | 2011-03-17 | Toshiba Mobile Display Co Ltd | マザー基板および表示装置 |
CN203350556U (zh) * | 2013-08-09 | 2013-12-18 | 合肥京东方光电科技有限公司 | 一种阵列基板母板、阵列基板引线检测装置 |
CN104090437A (zh) * | 2014-06-26 | 2014-10-08 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置、母板及其检测方法 |
CN106814490A (zh) * | 2017-03-20 | 2017-06-09 | 武汉华星光电技术有限公司 | 窄边框液晶显示面板的制作方法 |
CN108873506A (zh) * | 2017-05-10 | 2018-11-23 | 京东方科技集团股份有限公司 | 母板和母板的测试方法 |
CN108565278A (zh) * | 2018-02-28 | 2018-09-21 | 京东方科技集团股份有限公司 | 阵列基板母板、阵列基板、显示装置及其制作方法 |
CN208141796U (zh) * | 2018-04-28 | 2018-11-23 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN108919535A (zh) * | 2018-08-30 | 2018-11-30 | 京东方科技集团股份有限公司 | 显示基板母板、显示基板及其制造方法、显示装置 |
CN110112139A (zh) * | 2019-04-11 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板母板 |
CN110047412A (zh) * | 2019-04-30 | 2019-07-23 | 厦门天马微电子有限公司 | 显示面板及其制备方向、显示面板母板及其测试方法 |
CN111179794A (zh) * | 2020-01-06 | 2020-05-19 | 京东方科技集团股份有限公司 | 检测电路、阵列基板、显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2021233078A1 (zh) | 2021-11-25 |
CN111462666A (zh) | 2020-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111462666B (zh) | 阵列基板母板及其检测方法、阵列基板、显示装置 | |
US10775953B2 (en) | In-cell touch display device and methods for testing and manufacturing the same | |
JP3447086B2 (ja) | 能動マトリックスデバイス用電子式駆動回路 | |
CN108806602B (zh) | 有机发光显示面板 | |
KR101783953B1 (ko) | 표시 장치 및 그 검사 방법 | |
US7265572B2 (en) | Image display device and method of testing the same | |
KR101571768B1 (ko) | 표시 기판, 이의 불량 리페어 방법 및 이 표시 기판을 갖는모기판 | |
US10580361B2 (en) | Organic light-emitting display panel and organic light-emitting display device | |
CN111308815B (zh) | 阵列基板及显示面板 | |
CN109658855B (zh) | 阵列基板、显示模组及其测试方法、显示面板 | |
CN112305454B (zh) | 显示面板测试的电路板、显示面板的测试装置和测试方法 | |
CN109345988B (zh) | 测试电路、显示面板测试装置和显示装置 | |
CN113342201A (zh) | 一种内嵌式触控显示装置的测试方法 | |
US9298055B2 (en) | Array substrate, method of disconnection inspecting gate lead wire and source lead wire in the array substrate, method of inspecting the array substrate, and liquid crystal display device | |
CN109872667B (zh) | 信号检测系统及显示装置 | |
CN111179794B (zh) | 检测电路、阵列基板、显示面板 | |
CN106782250B (zh) | 一种显示面板、其检测方法及显示装置 | |
EP2333643A1 (en) | Display device | |
CN112086049A (zh) | 显示面板以及电子设备 | |
JP2000208717A (ja) | 半導体チップおよび半導体装置用パッケ―ジ、並びに、プロ―ブカ―ドおよびパッケ―ジのテスト方法 | |
US20110057680A1 (en) | Active device array and testing method | |
CN108257541B (zh) | 显示基板、显示面板和显示装置 | |
CN114333580B (zh) | 显示面板及显示装置 | |
CN215988069U (zh) | 显示基板及显示装置 | |
CN113093446B (zh) | 检测电路、阵列基板及其检测方法、电子纸及检测工具 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |