CN1108003A - 一种形成薄和厚金属层的方法 - Google Patents
一种形成薄和厚金属层的方法 Download PDFInfo
- Publication number
- CN1108003A CN1108003A CN94119100A CN94119100A CN1108003A CN 1108003 A CN1108003 A CN 1108003A CN 94119100 A CN94119100 A CN 94119100A CN 94119100 A CN94119100 A CN 94119100A CN 1108003 A CN1108003 A CN 1108003A
- Authority
- CN
- China
- Prior art keywords
- metal
- thickness
- layer
- metal layer
- etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本方法在基片上形成第一种厚度的第一金属区
和第二种厚度的第二金属区,其中第二种厚度大于第
一种厚度。该方法包括下面步骤:沉积第一种厚度的
第一金属层;沉积相对于第一金属层可选择性蚀刻的
材料的屏蔽层,沿确定第一金属区轮廓光刻屏蔽层;
沉积第二金属层;沿确定第二金属区的轮廓形成一层
保护层;蚀刻第一和第二金属层。
Description
本发明涉及半导体器件的制造,特别涉及所谓的“智能功率”器件的制造,此种器件包括通常是垂直MOS晶体管的功率元件和在同一硅片的控制逻辑部分。
为生产这种器件,必须结合应用功率和逻辑线路的技术,尤其牵涉到由金属化层形成的各种连接尺寸的巨大差别。事实上,器件逻辑部分的金属化层密度必须很高。技术上,这就要求金属化层特别薄,其原则是金属化层的厚度比之半宽要小。由于逻辑线路传导较小的相应于逻辑信号的电流,其金属化层不会因此而造成大的损伤。而元件功率部分的金属化层传导电流高,相应地,它必须较逻辑部分的宽且厚。
现有技术中,提出了各种技术用以形成“薄”和“厚”金属化层,并尽可能减少形成步骤。应注意到即使提到“厚”金属化层,本发明还是涉及到薄层技术,即“厚”金属化层的厚度在1-4μm范围,通常为2-3μm,而所谓的薄金属化层具有小于1μm的厚度。
图1A-1D示意说明在现有技术中形成金属化层的连续步骤的方法,它们为剖面图。
图1A表示基片1,通常是硅基片,在其内形成了理想的扩散结构,并且局部覆盖有绝缘层、门区等,在基片1中沉积了由导电金属材料形成的第一金属层2。第一金属层2的厚度是由形成器件的逻辑部分的电连接来设计的。在第一金属层2上沉积了由感光材料制成的层3,它是用来光刻的,以下称为保护层。第一金属层3仅形成于基本对应于在后续步骤要形成希望的薄和厚的连接的位置。
如图1B所示,光刻步骤形成对应于器件逻辑部分连接的第一金属区M1-1和M1-2,和对应于功率部分连接的第二金属区M1-10。然后,在第一金属区M1-1和M1-2外覆盖一层保护层5。保护层5具有一个开口6,它对应于第二金属区M1-10。层5中的开口6是通过形成的抗蚀沉积和光刻来形成的。
图1C中,第二金属层7和第二保护层8沉积于基片1上,第二保护层8形成于基本对应第二金属区M1-10的位置。
图1D示出蚀刻第二金属层7后的结构情形。可以看到第二金属层M2-10仍处于对应第一金属层M1-10的位置之上。
以上表明,这种方法包括包含三次光刻,第一次光刻针对第一金属层2,第二次光刻针对保护层5,第三次光刻针对第二金属层7。众所周知,光刻是相当困难和耗时间的;还有一缺点就是,如果要求保留保护层材料到最后步骤,则它必须是绝缘材料,故图1D中层5的材料只能从有限几种材料中选择,图示方法的另一缺点是,由于屏蔽位置不准确,第二金属化层不能正好覆盖住第一金属化层。图1D还可看出,保护层5还会稍为盖住M1-10附近第一金属化层的周边。另一方面,如果要除掉保护层5还会有别的问题,因为金属区M1-10和M2-10的周边将会遭到侧面的再蚀刻。
为减少光刻操作的次数,现有技术中亦提出通过蚀刻和除底层而去层的,但这些步骤工业控制很困难,还带来污染。
本发明的目的是解决以上问题。
本发明的第一个目的是提供一个制备薄和厚金属化层的方法,此方法并不使原有过程复杂化,但却减少了光刻次数。
另一个目标是提供一种使第二层金属化层非常好地迭合到第一层上并互相一致形成厚区的方法。
为达到这两个目的,本发明提供一种在基片上形成具有第一种厚度的第一金属区,和具有第二种厚度的第二金属区,且第二厚度比第一厚度大的方法。该方法包含以下步骤:在基片上沉积第一种厚度的第一金属层;选用相对于第一金属层选择性可蚀刻的材料沉积形成一屏蔽层;按确定第一金属区的轮廓光刻屏蔽层;沉积第二金属层;沿确定第二金属区的轮廓生成一保护层;光刻第一和第二金属层;这样,具有第一种厚度的第一金属区通过用一屏蔽层覆盖第一金属层而形成,而具有第二种厚度的第二金属区是由保护层覆盖第一、二层金属的迭合形成的。
按本发明的一个实施方案,蚀刻步骤采用了活性离子蚀刻。
按本发明的一个实施方案,选用SiO2或钨作为屏蔽材料。
按本发明的一个实施方案,沉积第一、二金属层的步骤包括从由Al,Al-Ti,Al-Cu,Al-Si,Al-Ti-Si,以及Al-Cu-Si组成的材料组中选择每层的组份。
按本发明的一个实施方案,沉积第二金属层的步骤包含生成第二种厚度比第一金属层的第一种厚度厚的第二金属层。
按本发明的一个实施方案,第一金属层制成厚度约小于1μm,而第二金属层制成具有约2~3μm的第二种厚度。
结合附图和本发明的下面详细描述,可清楚看出本发明的上述和其它目的、特性、优点等各方面。
图中相同的参考代码代表相同的元件:
图1A-1D表示按现有技术方法的连续步骤的结构的剖视图。
图2A-2D表示按本发明的一个实施方案的方法连续步骤的结构的剖视图。
据图2A中所示的本发明的方法,第一金属层2沉积于基片1上,由相对于金属可选择性蚀刻的材料制成的屏蔽层11沉积于基片1和第一金属层2上。其后再沉积第一保护层13,对第一保护层13屏蔽和蚀刻,以便只在需要形成金属化层的第一区的上方留有保护区。
如图2B所示,进行蚀刻操作到在屏蔽层11上剩下预定的屏蔽区11-1和11-2。屏蔽区11-1和11-2处于要求有金属化层的区域之上,这一步刻蚀不影响第一金属层2。
图2C所示,第二金属层7(与第一金属层相容但不必要完全一样)沉积于基片1上。保护层14沉积于第二金属层7中要求形成厚金属化层的第二区。然后作一次蚀刻,使用在不影响屏蔽层11上的屏蔽区11-1和11-2的前提下蚀刻第一、二金属层的方法。
图2D的结构是通过蚀刻保护层14后得到的,蚀刻过程同时产生薄金属区M1-1和M1-2,以及由对应于第一、二金属沉积区迭加产生的厚金属区M1-10和M2-10。
这种方法的优点是比蚀刻三次的现有技术中少蚀刻一次。
本发明的另一个优点是两金属层相互一致的迭合形成一厚金属化层,而没有在其界面区的周围产生绝缘层5(参见图1D)。
屏蔽层11的材料必须是相对于金属层2和7的可选择性蚀刻的。一般讲,用于半导体金属化层的金属层可以包括铝,如需要的话,可用铝与铜或钛等的金属合金,也可是以上金属与硅的合金。这样,这些金属化层可由Al,Al-Ti,Al-Cu,Al-Si,Al-Cu-Si,Al-Ti-Si等组成。而且,为获得垂直开口,可用传统的活性离子蚀刻(RIE)或等离子体增强活性离子蚀刻(PERIE)方法。在这些方法中,上面提到的材料在氯等离子体存在下受到刻蚀(比如氯或氯化硼)。因此屏蔽层11的材料须从能被湿性蚀刻(wetetching)或离子活性蚀刻的材料中挑选,但在含氟等离子体,如CF4或SF6等离子体时,应考虑到这些含氟等离子体不适合于蚀刻以上普通金属层。
屏蔽层11的材料可以是绝缘材料如氧化硅或高熔点材料如钨。由于金属化层M1-1和M1-2在最后一步被这种材料的屏蔽区11-1和11-2覆盖,绝缘材料和导电材料的选择,决定于元件制造的后续步骤。
习惯上,屏蔽层11厚度约0.1~0.3μm,第一金属层2厚度小于1μm,第二金属层7厚度在约2~3μm的范围内。
第一、二金属层2和7可用同一材料,也可用不同的材料制成。第一金属层2的材料须选择与底层粘接良好并与将建立接触的基片的单晶硅或多晶硅有良好的欧姆接触。
应当注意,本发明的方法提供的连续步骤,特别是最后的蚀刻步骤、与检测蚀刻结束的传统方法相容。更一般地说,对于本领域熟练技术人员都很清楚,在不背离本发明范围和精神的前提下可对上述公开的优选实施方案进行各种改变。更具体地说,这些改变涉及层的尺寸和所用的材料,以及蚀刻的模式。
在描述了本发明的一个特定实施方案以后,对本领域的熟练技术人员来说,可以很容易想出各种替换、改变和改进。这些替换,改变和改进都确定为本公开的一部分,并确定在本发明的精神和范围内。因此,上面描述仅仅是示范性的,并不确定为限制本发明。本发明限制在下面主权项和从属权项确定的范围内。
Claims (8)
1、一种方法,它在基片上形成第一种厚度的第一金属区(M1-1,M1-2)及比第一种厚度厚的第二种厚度的第二金属区(M1-10,M2-10),包括以下步骤:
沉积第一种厚度的第一金属层(2);
沉积相对于第一种金属层可选择性蚀刻的材料的一层(11);
沿第一区轮廓光刻上述的材料;
沉积第二金属层(7);
沿第二区轮廓形成屏蔽层(14);以及
蚀刻所述第一和第二金属层。
因此,在用上述材料覆盖的位置保留了第一种厚度的第一层,和在第二金属层和第一金属层的迭合处中对应于用所述屏蔽层覆盖的位置保留了第二种厚度的第二层。
2、一种如权利要求1的方法,其中的金属通过活性离子蚀刻法而蚀刻。
3、一种如权利要求1的方法,其中所述材料是SiO2。
4、一种如权利要求1的方法,其中所述材料是钨。
5、一种如权利要求1的方法,其中各金属层的组份选自由Al,Al-Ti,Al-Cu,Al-Si,Al-Ti-Si和Al-Cu-Si组成的材料组。
6、一种如权利要求1的方法,其中第二金属层(7)厚于第一层(2)。
7、一种如权利要求6的要求其中第一金属层的厚度小于1μm。
8、一种如权利要求6的方法,其中第二金属层厚度约2~3μm。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9314744 | 1993-12-03 | ||
FR9314744A FR2713397B1 (fr) | 1993-12-03 | 1993-12-03 | Procédé de formation de couches métalliques minces et épaisses. |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1108003A true CN1108003A (zh) | 1995-09-06 |
CN1051401C CN1051401C (zh) | 2000-04-12 |
Family
ID=9453711
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN94119100A Expired - Fee Related CN1051401C (zh) | 1993-12-03 | 1994-12-01 | 一种形成薄和厚金属层的方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5543358A (zh) |
EP (1) | EP0658931B1 (zh) |
JP (1) | JP2573912B2 (zh) |
CN (1) | CN1051401C (zh) |
DE (1) | DE69408567T2 (zh) |
FR (1) | FR2713397B1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100399374C (zh) * | 2001-08-31 | 2008-07-02 | 邦&奥夫森公司 | 读出装置及其制造过程 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980060606A (ko) * | 1996-12-31 | 1998-10-07 | 김영환 | 반도체 소자의 금속배선 형성 방법 |
US6828230B2 (en) | 1997-09-12 | 2004-12-07 | Micron Technology, Inc. | Integrated circuit having conductive paths of different heights formed from the same layer structure and method for forming the same |
US6169664B1 (en) * | 1998-01-05 | 2001-01-02 | Texas Instruments Incorporated | Selective performance enhancements for interconnect conducting paths |
CN100555849C (zh) * | 2001-07-02 | 2009-10-28 | 松下电器产业株式会社 | 弹性表面波装置的制造方法 |
US20040192059A1 (en) * | 2003-03-28 | 2004-09-30 | Mosel Vitelic, Inc. | Method for etching a titanium-containing layer prior to etching an aluminum layer in a metal stack |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3775838A (en) * | 1972-04-24 | 1973-12-04 | Olivetti & Co Spa | Integrated circuit package and construction technique |
IT1213261B (it) * | 1984-12-20 | 1989-12-14 | Sgs Thomson Microelectronics | Dispositivo a semiconduttore con metallizzazione a piu' spessori eprocedimento per la sua fabbricazione. |
US5111276A (en) * | 1985-03-19 | 1992-05-05 | National Semiconductor Corp. | Thick bus metallization interconnect structure to reduce bus area |
EP0195716B1 (en) * | 1985-03-19 | 1992-03-25 | Fairchild Semiconductor Corporation | Thick bus metallization interconnect structure to reduce bus area |
JPS6233425A (ja) * | 1985-08-07 | 1987-02-13 | Agency Of Ind Science & Technol | 電極の形成方法 |
JP2897248B2 (ja) * | 1989-04-18 | 1999-05-31 | 富士通株式会社 | 半導体装置の製造方法 |
JPH04372133A (ja) * | 1991-06-21 | 1992-12-25 | Nec Corp | 半導体集積回路及びその製造方法 |
-
1993
- 1993-12-03 FR FR9314744A patent/FR2713397B1/fr not_active Expired - Fee Related
-
1994
- 1994-11-28 US US08/345,519 patent/US5543358A/en not_active Expired - Lifetime
- 1994-11-30 EP EP94410108A patent/EP0658931B1/fr not_active Expired - Lifetime
- 1994-11-30 DE DE69408567T patent/DE69408567T2/de not_active Expired - Fee Related
- 1994-12-01 CN CN94119100A patent/CN1051401C/zh not_active Expired - Fee Related
- 1994-12-01 JP JP6297721A patent/JP2573912B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100399374C (zh) * | 2001-08-31 | 2008-07-02 | 邦&奥夫森公司 | 读出装置及其制造过程 |
Also Published As
Publication number | Publication date |
---|---|
US5543358A (en) | 1996-08-06 |
EP0658931A1 (fr) | 1995-06-21 |
FR2713397B1 (fr) | 1996-02-16 |
EP0658931B1 (fr) | 1998-02-18 |
JP2573912B2 (ja) | 1997-01-22 |
JPH07201850A (ja) | 1995-08-04 |
FR2713397A1 (fr) | 1995-06-09 |
CN1051401C (zh) | 2000-04-12 |
DE69408567T2 (de) | 1998-09-10 |
DE69408567D1 (de) | 1998-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4023701B2 (ja) | 集積回路における銅層間の低抵抗配線の形成方法および低抵抗金属配線 | |
USRE34583E (en) | Method of forming a configuration of interconnections on a semiconductor device having a high integration density | |
US4666737A (en) | Via metallization using metal fillets | |
JPS60253245A (ja) | 集積回路内に厚い絶縁層を通してアルミニウム接点を製造する方法 | |
CN1094252C (zh) | 半导体器件和制造半导体器件的方法 | |
US4872050A (en) | Interconnection structure in semiconductor device and manufacturing method of the same | |
CN1106033C (zh) | 层间介电层平坦化制造方法 | |
US5387311A (en) | Method for manufacturing anti-fuse structures | |
CN1146980C (zh) | 双镶嵌刻蚀方法、及形成和生产自对准通路的方法 | |
US4920403A (en) | Selective tungsten interconnection for yield enhancement | |
CN1119834C (zh) | 半导体存储器件的制造方法及其结构 | |
CN1051401C (zh) | 一种形成薄和厚金属层的方法 | |
US5851915A (en) | Method of manufacturing a semiconductor device through a reduced number of simple processes at a relatively low cost | |
US5990009A (en) | Maximization of low dielectric constant material between interconnect traces of a semiconductor circuit | |
KR100214467B1 (ko) | 반도체소자의 배선구조 형성방법 | |
CN1117392C (zh) | 埋置布线结构及其制造方法 | |
CN1574284A (zh) | 复合低介电常数的介电结构 | |
US6348414B1 (en) | Method for forming fine metal patterns by using damascene technique | |
US5372971A (en) | Method for forming via hole in multiple metal layers of semiconductor device | |
CN1097302C (zh) | 形成半导体器件中芯柱的方法 | |
CN1251323C (zh) | 改善双嵌入式层间金属介电层表面平坦度的方法 | |
JPH09511875A (ja) | 絶縁層上にメタライゼーション層を設け同一マスクを使用して貫通孔を開ける方法 | |
CN1222201C (zh) | 具有粗糙导线结构和至少一个部位带精密导线结构的导线的制造方法 | |
CN1148264A (zh) | 半导体器件薄膜的平面化方法 | |
KR940001155B1 (ko) | 다면구조 금속배선 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |