CN110138381A - 用于锁相环的电荷泵电路 - Google Patents

用于锁相环的电荷泵电路 Download PDF

Info

Publication number
CN110138381A
CN110138381A CN201910397658.3A CN201910397658A CN110138381A CN 110138381 A CN110138381 A CN 110138381A CN 201910397658 A CN201910397658 A CN 201910397658A CN 110138381 A CN110138381 A CN 110138381A
Authority
CN
China
Prior art keywords
phase
node
signal
coupled
current source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910397658.3A
Other languages
English (en)
Inventor
A·拉希里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics International NV
Original Assignee
STMicroelectronics International NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics International NV filed Critical STMicroelectronics International NV
Publication of CN110138381A publication Critical patent/CN110138381A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

一种锁相环包括鉴频鉴相器(PFD),该鉴频鉴相器比较输入信号和反馈信号的相位并且从其生成多个控制信号。与该PFD串联的衰减电路包括在压控振荡器(VCO)控制节点与地之间的滤波器。放大器被耦接至该VCO控制节点。阻抗网络被耦接至该VCO控制节点并且具有阻抗元件,该阻抗元件被耦接至第一电流源,使得当多个控制信号指示该输入信号的相位超前于该反馈信号的相位时在该VCO控制节点处的电压增加,并且该阻抗元件被耦接至第二电流源,使得当多个控制信号指示滞后相位时在该VCO控制节点处的电压减小。VCO被耦接至该VCO控制节点以生成输出信号,其中该输出信号的相位匹配该输入信号的相位。该反馈信号是基于该输出信号的。

Description

用于锁相环的电荷泵电路
本申请是国家申请号为201511023348.3、申请日为2015年12月30日、发明名称为“用于锁相环的电荷泵电路”的专利申请的分案申请。
技术领域
本披露涉及锁相环的领域,并且更具体地涉及用于锁相环的电荷泵电路。
背景技术
锁相环(PLL)是生成输出信号的控制系统,该控制信号的相位与输入信号的相位相关。典型的锁相环包括变频振荡器和相位检测器。振荡器生成周期性信号。相位检测器比较输入信号的相位与周期性信号的相位并且生成多个控制信号,这些控制信号调整振荡器以使这些相位保持匹配。
将输入相位和输出相位保持锁定还意味着使输入频率和输出频率保持相同。因此,除同步多个信号之间的相位之外,锁相环可以追踪输入频率,或者它可以生成是输入频率的倍数的频率。
这种锁相环在无线电、电信、计算机和其他电子应用中被广泛采用。它们可以用于:解调信号、从噪声通信信道恢复信号、生成为输入频率(频率合成)的倍数的稳定频率或者在例如微处理器的数字逻辑电路中分布精确定时的时钟脉冲。由于单个集成电路可以提供完整的锁相环构建块,锁相环被广泛地用于从赫兹的一小部分到数千兆赫兹的输出频率的现代电子装置中。
在某些情况下,可以在宽的频率频带上运行的锁相环是令人期望的。为了产生这种宽频带锁相环,在锁相环中典型地采用电荷泵电路以生成被发送至振荡器的控制信号。然而,这种电荷泵电路可能是有噪声的,导致不令人期望的带内噪声的量。
因此,具有新的电荷泵电路的新的锁相环设计是令人期望的。
发明内容
提供本概述以引入在以下详细描述中进一步描述的一系列概念。本概述并不旨在标识所要求保护的主题的关键或必要特征,也不旨在用于帮助限制所要求保护的主题的范围。
一种锁相环包括鉴频鉴相器(PFD),该鉴频鉴相器被配置为用于比较输入信号和反馈信号的相位并且从其生成多个控制信号。衰减电路与该PFD串联耦接并且包括第一电流源和第二电流源以及被耦接在压控振荡器(VCO)控制节点与接地节点之间的环路滤波器。放大器具有耦接至该VCO控制节点的输入端。阻抗网络被耦接至该VCO控制节点并且包括至少一个阻抗元件,该至少一个阻抗元件被配置为用于:耦接至该第一电流源从而基于这些控制信号指示该输入信号的相位超前于该反馈信号的相位使得在该VCO控制节点处的电压增加,并且耦接至该第二电流源从而基于这些控制信号指示该反馈信号的相位超前于该输入信号的相位使得在该VCO控制节点处的电压减小。VCO被耦接至该VCO控制节点并且基于在该VCO控制节点处的信号来生成输出信号,其中该输出信号的相位匹配该输入信号的相位。该反馈信号是基于该输出信号的。
另一个方面涉及一种电路,该电路包括被耦接在电源节点与第一节点之间的第一电流源以及被耦接在该第一节点与第二节点之间并且由第一控制信号控制的第一开关。第二开关被耦接在该第二节点与第三节点之间并且由第二控制信号来控制。第二电流源被耦接在该第三节点与接地节点之间。第三开关被耦接在该第一节点与输出节点之间并且由该第一控制信号的补码来控制。第四开关被耦接在该第二节点与该输出节点之间并且由第三控制信号来控制。第五开关被耦接在该第二节点与第四节点之间并且由该第三控制信号来控制。第一电容器被耦接在该第二节点与该第四节点之间,并且第二电容器被耦接在该第二节点与地之间。第六开关被耦接在该第四节点与第五节点之间并且由该第三控制信号的反码来控制。环路滤波器被耦接在该第五节点与地之间。放大器具有被耦接至该第五节点的非反相端子、被耦接至该输出节点的反相端子和被耦接至该输出节点的输出端子。第七开关被耦接在该输出节点与该第三节点之间并且由该第二控制信号的反码来控制。
另外一个方面涉及一种电路,该电路包括被耦接在电源节点与第一节点之间的第一电流源以及被耦接在该第一节点与第二节点之间并且由第一控制信号控制的第一开关。第二开关被耦接在该第二节点与第三节点之间并且由第二控制信号来控制。第二电流源被耦接在该第三节点与地节点之间。第一电阻器被耦接在该第二节点与第五节点之间。第二电阻器被耦接在该第二节点与第四节点之间。第三开关被耦接在该第四节点与第六节点之间并且由第三控制信号来控制。环路滤波器被耦接在该第五节点与地之间。放大器具有被耦接至该第五节点的非反相端子、被耦接至该第六节点的反相端子和被耦接至该第六节点的输出端子。
附图说明
图1是锁相环的框图。
图2是例如可以在图1的锁相环中使用的电荷泵电路的示意图。
图2A是可以被用于生成用于图2的电荷泵电路的控制信号H和HB的电路的框图。
图3是例如可以在图1和图4的锁相环中使用的环路滤波器的示意图。
图4是例如可以在图1的锁相环中使用的另一个电荷泵电路的示意图。
图5是例如可以在图4的锁相环中使用的环路滤波器的示意图。
图6是示出了对于在本文中所描述的电荷泵电路对比常规电荷泵电路的输出电流噪声的曲线图。
图7是示出了对于在本文中所描述的电荷泵电路对比常规电荷泵电路的输出电流噪声的另一个曲线图。
图8是例如可以采用图2和图4的电荷泵电路的另一个锁相环的示意图。
图9是例如可以在图8的锁相环中使用的另一个电荷泵电路的示意图。
图10是用于图9的电荷泵电路的以生成选择信号的逻辑电路的框图。
具体实施方式
将在下文描述一个或多个实施例。这些所描述的实施例仅是如由所附权利要求书来单独限定的实现技术的实例。此外,为了提供集中的说明,可能不会在说明书中描述实际实现的不相关特征。
参照图1,现将描述锁相环100。锁相环100包括鉴频鉴相器(PFD)110,该鉴频鉴相器接收具有输入频率的输入信号Fin和具有输出频率的输出信号Fout。由鉴频鉴相器110接收的输出信号Fout是锁相环100的输出信号Fout。鉴频鉴相器110具有被耦接至电荷泵200或300(也被称为衰减电路)的多个输出端UP、DN。电荷泵200或300进而具有被耦接至环路滤波器Z的输出端,该环路滤波器进而被耦接至压控振荡器(VCO)120。VCO 120的输出端经由可选的分频器130被耦接至鉴频鉴相器110的输入端。
在运行中,鉴频鉴相器110将输入信号Fin与输出信号Fout进行比较,并且基于其来生成用于电荷泵200或300的控制信号UP、DN。当输入信号Fin的相位超前于输出信号Fout的输出信号的相位时,控制信号UP被有效化在逻辑高,而控制信号DN保持在逻辑低。相反,则当输入信号Fin的相位滞后于输出信号Fout的输出信号的相位时,控制信号DN被有效化在逻辑高,而控制信号UP保持在逻辑低。当输入信号Fin的相位和输出信号Fout的相位匹配时,UP和DN均不被有效化。
电荷泵200或300生成穿过环路滤波器Z的用于VCO 120的控制信号,该环路滤波器提取控制信号的低频分量。VCO 120基于控制信号来调整输出信号Fout的相位和频率。当UP被有效化时,电荷泵200或300增加控制信号的电压,与当DN被有效化时减小控制信号的电压相反。本领域技术人员将认识到的是,由于输入信号Fin的相位不能同时超前和滞后于输出信号Fout的相位,鉴频鉴相器110将不能同时地有效化UP和DN。
可选的分频器130可以被包括在反馈环路中,从而将输出信号Fout耦接至鉴频鉴相器110。分频器130用于对输出信号Fout的频率进行分频,由此使待由VCO 120生成的输出信号Fout的频率为输入信号Fin的频率的倍数。例如,如果分频器130将频率除以2,为了使鉴频鉴相器110见到输入信号Fin和反馈信号(在被馈送通过分频器130之后的输出信号Fout)具有相同的频率,输出信号Fout将具有两倍于输入信号Fin的频率。如果分频器130不存在,或者如果分频器除以1,则输出信号Fout的频率将匹配输入信号Fin的频率。
现将参照图2至图3给出电荷泵200和环路滤波器Z的细节。电荷泵200包括被耦接在电源节点Vcc与节点204之间的第一电流源202。开关S1被耦接在节点204与节点206之间。开关S2被耦接在节点206与节点208之间。第二电流源210被耦接在节点208与地之间。开关S3被耦接在节点204与节点218之间。开关S4被耦接在节点206与节点218之间。开关S7被耦接在节点218与节点208之间。
第一电容器Cs被耦接在节点206与节点212之间,并且开关S5与第一电容器Cs并联耦接在节点206与节点212之间。第二电容器Cs2被耦接在节点206与地GND之间。开关S6被耦接在节点212与214之间并且环路滤波器Z被耦接在节点214与地之间。此外,放大器216的非反相端子被耦接至节点214,而放大器216的反相端子和输出端子被耦接至节点218。电容器Cs和Cs2具有的电容值小于在环路滤波器Z中使用的阻抗元件的电容值。Cs2的值与Cs的值不同比电荷泵电路100的所期望的增益A小一的因子。也就是说,Cs2的值是Cs*(A-1)。
环路滤波器Z(其细节在图3中示出)包括串联耦接在节点214与地之间的电阻器R1和电容器C1。电容器C2被耦接在节点214与地之间,并且电阻器R2和电容器C3被串联耦接在节点214与地之间。
在运行中,开关S1响应于UP的有效化而被触发,而开关S2响应于DN的有效化而被触发。开关S3响应于UP的补码(标注为NUP)的有效化而被触发,而开关S7响应于DN的补码(标注为NDN)的有效化而被触发。开关S6响应于表示在UP的补码与DN的补码之间的逻辑与非运算的信号HB(在图2A中示出)的有效化而被触发,而开关S4和S5响应于信号H的有效化而被触发,该信号H是那个信号的补码。
因此,当输入信号Fin的相位超前于输出信号Fout的相位时,鉴频鉴相器110有效化UP而将DN保持为低。开关S1、S6和S7闭合并且其他开关断开,导致电流从第一电流源202流经节点204和206流到第一电容器Cs中。这用于用在节点214处所见的电压给第一电容器Cs充电。放大器216具有单位增益,并且因此将在节点214处所见的电压传递到其在节点218处的输出端。用于VCO 120的控制信号是来自节点214的输出。
另一方面,当输入信号Fin的相位滞后于输出信号Fout的相位时,鉴频鉴相器110有效化DN而将UP保持为低。因此开关S2、S3和S6闭合并且其他开关断开,导致从节点206吸收电流,并且因此对在第一电容器Cs处的电压进行放电。因此,在节点214处的电压下降,放大器216将该电压传递到其在节点218处的输出端。用于VCO 120的控制信号是来自节点214的输出。
当输入信号Fin的相位匹配输出信号Fout的相位时,鉴频鉴相器110既不有效化UP也不有效化DN。因此,开关S3、S4、S5和S7闭合,而其他开关保持断开。这用于使电流从第一电流源202经过节点204、进入节点218、进入节点208并且穿过第二电流源210到地GND。
以上描述的电荷泵电路200提供了超越传统电荷泵电路的各种优点。例如,电荷泵电路200使用高A因子的电荷泵电流202和210,但是通过经由电容式分压所获得的1/A的衰减因子来保持整个PLL环路增益。这在图6至图7中展示。在图8A至图8C中所示出的是当A增加时噪声抑制如何增加。此外,在电荷泵电路200中来自电流源202和210的热噪声减小了A因子。馈通至环路滤波器Z的放大器噪声与Cs*Vamp*Fin成比例(其中Fin是通至PLL的输入频率并且其中Vamp是在放大器216的非反相端子处的电压)并且小于来自电流源202和210的噪声。因此,为了使在电荷泵电路200中的环路增益相同,进入环路滤波器Z的噪声减小。这还用于减小带内相位噪声。对于常规电荷泵电路在输出噪声方面的减小在1/A的量级上并且可以在图6至图7中看出。
先参照图4来描述对于电荷泵电路300的替代设计。电荷泵电路300包括被耦接在电源节点Vcc与节点304之间的第一电流源302以及被耦接在节点304与节点306之间的开关S1。开关S2被耦接在节点306与节点308之间。第二电流源310被耦接在节点308与地GND之间。电阻器R3被耦接在节点306与节点312之间并且环路滤波器Z被耦接在节点312与地GND之间。电阻器R4穿过开关S3被耦接在节点306与节点314之间。放大器316具有被耦接至节点312的其非反相端子以及被耦接至节点314的其反相端子和其输出端。衰减滤波器Z的电阻器的值为高。开关S4被耦接在节点304与节点314之间。节点314被耦接至节点311。
电阻器R3的电阻可以等于(A-1)*R4,而选择R4的电阻以减小来自电阻衰减网络的噪声成分并且使其噪声成分小于电流源302和310的噪声成分。这样的话,R4>A/Gm,其中Gm是电流源302和310的跨导。这使来自电流源302、310的电流的1/A流经R3并且进入衰减滤波器Z。电流源302、310传导A倍于常规电荷泵电流源的电流,因此电流源302、310的跨导可以是A倍于常规电荷泵电流源的跨导。此外,当电阻器R3和R4具有较大值时,从放大器316进入衰减滤波器Z的噪声减小。
在运行中,开关S1响应于UP的有效化而被触发,而开关S2响应于DN的有效化而被触发。开关S3响应于在UP与DN的补码之间的逻辑与非运算(标记为HB)的有效化而被触发,而开关S4响应于UP的有效化的补码而被触发并且开关S5响应于DN的有效化的补码而被触发。
因此,当输入信号Fin的相位超前于输出信号Fout的相位时,鉴频鉴相器110有效化UP而将DN保持为低。然后开关S1、S3和S5闭合而开关S2和S4断开,导致电流从第一电流源302流经节点306、进入电阻器R3并且进入节点312,由此生成跨电阻器R3两端的电压,该电压由放大器316的非反相端子在节点312处所见,该放大器将在节点312处的电压传递至其在节点314处的输出端。用于VCO 120的控制信号是来自节点312的输出。
当输入信号Fin的相位滞后于输出信号Fout的相位时,鉴频鉴相器110有效化DN而将UP保持为低。开关S2、S3和S4闭合而开关S1和S5断开,导致从节点306吸收电流。因此,在节点312处的电压和因此的用于VCO 120的控制信号的电压下降。
当输入信号Fin的相位匹配输出信号Fout的相位时,鉴频鉴相器110既不有效化UP也不有效化DN。因此,开关S4、S5闭合,而开关S1、S2、S3保持断开。这用于将放大器316的输出端耦接至放大器316的非反相端子和地,使在节点312处的电压和因此的用于VCO 120的控制信号的电压减小。
图5的环路滤波器Z可用于电荷泵电路300并且包括与电容器C串联耦接的电阻器R。当采用环路滤波器Z时,电阻器R3的值与电阻器R4的值不同比电荷泵电路300的所期望的增益A小一的因子。也就是说,R3的值是R4*(A-1)。
电荷泵电路300具有与以上所描述的电荷泵电路200相同的优点。如所述的,电荷泵电路300提供了超过常规电荷泵A因子的增加的增益,而减少了在电荷泵电路300之内1/A因子的环路增益,所以保持了用于锁相环100的整个环路增益。此外,在电荷泵电路300中的热电流噪声增加了A或因子,但是当进入环路滤波器Z时衰减了因子。从放大器316馈通至环路滤波器Z的噪声与成比例。因此,为了使在电荷泵电路300中的环路增益相同,进入环路滤波器Z的噪声减小。
现将参照图8来描述采用了如以上所描述的电荷泵电路200、300之一以及附加的电荷泵电路400的锁相环100的实施例。锁相环100如图1的锁相环那样来运行,然而附加的电荷泵电路400在锁相环100锁定之前被串联耦接在PFD 110与环路滤波器Z之间,而电荷泵电路200、300之一在锁相环100锁定之后被串联耦接在PFD 110与环路滤波器Z之间。这种在电荷泵电路200、300或400之间的选择的目的是为了有助于快速锁定锁相环100而仍接收如以上所描述的电荷泵电路200、300的优点。应当注意,如果由电荷泵400输出的电流为I,则由电荷泵电路200、300输出的电流将是I*A。对电荷泵电路200、300或400的选择是基于选择信号的。
如在图10中所示,基于锁定检测器通过将输入频率Fin与反馈信号进行比较而检测锁相环100是否已经锁定来生成选择信号LOCK。这个选择信号的反码ENH被用于启动电荷泵电路400,而那个信号的反码ENL被用于启动电荷泵电路200、300。
如在图9中所示,电荷泵电路400包括被耦接在电源节点与节点404之间的第一电流源402。第一开关S1被耦接在节点404与节点406之间。放大器416具有被耦接至节点406的非反相端子。环路滤波器Z被耦接在节点406与地之间。放大器416的反相端子在节点414处被耦接至其输出端以便将放大器416在单位增益模式中偏置。
开关S2被耦接在节点406与节点408之间。第二电流源410被耦接在节点408与地之间。开关S3被耦接在节点404与节点414之间,而开关S4被耦接在节点414与节点408之间。在运行中,开关S1响应于UP的有效化而被致动,而开关S2响应于DN的有效化而被致动。开关S3由UP的反码NUP来致动而开关S4由DN的反码NDN来致动。
当输入信号Fin的相位超前于输出信号Fout的相位时,鉴频鉴相器110有效化UP而将DN保持为低。开关S1、S4闭合并且其他开关断开,导致电流从第一电流源402流经节点404和406进入环路滤波器Z和放大器416的非反相端子,由此增加了在非反相端子处所见的电压。由于放大器416的单位增益。在节点406处所见的电压被传递到其在节点414处的输出端。用于VCO 120的控制信号在节点406处。
当输入信号Fin的相位滞后于输出信号Fout的相位时,鉴频鉴相器110有效化DN而将UP保持为低。因此开关S2、S3闭合而其他开关断开,导致从节点406吸收电流。因此,在节点406处的电压下降,放大器416将该电压传递到其在节点414处的输出端。用于VCO 120的控制信号在节点406处。
当输入信号Fin的相位匹配输出信号Fout的相位时,鉴频鉴相器110既不有效化UP也不有效化DN。因此,开关S3、S4闭合而其他开关保持断开。这用于使电流从第一电流源402经过节点404、进入节点414、进入节点408并且穿过第二电流源410到接地GND。
应理解的是,本文中所描述的任何环路滤波器Z可以用于本文中所描述的任何实施例,并且其他类型的环路滤波器(即利用运算放大器的有源环路滤波器)也可以用于本文中所描述的任何实施例。
已经关于有限数量的实施例描述了本披露,得益于本披露的本领域的技术人员将认识到可以设想不脱离如本文中所披露的本披露的范围的其他实施例。因此,本披露的范围应仅由所附的权利要求书来限定。

Claims (22)

1.一种电路,包括:
鉴频鉴相器(PFD),被配置为比较输入信号和反馈信号的相位,并且根据所述比较产生第一控制信号和第二控制信号;
节点;
开关节点;和
衰减电路,耦合到所述节点和所述开关节点,并且包括串联耦合在开关节点和节点之间的电容器;
所述衰减电路配置为:
根据所述第一控制信号的断言,对所述电容器充电,并且将所述开关节点与地断开连接,并且
基于所述第二控制信号的断言,使所述电容器放电,并且将所述开关节点连接到地。
2.根据权利要求1所述的电路,其中所述第一控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第一关系;并且其中所述第二控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第二关系,所述第一关系和所述第二关系彼此互斥。
3.根据权利要求2所述的电路,其中所述第一关系指示所述输入信号的相位超前于所述反馈信号的相位;并且其中所述第二关系指示所述输入信号的相位滞后于所述反馈信号的相位。
4.根据权利要求1所述的电路,还包括放大器,所述放大器具有耦合到所述节点的非反相端子、反相端子和耦合到所述反相端子的输出端子。
5.根据权利要求4所述的电路,还包括压控振荡器(VCO),所述压控振荡器耦合到所述放大器的输出端子,并且被配置为基于所述放大器的所述输出端子处的电压产生输出信号;并且其中所述反馈信号基于所述输出信号。
6.根据权利要求1所述的电路,其中所述衰减电路包括:电流源电路,被配置为对所述电容器充电;以及电流吸收电路,被配置为对所述电容器放电。
7.根据权利要求1所述的电路,其中所述衰减电路包括第一电流源、第二电流源、以及与所述第一电流源和所述第二电流源相关的多个开关;其中所述衰减电路使用所述多个开关通过将所述第一电流源耦合到所述开关节点来对所述电容器充电,使得所述第一电流源向所述电容器提供电流,并且使用所述多个开关将所述第二电流源与所述开关节点断开;并且其中所述衰减电路通过将所述第二电流源耦合到所述开关节点来使所述电容器放电,使得所述第二电流源使用所述多个开关从所述电容器吸收电流、并且使用所述多个开关将所述第一电流源与开关节点断开。
8.根据权利要求1所述的电路,还包括耦合在所述节点和地之间的环路滤波器。
9.根据权利要求8所述的电路,其中所述环路滤波器包括耦合在所述节点和地之间的环路滤波器电容器;并且其中所述电容器所具有的电容小于所述环路滤波器电容器的电容。
10.一种电路,包括:
鉴频鉴相器(PFD),被配置为比较输入信号和反馈信号的相位,并且根据所述比较产生第一控制信号和第二控制信号;以及
电荷泵电路,包括:
节点;
开关节点;和
衰减电路,串联耦合在所述开关节点和所述节点之间,并且包括耦合到所述节点的电阻器;
其中所述衰减电路被配置为基于所述第一控制信号的断言向所述开关节点提供电流,并且基于所述第二控制信号的断言从所述开关节点吸收电流。
11.根据权利要求10所述的电路,其中所述第一控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第一关系;并且其中所述第二控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第二关系,所述第一关系和所述第二关系彼此互斥。
12.根据权利要求10所述的电路,其中所述电荷泵电路还包括放大器,所述放大器具有耦合到所述节点的非反相端子、反相端子和耦合到所述反相端子的输出端子。
13.根据权利要求12所述的电路,还包括压控振荡器(VCO),所述压控振荡器耦合到所述放大器的输出端子,并且被配置为基于所述放大器的所述输出端子处的电压产生输出信号;其中所述反馈信号基于所述输出信号。
14.根据权利要求12所述的电路,其中所述衰减电路包括第一电流源、第二电流源以及与所述第一电流源和所述第二电流源相关的多个开关;其中所述衰减电路通过使用所述多个开关将所述第一电流源耦合到所述开关节点来将电流提供给所述开关节点,并且使用所述多个开关将所述第二电流源与所述开关节点断开;其中所述衰减电路通过使用所述多个开关将所述第二电流源耦合到所述开关节点来从所述开关节点吸收电流,并且使用所述多个开关将所述第一电流源与所述开关节点断开。
15.根据权利要求14所述的电路,还包括耦合在所述放大器的所述输出端子和所述节点之间的反馈电阻器。
16.根据权利要求15所述的电路,其中所述反馈电阻器所具有的电阻大于所述电荷泵电路的增益除以所述第一电流源和所述第二电流源的跨导。
17.根据权利要求16所述的电路,其中所述电阻器所具有的电阻等于所述反馈电阻器的所述电阻与从所述电荷泵电路的增益中减去的单位的乘积。
18.一种方法,包括:
比较向着锁相环的输入信号的相位和来自所述锁相环的反馈信号的相位,并且根据所述比较产生第一控制信号和第二控制信号;
响应于所述第一控制信号的断言,对在开关节点和控制节点之间串联耦合的电容器充电;
响应于所述第二控制信号的断言,使所述电容器放电;
将所述控制节点处的电压缓冲直到输出节点;以及
根据在所述输出节点处的电压调节来自压控振荡器(VCO)的输出信号;
其中所述反馈信号是基于所述输出信号的。
19.根据权利要求18所述的方法,其中所述第一控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第一关系;并且其中所述第二控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第二关系,所述第一关系和所述第二关系彼此互斥。
20.根据权利要求18所述的方法,其中对所述电容器充电包括向所述开关节点提供电流;并且其中使所述电容器放电包括从所述开关节点吸收电流。
21.一种方法,包括:
比较向着锁相环的输入信号的相位和来自所述锁相环的反馈信号的相位,并且根据所述比较产生第一控制信号和第二控制信号;
基于所述第一控制信号的断言,将电流提供给在开关节点和控制节点之间串联耦合的电阻器;
基于所述第二控制信号的断言从所述电阻器吸收电流;
将所述控制节点处的电压缓冲直到输出节点;以及
根据在所述输出节点处的电压调节来自压控振荡器(VCO)的输出信号;
其中,所述反馈信号是基于所述输出信号的。
22.根据权利要求21所述的方法,其中所述第一控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第一关系;并且其中所述第二控制信号的断言指示所述输入信号的相位与所述反馈信号的相位之间的第二关系,所述第一关系和所述第二关系彼此互斥。
CN201910397658.3A 2015-05-21 2015-12-30 用于锁相环的电荷泵电路 Pending CN110138381A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/718,597 2015-05-21
US14/718,597 US9438254B1 (en) 2015-05-21 2015-05-21 Charge pump circuit for a phase locked loop
CN201511023348.3A CN106169933B (zh) 2015-05-21 2015-12-30 用于锁相环的电荷泵电路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201511023348.3A Division CN106169933B (zh) 2015-05-21 2015-12-30 用于锁相环的电荷泵电路

Publications (1)

Publication Number Publication Date
CN110138381A true CN110138381A (zh) 2019-08-16

Family

ID=56878323

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201511023348.3A Active CN106169933B (zh) 2015-05-21 2015-12-30 用于锁相环的电荷泵电路
CN201521130079.6U Withdrawn - After Issue CN205754276U (zh) 2015-05-21 2015-12-30 锁相环以及电路
CN201910397658.3A Pending CN110138381A (zh) 2015-05-21 2015-12-30 用于锁相环的电荷泵电路

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN201511023348.3A Active CN106169933B (zh) 2015-05-21 2015-12-30 用于锁相环的电荷泵电路
CN201521130079.6U Withdrawn - After Issue CN205754276U (zh) 2015-05-21 2015-12-30 锁相环以及电路

Country Status (2)

Country Link
US (2) US9438254B1 (zh)
CN (3) CN106169933B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9438254B1 (en) * 2015-05-21 2016-09-06 Stmicroelectronics International N.V. Charge pump circuit for a phase locked loop
US10090845B1 (en) * 2017-03-28 2018-10-02 Stmicroelectronics International N.V. Fraction-N digital PLL capable of canceling quantization noise from sigma-delta modulator
CN107104666B (zh) * 2017-03-29 2020-10-27 广州润芯信息技术有限公司 锁相环相位噪声之优化装置
CN108471307B (zh) * 2017-10-30 2021-05-28 四川和芯微电子股份有限公司 电荷泵电路
US10911053B2 (en) * 2018-04-30 2021-02-02 Stmicroelectronics International N.V. Phase locked loop design with reduced VCO gain
US10447283B1 (en) * 2018-05-29 2019-10-15 Speedlink Technology Inc. Broadband phase locked loop for multi-band millimeter-wave 5G communication
KR102527676B1 (ko) * 2018-07-13 2023-05-03 삼성전자주식회사 위상 고정 루프 회로
US11497411B2 (en) * 2018-11-23 2022-11-15 Mediatek Inc. Circuit applied to bio-information acquisition system
CN115220512B (zh) * 2022-08-10 2023-10-17 山东大学 驱动可调谐激光器的自动锁相恒流源电路及方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6157691A (en) * 1998-04-14 2000-12-05 Lsi Logic Corporation Fully integrated phase-locked loop with resistor-less loop filer
US20030189991A1 (en) * 2002-04-04 2003-10-09 Gianni Puccio Charge pump phase locked loop
CN1545763A (zh) * 2001-08-20 2004-11-10 皇家飞利浦电子股份有限公司 具有三模式环路滤波器充电的频率合成器
US20050070231A1 (en) * 2003-09-30 2005-03-31 Jensen Henrik T. Technique for improving modulation performance of translational loop RF transmitters
US20060197611A1 (en) * 2005-02-22 2006-09-07 Gang Yan Phase-locked loop circuits with current mode loop filters
CN101436859A (zh) * 2007-11-16 2009-05-20 安凡微电子(上海)有限公司 一种快速锁定的频率发生器
US20090261917A1 (en) * 2008-04-22 2009-10-22 Qualcomm Incorporated Auxiliary varactor for temperature compensation
US20110050301A1 (en) * 2009-08-25 2011-03-03 Perrott Michael H Phase Locked Loop Circuitry Having Switched Resistor Loop Filter Circuitry, and Methods of Operating Same
CN103138751A (zh) * 2011-11-25 2013-06-05 中芯国际集成电路制造(上海)有限公司 锁相环
US20140070855A1 (en) * 2012-09-10 2014-03-13 International Business Machines Corporation Hybrid phase-locked loop architectures
US20150070059A1 (en) * 2013-09-09 2015-03-12 Sony Corporation Phase locked loop circuit, phase locked loop module, and phase locked loop method

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101309079B (zh) * 2007-05-14 2011-10-05 深圳艾科创新微电子有限公司 一种用于锁相环电路(pll)的电荷泵结构
CN101594145A (zh) * 2008-05-26 2009-12-02 中芯国际集成电路制造(上海)有限公司 自偏置锁相环
US8102195B2 (en) * 2009-05-13 2012-01-24 Mediatek Inc. Digital phase-locked loop circuit including a phase delay quantizer and method of use
JP5218337B2 (ja) * 2009-08-26 2013-06-26 アイコム株式会社 チャージポンプ回路及びそれを用いるpll回路
CN102006058B (zh) * 2009-08-31 2012-08-29 安凯(广州)微电子技术有限公司 一种锁相环泄漏电流补偿电路及锁相环电路
CN102347760B (zh) * 2010-07-27 2014-03-12 中兴通讯股份有限公司南京分公司 一种电荷泵及应用该电荷泵的锁相环
JP2012156616A (ja) * 2011-01-24 2012-08-16 Renesas Electronics Corp 半導体集積回路およびその動作方法
US20120249250A1 (en) * 2011-03-31 2012-10-04 Agency For Science, Technology And Research Quadrature Voltage Controlled Oscillator
US8513995B2 (en) * 2011-07-28 2013-08-20 Intel Corporation System including circuitry providing multiple circuit paths for controlling a characteristic of a period signal
US8387292B1 (en) 2011-08-22 2013-03-05 Antonio G. Rasmus Rotatable pennant assembly
US8884592B2 (en) * 2011-08-26 2014-11-11 Broadcom Corporation Frequency lock loop for hysteretic switching regulators
JP5738749B2 (ja) * 2011-12-15 2015-06-24 ルネサスエレクトロニクス株式会社 Pll回路
US9762250B2 (en) * 2013-11-27 2017-09-12 Silicon Laboratories Inc. Cancellation of spurious tones within a phase-locked loop with a time-to-digital converter
US9432030B2 (en) * 2013-12-05 2016-08-30 Taiwan Semiconductor Manufacturing Company, Ltd. Circuit and operating method of PLL
EP2903163B1 (en) * 2014-02-04 2019-08-21 Hittite Microwave LLC Apparatus and methods for fast charge pump holdover on signal interruption
TWI630798B (zh) * 2014-02-07 2018-07-21 美商線性科技股份有限公司 任意相位軌道的頻率合成器
FR3025911B1 (fr) * 2014-09-15 2019-06-28 Commissariat A L'energie Atomique Et Aux Energies Alternatives Boucle a verrouillage de phase a degres de liberte multiples et son procede de conception et de fabrication
US9438254B1 (en) * 2015-05-21 2016-09-06 Stmicroelectronics International N.V. Charge pump circuit for a phase locked loop

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6157691A (en) * 1998-04-14 2000-12-05 Lsi Logic Corporation Fully integrated phase-locked loop with resistor-less loop filer
CN1545763A (zh) * 2001-08-20 2004-11-10 皇家飞利浦电子股份有限公司 具有三模式环路滤波器充电的频率合成器
US20030189991A1 (en) * 2002-04-04 2003-10-09 Gianni Puccio Charge pump phase locked loop
US20050070231A1 (en) * 2003-09-30 2005-03-31 Jensen Henrik T. Technique for improving modulation performance of translational loop RF transmitters
US20060197611A1 (en) * 2005-02-22 2006-09-07 Gang Yan Phase-locked loop circuits with current mode loop filters
CN101436859A (zh) * 2007-11-16 2009-05-20 安凡微电子(上海)有限公司 一种快速锁定的频率发生器
US20090261917A1 (en) * 2008-04-22 2009-10-22 Qualcomm Incorporated Auxiliary varactor for temperature compensation
US20110050301A1 (en) * 2009-08-25 2011-03-03 Perrott Michael H Phase Locked Loop Circuitry Having Switched Resistor Loop Filter Circuitry, and Methods of Operating Same
CN103138751A (zh) * 2011-11-25 2013-06-05 中芯国际集成电路制造(上海)有限公司 锁相环
US20140070855A1 (en) * 2012-09-10 2014-03-13 International Business Machines Corporation Hybrid phase-locked loop architectures
US20150070059A1 (en) * 2013-09-09 2015-03-12 Sony Corporation Phase locked loop circuit, phase locked loop module, and phase locked loop method

Also Published As

Publication number Publication date
US20160344395A1 (en) 2016-11-24
CN106169933B (zh) 2019-06-07
CN106169933A (zh) 2016-11-30
US9438254B1 (en) 2016-09-06
CN205754276U (zh) 2016-11-30
US9559708B2 (en) 2017-01-31

Similar Documents

Publication Publication Date Title
CN106169933B (zh) 用于锁相环的电荷泵电路
EP2425533B1 (en) Supply-regulated phase-locked loop (pll) and method of using
US6828864B2 (en) Low-jitter loop filter for a phase-locked loop system
Foley et al. CMOS DLL-based 2-V 3.2-ps jitter 1-GHz clock synthesizer and temperature-compensated tunable oscillator
US6670833B2 (en) Multiple VCO phase lock loop architecture
CN1980064B (zh) 锁相环指示器
US7277518B2 (en) Low-jitter charge-pump phase-locked loop
Larsson A 2-1600 MHz 1.2-2.5 V CMOS clock-recovery PLL with feedback phase-selection and averaging phase-interpolation for jitter reduction
US6927635B2 (en) Lock detectors having a narrow sensitivity range
CN110417405A (zh) 具有降低的vco增益的锁相环设计
US7310009B2 (en) Phase locked loop circuit having deadlock protection circuit and methods of operating same
CN107809240A (zh) 用于锁相环电路的环路滤波器及锁相环电路
US8593188B2 (en) Apparatus to remove the loop filter resistor noise in charge-pump PLL
Tang et al. A low-noise fast-settling PLL with extended loop bandwidth enhancement by new adaptation technique
CN206498390U (zh) 锁相环的低通滤波电路和锁相环
US7132896B2 (en) Circuit for minimizing filter capacitance leakage induced jitter in phase locked loops (PPLs)
Wong et al. Cascaded PLL design for a 90nm CMOS high performance microprocessor
CN107682007B (zh) 基于双环路的快锁定低抖动的时钟数据恢复电路
CN114244350A (zh) 加速充电帮浦及锁相回路以及其操作方法
US10014867B1 (en) Low-jitter phase-locked loop circuit
Cheng et al. A mixed-mode delay-locked loop for wide-range operation and multiphase clock generation
Hur et al. A low jitter phase-lock loop based on a new adaptive bandwidth controller
Kalita et al. Design and implementation of a high speed clock and data recovery delay locked loop using SC filter
El-Laithy et al. Speeding-up Phase-Locked Loops based on Adaptive Loop Bandwidth
KR20110130294A (ko) 위상지연을 이용한 정수-n 방식의 위상 지연 고정루프

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination