CN109817623B - 3d nand存储器及其形成方法 - Google Patents

3d nand存储器及其形成方法 Download PDF

Info

Publication number
CN109817623B
CN109817623B CN201910237692.4A CN201910237692A CN109817623B CN 109817623 B CN109817623 B CN 109817623B CN 201910237692 A CN201910237692 A CN 201910237692A CN 109817623 B CN109817623 B CN 109817623B
Authority
CN
China
Prior art keywords
layer
dielectric layer
dummy
forming
step structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910237692.4A
Other languages
English (en)
Other versions
CN109817623A (zh
Inventor
汤召辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN202110289896.XA priority Critical patent/CN112802854B/zh
Priority to CN201910237692.4A priority patent/CN109817623B/zh
Publication of CN109817623A publication Critical patent/CN109817623A/zh
Application granted granted Critical
Publication of CN109817623B publication Critical patent/CN109817623B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

一种3D NAND存储器及其形成方法,其中所述形成方法包括,形成覆盖台阶结构的介质层;在介质层和台阶结构中形成若干伪通孔,所述伪通孔中填充满伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度;形成伪通孔材料层之后,在介质层和台阶结构中形成若干栅极隔槽;在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面;在所述导电半导体层上形成金属层,所述金属层填充满栅极隔槽。本发明的方法防止金属层的残留。

Description

3D NAND存储器及其形成方法
技术领域
本发明涉及半导体制作领域,尤其涉及一种3D NAND存储器及其形成方法。
背景技术
NAND闪存是一种比硬盘驱动器更好的存储设备,随着人们追求功耗低、质量轻和性能佳的非易失存储产品,在电子产品中得到了广泛的应用。目前,平面结构的NAND闪存已近实际扩展的极限,为了进一步的提高存储容量,降低每比特的存储成本,提出了3D结构的NAND存储器。
目前,3D NAND存储器其主要的组成部分可以包括阵列存储单元和外围电路,通过外围电路的控制实现对各存储单元中数据的存取操作,因此,在3D NAND存储器的制程中,各部分的电导率是一个不容忽视的重要环节。
其中,阵列共源极(Array Common Source,简称ACS)是一个重要的高导电性要求的结构,目前形成阵列共源极有多种方案,第一种方案中ACS通常使用钨(W)填充形成,虽然钨具有良好的导电性,但是在其形成过程中,由于会产生较大的应力,会造成各种工艺问题,例如晶片翘曲滑动、光刻变形、叠层错位等等,进而导致器件的性能下降。为此,第二种方案中采用多晶硅来替换钨,但是多晶硅的导电性要比钨低的多,即使是采用掺杂的多晶硅,其导电性也还是比钨低很多,制作成本也相对较高。
而第三种方案兼顾应力和阻值的问题,该方案是通过形成多晶硅层和位于多晶硅层上的金属层共同构成阵列共源极,但是这种方案形成阵列共源极时容易产生金属层的残留。
发明内容
本发明所要解决的技术问题是在3D NAND存储器形成过程中,怎样防止金属层的残留。
本发明提供了一种3D NAND存储器的形成方法,包括:
提供半导体衬底,所述半导体衬底上形成有牺牲层和隔离层交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构;
在所述半导体衬底上形成覆盖台阶结构的介质层;
在所述介质层和台阶结构中形成若干伪通孔,所述伪通孔中填充满伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度;
形成伪通孔材料层之后,在所述介质层和台阶结构中形成若干栅极隔槽;
在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面;
在所述导电半导体层上形成金属层,所述金属层填充满栅极隔槽。
可选的,所述伪通孔材料层的高温形变小于介质层的高温形变。
可选的,所述伪通孔材料层的热应力小于介质层的热应力。
可选的,所述介质层的材料为氧化硅,所述伪通孔材料层的材料为多晶硅。
可选的,所述金属层的形成过程为:在所述堆叠结构上、栅极隔槽中以及介质层上形成金属材料层;平坦化去除堆叠结构和介质层上的金属材料层,在导电半导体层上形成金属层,所述金属层填充满栅极隔槽。
可选的,所述导电半导体层的形成过程为:在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;采用化学机械研磨工艺平坦化去除所述堆叠结构和介质层上的半导体材料层,并回刻蚀去除部分厚度的平坦化后的半导体材料层,在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面。
可选的,所述在所述伪通孔的伪通孔材料层之前,在所述伪通孔的底部和侧壁表面形成阻挡层。
可选的,还包括:在所述堆叠结构和介质层上形成第一硬掩膜层,所述第一硬掩膜层中具有暴露出台阶结构上方的介质层表面的第一开口;以所述第一掩膜层为掩膜,沿第一开口刻蚀所述介质层和台阶结构,在所述介质层和台阶结构中形成伪通孔;在平坦化所述。
可选的,还包括:在伪通孔中填充满伪通孔材料层后,在所述伪通孔材料层和第一硬掩膜层表面上形成第二硬掩膜层,所述第二硬掩膜层中具有暴露出台阶结构表面上的第一硬掩膜层表面的第二开口;以所述第二硬掩膜层为掩膜,沿第二开口刻蚀所述第一硬掩膜层、介质层和台阶结构,在所述介质层和台阶结构中形成栅极隔槽。
可选的,所述台阶结构一侧的堆叠结构中形成有沟道通孔,所述沟道通孔中具有存储结构。
可选的,所述存储结构包括位于沟道通孔侧壁表面上的电荷存储层和位于电荷存储层侧壁表面的沟道层。
可选的,所述电荷存储层包括位于沟道孔侧壁表面上的阻挡氧化层、位于阻挡氧化层侧壁表面上的电荷捕获层以及位于电荷捕获层侧壁表面上的隧穿氧化层。
可选的,在所述介质层和台阶结构中形成若干伪通孔的同时,在台阶结构一侧的堆叠结构中也形成若干沟道孔;在所述介质层和台阶结构中形成若干栅极隔槽的同时,在台阶结构一侧的堆叠结构中也形成若干栅极隔槽。
可选的,在所述介质层和台阶结构中伪通孔填充满伪通孔材料层同时,在台阶结构一侧的堆叠结构中的沟道孔中也填充满伪通孔材料层;在所述介质层和台阶结构中的栅极隔槽中形成导电半导体层和位于导电半导体层上的金属层时,在所述台阶结构一侧的堆叠结构中的栅极隔槽中也形成导电半导体层和位于导电半导体层上的金属层。
可选的,还包括:将牺牲层置换为控制栅。
本发明还提供了一种3D NAND存储器,包括:
半导体衬底,所述半导体衬底上具有控制栅和隔离层交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构;
位于半导体衬底上覆盖台阶结构的介质层;
位于所述介质层和台阶结构中的若干伪通孔,所述伪通孔中填充满所述伪通孔的伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度;
位于所述介质层和台阶结构中的若干栅极隔槽;
位于所述栅极隔槽中的导电半导体层,所述导电半导体层的表面低于介质层的表面;
位于所述导电半导体层上的金属层,所述金属层填充满栅极隔槽。
可选的,所述伪通孔材料层的高温形变小于介质层的高温形变。
可选的,所述伪通孔材料层的热应力小于介质层的热应力。
可选的,所述介质层的材料为氧化硅,所述伪通孔材料层的材料为多晶硅。
可选的,所述伪通孔的底部和侧壁表面还具有阻挡层。
可选的,还包括:位于所述堆叠结构和介质层上的第一硬掩膜层,所述伪通孔部分位于第一硬掩膜层中,所述伪通孔材料层填充满所述伪通孔。
可选的,还包括:位于所述伪通孔材料层和第一硬掩膜层表面上的第二硬掩膜层,所述栅极隔槽部分位于第一硬掩膜层和第二硬掩膜层中,所述金属层填充满所述栅极隔槽。
可选的,所述台阶结构一侧的堆叠结构中具有沟道通孔,所述沟道通孔中具有存储结构。
可选的,所述存储结构包括位于沟道通孔侧壁表面上的电荷存储层和位于电荷存储层侧壁表面的沟道层。
与现有技术相比,本发明技术方案具有以下优点:
本发明的3D NAND存储器的形成方法,在所述介质层和台阶结构中形成若干伪通孔,形成填充满所述伪通孔的伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度;形成伪通孔材料层之后,在所述介质层和台阶结构中形成若干栅极隔槽;在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;采用化学机械研磨工艺平坦化去除所述堆叠结构和介质层上的半导体材料层,并回刻蚀去除部分厚度的平坦化后的半导体材料层,在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面;在所述导电半导体层上形成金属层,所述金属层填充满栅极隔槽。本发明中通过在所述介质层和台阶结构中形成伪通孔,一方面,在3D NAND的制作过程中,由于后续要去除堆叠结构中牺牲层,在去除牺牲层的位置对应形成控制栅,因而通过形成伪通孔,然后在伪通孔中填充满伪通孔材料层,伪通孔材料层在去除牺牲层是不会被去除,因而伪通孔材料层能够支撑台阶结构,使得台阶结构不易坍塌;另一方面,伪通孔使得整块的介质层被分成若干块,能减小介质层在后续高温工艺或受热时收缩量,并且介质层和台阶结构中的伪通孔中填充满伪通孔材料层时,由于伪通孔材料层硬度大于介质层的硬度,因而伪通孔材料层能使得台阶结构上整体材料(介质层和伪通孔材料层)的硬度增大,高温形变和热应力均减小,因而使得台阶结构上的整体材料(介质层和伪通孔材料层)的收缩率与堆叠结构的收缩率相差较小,后续在栅极隔槽中形成导电半导体层(具体为在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;平坦化去除所述堆叠结构和介质层上的半导体材料层)时,不会在台阶结构上方的介质层表面形成凹陷缺陷;当在所述导电半导体层上通过沉积和化学机械研磨工艺形成金属层时,防止了介质层表面金属材料的残留,从而不会影响后续刻蚀介质层形成暴露出相应台阶结构表面的若干通孔。
进一步,所述伪通孔材料层为多晶硅,多晶硅材料的硬度高于氧化硅材料层的硬度,并且高温形变和热应力相对较小,采用多晶硅作为伪通孔材料层时,能更好的防止介质层表面产生凹陷缺陷。
本发明的3D NAND存储器,台阶结构上的介质层表面不会存在金属的残留。
附图说明
图1-9为本发明实施例3D NAND存储器的形成过程的剖面结构示意图。
具体实施方式
如背景技术所言,现有在形成多晶硅层和位于多晶硅层上的金属层共同构成阵列共源极时,容易产生金属层的残留。
研究发现,3D NAND存储器形成过程为:先在半导体衬底上形成牺牲层和隔离层交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构;形成覆盖所述台阶结构的介质层;在所述台阶结构一侧的堆叠结构中形成若干栅极隔槽;在所述堆叠结构和介质层上以及栅极隔槽中形成多晶硅材料层;化学机械研磨工艺去除堆叠结构和介质层上的多晶硅材料层,然后回刻蚀去除部分厚度的多晶硅材料层,在所述栅极隔槽中形成多晶硅层,所述多晶硅层的表面低于介质层的表面;在所述堆叠结构、多晶硅层和介质层上形成金属材料层;化学机械研磨工艺去除堆叠结构表面和介质层上的金属材料层,在所述栅极隔槽中形成金属层,所述金属层位于多晶硅层上。
进一步研究发现,所述台阶结构上形成的介质层通常为氧化硅材料,氧化硅在后续高温工艺或受热时会收缩,台阶结构上氧化硅层的收缩率高于堆叠结构中隔离层和牺牲层的收缩率,这会造成台阶结构上的介质层的凹陷。此外,栅极隔槽打开后,牺牲层被较高拉应力的钨(控制栅)取代时,各薄膜结构会被下压,由于台阶结构上的介质层材料和伪沟道孔材料的硬度低于堆叠结构,支撑力不够,导致台阶结构上的凹陷会加剧,后续会在介质层凹陷中沉积金属材料层,由于介质层材料和金属层的高研磨选择比,CMP很难去除凹陷里的金属材料,造成金属残留,后续在形成与台阶结构连接的接触结构时,影响在介质层中形成暴露出台阶结构的通孔,并容易造成相邻接触结构之间短路。
为此,本发明提供了一种3D NAND存储器及其形成方法,其中所述形成方法,通过在所述介质层和台阶结构中形成伪通孔,一方面,在3D NAND的制作过程中,由于后续要去除堆叠结构中牺牲层,在去除牺牲层的位置对应形成控制栅,因而通过形成伪通孔,然后在伪通孔中填充满伪通孔材料层,伪通孔材料层在去除牺牲层是不会被去除,因而伪通孔材料层能够支撑台阶结构,使得台阶结构不易坍塌;另一方面,介质层和台阶结构中的伪通孔中填充满伪通孔材料层时,由于伪通孔材料层硬度大于介质层的硬度,即使介质层的硬度由于应力释放会降低,但是伪通孔材料层的存在使得台阶结构上的介质层的整体硬度会增大,后续在栅极隔槽中形成导电半导体层(具体为在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;平坦化去除所述堆叠结构和介质层上的半导体材料层)时,不会在台阶结构上方的介质层表面形成凹陷缺陷;当在所述导电半导体层上通过沉积和化学机械研磨工艺形成金属层时,防止了介质层表面金属材料的残留,从而不会影响后续刻蚀介质层形成暴露出相应台阶结构表面的若干通孔。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在详述本发明实施例时,为便于说明,示意图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明的保护范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
图1-9为本发明实施例3D NAND存储器的形成过程的剖面结构示意图。
参考图1,提供半导体衬底100,所述半导体衬底100上形成有牺牲层103和隔离层104交替层叠的堆叠结构111,所述堆叠结构111的端部具有台阶结构11;在所述半导体衬底100上形成覆盖台阶结构11的介质层105。
所述半导体衬底100的材料可以为单晶硅(Si)、单晶锗(Ge)、或硅锗(GeSi)、碳化硅(SiC);也可以是绝缘体上硅(SOI),绝缘体上锗(GOI);或者还可以为其它的材料,例如砷化镓等Ⅲ-Ⅴ族化合物。本实施例中,所述半导体衬底100的材料为单晶硅(Si)。
所述堆叠结构111包括若干交替层叠的牺牲层103和隔离层104,所述牺牲层103后续去除以形成空腔,然后在在去除牺牲层103的位置形成控制栅。所述隔离层104作为不同层的控制栅之间,以及控制栅与其他器件(导电接触部、沟道孔等)之间的电学隔离。
所述牺牲层103和隔离层104交替层叠是指:在形成一层牺牲层103后,在该牺牲层103的表面形成一层隔离层104,然后依次循环进行形成牺牲层103和位于牺牲层103上的隔离层104的步骤。本实施例中,所述堆叠结构111的最底层为一层牺牲层103,最顶层为一层隔离层104。
所述堆叠结构111的层数(堆叠结构111中的牺牲层103和隔离层104的双层堆叠结构的层数),根据垂直方向所需形成的存储单元的个数来确定,所述堆叠结构111的层数可以为8层、32层、64层等,堆叠结构111的层数越多,越能提高集成度。本实施例中,仅以堆叠结构111的层数为5层作为示例进行说明。
所述牺牲层103与隔离层104的材料不相同,后续去除牺牲层103时,使牺牲层103相对于隔离层104具有高的刻蚀选择比,因而在去除牺牲层103时,对隔离层104的刻蚀量较小或者忽略不计,保证隔离层104的平坦度。
所述隔离层104的材料可以为氧化硅、氮化硅、氮氧化硅、氮碳化硅中的一种,所述牺牲层103的材料可以为氧化硅、氮化硅、氮氧化硅、氮碳化硅、无定型硅、无定形碳、多晶硅中的一种。本实施例中,所述隔离层104的材料为氧化硅,牺牲层103的材料为氮化硅,所述隔离层104和牺牲层103采用化学气相沉积工艺形成。
所述介质层105的顶部表面与堆叠结构111的顶部表面齐平,所述介质层105的材料为氧化硅,形成所述介质层105的形成工艺可以为等离子体增强化学汽相淀积工艺、大气压化学汽相淀积工艺、低压化学汽相淀积工艺、高密度等离子体化学汽相淀积工艺或原子层化学汽相淀积工艺。本实施例中,所述介质层105在受热后或者高温工艺时后续高温工艺或受热时会收缩,且由于介质层105收缩率高于堆叠结构中隔离层和牺牲层的收缩率,这会造成台阶结构上的介质层的凹陷。
本实施例中,所述台阶结构11一侧的堆叠结构111中还形成有若干沟道孔,在所述若干沟道孔中形成存储结构108。
所述存储结构108包括位于沟道通孔侧壁表面上的电荷存储层107和位于电荷存储层表面107的沟道层106。
在一实施例中,所述电荷存储层107包括阻挡氧化层、位于阻挡氧化层上的电荷捕获层以及位于电荷捕获层上的隧穿氧化层。所述电荷捕获层的材料为氮化硅,所述沟道层106的材料为多晶硅。
在一实施例中,所述堆叠结构111与半导体衬底100之间还形成有缓冲氧化层101和位于缓冲氧化层101上的层间介质层102。在一实施例中,所述层间介质层102为双层堆叠结构,包括位于缓冲氧化层101上的氮化硅层和位于氮化硅层上的氧化硅层。
在一实施例中,在所述台阶结构11一侧的堆叠结构111中形成有若干沟道孔后,继续刻蚀沟道孔底部的缓冲氧化层101和层间介质层102以及部分半导体衬底100,形成凹槽;在凹槽中通过选择性外延工艺形成半导体外延层,所述半导体外延层的表面低于层间介质层102的表面并高于半导体衬底100的表面,所述半导体外延层的材料为硅、锗或硅锗,本实施例中,所述半导体外延层的材料为硅;在半导体外延层上形成存储结构108。
参考图2和图3,在所述介质层105和台阶结构11中形成若干伪通孔110。
本实施例中,在所述介质层105和台阶结构11中形成伪通孔110的目的:一方面,在3D NAND的制作过程中,由于后续要去除堆叠结构中牺牲层,在去除牺牲层的位置对应形成控制栅,因而通过形成伪通孔110,然后在伪通孔110中填充满伪通孔材料层,伪通孔材料层在去除牺牲层是不会被去除,因而伪通孔材料层能够支撑台阶结构11,使得台阶结构不易坍塌;另一方面,伪通孔110使得整块的介质层105被分成若干块,能减小介质层105在后续高温工艺或受热时收缩量,并且介质层105和台阶结构11中的伪通孔110中填充满伪通孔材料层时,由于伪通孔材料层硬度大于介质层105的硬度因而伪通孔材料层能使得台阶结构11上整体材料(介质层和伪通孔材料层)的硬度增大,高温形变和热应力均减小,因而使得台阶结构11上的整体材料(介质层和伪通孔材料层)的收缩率与堆叠结构的收缩率相差较小,后续在栅极隔槽中形成导电半导体层(具体为在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;平坦化去除所述堆叠结构和介质层上的半导体材料层)时,不会在台阶结构上方的介质层表面形成凹陷缺陷;当在所述导电半导体层上通过沉积和化学机械研磨工艺形成金属层时,防止了介质层表面金属材料的残留,从而不会影响后续刻蚀介质层形成暴露出相应台阶结构表面的若干通孔。
本实施例中,在形成所述伪沟道通孔之前,在所述堆叠结构111和介质层105上形成第一硬掩膜层109,所述第一硬掩膜层109中具有暴露出台阶结构11上方的介质层105表面的第一开口;以所述第一掩膜层109为掩膜,沿第一开口刻蚀所述介质层105和台阶结构11,在所述介质层105和台阶结构11中形成伪通孔110。在一实施例中,所述第一硬掩膜层109的材料为氧化硅。
在一实施例中,在所述介质层105和台阶结构11中形成若干伪通孔的同时,在台阶结构11一侧的堆叠结构11中也形成若干沟道孔。
参考图4,形成填充满伪通孔110(参考图3)的伪通孔材料层113,所述伪通孔材料层113的硬度大于介质层105的硬度。
在一实施例中,所述伪通孔材料层113的形成过程为:在所述伪通孔中以及第一硬掩膜层105表面形成伪通孔材料层;采用化学机械研磨工艺去除所述第一掩膜层105表面上的伪通孔材料层,在伪通孔110(参考图3)中形成伪通孔材料层113。
在其他实施例中,当未形成第一掩膜层时,平坦化去除介质层表面上的伪通孔材料层,在伪通孔中形成伪通孔材料层。
在一实施例中,所述伪通孔材料层113的硬度大于介质层105的硬度,而且所述伪通孔材料层110的高温形变小于介质层105的高温形变,110伪通孔材料层的热应力小于介质层105的热应力,使得台阶结构11上的整体材料(介质层和伪通孔材料层)的收缩率与堆叠结构的收缩率更接近或相差更小,后续在栅极隔槽中形成导电半导体层(具体为在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;平坦化去除所述堆叠结构和介质层上的半导体材料层)时,更不会在台阶结构上方的介质层表面形成凹陷缺陷。
本实施例中,所述伪通孔材料层为多晶硅,多晶硅材料的硬度高于氧化硅材料层的硬度,并且高温形变和热应力相对较小,采用多晶硅作为伪通孔材料层时,能更好的防止介质层表面产生凹陷缺陷,并且形成工艺简单,成本较低。
在其他实施例中,所述伪通孔材料层113可以为其他合适的材料,只需满足所述伪通孔材料层113的硬度大于介质层105的硬度。
在一实施例中,在所述介质层105和台阶结构11中伪通孔填充满伪通孔材料层同时,在台阶结构11一侧的堆叠结构111中的沟道孔中也填充满伪通孔材料层。
在一实施例中,在形成伪通孔材料层113之前,在所述伪通孔111的底部和侧壁表面形成阻挡层112,形成所述阻挡层112的作用为后续在形成控制栅时,防止对伪通孔材料层113的损伤,以进一步保证伪通孔材料层113防止介质层105产生凹陷缺陷的性能。所述阻挡层112可以为单层或多层堆叠结构。在一实施例中,所述阻挡层的形成过程为:在所述伪通孔111的底部和侧壁表面形成一层氮化硅,然后进行湿氧氧化,形成阻挡层结构。
参考图5和图6,形成伪通孔材料层113之后,在所述介质层105和台阶结构11中形成若干栅极隔槽115。
形成栅极隔槽115的目的是为了形成阵列共源极(Array Common Source,ACS)。本实施例中,形成的栅极隔槽115位于介质层105和台阶结构11中。在其他实施例中,在所述介质层105和台阶结构11中形成若干栅极隔槽115的同时,在台阶结构一侧的堆叠结构中也形成若干栅极隔槽115。
在一实施例中,在伪通孔中填充满伪通孔材料层后,形成栅极隔槽之前,在所述伪通孔材料层113和第一硬掩膜层105表面上形成第二硬掩膜层114,所述第二硬掩膜层114中具有暴露出台阶结构11表面上的第一硬掩膜层表面的第二开口;以所述第二硬掩膜层114为掩膜,沿第二开口刻蚀所述第一硬掩膜层109、介质层105和台阶结构11,在所述介质层105和台阶结构11中形成栅极隔槽115。
在一实施例中,在形成栅极隔槽115之后,在形成所述导电半导体层116之前,还包括:将牺牲层置换为控制栅123。
去除所述牺牲层103可以采用湿法刻蚀。
所述控制栅123的材料可以为金属或其他的导电材料(比如多晶硅等)。本实施例中,所述导电材料为金属,所述金属为W、Al、Cu、Ti、Ag、Au、Pt、Ni其中一种或几种。
在一实施例中,所述控制栅123与相应的隔离层104之间还形成有高K介质层,所述高K介质层的材料HfO2、TiO2、HfZrO、HfSiNO、Ta2O5、ZrO2、ZrSiO2、Al2O3、SrTiO3或BaSrTiO。
在一实施例中,去除牺牲层103时,同时去除层间介质层102中的氮化硅层,在氮化硅层被去除的位置对应形成选择栅132,所述选择栅132的形成过程与控制栅123和控制栅129的形成步骤相同。
参考图7,在所述堆叠结构111和介质层105上以及栅极隔槽115中形成半导体材料层;平坦化去除所述堆叠结构111和介质层105上的半导体材料层,并回刻蚀去除部分厚度的平坦化后的半导体材料层,在所述栅极隔槽115中形成导电半导体层116,所述导电半导体层116的表面低于介质层105的表面。
所述导电半导体层116的材料为硅、锗、硅锗或碳化硅。
本实施例中,介质层105上形成有第二硬掩膜层114,平坦化所述第二硬掩膜层114上的半导体材料层。
在其他实施例中,当介质层105上未形成第一硬研磨层109和第二硬掩膜层114时,平坦化去除介质层105表面上的半导体材料层。
本申请中,由于在台阶结构11和介质层105中形成了伪通孔材料层113,使得台阶结构上的介质层或者介质层与第一硬掩膜层和第二硬掩膜层构成结构的硬度增大,在平坦化去除介质层上的半导体材料层时,所述介质层的表面或者第二硬掩膜层的表面不会形成凹陷缺陷,或者即使形成凹陷缺陷,凹陷缺陷的大小也很小,深度也很浅。
在一实施例中,在所述介质层105和台阶结构11中的栅极隔槽中形成导电半导体层116时,在所述台阶结构11一侧的堆叠结构111中的栅极隔槽中也形成导电半导体层116。
参考图8和图9,在所述导电半导体层116上形成金属层117,所述金属层117填充满栅极隔槽。
在一实施例中,所述金属层117的形成过程为:在所述导电半导体层116上、栅极隔槽中以及第二硬掩膜层114上形成金属材料层125;平坦化(化学机械研磨)去除所述第二硬掩膜层114表面的金属材料层125;在所述导电半导体层116上形成金属层117,所述金属层117填充满栅极隔槽。
在另一实施例中,所述金属层的形成过程为:在所述堆叠结构111表面上、栅极隔槽中以及介质层105表面上形成金属材料层;平坦化(化学机械研磨)去除所述堆叠结构111表面上和介质层105表面上金属材料层;在所述导电半导体层116上形成金属层,所述金属层填充满栅极隔槽。
本申请中,由于介质层105表面或者第二硬掩膜层114的表面不存在凹陷缺陷,因而在平坦化去除所述金属材料层时,不会在台阶结构11上的介质层表面产生金属的残留。
所述导电半导体层116和金属层117构成阵列共源极(ACS)。在一实施例中,所述金属层117的材料为钨。
本发明实施例还提供了一种3D NAND存储器,请参考图9,包括:
半导体衬底100,所述半导体衬底100上具有控制栅103和隔离层104交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构11;
位于半导体衬底100上覆盖台阶结构11的介质层105;
位于所述介质层105和台阶结构11中的若干伪通孔,所述伪通孔中填充满伪通孔材料层113,所述伪通孔材料层113的硬度大于介质层105的硬度;
位于所述介质层105和台阶结构11中的若干栅极隔槽;
位于所述栅极隔槽中的导电半导体层116,所述导电半导体层116的表面低于介质层405的表面;
位于所述导电半导体层116上的金属层117,所述金属层117填充满栅极隔槽。
具体的,所述介质层105的材料为氧化硅,所述伪通孔材料层113的材料为多晶硅,所述金属层117的材料为钨。
在一实施例中,所述伪通孔的底部和侧壁表面还具有阻挡层12。
在一实施例中,还包括:位于所述堆叠结构111和介质层105上的第一硬掩膜层109,所述伪通孔部分位于第一硬掩膜层中,所述伪通孔材料层填充满所述伪通孔。位于所述伪通孔材料层113和第一硬掩膜层109表面上的第二硬掩膜层114,所述栅极隔槽部分位于第一硬掩膜层109和第二硬掩膜层114中,所述金属层填充满所述栅极隔槽。
在一实施例中,所述台阶结构11一侧的堆叠结构中具有沟道通孔,所述沟道通孔中具有存储结构。所述存储结构包括位于沟道通孔侧壁表面上的电荷存储层和位于电荷存储层侧壁表面的沟道层。
本实施例与前述实施例中相同或相似结构的限定或描述,在本实施例中不再赘述,具体请参考前述实施例中相应部分的限定或描述。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (24)

1.一种3D NAND存储器的形成方法,其特征在于,包括:
提供半导体衬底,所述半导体衬底上形成有牺牲层和隔离层交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构;
在所述半导体衬底上形成覆盖台阶结构的介质层;
在所述介质层和台阶结构中形成若干伪通孔,所述伪通孔中填充满伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度,使得所述台阶结构上整体材料的硬度增大,所述整体材料包括介质层和所述伪通孔材料层;
形成伪通孔材料层之后,在所述介质层和台阶结构中形成若干栅极隔槽;
在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面,所述伪通孔材料层用于在所述栅极隔槽中形成所述导电半导体层时、避免在台阶结构上方的介质层表面形成凹陷缺陷;
在所述导电半导体层上形成金属层,所述金属层填充满栅极隔槽。
2.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述伪通孔材料层的高温形变小于介质层的高温形变。
3.如权利要求2所述的3D NAND存储器的形成方法,其特征在于,所述伪通孔材料层的热应力小于介质层的热应力。
4.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述介质层的材料为氧化硅,所述伪通孔材料层的材料为多晶硅。
5.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述金属层的形成过程为:在所述堆叠结构上、栅极隔槽中以及介质层上形成金属材料层;平坦化去除堆叠结构和介质层上的金属材料层,在导电半导体层上形成金属层,所述金属层填充满栅极隔槽。
6.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述导电半导体层的形成过程为:在所述堆叠结构和介质层上以及栅极隔槽中形成半导体材料层;采用化学机械研磨工艺平坦化去除所述堆叠结构和介质层上的半导体材料层,并回刻蚀去除部分厚度的平坦化后的半导体材料层,在所述栅极隔槽中形成导电半导体层,所述导电半导体层的表面低于介质层的表面。
7.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述在所述伪通孔的伪通孔材料层之前,在所述伪通孔的底部和侧壁表面形成阻挡层。
8.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,还包括:在所述堆叠结构和介质层上形成第一硬掩膜层,所述第一硬掩膜层中具有暴露出台阶结构上方的介质层表面的第一开口;以所述第一硬掩膜层为掩膜,沿第一开口刻蚀所述介质层和台阶结构,在所述介质层和台阶结构中形成伪通孔。
9.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,还包括:在伪通孔中填充满伪通孔材料层后,在所述伪通孔材料层和第一硬掩膜层表面上形成第二硬掩膜层,所述第二硬掩膜层中具有暴露出台阶结构表面上的第一硬掩膜层表面的第二开口;以所述第二硬掩膜层为掩膜,沿第二开口刻蚀所述第一硬掩膜层、介质层和台阶结构,在所述介质层和台阶结构中形成栅极隔槽。
10.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,所述台阶结构一侧的堆叠结构中形成有沟道通孔,所述沟道通孔中具有存储结构。
11.如权利要求10所述的3D NAND存储器的形成方法,其特征在于,所述存储结构包括位于沟道通孔侧壁表面上的电荷存储层和位于电荷存储层侧壁表面的沟道层。
12.如权利要求11所述的3D NAND存储器的形成方法,其特征在于,所述电荷存储层包括位于沟道孔侧壁表面上的阻挡氧化层、位于阻挡氧化层侧壁表面上的电荷捕获层以及位于电荷捕获层侧壁表面上的隧穿氧化层。
13.如权利要求11所述的3D NAND存储器的形成方法,其特征在于,在所述介质层和台阶结构中形成若干伪通孔的同时,在台阶结构一侧的堆叠结构中也形成若干沟道孔;在所述介质层和台阶结构中形成若干栅极隔槽的同时,在台阶结构一侧的堆叠结构中也形成若干栅极隔槽。
14.如权利要求13所述的3D NAND存储器的形成方法,其特征在于,在所述介质层和台阶结构中伪通孔填充满伪通孔材料层同时,在台阶结构一侧的堆叠结构中的沟道孔中也填充满伪通孔材料层;在所述介质层和台阶结构中的栅极隔槽中形成导电半导体层和位于导电半导体层上的金属层时,在所述台阶结构一侧的堆叠结构中的栅极隔槽中也形成导电半导体层和位于导电半导体层上的金属层。
15.如权利要求1所述的3D NAND存储器的形成方法,其特征在于,还包括:将牺牲层置换为控制栅。
16.一种3D NAND存储器,其特征在于,包括:
半导体衬底,所述半导体衬底上具有控制栅和隔离层交替层叠的堆叠结构,所述堆叠结构的端部具有台阶结构;
位于半导体衬底上覆盖台阶结构的介质层;
位于所述介质层和台阶结构中的若干伪通孔,所述伪通孔中填充满所述伪通孔的伪通孔材料层,所述伪通孔材料层的硬度大于介质层的硬度,使得所述台阶结构上整体材料的硬度增大,所述整体材料包括介质层和所述伪通孔材料层;
位于所述介质层和台阶结构中的若干栅极隔槽;
位于所述栅极隔槽中的导电半导体层,所述导电半导体层的表面低于介质层的表面,所述伪通孔材料层用于在所述栅极隔槽中形成所述导电半导体层时、避免在台阶结构上方的介质层表面形成凹陷缺陷;
位于所述导电半导体层上的金属层,所述金属层填充满栅极隔槽。
17.如权利要求16所述的3D NAND存储器,其特征在于,所述伪通孔材料层的高温形变小于介质层的高温形变。
18.如权利要求17所述的3D NAND存储器,其特征在于,所述伪通孔材料层的热应力小于介质层的热应力。
19.如权利要求16所述的3D NAND存储器,其特征在于,所述介质层的材料为氧化硅,所述伪通孔材料层的材料为多晶硅。
20.如权利要求16所述的3D NAND存储器,其特征在于,所述伪通孔的底部和侧壁表面还具有阻挡层。
21.如权利要求16所述的3D NAND存储器,其特征在于,还包括:位于所述堆叠结构和介质层上的第一硬掩膜层,所述伪通孔部分位于第一硬掩膜层中,所述伪通孔材料层填充满所述伪通孔。
22.如权利要求21所述的3D NAND存储器,其特征在于,还包括:位于所述伪通孔材料层和第一硬掩膜层表面上的第二硬掩膜层,所述栅极隔槽部分位于第一硬掩膜层和第二硬掩膜层中,所述金属层填充满所述栅极隔槽。
23.如权利要求16所述的3D NAND存储器,其特征在于,所述台阶结构一侧的堆叠结构中具有沟道通孔,所述沟道通孔中具有存储结构。
24.如权利要求23所述的3D NAND存储器,其特征在于,所述存储结构包括位于沟道通孔侧壁表面上的电荷存储层和位于电荷存储层侧壁表面的沟道层。
CN201910237692.4A 2019-03-27 2019-03-27 3d nand存储器及其形成方法 Active CN109817623B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110289896.XA CN112802854B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法
CN201910237692.4A CN109817623B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910237692.4A CN109817623B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202110289896.XA Division CN112802854B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法

Publications (2)

Publication Number Publication Date
CN109817623A CN109817623A (zh) 2019-05-28
CN109817623B true CN109817623B (zh) 2021-04-13

Family

ID=66610517

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910237692.4A Active CN109817623B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法
CN202110289896.XA Active CN112802854B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202110289896.XA Active CN112802854B (zh) 2019-03-27 2019-03-27 3d nand存储器及其形成方法

Country Status (1)

Country Link
CN (2) CN109817623B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110289265B (zh) * 2019-06-28 2020-04-10 长江存储科技有限责任公司 3d nand存储器的形成方法
US11239181B2 (en) * 2019-10-24 2022-02-01 Micron Technology, Inc. Integrated assemblies
CN111279479B (zh) * 2020-01-20 2021-07-09 长江存储科技有限责任公司 三维存储器设备的局部触点及用于形成其的方法
CN111477632B (zh) * 2020-04-23 2021-04-23 长江存储科技有限责任公司 一种3d nand存储器件的制造方法
WO2022048244A1 (zh) * 2020-09-07 2022-03-10 长鑫存储技术有限公司 半导体器件及其制备方法、存储装置
CN112038349A (zh) * 2020-09-08 2020-12-04 长江存储科技有限责任公司 用于形成三维存储器件的沟道孔的方法以及三维存储器件
CN112018122B (zh) * 2020-09-08 2024-06-11 长江存储科技有限责任公司 用于形成三维存储器件的沟道孔的方法以及三维存储器件
CN112331671B (zh) * 2020-10-19 2021-11-05 长江存储科技有限责任公司 3d nand存储器的形成方法
CN112310105B (zh) * 2020-10-30 2022-05-13 长江存储科技有限责任公司 半导体器件的制作方法及半导体器件
CN112420724B (zh) * 2020-11-18 2021-09-28 长江存储科技有限责任公司 半导体器件及其制备方法
CN113629059B (zh) * 2021-05-21 2024-05-10 长江存储科技有限责任公司 3d存储器件的制造方法及3d存储器件
CN113838858B (zh) * 2021-09-24 2024-04-05 长江存储科技有限责任公司 制备三维存储器的方法
CN116507129A (zh) * 2022-01-18 2023-07-28 长鑫存储技术有限公司 存储装置及其制造方法、驱动方法
CN115207215A (zh) * 2022-07-21 2022-10-18 北京知存科技有限公司 半导体器件及其制造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9478561B2 (en) * 2015-01-30 2016-10-25 Samsung Electronics Co., Ltd. Semiconductor memory device and method of fabricating the same
CN108649034B (zh) * 2018-05-11 2019-08-06 长江存储科技有限责任公司 半导体结构及其形成方法

Also Published As

Publication number Publication date
CN109817623A (zh) 2019-05-28
CN112802854B (zh) 2021-11-05
CN112802854A (zh) 2021-05-14

Similar Documents

Publication Publication Date Title
CN109817623B (zh) 3d nand存储器及其形成方法
CN110112134B (zh) 3d nand存储器及其形成方法
CN109524417B (zh) 3d nand存储器及其形成方法
CN112864167B (zh) 3d nand存储器及其形成方法
EP3262684B1 (en) Three-dimensional memory device with stress compensation layer within a word line stack
US20200266206A1 (en) Three-dimensional memory device including bit lines between memory elements and an underlying peripheral circuit and methods of making the same
CN110211965B (zh) 3d nand存储器及其形成方法
CN110088906B (zh) 三维存储器件中的高k电介质层及其形成方法
CN110289265B (zh) 3d nand存储器的形成方法
CN110197830B (zh) 3d nand存储器及其形成方法
CN110289263B (zh) 3d nand存储器及其形成方法
CN109727981B (zh) 3d nand存储器及其形成方法
KR20090126204A (ko) 불휘발성 반도체 저장 장치 및 그 제조 방법
CN111540752B (zh) 3d nand存储器及其形成方法
TWI758018B (zh) 三維記憶體元件中具有突出部分的通道結構及其製作方法
CN110741474A (zh) 具有由粘合层连接的源极触点的三维存储器件及其形成方法
CN111564448B (zh) 存储器及其形成方法
CN108615733B (zh) 半导体结构及其形成方法
TW202021094A (zh) 立體記憶體件及其製造方法
CN109860037A (zh) 3d nand存储器的阵列共源极的形成方法
US20200286907A1 (en) Three-dimensional memory device with mobility-enhanced vertical channels and methods of forming the same
CN115360200A (zh) 三维存储器及其制备方法
CN111785733A (zh) 3d nand存储器的形成方法
CN108598081B (zh) 三维存储器件及其制造方法
CN112331671B (zh) 3d nand存储器的形成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant