CN109600939B - 薄型天线电路板的制作方法 - Google Patents
薄型天线电路板的制作方法 Download PDFInfo
- Publication number
- CN109600939B CN109600939B CN201811281101.5A CN201811281101A CN109600939B CN 109600939 B CN109600939 B CN 109600939B CN 201811281101 A CN201811281101 A CN 201811281101A CN 109600939 B CN109600939 B CN 109600939B
- Authority
- CN
- China
- Prior art keywords
- layer
- insulating layer
- copper
- conductive structure
- hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4614—Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0094—Filling or covering plated through-holes or blind plated vias, e.g. for masking or for mechanical reinforcement
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4614—Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
- H05K3/4617—Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4623—Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
- H05K3/4661—Adding a circuit layer by direct wet plating, e.g. electroless plating; insulating materials adapted therefor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/096—Vertically aligned vias, holes or stacked vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4614—Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
- H05K3/462—Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar double-sided circuit boards
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49126—Assembling bases
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Abstract
一种薄型天线电路板的制作方法,其包括以下步骤:提供两个单面基板,每一单面基板包括一第一绝缘层及覆盖于所述第一绝缘层一表面的铜层,且每一单面基板还包括一贯穿所述第一绝缘层并露出所述铜层的第一通孔,及一填满所述第一通孔的第一导电结构;提供一中间结构,其包括依次层叠设置的线路层、第三绝缘层、金属屏蔽层、第二绝缘层及另一线路层,每一线路层包括至少一信号线及至少一连接垫,上述中间结构还包括至少一贯穿一所述连接垫、所述第二绝缘层、所述金属屏蔽层及所述第三绝缘层的电连接结构,以电连接所述中间结构两线路层上的连接垫;将所述中间结构设置于两所述单面基板间并进行压合,制得薄型天线电路板。
Description
技术领域
本发明涉及一种电路板的制作方法,尤其涉及一种薄型天线电路板的制作方法。
背景技术
近年来,电子产品被广泛应用在日常工作和生活中,轻、薄、小的电子产品越来越受到欢迎。柔性电路板作为电子产品的主要部件,其占据了电子产品的较大空间,因此柔性电路板的体积在很大程度上影响了电子产品的体积,大体积的柔性电路板势必难以符合电子产品轻、薄、短、小之趋势。
电路板中的线路在进行信号导通时,容易受到外界信号或其他线路信号的干扰。现有技术中,在制作多层电路板时,通过将独立的屏蔽层压合至独立的线路上以降低其他线路或外界信号对该线路的干扰。然而上述方法对制程的精准度要求较高,耗费工时较长。
发明内容
有鉴于此,有必要提供一种薄型天线电路板的制作方法。
一种薄型天线电路板的制作方法,其包括以下步骤:
提供一单面基板,其包括一第一绝缘层及覆盖于所述第一绝缘层一表面的铜层,且所述单面基板还包括一贯穿所述第一绝缘层并露出所述铜层的第一通孔,及一填满所述第一通孔的第一导电结构;
提供一层叠基板,所述层叠基板包括依次层叠设置的金属层、第三绝缘层、金属屏蔽层及第二绝缘层;
对所述金属层进行线路制作形成线路层,所述线路层包括至少一信号线及至少一连接垫;
在上述层叠基板上开设至少一贯穿所述第二绝缘层、所述金属屏蔽层及所述第三绝缘层的第二通孔,以露出所述连接垫;
对应所述第二通孔形成第二导电结构,所述第二导电结构填满所述第二通孔,从而形成中间体;
提供一双面基板,其包括依次层叠设置的线路层、第四绝缘层及第一铜箔,所述双面基板的线路层包括至少一信号线及至少一连接垫,且所述双面基板还包括电连接所述连接垫与所述第一铜箔的第三导电结构,
将一所述单面基板、至少一上述中间体以及一所述双面基板依次层叠设置并压合,制得薄型天线电路板;所述第一导电结构连接相邻的中间体的连接垫,所述双面基板中的连接垫连接相邻的中间体的第二导电结构,当所述中间体至少为两个时,相邻两所述中间体中的一中间体的第二导电结构连接相邻的另一中间体的连接垫。
一种薄型天线电路板的制作方法,其包括以下步骤:
提供两个单面基板,每一单面基板包括一第一绝缘层及覆盖于所述第一绝缘层一表面的铜层,且每一单面基板还包括一贯穿所述第一绝缘层并露出所述铜层的第一通孔,及一填满所述第一通孔的第一导电结构;
提供一层叠结构,所述层叠结构依次层叠设置的金属层、第三绝缘层、金属屏蔽层、第二绝缘层及另一金属层;
对每一金属层进行线路制作形成一线路层,每一线路层包括至少一信号线及至少一连接垫;
在上述层叠结构上开设至少一贯穿一所述连接垫、所述第二绝缘层、所述金属屏蔽层及所述第三绝缘层的连接孔,以连通所述层叠结构两线路层上的连接垫;
对应所述连接孔形成电连接结构,所述电连接结构填满所述连接孔,从而形成中间结构;
将所述中间结构设置于两所述单面基板间并进行压合,制得薄型天线电路板;所述中间结构的两线路层的连接垫分别与两所述单面基板的第一导电结构背离对应的单面基板中的铜层的一端电连接。
本发明的薄型天线电路板的制作方法,其通过在层叠基板、层叠结构上先形成金属屏蔽层,而后将层叠基板、层叠结构上的金属层分别制作形成线路层,并将线路层与所述金属屏蔽层电连接,减少了压合流程,降低了压合独立设置的金属屏蔽层与所述线路层时整体产品的累加对位公差。
附图说明
图1是本发明提供的一实施方式的单面基板的截面示意图。
图2是本发明提供的另一实施方式的层叠基板的截面示意图。
图3是对图2所示的层叠基板进行线路制作形成线路层的截面示意图。
图4是在图3所示的层叠基板中形成第二通孔的截面示意图。
图5是在图4所示的第二通孔中形成第二导电结构进而形成中间体的截面示意图。
图6是本发明提供的一实施方式的双面基板的截面示意图。
图7是将图5所示的中间体夹设于图1所示的单面基板及图6所示的双面基板之间压合形成第一实施例的薄型天线电路板的截面示意图。
图8是本发明提供的一实施方式的单面覆铜板的截面示意图。
图9是将一绝缘剥离层压合于图8所示的单面覆铜板并形成导通孔的截面示意图。
图10是在本发明提供的一实施方式的第二绝缘层上形成金属屏蔽层的截面示意图。
图11是在图10所示的金属屏蔽层上形成第三绝缘层的截面示意图。
图12是本发明提供的一实施方式的双面覆铜板的截面示意图。
图13是对图12所示的双面覆铜板进行线路制作形成线路层的截面示意图。
图14是本发明提供的另一实施例中形成第二通孔的截面示意图。
图15本发明提供的一实施方式的层叠结构的截面示意图。
图16对图15所示的层叠结构进行线路制作形成线路层的截面示意图。
图17是在图16所示的层叠结构上开设连接孔的截面示意图。
图18是在图17所示的连接孔中形成电连接结构进而形成中间结构的截面示意图。
图19是将图18所示的中间结构夹设于两图1所示的单面基板间并压合形成第二实施例的薄型天线电路板的截面示意图。
图20是本发明提供的另一实施例压合形成薄型天线电路板的截面示意图。
图21是本发明提供的一实施例的薄型天线电路板的截面示意图。
主要元件符号说明
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
下面结合附图,对本发明的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
请结合参阅图1~图13,本发明第一实施例的薄型天线电路板100a的制作方法,其包括以下步骤:
步骤S1,请参阅图1,提供一单面基板10,其包括一第一绝缘层11及覆盖于所述第一绝缘层11一表面的铜层13。所述单面基板10还包括一贯穿所述第一绝缘层11并露出所述铜层13的第一通孔101,及填满所述第一通孔101的第一导电结构15。
所述第一导电结构15可从所述第一绝缘层11背离所述铜层13的表面凸伸出。
步骤S2,请一并参阅图2,提供一层叠基板20,所述层叠基板20包括依次层叠设置的金属层24、第三绝缘层23、金属屏蔽层22及第二绝缘层21。
步骤S3,请一并参阅图3,对所述金属层24进行线路制作形成线路层240,所述线路层240包括至少一信号线241及至少一连接垫242。
本实施例中,所述线路层240包括一信号线241及两连接垫242,所述信号线241位于两连接垫242之间。
步骤S4,请一并参阅图4,在所述层叠基板20上开设至少一贯穿所述第二绝缘层21、所述金属屏蔽层22及所述第三绝缘层23的第二通孔201,以露出所述连接垫242。
本实施例中,所述第二通孔201通过镭射切割的方式形成。在其他实施例中,所述第二通孔201还可以通过机械切割、蚀刻等其他方式形成。
在其他实施例中,所述第二通孔201还可穿过所述连接垫242的部分,使得所述连接垫242上形成凹陷(图未示)。
步骤S5,请一并参阅图5,对应所述第二通孔201形成第二导电结构25,所述第二导电结构25填满所述第二通孔201,从而形成中间体200。
本实施例中,所述第二导电结构25一端连接所述连接垫242,另一端可从所述第二绝缘层21背离所述金属屏蔽层22的表面凸伸出。
本实施例中,所述第二导电结构25由导电膏通过塞孔印刷的方式形成。在其他实施例中,所述第二导电结构25可以为其他材质(如金属),也可以通过其他方式(如电镀)形成。
在其他实施例中,所述第二导电结构25连接所述连接垫242的一端可嵌入所述连接垫242。
步骤S6,请一并参阅图6,提供一双面基板30,所述双面基板30包括依次层叠设置的线路层330、第四绝缘层32及第一铜箔31。所述线路层330包括至少一信号线331及至少一连接垫332。所述双面基板30还包括贯穿所述第四绝缘层32且电连接所述连接垫332与所述第一铜箔31的第三导电结构35。
本实施例中,所述线路层330包括一信号线331及两连接垫332。所述信号线331位于两连接垫332之间。
步骤S7,请一并参阅图7,将至少一所述中间体200夹设于所述单面基板10及所述双面基板30之间,使得所述单面基板10、所述中间体200及所述双面基板30层叠设置,而后进行压合制得薄型天线电路板100a。所述第一导电结构15连接相邻的中间体200的连接垫242,所述双面基板30中的连接垫332连接相邻的中间体200的第二导电结构25,当所述中间体200至少为两个时,相邻两所述中间体200中的一中间体200的第二导电结构25连接相邻的另一中间体200的连接垫242。
本实施例中,所述中间体200为两个。具体的,在所述薄型天线电路板100a中,沿层叠方向由上至下,所述单面基板10中的第一导电结构15背离所述铜层13的一端连接第一个中间体200中的连接垫242背离所述第一个中间体200中的金属屏蔽层22的一侧;所述第一个中间体200中的第二导电结构25背离所述第一个中间体200中的连接垫242的一端连接第二个中间体200中的连接垫242背离所述第二个中间体200中的金属屏蔽层22的一侧;所述第二个中间体200中的第二导电结构25背离所述第二个中间体200中的连接垫242的一端连接所述双面基板30中的连接垫332背离所述第一铜箔31的一侧。所述第一绝缘层11与所述第一个中间体200中的第三绝缘层23结合形成介电层包覆所述第一个中间体200中的线路层240;所述第一个中间体200中的第二绝缘层21与所述第二个中间体200中的第三绝缘层23结合形成介电层包覆所述第二个中间体200中的线路层240;所述第二个中间体200中的第二绝缘层21与所述双面基板30中的第四绝缘层32结合形成介电层包覆所述双面基板30中的线路层330。
每一线路层夹设于所述铜层13与一所述金属屏蔽层22之间,或所述第一铜箔31与一所述金属屏蔽层22之间,甚至夹设于两所述金属屏蔽层22之间,以避免任意所述线路层受其他线路层或外接信号的干扰。
在本实施例中,所述单面基板10的制备包括以下步骤S11~步骤S13:
步骤S11,请参阅图8,提供一单面覆铜板10a,所述单面覆铜板10a包括一第一绝缘层11及覆盖与所述第一绝缘层11一表面的铜层13。
本实施例中,所述第一绝缘层11可选用介电常数Dk小于3.4且介电损失Df小于0.005的材料,如液晶高分子材料(LCP)、聚醚醚酮高分子材料(PEEK)、改性聚酰亚胺高分子材料等。在其他实施例中,所述第一绝缘层11还可根据需要由其他介电材料制得。
步骤S12,请一并参阅图9,将一绝缘剥离层16压合于所述第一绝缘层11背离所述铜层13的表面,并开设至少一贯穿所述绝缘剥离层16及第一绝缘层11的导通孔103,以露出所述铜层13。所述导通孔103包括贯穿所述第一绝缘层11的第一通孔101。
步骤S13,请一并参阅图1,对应所述导通孔103形成第一导电结构15,所述第一导电结构15填满所述导通孔103,而后去除所述绝缘剥离层16,制得所述单面基板10。所述第一导电结构15一端连接所述铜层13,另一端从所述第一绝缘层11背离所述铜层13的表面凸伸出。
本实施例中,所述第一导电结构15由导电膏通过塞孔印刷的方式形成。在其他实施例中,所述第一导电结构15可以为其他材质(如金属),也可以通过其他方式(如电镀)形成。
本实施例中,所述层叠基板20的制备包括以下步骤S21~步骤S23:
步骤S21,请参阅图10,提供一第二绝缘层21,并在所述第二绝缘层21一表面形成金属屏蔽层22。
本实施例中,具体的,对所述第二绝缘层21的一表面进行粗化后在粗化的表面形成一种子层221,而后在所述种子层211上形成一金属增厚层222,所述种子层221与所述金属增厚层222构成金属屏蔽层22。
所述种子层221可通过涂布、电镀、化学镀、离子镀或溅镀等方式形成。本实施例中,所述种子层221通过在粗化的表面涂布一组合物的方式制得。所述组合物包括起始剂0.036%~1.36%,单体化合物10%~20%,溴化铜0.028%~0.28%,鹰爪豆碱0.09%~0.9%,银粉80%~90%。
本实施例中,所述种子层221的厚度为0.1微米~1微米。
所述金属增厚层222可通过化学镀或电镀的方式形成。
步骤S22,请一并参阅图11,在所述金属屏蔽层22背离所述第二绝缘层21的表面形成一第三绝缘层23。
所述第三绝缘层23可通过涂布绝缘材料并固化的方式形成在所述金属屏蔽层22上,也可直接将所述第三绝缘层23热压合于所述金属屏蔽层22。
本实施例中,所述第二绝缘层21及第三绝缘层23可选用介电常数Dk小于3.4且介电损失Df小于0.005的材料,如液晶高分子材料(LCP)、聚醚醚酮高分子材料(PEEK)、改性聚酰亚胺高分子材料等。在其他实施方式中,所述第二绝缘层21及第三绝缘层23还可以根据需要由其他材料制得。
步骤S23,请一并参阅图2,在所述第三绝缘层23背离所述金属屏蔽层22的表面形成一金属层24,从而制得所述层叠基板20。
所述金属层24可通过金属化的方式形成于所述第三绝缘层23,也可直接将金属箔热压合于所述第三绝缘层23上形成金属层24。
本实施例中,所述双面基板30的制备包括以下步骤S31~步骤S33:
步骤S31,请参阅图12,提供一双面覆铜板30a,所述双面覆铜板30a包括依次层叠设置的第一铜箔31、第四绝缘层32及第二铜箔33。
步骤S32,请一并参阅图13,对所述第二铜箔33进行线路制作形成线路层330。所述线路层330至少一信号线331及至少一连接垫332。
步骤S33,请一并参阅图6,开设至少一贯穿所述第四绝缘层32以连通所述第一铜箔31及所述连接垫332的第三通孔301,并对应所述第三通孔301形成第三导电结构35以电连接所述第一铜箔31及所述连接垫332。
本实施例中,所述第三通孔301贯穿所述第一铜箔31及所述第四绝缘层32,以露出所述连接垫332。
在其他实施例中,所述第三通孔301还可穿过所述连接垫332的部分或者贯穿所述连接垫332,且所述第三导电结构35嵌入所述连接垫332。
在其他实施例中,请一并参阅图14及5,步骤S4还可为将一绝缘剥离层26压合于所述第二绝缘层21背离所述金属屏蔽层22的表面,在所述层叠基板20上开设至少一贯穿所述绝缘剥离层26、所述第二绝缘层21、所述金属屏蔽层22及所述第三绝缘层23的第二通孔201,以露出所述连接垫242。且步骤S5在形成第二导电结构25后还包括去除所述绝缘剥离层26,使得所述第二导电结构25从第二绝缘层21背离所述金属屏蔽层22的表面凸伸出。
请结合参阅图1、图5及图15~图19,本发明第二实施方式的薄型天线电路板100b的制作方法,其包括以下步骤:
第一步,请参阅图1,提供两个上述单面基板10。
第二步,请参阅图15,提供一层叠结构40,所述层叠结构40包括依次层叠设置的金属层44、第三绝缘层43、金属屏蔽层42、第二绝缘层41及另一金属层45。
本实施例中,所述层叠结构40的形成步骤相较于所述层叠基板20还包括在所述第二绝缘层41背离所述金属屏蔽层42的表面形成一金属层45。
所述金属层45可通过金属化的方式形成于所述第二绝缘层41,也可直接将金属箔热压合于所述第二绝缘层41上形成金属层45。
第三步,请一并参阅图16,对每一金属层44(45)进行线路制作形成以线路层440(450),每一线路层440(450)包括至少一信号线441(451)及至少一连接垫442(452)。
第四步,请一并参阅图17,在上述层叠结构40上开设至少一贯穿所述连接垫452、所述第二绝缘层41、所述金属屏蔽层42及所述第三绝缘层43的连接孔401,以连通所述层叠结构两线路层440及450上的连接垫442及452。
本实施例中,所述连接孔401仅贯穿所述连接垫451、所述第二绝缘层41、所述金属屏蔽层42及所述第三绝缘层43。
第五步,请一并参阅图18,对应所述连接孔401形成电连接结构46,所述电连接结构46填满所述连接孔401,从而形成中间结构400。所述电连接结构46电连接所述连接垫442及所述连接垫452。
本实施例中,所述电连接结构46由导电膏通过塞孔印刷的方式形成。在其他实施例中,所述电连接结构46可以为其他材质(如金属),也可以通过其他方式(如电镀)形成。
第六步,请一并参阅图19,将所述中间结构400设置于两所述单面基板10间并进行压合,制得薄型天线电路板100b。所述中间结构400的两线路层440、450的连接垫442、452分别与两所述单面基板10的第一导电结构15背离对应所述单面基板10中的铜层13的一端电连接。
本实施例中,压合时,两所述单面基板10间还可包括至少一所述中间体200。
具体的,所述中间体200为两个且位于所述中间结构400的同一侧。所述薄型天线电路板100b中,沿层叠方向由上至下,与所述薄型天线电路板100a不同的是:所述第二个中间体200中的第二导电结构25背离所述第二个中间体200中的连接垫242的一端连接所述中间结构400中的连接垫442背离所述中间结构400中的金属屏蔽层42的一侧;所述中间结构400中的连接垫452背离所述中间结构400中的金属屏蔽层42的一侧连接另一所述单面基板10中的第一导电结构15背离对应的单面基板10中的铜层13的一端。
在另一实施例中,请参阅图20,所述中间体200为两个且分别位于所述中间结构400的两侧。所述薄型天线电路板100c中,与所述薄型天线电路板100a不同的是:所述第一个中间体200中的第二导电结构25背离所述第一个中间体200中的连接垫242的一端连接所述中间结构400中的连接垫442背离所述中间结构400中的金属屏蔽层42的一侧;所述中间结构400中的连接垫452背离所述中间结构400中的金属屏蔽层42的一侧连接第二个中间体200中的第二导电结构25背离所述第二个中间体200中的连接垫242的一端;所述第二个中间体200中的连接垫242背离所述第一个中间体200中的金属屏蔽层22的一侧连接另一所述单面基板10中的第一导电结构15背离对应的单面基板10中的铜层13的一端。
在其他实施例中,所述连接孔401还可穿过所述连接垫442的部分或者贯穿所述连接垫442,且所述电连接结构46嵌入所述连接垫442。
请参阅图21,本发明提供一较佳实施方式的薄型天线电路板100d,其包括N+1层金属屏蔽层53、N层线路层54及N层介电层55,其中,N为大于或等于1的自然数。每相邻两金属屏蔽层53间夹设一介电层55,且每一介电层55中埋设一线路层54。每一线路层54包括至少一信号线541及至少一连接垫543。每一线路层54的连接垫543与两侧相邻的金属屏蔽层53通过一穿射于所述介电层55中的导电结构56电连接。内埋于所述电路板100d中的每一金属屏蔽层53包括一种子层531及一与所述种子层531层叠设置的金属增厚层532。
所述种子层531通过在粗化的表面涂布一组合物的方式制得。所述组合物包括起始剂0.036%~1.36%,单体化合物10%~20%,溴化铜0.028%~0.28%,鹰爪豆碱0.09%~0.9%,银粉80%~90%。
本实施例中,所述种子层531的厚度为0.1微米~1微米。
本发明的薄型天线电路板100a、100b、100c、100d的制作方法,其通过在层叠基板20、层叠结构40上先形成金属屏蔽层22、42,而后将层叠基板20、层叠结构40上的金属层24、44、45分别制作形成线路层240、440、450,并将线路层240、440、450与所述金属屏蔽层22、42电连接,减少了压合流程,降低了压合独立设置的金属屏蔽层与所述线路层时整体产品的累加对位公差。
以上所述,仅是本发明的较佳实施方式而已,并非对本发明任何形式上的限制,虽然本发明已是较佳实施方式揭露如上,并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效实施方式,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施方式所做的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (15)
1.一种薄型天线电路板的制作方法,其包括以下步骤:
提供一单面基板,其包括一第一绝缘层及覆盖于所述第一绝缘层一表面的铜层,且所述单面基板还包括一贯穿所述第一绝缘层并露出所述铜层的第一通孔,及一填满所述第一通孔的第一导电结构;
提供一层叠基板,所述层叠基板包括依次层叠设置的金属层、第三绝缘层、金属屏蔽层及第二绝缘层;
对所述金属层进行线路制作形成线路层,所述线路层包括至少一信号线及至少一连接垫;
在上述层叠基板上开设至少一贯穿所述第二绝缘层、所述金属屏蔽层及所述第三绝缘层的第二通孔,以露出所述连接垫;
对应所述第二通孔形成第二导电结构,所述第二导电结构填满所述第二通孔,从而形成中间体;
提供一双面基板,其包括依次层叠设置的线路层、第四绝缘层及第一铜箔,所述双面基板的线路层包括至少一信号线及至少一连接垫,且所述双面基板还包括电连接所述连接垫与所述第一铜箔的第三导电结构,
将一所述单面基板、至少一上述中间体以及一所述双面基板依次层叠设置并压合,制得薄型天线电路板;所述第一导电结构连接相邻的中间体的连接垫,所述双面基板中的连接垫连接相邻的中间体的第二导电结构,当所述中间体至少为两个时,相邻两所述中间体中的一中间体的第二导电结构连接相邻的另一中间体的连接垫。
2.如权利要求1所述的薄型天线电路板的制作方法,其特征在于,每一线路层包括至少一信号线及至少两连接垫,所述至少一信号线位于所述至少两连接垫之间。
3.如权利要求1所述的薄型天线电路板的制作方法,其特征在于,所述单面基板的形成包括以下步骤:
提供一单面覆铜板,所述单面覆铜板包括一第一绝缘层及覆盖与所述第一绝缘层一表面的铜层;
一绝缘剥离层压合于所述第一绝缘层背离所述铜层的表面,并开设至少一贯穿所述绝缘剥离层及第一绝缘层的第一通孔,以露出所述铜层;
对应所述第一通孔形成第一导电结构,所述第一导电结构填满所述第一通孔,而后去除所述绝缘剥离层,制得所述单面基板;所述第一导电结构一端连接所述铜层,另一端从所述第一绝缘层背离所述铜层的表面凸伸出。
4.如权利要求1所述的薄型天线电路板的制作方法,其特征在于,所述层叠基板的形成包括以下步骤:
提供一第二绝缘层,并对所述第二绝缘层一表面进行粗化;
在粗化的第二绝缘层的表面形成种子层;
在所述种子层背离所述第二绝缘层的表面形成金属增厚层,所述金属增厚层及所述种子层构成一金属屏蔽层;
在所述金属屏蔽层背离所述第二绝缘层的表面形成一第三绝缘层;
在所述第三绝缘层背离所述金属屏蔽层的表面形成一金属层,从而制得所述层叠基板。
5.如权利要求1所述的薄型天线电路板的制作方法,其特征在于,所述双面基板的形成包括以下步骤:
提供一双面覆铜板,所述双面覆铜板包括依次层叠设置的第一铜箔、第四绝缘层及第二铜箔;
对所述第二铜箔进行线路制作形成线路层,所述双面覆铜板中的线路层至少一信号线及至少一连接垫;
开设至少一贯穿所述第四绝缘层以连通所述第一铜箔及所述连接垫的第三通孔,并对应所述第三通孔形成第三导电结构以电连接所述第一铜箔及所述连接垫。
6.如权利要求1所述的薄型天线电路板的制作方法,其特征在于,形成所述第二通孔之前还包括步骤“将一绝缘剥离层压合于所述第二绝缘层背离所述金属屏蔽层的表面”,且所述第二通孔还贯穿压合于所述第二绝缘层上的绝缘剥离层;在形成所述第二导电结构之后还包括步骤“去除压合于所述第二绝缘层上的绝缘剥离层,使得所述第二导电结构从第二绝缘层背离所述金属屏蔽层的表面凸伸出”。
7.一种薄型天线电路板的制作方法,其包括以下步骤:
提供两个单面基板,每一单面基板包括一第一绝缘层及覆盖于所述第一绝缘层一表面的铜层,且每一单面基板还包括一贯穿所述第一绝缘层并露出所述铜层的第一通孔,及一填满所述第一通孔的第一导电结构;
提供一层叠结构,所述层叠结构依次层叠设置的金属层、第三绝缘层、金属屏蔽层、第二绝缘层及另一金属层;
对每一金属层进行线路制作形成一线路层,每一线路层包括至少一信号线及至少一连接垫;
在上述层叠结构上开设至少一贯穿一所述连接垫、所述第二绝缘层、所述金属屏蔽层及所述第三绝缘层的连接孔,以连通所述层叠结构两线路层上的连接垫;
对应所述连接孔形成电连接结构,所述电连接结构填满所述连接孔,从而形成中间结构;
将所述中间结构设置于两所述单面基板间并进行压合,制得薄型天线电路板;所述中间结构的两线路层的连接垫分别与两所述单面基板的第一导电结构背离对应的单面基板中的铜层的一端电连接。
8.如权利要求7所述的薄型天线电路板的制作方法,其特征在于,所述层叠结构的形成包括以下步骤:
提供一第二绝缘层,并对所述第二绝缘层一表面进行粗化;
在粗化的第二绝缘层的表面形成种子层;
在所述种子层背离所述第二绝缘层的表面形成金属增厚层,所述金属增厚层及所述种子层构成一金属屏蔽层;
在所述金属屏蔽层背离所述第二绝缘层的表面形成一第三绝缘层;
在所述第三绝缘层背离所述金属屏蔽层的表面及在所述第二绝缘层背离所述金属屏蔽层的表面分别形成一金属层,从而制得所述层叠结构。
9.如权利要求8所述的薄型天线电路板的制作方法,其特征在于,在步骤“将所述中间结构设置于两所述单面基板间并进行压合”前,还包括提供至少一中间体,所述中间体的制作步骤包括:
提供一层叠基板,所述层叠基板包括依次层叠设置的金属层、第三绝缘层、金属屏蔽层及第二绝缘层;
对所述层叠基板中的金属层进行线路制作形成线路层,所述层叠基板中的线路层包括至少一信号线及至少一连接垫;
在上述层叠基板上开设至少一贯穿所述层叠基板中的第二绝缘层、金属屏蔽层及第三绝缘层的第二通孔,以露出所述层叠基板中的连接垫;以及
对应所述第二通孔形成第二导电结构,所述第二导电结构填满所述第二通孔,从而形成中间体;
在步骤“将所述中间结构设置于两所述单面基板间并进行压合”时,将所述中间结构及至少一所述中间体层叠设置于两所述单面基板间并进行压合,制得薄型天线电路板;每一连接垫连接一所述第一导电结构、一所述第二导电结构或一所述电连接结构。
10.如权利要求9所述的薄型天线电路板的制作方法,其特征在于,形成所述层叠基板的方法与形成所述层叠结构的方法相同。
11.如权利要求9所述的薄型天线电路板的制作方法,其特征在于,所述中间体夹设于所述中间结构与一所述单面基板间。
12.如权利要求9所述的薄型天线电路板的制作方法,其特征在于,所述中间结构与两所述单面基板之间分别夹设至少一所述中间体。
13.如权利要求9所述的薄型天线电路板的制作方法,其特征在于,每一线路层包括至少一信号线及至少两连接垫,所述至少一信号线位于所述至少两连接垫之间。
14.如权利要求7所述的薄型天线电路板的制作方法,其特征在于,每一单面基板的形成包括以下步骤:
提供一单面覆铜板,所述单面覆铜板包括一第一绝缘层及覆盖与所述第一绝缘层一表面的铜层;
一绝缘剥离层压合于所述第一绝缘层背离所述铜层的表面,并开设至少一贯穿所述绝缘剥离层及第一绝缘层的导通孔,以露出所述铜层,其中,所述导通孔包括贯穿所述第一绝缘层的第一通孔;
对应所述导通孔形成第一导电结构,所述第一导电结构填满所述导通孔,而后去除所述绝缘剥离层,制得所述单面基板;所述第一导电结构一端连接所述铜层,另一端从所述第一绝缘层背离所述铜层的表面凸伸出。
15.如权利要求9所述的薄型天线电路板的制作方法,其特征在于,形成所述第二通孔之前还包括步骤“将一绝缘剥离层压合于所述第二绝缘层背离所述金属屏蔽层的表面”,且所述第二通孔还贯穿压合于所述第二绝缘层上的绝缘剥离层;在形成所述第二导电结构之后还包括步骤“去除压合于所述第二绝缘层上的绝缘剥离层,使得所述第二导电结构从第二绝缘层背离所述金属屏蔽层的表面凸伸出”。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811281101.5A CN109600939B (zh) | 2018-10-30 | 2018-10-30 | 薄型天线电路板的制作方法 |
US16/225,352 US11457532B2 (en) | 2018-10-30 | 2018-12-19 | Method of manufacturing circuit board |
TW108113907A TWI710301B (zh) | 2018-10-30 | 2019-04-19 | 薄型天線電路板的製作方法 |
US17/887,629 US20220394859A1 (en) | 2018-10-30 | 2022-08-15 | Method of manufacturing circuit board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811281101.5A CN109600939B (zh) | 2018-10-30 | 2018-10-30 | 薄型天线电路板的制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109600939A CN109600939A (zh) | 2019-04-09 |
CN109600939B true CN109600939B (zh) | 2019-09-20 |
Family
ID=65957058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811281101.5A Active CN109600939B (zh) | 2018-10-30 | 2018-10-30 | 薄型天线电路板的制作方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11457532B2 (zh) |
CN (1) | CN109600939B (zh) |
TW (1) | TWI710301B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111511109B (zh) | 2019-01-30 | 2021-11-23 | 京东方科技集团股份有限公司 | 柔性电路板及制作方法、电子装置模组及电子装置 |
EP3920671B1 (en) | 2019-01-30 | 2024-03-13 | BOE Technology Group Co., Ltd. | Flexible circuit board and manufacturing method, display device, circuit board structure and display panel thereof |
WO2020237672A1 (zh) * | 2019-05-31 | 2020-12-03 | 庆鼎精密电子(淮安)有限公司 | 柔性电路板及其制作方法 |
CN112153801B (zh) * | 2019-06-28 | 2022-03-08 | 庆鼎精密电子(淮安)有限公司 | 电路板及其制作方法 |
TWI690249B (zh) * | 2019-07-26 | 2020-04-01 | 李家銘 | 微細層間線路結構及其製法 |
CN112449514B (zh) * | 2019-08-31 | 2022-12-20 | 鹏鼎控股(深圳)股份有限公司 | 多层线路板及其制作方法 |
CN115052421A (zh) * | 2019-11-19 | 2022-09-13 | 京东方科技集团股份有限公司 | 显示面板、显示装置 |
CN112911830A (zh) * | 2020-12-17 | 2021-06-04 | 江门崇达电路技术有限公司 | 一种任意层高密度互联软板的制作方法 |
TWI764611B (zh) * | 2021-03-10 | 2022-05-11 | 昌澤科技有限公司 | 天線製造方法及其結構 |
CN115377666B (zh) * | 2021-05-18 | 2024-05-14 | 宏恒胜电子科技(淮安)有限公司 | 封装天线的制作方法以及封装天线 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1112803A (zh) * | 1993-06-24 | 1995-11-29 | 北方电讯有限公司 | 多层印刷电路板 |
CN1307792A (zh) * | 1998-07-13 | 2001-08-08 | 比利时西门子公司 | 具有粗导电结构和至少一个具有精细导电结构的区域的印刷电路板的制造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0428292A (ja) * | 1990-05-23 | 1992-01-30 | Hitachi Chem Co Ltd | 多層印刷配線板の製造方法 |
JP4486196B2 (ja) * | 1999-12-08 | 2010-06-23 | イビデン株式会社 | 多層プリント配線板用片面回路基板およびその製造方法 |
US6826830B2 (en) | 2002-02-05 | 2004-12-07 | International Business Machines Corporation | Multi-layered interconnect structure using liquid crystalline polymer dielectric |
JP4955263B2 (ja) | 2004-12-15 | 2012-06-20 | イビデン株式会社 | プリント配線板 |
US7627947B2 (en) | 2005-04-21 | 2009-12-08 | Endicott Interconnect Technologies, Inc. | Method for making a multilayered circuitized substrate |
US7629541B2 (en) * | 2006-06-19 | 2009-12-08 | Endicott Interconnect Technologies, Inc. | High speed interposer |
JP4073945B1 (ja) * | 2007-01-12 | 2008-04-09 | 新光電気工業株式会社 | 多層配線基板の製造方法 |
TWI487453B (zh) * | 2014-04-18 | 2015-06-01 | Phison Electronics Corp | 多層印刷電路板結構、連接器模組及記憶體儲存裝置 |
CN107343361B (zh) * | 2016-04-29 | 2020-02-28 | 鹏鼎控股(深圳)股份有限公司 | 多层柔性电路板制作方法 |
-
2018
- 2018-10-30 CN CN201811281101.5A patent/CN109600939B/zh active Active
- 2018-12-19 US US16/225,352 patent/US11457532B2/en active Active
-
2019
- 2019-04-19 TW TW108113907A patent/TWI710301B/zh active
-
2022
- 2022-08-15 US US17/887,629 patent/US20220394859A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1112803A (zh) * | 1993-06-24 | 1995-11-29 | 北方电讯有限公司 | 多层印刷电路板 |
CN1307792A (zh) * | 1998-07-13 | 2001-08-08 | 比利时西门子公司 | 具有粗导电结构和至少一个具有精细导电结构的区域的印刷电路板的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI710301B (zh) | 2020-11-11 |
CN109600939A (zh) | 2019-04-09 |
US11457532B2 (en) | 2022-09-27 |
US20200137894A1 (en) | 2020-04-30 |
TW202017451A (zh) | 2020-05-01 |
US20220394859A1 (en) | 2022-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109600939B (zh) | 薄型天线电路板的制作方法 | |
US9402307B2 (en) | Rigid-flexible substrate and method for manufacturing the same | |
CN105722302B (zh) | 嵌入凸台金属基的电路板及其加工方法 | |
CN103458628B (zh) | 多层电路板及其制作方法 | |
TWI712346B (zh) | 復合電路板及其製造方法 | |
CN109429441A (zh) | 软硬结合板及其制作方法 | |
CN110536567A (zh) | 软硬结合电路板的制作方法 | |
CN104902696A (zh) | 一种基于埋线结构在印制电路板上制作铜柱的方法 | |
CN107708287A (zh) | 配线板及其制造方法 | |
CN105210462B (zh) | 元器件内置基板的制造方法及元器件内置基板 | |
CN1976556B (zh) | 配线电路基板 | |
CN103871996A (zh) | 封装结构及其制作方法 | |
CN103906360A (zh) | 柔性电路板及其制作方法 | |
TW201924504A (zh) | 電路板的製作方法及由該方法製得的電路板 | |
CN109862695A (zh) | 内埋式电路板及其制作方法 | |
JP2009111331A (ja) | 印刷回路基板及びその製造方法 | |
KR102458201B1 (ko) | 인쇄회로기판 제조 방법 및 이에 의해 제조된 인쇄회로기판 | |
CN111356279B (zh) | 电路板及其制造方法 | |
CN110300498A (zh) | 一种多层电路板叠层结构 | |
CN101198212B (zh) | 多层印刷布线板及其制造方法 | |
US11606862B2 (en) | Circuit board, method for manufacturing the same | |
CN110798977B (zh) | 薄型天线电路板及其制作方法 | |
CN110831325B (zh) | 天线电路板及其制作方法 | |
CN110113862B (zh) | 一种耐挠曲疲劳带状传输线及其制程 | |
CN210469849U (zh) | 自由接地膜及线路板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |