CN109192117B - 显示面板的测试电路布局构造 - Google Patents

显示面板的测试电路布局构造 Download PDF

Info

Publication number
CN109192117B
CN109192117B CN201811212954.3A CN201811212954A CN109192117B CN 109192117 B CN109192117 B CN 109192117B CN 201811212954 A CN201811212954 A CN 201811212954A CN 109192117 B CN109192117 B CN 109192117B
Authority
CN
China
Prior art keywords
area
metal layer
region
test circuit
areas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811212954.3A
Other languages
English (en)
Other versions
CN109192117A (zh
Inventor
李雪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201811212954.3A priority Critical patent/CN109192117B/zh
Priority to US16/349,984 priority patent/US11127642B2/en
Priority to PCT/CN2018/116406 priority patent/WO2020077731A1/zh
Publication of CN109192117A publication Critical patent/CN109192117A/zh
Application granted granted Critical
Publication of CN109192117B publication Critical patent/CN109192117B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/32Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31712Input or output aspects
    • G01R31/31713Input or output interfaces for test, e.g. test pins, buffers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一种显示面板的测试电路布局构造,包括:一COF接合区、二电源导体区、一测试电路区、二测试垫区及二静电保护区,所述COF接合区的二端连通所述二电源导体区,所述二电源导体区朝向一有效区域延伸,所述测试电路区位于所述COF接合区与所述二电源导体区之间,所述二测试垫区、所述二静电保护区分布于所述COF接合区的二侧,由所述测试垫区延伸数条走线,用以耦接所述静电保护区、所述COF接合区及所述测试电路区,所述走线的电阻率与所述电源导体区的电阻率相同,所述走线绕开同层设置的所述电源导体区,或者,所述走线与所述电源导体区绝缘地交叠。

Description

显示面板的测试电路布局构造
技术领域
本发明是有关于一种显示器的测试电路布局构造,特别是有关于一种显示面板的测试电路布局构造。
背景技术
随着科技的不断发展,对平面显示器的要求越来越高。举例而言,有机发光二极管(OLED)显示器具有边框窄、制成重量轻、可卷曲、易于携带等诸多优势,受到了人们的广泛关注,成为时代的主流。
在一般OLED显示器件的制备过程中,通常包括四个阶段:Array、EL(electroluminescence)、TFE(thin-film encapsulation)及Module。在制备过程中,对产品各个阶段性能的测试,显得尤为重要,因为这将决定产品的良率、可靠性等特性。
在常规的柔性(flexible)OLED结构中,都会存在Array Tester和Cell Test 的电路设计,目的是为了在Array阶段和EL阶段结束后,检测产品的性能是否符合规格,确定产品有没有继续生产的必要性,以减少资源损耗。在EL 阶段结束后进行的Cell Test也为后续产品如何供给讯号以进行驱动奠定基础,因此,Cell Test的结果显得尤为重要。
但是,基于现有的常规设计,对于COF(chip on film)类型的面板(panel),在进行Cell Test测试时会存在一些混色问题。因此,现有技术存在缺陷,急需改进。
发明内容
有鉴于此,本发明提供多种显示面板的测试电路布局构造,以解决现有技术进行面板测试时存在的混色问题。
为了解决前述问题,本发明的一个方面提供一种显示面板的测试电路布局构造,所述显示面板具有一面板轮廓,所述面板轮廓内定义在一有效区域周围的一边界布局区,所述边界布局区用以设置所述测试电路布局构造,所述测试电路布局构造包括:一COF接合区、二电源导体区、一测试电路区、二测试垫区及二静电保护区,所述COF接合区的二端连通所述二电源导体区,所述二电源导体区朝向所述有效区域延伸,所述测试电路区位于所述COF接合区与所述二电源导体区之间,所述二测试垫区、所述二静电保护区分布于所述COF接合区的二侧;其中,由所述测试垫区延伸数条走线,用以耦接所述静电保护区、所述COF接合区及所述测试电路区,所述走线的电阻率与所述电源导体区的电阻率相同,所述走线绕开同层设置的所述电源导体区,或者,所述走线与所述电源导体区绝缘地交叠。
在本发明的一实施例中,位于所述COF接合区同一侧的所述测试垫区位于所述静电保护区与所述电源导体区之间。
在本发明的一实施例中,所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层及一第三金属层,所述第三金属层的电阻率小于所述第一金属层及所述第二金属层的电阻率,所述第一金属层形成由所述测试电路区的二侧朝向所述二电源导体区延伸的数个第一区段,所述第二金属层形成由所述测试电路区的二侧朝向所述二电源导体区延伸的数个第二区段,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第三区段,所述数个第三区段分别由所述测试垫区横越所述静电保护区内的一布局,并转折而远离所述二电源导体区,以横越所述COF接合区内的布局,并延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第一区段及所述第二区段。
在本发明的一实施例中,所述二静电保护区位于所述COF接合区远离所述测试电路区的一界线与所述边界布局区远离所述测试电路区的一界线之间的一间距范围内。
在本发明的一实施例中,所述第三区段在所述间距范围内转折而远离所述二电源导体区,以转折而横越所述COF接合区内的布局。
在本发明的一实施例中,位于所述COF接合区同一侧的所述静电保护区位于所述测试垫区与所述电源导体区之间。
在本发明的一实施例中,所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层及一第三金属层,所述第一金属层、所述第二金属层与所述第三金属层的电阻率相同,所述第一金属层或所述第二金属层形成数个第四区段,所述数个第四区段分别由所述测试电路区的二侧横越所述二电源导体区,而转折横越所述二静电保护区,以延伸至所述二测试垫区,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第五区段,所述数个第五区段分别由所述 COF接合区朝向所述测试电路区延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第四区段。
在本发明的一实施例中,所述静电保护区位于所述测试垫区与所述电源导体区之间;其中所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层、一第三金属层及一第四金属层,所述第一金属层的电阻率及所述第二金属层的电阻率大于所述第三金属层的电阻率,所述第三金属层的电阻率等于所述第四金属层的电阻率,所述第四金属层形成数个第六区段,所述数个第六区段分别由所述测试电路区的二侧横越所述二电源导体区,并转折以横越所述二静电保护区,并延伸至所述二测试垫区,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第七区段,所述数个第七区段分别由所述COF接合区朝向所述测试电路区延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第六区段。
在本发明的一实施例中,所述二测试垫区之间具有一中轴线延伸通过所述COF接合区及所述测试电路区,所述数条走线分别在所述中轴线的两侧对称地分布。
在本发明的一实施例中,所述数条走线由数个不同金属层形成并通过数个贯接件耦接,所述贯接件贯通并连接所述数个金属层中的至少二金属层。
与现有技术相比较,本发明的显示面板的测试电路布局构造,由于所述测试垫区输出信号以电阻率较小的走线传输,且所述走线绕开同层设置的所述电源导体区或与所述电源导体区绝缘地交叠,不会发生短路问题,也不会发生明显的信号延迟,进而避免因信号延迟导致混色情况的发生,如在所述 COF接合区与基于薄膜的芯片(COF)接合后,可使测试驱动的情况与正常工作时相似,以作为后续信号调节的参考。
附图说明
图1是一COF型面板轮廓的示意图。
图2是本发明第一实施例的显示面板的测试电路布局构造的示意图。
图3是本发明的COF接合区、测试垫区及静电保护区内的布局示意图。
图4是本发明第二实施例的显示面板的测试电路布局构造的示意图。
图5是本发明第三实施例的显示面板的测试电路布局构造的示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。再者,本发明所提到的方向用语,例如上、下、顶、底、前、后、左、右、内、外、侧面、周围、中央、水平、横向、垂直、纵向、轴向、径向、最上层或最下层等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
请参阅图1所示,本发明的显示面板的测试电路布局构造可适用于一显示面板,例如:COF型面板等,所述显示面板具有一面板轮廓P,所述面板轮廓P内可定义一有效区域(Active Area)A及在所述有效区域周围的一边界布局区D,所述有效区域A可具有显示功能,所述面板轮廓P内的所述有效区域A四周具有上、下、左、右边界区。具体地,所述下边界区可定义为所述边界布局区D,用以设置所述测试电路布局构造,所述测试电路布局构造至少可包括:一COF接合区B、一测试电路区T及二测试垫区P,所述COF 接合区B可用于进行面板的COF接合(bonding)功能,所述测试电路区T可用于设置一面板测试电路,用以测试所述有效区域A的电性功能,所述测试垫区P可输入测试用的信号。
请再参阅图1所示,所述显示面板的测试电路布局构造除了包括所述 COF接合区B、所述测试电路区T、所述二测试垫区P,还可包括二电源导体区V及二静电保护区E,所述COF接合区B的二端连通所述二电源导体区V,所述二电源导体区V朝向所述有效区域A延伸,所述测试电路区T 位于所述COF接合区B与所述二电源导体区V之间,所述二测试垫区P、所述二静电保护区E分布于所述COF接合区的二侧。
其中,由所述测试垫区P延伸数条走线,用以耦接所述静电保护区E、所述COF接合区B及所述测试电路区T,所述走线的电阻率与所述电源导体区V的电阻率相同,所述走线绕开同层设置的所述电源导体区V,或者,所述走线与所述电源导体区V绝缘地交叠。
以下通过举例方式说明本发明的显示面板的测试电路布局构造的不同实施例。
在第一实施例中。如图1及图2所示,位于所述COF接合区B同一侧的所述测试垫区P位于所述静电保护区E与所述电源导体区V之间。具体地,如图2所示,所述二静电保护区E位于所述COF接合区B远离所述测试电路区T的一界线B1与所述边界布局区D远离所述测试电路区T的一界线 D1之间的一间距范围a内。
请再参阅图2所示,所述COF接合区B、所述测试电路区T、所述测试垫区P及所述静电保护区E可通过数个层叠且相互绝缘的金属层耦接。举例而言,所述数个金属层中的至少二金属层可由数个贯接件贯通并连接,所述贯接件由电导体(例如金属或合金)构成。
举例而言,所述数个金属层可包括一第一金属层、一第二金属层及一第三金属层,所述第一金属层可分别由所述测试电路区T的二侧朝向所述二电源导体区V延伸数个第一区段M1,所述第二金属层可分别由所述测试电路区T的二侧朝向所述二电源导体区T延伸数个第二区段M2,所述COF接合区B内的一布局(layout)(如图3所示)及所述电源导体区V由所述第三金属层形成,所述第三金属层还形成数个第三区段M3,所述数个第三区段M3分别由所述测试垫区P横越所述静电保护区E内的一布局(如图3所示,第三区段 M3可连通所述布局内的多个导线段中的至少一个),并转折而远离所述二电源导体区T,以转折而横越所述COF接合区B内的布局,例如:所述第三区段M3可于所述间距范围a内转折而远离所述二电源导体区,以转折而横越所述COF接合区内的布局;接著,所述第三区段M3进一步延伸至所述测试电路区T与所述二电源导体区V之间,以个别地耦接所述第一区段M1及所述第二区段M2。
具体地,所述第一区段M1、所述第二区段M2与所述第三区段M3可通过数个贯接件(未绘示)耦接。
在一实施例中,所述第三金属层的电阻率小于所述第一金属层及所述第二金属层的电阻率,例如:第一金属层及所述第二金属层的电阻率为所述第三金属层的电阻率的10倍,例如:所述第一金属层及所述第二金属层的材料为钼 (Mo),所述第三金属层的材料为钛(Ti)/铝(Al)/钛(Ti)。
在一实施例中,如图2所示,所述二测试垫区P之间具有一中轴线C延伸通过所述COF接合区B及所述测试电路区T,所述数个第一区段M、所述数个第二区段M2及所述数个第三区段M3可分别在所述中轴线C的两侧对称地分布。
从而,所述第三金属层的第三区段的走线会绕开所述第三金属层的二电源导体区,不会发生短路问题;而且,由于所述测试垫区输出信号的走线以电阻率较小的第三金属层形成,不会发生明显的信号延迟,进而避免因信号延迟导致混色情况的发生,如在所述COF接合区与基于薄膜的芯片(COF)接合后,可使测试驱动的情况与正常工作时相似,以作为后续信号调节的参考。
在第二实施例中,如图4所示,所述二静电保护区更改标示为E’,所述二静电保护区E’与第一实施例中的二静电保护区E的位置不同,位于所述 COF接合区B同一侧的所述静电保护区E’位于所述测试垫区P与所述电源导体区V之间。请再参阅图4所示,所述COF接合区B、所述测试电路区T、所述测试垫区P及所述静电保护区E’可通过数个层叠且相互绝缘的金属层耦接。
举例而言,所述数个金属层可包括一第一金属层、一第二金属层及一第三金属层,所述第一金属层、所述第二金属层与所述第三金属层的电阻率相同,具体地,所述第三金属层、所述第一金属层及所述第二金属层的材料可同为电阻率较小的钛(Ti)/铝(Al)/钛(Ti)材料。所述第一金属层或所述第二金属层形成数个第四区段M4,所述数个第四区段M4由所述测试电路区T的二侧横越所述二电源导体区V而转折横越所述二静电保护区E’以延伸至所述二测试垫区P,所述COF接合区B内的一布局(如图3所示)及所述电源导体区V由所述第三金属层形成,所述第三金属层还形成数个第五区段M5,所述数个第五区段M5分别由所述COF接合区B朝向所述测试电路区T延伸至所述测试电路区T与所述二电源导体区V之间,以个别地耦接所述第四区段M4。
具体地,所述第四区段M4与所述第五区段M5可通过数个贯接件(未绘示)耦接。
在一实施例中,如图4所示,所述二测试垫区P之间具有一中轴线C延伸通过所述COF接合区B及所述测试电路区T,所述数个第四区段M4及所述数个第五区段M5可分别在所述中轴线C的两侧对称地分布。
从而,所述第一金属层或所述第二金属层形成的第四区段的走线与所述第三金属层形成所述二电源导体区相互绝缘,不会发生短路问题;而且,由于所述测试垫区输出信号的走线改以电阻率较小的所述第一金属层或所述第二金属层形成,不会发生明显的信号延迟,进而避免因信号延迟导致混色情况的发生,如在所述COF接合区与基于薄膜的芯片(COF)接合后,可使测试驱动的情况与正常工作时相似,以作为后续信号调节的参考。
在第三实施例中,如图5所示,位于所述COF接合区B同一侧的所述静电保护区E’可位于所述测试垫区P与所述电源导体区V之间。请再参阅图 5所示,所述COF接合区B、所述测试电路区T、所述测试垫区P及所述静电保护区E’可通过数个层叠且相互绝缘的金属层耦接。
举例而言,所述数个金属层包括一第一金属层、一第二金属层、一第三金属层及一第四金属层,所述第一金属层的电阻率及所述第二金属层的电阻率大于所述第三金属层的电阻率,所述第三金属层的电阻率等于所述第四金属层的电阻率,所述第四金属层形成数个第六区段M6,所述数个第六区段 M6分别由所述测试电路区T的二侧横越所述二电源导体区V而转折横越所述二静电保护区E’以延伸至所述二测试垫区P,所述COF接合区B内的一布局(如图3所示)及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第七区段M7,所述数个第七区段M7分别由所述COF接合区B朝向所述测试电路区T延伸至所述测试电路区T与所述二电源导体区V之间,以个别地耦接所述第六区段M6。
具体地,所述第六区段M6与所述第七区段M7可通过数个贯接件(未绘示)耦接。
在一实施例中,如图5所示,所述二测试垫区P之间具有一中轴线C延伸通过所述COF接合区B及所述测试电路区T,所述数个第六区段M6及所述数个第七区段M7可分别在所述中轴线C的两侧对称地分布。
从而,可在现有的电路布局基础上新增所述第四金属层,所述第四金属层形成的第六区段的走线与所述第三金属层形成所述二电源导体区相互绝缘,不会发生短路问题;而且,由于所述测试垫区输出信号的走线以电阻率较小的所述第四金属层形成,不会发生明显的信号延迟,进而避免因信号延迟导致混色情况的发生,如在所述COF接合区与基于薄膜的芯片(COF)接合后,可使测试驱动的情况与正常工作时相似,以作为后续信号调节的参考。
本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求书的精神及范围的修改及均等设置均包括于本发明的范围内。

Claims (10)

1.一种显示面板的测试电路布局构造,其特征在于:所述显示面板具有一面板轮廓,所述面板轮廓内定义在一有效区域周围的一边界布局区,所述边界布局区用以设置所述测试电路布局构造,所述测试电路布局构造包括:一COF接合区、二电源导体区、一测试电路区、二测试垫区及二静电保护区,所述COF接合区的二端连通所述二电源导体区,所述二电源导体区朝向所述有效区域延伸,所述测试电路区位于所述COF接合区与所述二电源导体区之间,所述二测试垫区、所述二静电保护区分布于所述COF接合区的二侧,其中,所述二测试垫区之一测试垫区和所述二静电保护区之一静电保护区位于所述COF接合区的一侧,所述二测试垫区之另一测试垫区和所述二静电保护区之另一静电保护区位于所述COF接合区的另一侧;
其中,由所述测试垫区延伸数条走线,用以耦接所述静电保护区、所述COF接合区及所述测试电路区,所述走线的电阻率与所述电源导体区的电阻率相同,所述走线绕开同层设置的所述电源导体区,或者,所述走线与所述电源导体区绝缘地交叠。
2.如权利要求1所述的显示面板的测试电路布局构造,其特征在于:位于所述COF接合区同一侧的所述测试垫区位于所述静电保护区与所述电源导体区之间。
3.如权利要求2所述的显示面板的测试电路布局构造,其特征在于:所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层及一第三金属层,所述第三金属层的电阻率小于所述第一金属层及所述第二金属层的电阻率,所述第一金属层形成由所述测试电路区的二侧朝向所述二电源导体区延伸的数个第一区段,所述第二金属层形成由所述测试电路区的二侧朝向所述二电源导体区延伸的数个第二区段,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第三区段,所述数个第三区段分别由所述测试垫区横越所述静电保护区内的一布局,并转折而远离所述二电源导体区,以转折而横越所述COF接合区内的布局,并延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第一区段及所述第二区段。
4.如权利要求3所述的显示面板的测试电路布局构造,其特征在于:所述二静电保护区位于所述COF接合区远离所述测试电路区的一界线与所述边界布局区远离所述测试电路区的一界线之间的一间距范围内。
5.如权利要求4所述的显示面板的测试电路布局构造,其特征在于:所述第三区段在所述间距范围内转折而远离所述二电源导体区,以转折而横越所述COF接合区内的布局。
6.如权利要求1所述的显示面板的测试电路布局构造,其特征在于:位于所述COF接合区同一侧的所述静电保护区位于所述测试垫区与所述电源导体区之间。
7.如权利要求6所述的显示面板的测试电路布局构造,其特征在于:所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层及一第三金属层,所述第一金属层、所述第二金属层与所述第三金属层的电阻率相同,所述第一金属层或所述第二金属层形成数个第四区段,所述数个第四区段分别由所述测试电路区的二侧横越所述二电源导体区,而转折横越所述二静电保护区,以延伸至所述二测试垫区,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第五区段,所述数个第五区段分别由所述COF接合区朝向所述测试电路区延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第四区段。
8.如权利要求6所述的显示面板的测试电路布局构造,其特征在于:所述COF接合区、所述测试电路区、所述测试垫区及所述静电保护区通过数个层叠且相互绝缘的金属层耦接,所述数个金属层包括一第一金属层、一第二金属层、一第三金属层及一第四金属层,所述第一金属层的电阻率及所述第二金属层的电阻率大于所述第三金属层的电阻率,所述第三金属层的电阻率等于所述第四金属层的电阻率,所述第四金属层形成数个第六区段,所述数个第六区段分别由所述测试电路区的二侧横越所述二电源导体区,并转折以横越所述二静电保护区,并延伸至所述二测试垫区,所述COF接合区内的一布局及所述电源导体区由所述第三金属层形成,所述第三金属层还形成数个第七区段,所述数个第七区段分别由所述COF接合区朝向所述测试电路区延伸至所述测试电路区与所述二电源导体区之间,以个别地耦接所述第六区段。
9.如权利要求1所述的显示面板的测试电路布局构造,其特征在于:所述二测试垫区之间具有一中轴线延伸通过所述COF接合区及所述测试电路区,所述数条走线分别在所述中轴线的两侧对称地分布。
10.如权利要求1所述的显示面板的测试电路布局构造,其特征在于:所述数条走线由数个不同金属层形成并通过数个贯接件耦接,所述贯接件贯通并连接所述数个金属层中的至少二金属层。
CN201811212954.3A 2018-10-18 2018-10-18 显示面板的测试电路布局构造 Active CN109192117B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201811212954.3A CN109192117B (zh) 2018-10-18 2018-10-18 显示面板的测试电路布局构造
US16/349,984 US11127642B2 (en) 2018-10-18 2018-11-20 Test circuit layout structure for display panel
PCT/CN2018/116406 WO2020077731A1 (zh) 2018-10-18 2018-11-20 显示面板的测试电路布局构造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811212954.3A CN109192117B (zh) 2018-10-18 2018-10-18 显示面板的测试电路布局构造

Publications (2)

Publication Number Publication Date
CN109192117A CN109192117A (zh) 2019-01-11
CN109192117B true CN109192117B (zh) 2020-06-30

Family

ID=64945372

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811212954.3A Active CN109192117B (zh) 2018-10-18 2018-10-18 显示面板的测试电路布局构造

Country Status (3)

Country Link
US (1) US11127642B2 (zh)
CN (1) CN109192117B (zh)
WO (1) WO2020077731A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110673408A (zh) * 2019-09-02 2020-01-10 深圳市华星光电技术有限公司 显示屏
CN110444135B (zh) * 2019-06-11 2022-12-23 重庆惠科金渝光电科技有限公司 一种显示装置及其检测方法和覆晶薄膜
CN110286536B (zh) * 2019-06-28 2022-04-15 京东方科技集团股份有限公司 屏幕检测电路、阵列基板及显示面板
CN111736380A (zh) 2019-07-26 2020-10-02 友达光电股份有限公司 显示面板及其制造方法
TWI714376B (zh) * 2019-12-04 2020-12-21 友達光電股份有限公司 顯示裝置
KR20210130333A (ko) * 2020-04-21 2021-11-01 삼성디스플레이 주식회사 표시장치 및 그 검사방법
CN111754907B (zh) 2020-07-08 2022-04-01 武汉华星光电技术有限公司 一种显示装置
KR20220007809A (ko) * 2020-07-10 2022-01-19 삼성디스플레이 주식회사 표시 장치
CN116646271A (zh) * 2023-05-26 2023-08-25 本源量子计算科技(合肥)股份有限公司 芯片结构、存储介质、电子设备、量子芯片的制造方法和装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102214685B (zh) * 2011-06-03 2013-05-22 清华大学 具有悬空源漏的半导体结构及其形成方法
TW201422072A (zh) * 2012-11-22 2014-06-01 Wintek Corp 周邊線路結構
CN106019115B (zh) * 2016-07-13 2018-09-04 武汉华星光电技术有限公司 测试电路
CN106057109B (zh) * 2016-08-03 2019-04-02 武汉华星光电技术有限公司 一种显示装置及其显示面板
CN107204346B (zh) * 2017-07-27 2019-09-24 厦门天马微电子有限公司 阵列基板、显示面板及显示装置
CN108172122A (zh) * 2017-12-12 2018-06-15 武汉华星光电半导体显示技术有限公司 一种阵列基板
US10707288B2 (en) * 2018-03-12 2020-07-07 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. TFT array substrate and OLED display panel
JP7085915B2 (ja) * 2018-06-25 2022-06-17 株式会社ジャパンディスプレイ 表示装置
US11508758B2 (en) * 2018-10-10 2022-11-22 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display
KR20210030773A (ko) * 2019-09-10 2021-03-18 삼성전자주식회사 칩 온 필름 패키지 및 이를 포함하는 디스플레이 장치

Also Published As

Publication number Publication date
CN109192117A (zh) 2019-01-11
WO2020077731A1 (zh) 2020-04-23
US11127642B2 (en) 2021-09-21
US20200168515A1 (en) 2020-05-28

Similar Documents

Publication Publication Date Title
CN109192117B (zh) 显示面板的测试电路布局构造
US12020995B2 (en) Display device
US10867971B2 (en) Light emitting diode panel
CN107121860B (zh) 一种阵列基板、显示面板及显示装置
JP6571003B2 (ja) フレキシブルディスプレイ
US10707288B2 (en) TFT array substrate and OLED display panel
CN214098387U (zh) 显示面板及显示装置
CN104732908A (zh) 显示面板
US11257891B2 (en) Display panel
CN100369258C (zh) 有源元件阵列基板
TWI504969B (zh) 顯示面板以及顯示裝置
JP2009020477A (ja) フラットパネルディスプレイ用下部基板
CN110416254B (zh) 阵列基板及显示面板
CN110187575B (zh) 阵列基板及阵列基板母板
CN110289287B (zh) 显示面板及显示装置
WO2020015070A1 (zh) 阵列基板
CN104332454B (zh) 半导体装置
GB2611199A (en) Display panel, display apparatus, and method for manufacturing display panel
US10048552B2 (en) Display device
CN109411518B (zh) 一种有机发光二极管显示器及其制作方法
CN113950714A (zh) 显示装置、显示装置的制作方法和电子设备
TWI411835B (zh) 顯示面板及顯示裝置
US9773961B1 (en) Display panel
US9159657B2 (en) Semiconductor device
CN113013213A (zh) 一种显示面板以及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant