CN109148415B - 多晶圆堆叠结构及其形成方法 - Google Patents

多晶圆堆叠结构及其形成方法 Download PDF

Info

Publication number
CN109148415B
CN109148415B CN201810990635.9A CN201810990635A CN109148415B CN 109148415 B CN109148415 B CN 109148415B CN 201810990635 A CN201810990635 A CN 201810990635A CN 109148415 B CN109148415 B CN 109148415B
Authority
CN
China
Prior art keywords
layer
opening
wafer
metal layer
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810990635.9A
Other languages
English (en)
Other versions
CN109148415A (zh
Inventor
赵长林
曾甜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Xinxin Integrated Circuit Co.,Ltd.
Original Assignee
Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Xinxin Semiconductor Manufacturing Co Ltd filed Critical Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority to CN201810990635.9A priority Critical patent/CN109148415B/zh
Priority to US16/234,152 priority patent/US10700042B2/en
Publication of CN109148415A publication Critical patent/CN109148415A/zh
Priority to US16/880,103 priority patent/US10867969B2/en
Application granted granted Critical
Publication of CN109148415B publication Critical patent/CN109148415B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/08146Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a via connection in the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • H01L2224/091Disposition
    • H01L2224/0918Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/09181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2401Structure
    • H01L2224/24011Deposited, e.g. MCM-D type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/24146Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the HDI interconnect connecting to the same level of the lower semiconductor or solid-state body at which the upper semiconductor or solid-state body is mounted
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82009Pre-treatment of the connector or the bonding area
    • H01L2224/8203Reshaping, e.g. forming vias
    • H01L2224/82031Reshaping, e.g. forming vias by chemical means, e.g. etching, anodisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • H01L2224/82106Forming a build-up interconnect by subtractive methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/9202Forming additional connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • H01L2225/06544Design considerations for via connections, e.g. geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明提供一种多晶圆堆叠结构及方法。在该多晶圆堆叠结构中,第一互连层通过第一开孔与第二金属层和第一金属层电连接,第二互连层通过第二开孔与第一互连层电连接,第三互连层通过第三开孔与第三金属层电连接,且第二互连层与所述第三互连层相接触,不需晶圆间预留压焊引线空间,省去硅基板,实现多晶圆互连的同时减少多晶圆堆叠厚度从而使多晶圆堆叠封装后的整体器件厚度减小。并且,不再需要引线,省去了硅基板以及硅基板上若干共用焊盘的设计加工。以及,所述第二互连层与所述第三互连层相接触缩短晶圆间互连距离,进而降低寄生电容和功率损耗,提高了传输速度。

Description

多晶圆堆叠结构及其形成方法
技术领域
本发明属于集成电路制造技术领域,具体涉及多晶圆堆叠结构及其形成方法。
背景技术
在高度集成化的半导体发展的趋势下,多晶圆堆叠后常采用引线键合的方式实现多片晶圆间的互连,具体为多片晶圆在专用的硅基板上竖直方向堆叠,每片晶圆具有多个用于互连的焊盘,硅基板上具有多个共用焊盘,引线的一端压焊键合至晶圆的焊盘,引线的另一端都集中压焊键合在硅基板的共用焊盘上,从而实现多片晶圆间的互连。
但发明人发现,传统的多晶圆引线互连方式存在一些问题:首先,多晶圆堆叠往高密度发展厚度有限制要求,采用引线键合的多片晶圆间需预留压焊引线空间,硅基板本身也有一定的厚度,在一定程度上多晶圆堆叠后整体厚度较厚;另外,引线通常是采用金丝,成本较高,而且,引线导致相对较长的互连线路,而较长的互连线路降低了信号传输速度,增加了功率损耗;此外,硅基板不能适应多晶圆堆叠高密度发展越来越多的共用焊盘的需求。
发明内容
本发明的目的在于提供一种多晶圆堆叠结构,以减少多晶圆堆叠后的整体厚度。
本发明的另一目的在于,无需使用引线,有利于提高信号传输速度,减小功率损耗。
为解决上述技术问题,本发明提供一种多晶圆堆叠结构,包括:
第一晶圆,所述第一晶圆包括第一衬底、第一介质层、第一金属层和位于所述第一衬底背面的第一隔离层;
第二晶圆,所述第二晶圆包括第二衬底、第二介质层和第二金属层,所述第一介质层与所述第二介质层相互键合;
第一开孔,所述第一开孔包括第一上开孔、第一中开孔和第一下开孔;所述第一上开孔贯穿部分所述第一隔离层;所述第一中开孔贯穿所述第一隔离层、第一衬底和部分所述第一介质层且位于所述第一金属层上方,所述第一下开孔贯穿所述第一晶圆和部分所述第二介质层且位于所述第二金属层上方,所述第一上开孔分别与所述第一中开孔和所述第一下开孔连通;
第二隔离层,所述第二隔离层覆盖所述第一隔离层表面和所述第一开孔表面并暴露出部分所述第一金属层和部分所述第二金属层。
第一互连层,所述第一互连层通过所述第一开孔与所述第一金属层和所述第二金属层电连接;
绝缘层,所述绝缘层位于所述第二隔离层和所述第一互连层表面;
第二开孔,所述第二开孔贯穿所述绝缘层,所述第二开孔位于所述第一互连层上方并暴露出部分所述第一互连层;
第三晶圆,所述第三晶圆包括第三衬底、第三介质层和第三金属层;
第三开孔,所述第三开孔贯穿部分所述第三介质层,并暴露出部分所述第三金属层,所述第三开孔与所述第二开孔对应布置;
第二互连层,所述第二互连层通过所述第二开孔与所述第一互连层电连接;以及,
第三互连层,所述第三互连层通过所述第三开孔与所述第三金属层电连接,所述第二互连层与所述第三互连层相接触。
本发明还提供一种多晶圆堆叠结构的形成方法,包括:
提供第一晶圆和第二晶圆,所述第一晶圆包括第一衬底、第一介质层、第一金属层和位于所述第一衬底背面的第一隔离层;所述第二晶圆包括第二衬底、第二介质层和第二金属层,所述第一介质层与所述第二介质层相互键合;
形成第一开孔,所述第一开孔包括第一上开孔、第一中开孔和第一下开孔;所述第一上开孔贯穿部分所述第一隔离层;所述第一中开孔贯穿所述第一隔离层、第一衬底和部分所述第一介质层且位于所述第一金属层上方,所述第一下开孔贯穿所述第一晶圆和部分所述第二介质层且位于所述第二金属层上方,所述第一上开孔分别与所述第一中开孔和所述第一下开孔连通;
形成第二隔离层,所述第二隔离层覆盖所述第一隔离层表面和所述第一开孔表面并暴露出部分所述第一金属层和部分所述第二金属层;
形成第一互连层,所述第一互连层通过所述第一开孔与所述第一金属层和所述第二金属层电连接;
形成绝缘层,所述绝缘层位于所述第二隔离层表面和所述第一互连层表面,并在所述绝缘层中形成第二开孔,所述第二开孔暴露出部分所述第一互连层;
提供第三晶圆,所述第三晶圆包括第三衬底、第三介质层和第三金属层;
形成第三开孔,所述第三开孔贯穿部分所述第三介质层,并暴露出部分所述第三金属层,所述第三开孔与所述第二开孔对应布置;
形成第二互连层和第三互连层,所述第二互连层通过所述第二开孔与所述第一互连层电连接,所述第三互连层通过所述第三开孔与所述第三金属层电连接;以及,
将所述第一晶圆和所述第三晶圆进行键合,使所述第二互连层与所述第三互连层相接触,以实现所述第一晶圆、第二晶圆和第三晶圆的互连。
在本发明提供的多晶圆堆叠结构及方法中,第一互连层通过第一开孔与第一金属层和第二金属层电连接,第二互连层通过第二开孔与第一互连层电连接,第三互连层通过第三开孔与第三金属层电连接,且第二互连层与所述第三互连层相接触,不需晶圆间预留压焊引线空间,省去硅基板,实现多晶圆互连的同时,减少了多晶圆堆叠厚度,从而使多晶圆堆叠封装后的整体器件厚度减小,增加封装密度,满足半导体产品日益走向轻薄的要求。并且,所述多晶圆堆叠结构不再需要引线,省去了硅基板以及硅基板上若干共用焊盘的设计加工,有利于降低了成本,简化了工艺。此外,所述第二互连层与所述第三互连层相接触以缩短晶圆间互连距离,进而降低寄生电容和功率损耗,提高了传输速度。
附图说明
图1为本发明实施例的多晶圆堆叠结构的剖面示意图;
图2为本发明实施例的多晶圆堆叠结构的形成方法流程图;
图3为本发明实施例的两晶圆键合后示意图;
图4为本发明实施例的形成第一上开孔后的剖面示意图;
图5-a为本发明实施例的形成图形化的光阻后的剖面示意图;
图5-b为本发明实施例的形成第一中开孔后的剖面示意图;
图6为本发明实施例的形成光阻后的剖面示意图;
图7为本发明实施例的形成第一下开孔后的剖面示意图;
图8为本发明实施例的形成第二隔离层后的剖面示意图;
图9为本发明实施例的暴露出第一金属层和第二金属层后的剖面示意图;
图10为本发明实施例的形成第一互连层后的剖面示意图;
图11为本发明实施例的形成绝缘层后的剖面示意图;
图12为本发明实施例的形成第二开孔后的剖面示意图;
图13为本发明实施例的第三晶圆形成第三开孔后的剖面示意图;
图14为本发明一实施例的第二开孔中形成第二互连层后的剖面示意图;
图15为本发明一实施例的第三晶圆的第三开孔中形成第三互连层后的剖面示意图。
其中,附图标记如下:
10-第一晶圆;101-第一衬底;102-第一介质层;103-第一金属层;104-第一刻蚀停止层;102a-第一介质层第一部分;102b-第一介质层第二部分;105-第一隔离层;106-第二隔离层;107-绝缘层;108-钝化层;
20-第二晶圆;201-第二衬底;202-第二介质层;203-第二金属层;204-第二刻蚀停止层;202a-第二介质层第一部分;202b-第二介质层第二部分;205-钝化层;
30-第三晶圆;301-第三衬底;302-第三介质层;303-第三金属层;304-第三刻蚀停止层;302a-第三介质层第一部分;302b-第三介质层第二部分;305-钝化层;
41-第一键合界面;42-第二键合界面;
51-第一开孔;51a-第一上开孔;51b-第一中开孔;51c-第一下开孔;52-第二开孔;53-第三开孔;
61-光阻;62-光阻;
71-第一互连层;72-第二互连层;73-第三互连层。
具体实施方式
以下结合附图和具体实施例对本发明提出的多晶圆堆叠结构及方法作进一步详细说明。根据下面说明,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
下面结合图1、图7、图12和图13所示,详细介绍本发明实施例提供的多晶圆堆叠结构。一种多晶圆堆叠结构,包括:
第一晶圆10,所述第一晶圆10包括第一衬底101、位于第一衬底101上的第一介质层102、嵌设于第一介质层102中的第一金属层103和位于所述第一衬底101背面的第一隔离层105;
第二晶圆20,所述第二晶圆20包括第二衬底201、位于第二衬底上201上的第二介质层202和嵌设于第一介质层202中的第二金属层203,第一介质层102与第二介质层202相互键合;
第一开孔51,如图7所示,所述第一开孔51包括第一上开孔51a、第一中开孔51b和第一下开孔51c;所述第一上开孔51a贯穿部分所述第一隔离层105;所述第一中开孔51b贯穿所述第一隔离层105、第一衬底101和部分所述第一介质层102且位于所述第一金属层103上方,所述第一下开孔51c贯穿所述第一晶圆10和部分所述第二介质层202且位于所述第二金属层203上方,所述第一上开孔51a分别与所述第一中开孔51b和所述第一下开孔51c连通;
第二隔离层106,所述第二隔离层106覆盖所述第一隔离层105表面和所述第一开孔51表面并通过后续的蚀刻工艺暴露出部分所述第一金属层103和部分所述第二金属层203。
第一互连层71,所述第一互连层71通过所述第一开孔51与所述第一金属层103和第二金属层203电连接;
绝缘层107,所述绝缘层107位于所述第二隔离层106和所述第一互连层71表面;
第二开孔52,如图12所示,所述第二开孔52贯穿所述绝缘层107,所述第二开孔52位于所述第一互连层71上方并暴露出部分所述第一互连层71;
第三晶圆30,所述第三晶圆30包括第三衬底301、第三介质层302和第三金属层303;
第三开孔53,如图13所示,所述第三开孔53贯穿部分所述第三介质层302,并暴露出部分所述第三金属层303,所述第三开孔53与所述第二开孔52对应布置;
第二互连层72,所述第二互连层72通过所述第二开孔52与所述第一互连层71电连接;以及,
第三互连层73,所述第三互连层73通过所述第三开孔53与所述第三金属层304电连接,所述第二互连层72与所述第三互连层73相接触。
为了减少多晶圆堆叠互连后的整体厚度,所述第一介质层102与所述第二介质层202相互键合后,对所述第一衬底101和/或所述第二衬底201进行减薄;所述第一晶圆10和所述第三晶圆30进行键合后,对所述第三衬底301进行减薄。
优选的,如图12和图13所示,每个第二开孔52和每个第三开孔53各自包括多个间隔分布的孔,即,每个第二开孔52和每个第三开孔53均是由多个孔组成的阵列孔组。在多个间隔分布的孔中,第二互连层72与所述第三互连层73相接触,增加互连可靠性的同时间隔设置降低了互连层工作中产生的热量。而且,多个间隔分布的孔可以做到尺寸更小、密度更大,从而还能满足某些特定用途的产品互连需求,例如需互连引出的信号为密度高且电流低的信号,相应的孔以及孔中的互连层均需尺寸更小、密度更大。
优选的,如图1所示,所述第一介质层102包括第一介质层第一部分102a和第一介质层第二部分102b,所述第一金属层103嵌设于所述第一介质层第一部分102a和第一介质层第二部分102b之间;所述第二介质层202包括第二介质层第一部分202a和第二介质层第二部分202b,所述第二金属层203嵌设于所述第二介质层第一部分202a和第二介质层第二部分202b之间。
优选的,所述第一晶圆10还包括第一刻蚀停止层104,所述第一刻蚀停止层104位于所述第一金属层103与所述第一介质层第二部分102b之间;所述第二晶圆20还包括第二刻蚀停止层204,所述第二刻蚀停止层204位于所述第二金属层203与所述第二介质层第二部分202b之间。
优选的,第一晶圆10还包括钝化层108,所述钝化层108覆盖于绝缘层107表面;第二晶圆20还包括钝化层205,所述钝化层205覆盖于第二介质层202表面;第二晶圆30还包括钝化层305,所述钝化层305覆盖于第三介质层302表面。三个晶圆中的钝化层例如是氧化硅层和/或氮化硅层起保护晶圆表面的作用。
本发明实施例提供的多晶圆堆叠结构的形成方法,如图2所示,包括:
提供第一晶圆10和第二晶圆20,所述第一晶圆10包括第一衬底101、位于第一衬底101上的第一介质层102、嵌设于第一介质层102中的第一金属层103和位于所述第一衬底101背面的第一隔离层105;所述第二晶圆20包括第二衬底201、位于第二衬底上201上的第二介质层202和嵌设于第一介质层202中的第二金属层203,第一介质层102与第二介质层202相互键合;
形成第一开孔51,第一开孔51包括第一上开孔51a、第一中开孔51b和第一下开孔51c;所述第一上开孔51a贯穿部分所述第一隔离层105;所述第一中开孔51b贯穿所述第一隔离层105、第一衬底101和部分所述第一介质层102且位于所述第一金属层103上方,所述第一下开孔51c贯穿所述第一晶圆10和部分所述第二介质层202且位于所述第二金属层203上方,所述第一上开孔51a分别与所述第一中开孔51b和所述第一下开孔51c连通;
形成第二隔离层106,所述第二隔离层106覆盖所述第一隔离层105表面和所述第一开孔51表面并通过后续的蚀刻工艺暴露出部分所述第一金属层103和部分所述第二金属层203。
形成第一互连层71,所述第一互连层71通过所述第一开孔51与所述第一金属层103和第二金属层203电连接;
形成绝缘层107,所述绝缘层107位于所述第二隔离层106和所述第一互连层71表面;并在所述绝缘层107中形成第二开孔52,所述第二开孔52暴露出部分所述第一互连层71;
提供第三晶圆30,所述第三晶圆30包括第三衬底301、第三介质层302和第三金属层303;
形成第三开孔53,所述第三开孔53贯穿部分所述第三介质层302,并暴露出部分所述第三金属层303,所述第三开孔53与所述第二开孔52对应布置;
形成第二互连层72和第三互连层73,所述第二互连层72通过所述第二开孔52与所述第一互连层71电连接,所述第三互连层73通过所述第三开孔53与所述第三金属层303电连接;以及,
将所述第一晶圆10和所述第三晶圆30进行键合,使所述第二互连层72与所述第三互连层73相接触,以实现所述第一晶圆10、第二晶圆20和第三晶圆30的互连。
本发明并不限定第一晶圆和第二晶圆哪个晶圆必须要放在上方/下方,而是可以互换上下晶圆的位置。在本文中,为了描述简单、方便,只示出了这两个晶圆的一种位置关系,而本领域技术人员均能理解,在本文中描述的所有技术内容也同样适用于“第一晶圆”与“第二晶圆”的位置上下颠倒的情况,此时堆叠式半导体装置的各层的位置关系也相应地上下颠倒。在一些情况下,优选地,在对两个晶圆进行键合处理期间,将晶圆弯曲度(bow)比较大的晶圆放在下面。但是,在这种情况下,在晶圆键合结束后,也可以根据实际需求来决定是否上下颠倒,从而确定最终哪个晶圆在上面哪个晶圆在下面。
请注意,在本文中,“第一”、“第二”、“第三”、“第四”等编号只是为了对具有相同名称的各个不同部件或工艺进行区分之用,并不意味着顺序或位置关系等。另外,对于具有相同名称的各个不同部件,例如“第一衬底”和“第二衬底”、“第一介质层”和“第二介质层”等等,并不意味着它们都具有相同的结构或部件。例如,尽管图中未示出,但是在绝大部分情况下,“第一衬底”和“第二衬底”中形成的部件都不一样,衬底的结构也可能不一样。在一些实施方式中,衬底可以为半导体衬底,由适合于半导体装置的任何半导体材料(诸如Si、SiC、SiGe等)制成。在另一些实施方式中,衬底也可以为绝缘体上硅(SOI)、绝缘体上锗硅等各种复合衬底。本领域技术人员均理解衬底不受到任何限制,而是可以根据实际应用进行选择。衬底中可以形成有各种装置(不限于半导体装置)构件(图中未示出)。衬底还可以已经形成有其他层或构件,例如:栅极结构、接触孔、介质层、金属连线和通孔等等。
下面结合图3至图15所示,详细介绍本发明实施例提供的制作方法。
首先,如图3所示,提供键合后的第一晶圆10和第二晶圆20。所述第一晶圆10包括第一衬底101、位于第一衬底101上的第一介质层102和嵌设于第一介质层102中的第一金属层103。
所述第二晶圆20包括第二衬底201、形成于所述第二衬底201上的第二介质层202和嵌设于所述第二介质层202中的第二金属层203。所述第一介质层102面向所述第二介质层202,可利用键合界面薄膜的分子间化学力将两片晶圆进行键合,形成第一键合界面41。
为了减少多晶圆堆叠互连后的整体厚度,所述第一介质层102与所述第二介质层202相互键合后,对所述第一衬底101和/或所述第二衬底201进行减薄,之后在第一衬底101背面形成第一隔离层105。该第一隔离层105例如是氧化硅层,致密性好,使第一衬底101与外界隔离起到很好的保护作用。
进一步的,所述第一介质层102包括第一介质层第一部分102a和第一介质层第二部分102b,所述第一金属层103嵌设于所述第一介质层第一部分102a和第一介质层第二部分102b之间;所述第二介质层202包括第二介质层第一部分202a和第二介质层第二部分202b,所述第二金属层203嵌设于所述第二介质层第一部分202a和第二介质层第二部分202b之间。
优选方案中,所述第一晶圆10还包括第一刻蚀停止层104,所述第一刻蚀停止层104位于所述第一金属层103与所述第一介质层第二部分102b之间;所述第二晶圆20还包括第二刻蚀停止层204,所述第二刻蚀停止层204位于所述第二金属层203与所述第二介质层第二部分202b之间。
进一步的,所述第二晶圆20还包括位于第二介质层第二部分202b表面的钝化层205,该钝化层205例如是氧化硅层和/或氮化硅层起保护晶圆表面的作用。本实施例中,钝化层205与第一介质层第二部分102b相接触,进而形成第一键合界面41。
接着,如图4所示,刻蚀形成第一上开孔51a,所述第一上开孔51a贯穿部分所述第一隔离层105,并位于所述第一金属层103和所述第二金属层203上方。
接着,如图5-a和图5-b所示,形成第一中开孔51b;采用流动性较好的光阻61填充第一上开孔51a并覆盖第一隔离层105表面,通过曝光显影形成图形化的光阻,图形化的光阻具有位于第一金属层103上方的光阻窗口;以图形化的光阻为掩膜刻蚀形成第一中开孔51b,第一中开孔51b贯穿所述第一隔离层105、第一衬底101和部分所述第一介质层102且位于所述第一金属层103上方,之后去除图形化的光阻。
接着,如图6和图7所示,形成第一下开孔51c;采用流动性和填充性较好的光阻62填充第一上开孔51a和第一中开孔51b并覆盖第一隔离层105表面,通过曝光显影形成图形化的光阻62,图形化的光阻62具有位于第二金属层203上方的光阻窗口,以图形化的光阻为掩膜刻蚀形成第一下开孔51c,第一下开孔51c贯穿所述第一晶圆10和部分所述第二介质层202且位于所述第二金属层203上方,随后去除图形化的光阻。第一上开孔51a分别与第一中开孔51b和第一下开孔51c连通,从而形成第一开孔51。
接着,如图8和图9所示,形成第二隔离层106;可选择沉积的方式形成覆盖第一隔离层105表面和第一开孔51表面的第二隔离层106,用于在后续刻蚀工艺中保护第一下开孔51c暴露出的第一晶圆10侧壁和部分第二介质层202侧壁,第二隔离层106例如是氧化硅层。之后,执行刻蚀工艺,刻蚀去除第一中开孔51b底部的第二隔离层106和部分第一介质层102并暴露出所述第一金属层103,刻蚀去除第一下开孔51c底部的第二隔离层106和第二刻蚀停止层204并暴露出所述第二金属层203。
接着,如图10所示,形成第一互连层71,第一互连层71通过第一开孔51与所述第一金属层103和第二金属层203电连接。第一互连层71为导电材料,可以为铜或铜合金,可采用电镀铜方式填充第一开孔51并覆盖第二隔离层106表面,通过化学机械研磨去除第二隔离层106表面的第一互连层71并使第一开孔51顶部的第一互连层71平坦化。
接着,如图11所示,形成绝缘层107,所述绝缘层107位于所述第二隔离层106和所述第一互连层71表面;优选的,绝缘层107表面形成钝化层108,该钝化层108例如是氧化硅层和/或氮化硅层起保护第一晶圆10表面的作用。
接着,如图12所示,形成第二开孔52,第二开孔52贯穿钝化层108和绝缘层107且暴露出部分第一互连层71。
接着,如图13所示,提供第三晶圆30,所述第三晶圆30包括第三衬底301、位于所述第三衬底301上的第三介质层302和嵌设于所述第三介质层302中的第三金属层303。进一步的,第三介质层302包括第三介质层第一部分302a和第三介质层第二部分302b,第三金属层303嵌设于第三介质层第一部分302a和第三介质层第二部分302b之间。优选方案中,第三晶圆30还包括第三刻蚀停止层304,所述第三刻蚀停止层304位于所述第三金属层303与所述第三介质层第二部分302b之间。第三介质层302表面形成有钝化层305,该钝化层305例如是氧化硅层和/或氮化硅层起保护晶圆表面的作用。
接着,继续参照图13,形成第三开孔53,所述第三开孔53贯穿钝化层305、第三介质层第二部分302b和第三刻蚀停止层304,并暴露出部分第三金属层303,所述第三开孔53与第二开孔52对应。
接着,如图14和图15所示,形成第二互连层72和第三互连层73,所述第二互连层72通过所述第二开孔52与所述第一互连层71电连接,所述第三互连层73通过所述第三开孔53与所述第三金属层303电连接。
优选的,每个第二开孔52和每个第三开孔53各自包括多个间隔分布的孔,即,每个第二开孔52和每个第三开孔53均是由多个孔组成的阵列孔组。在多个间隔分布的孔中,第二互连层72与所述第三互连层73相接触,增加互连可靠性的同时间隔设置降低了互连层工作中产生的热量,而且,多个间隔分布的孔可以做到尺寸更小、密度更大,从而还能满足某些特定用途的产品互连需求,例如需互连引出的信号为密度高且电流低的信号,相应的孔以及孔中的互连层均需尺寸更小、密度更大。
可以理解的是,可以先形成第二互连层72、再形成第三互连层73,也可以先形成第三互连层73、再形成第二互连层72,还可以同时执行形成第二互连层72和形成第三互连层73的步骤。
第二互连层72和第三互连层73为导电材料,可以为铜或铜合金,可采用电镀铜方式填充第二开孔52和第三开孔53并化学机械研磨平坦化处理。
接着,如图1、图14和图15所示,对准第一晶圆10和第三晶圆30,使第二互连层72面向第三互连层73相接触,缩短晶圆间互连距离,进而降低寄生电容和功率损耗,提高了传输速度。采用金属对金属和介质层对介质层的混合键合,形成第二键合界面42,再通过后续热处理工艺,使得金属离子扩散而增强键合力,实现三层晶圆的互连。
综上所述,本发明多晶圆堆叠结构及方法,不需晶圆间预留压焊引线空间,省去硅基板,实现多晶圆互连的同时减少多晶圆堆叠厚度从而使多晶圆堆叠封装后的整体器件厚度减小,增加封装密度,使单位体积内容纳更多晶圆,满足半导体产品日益走向轻薄要求。而且,不再需要引线,省去了硅基板以及硅基板上若干共用焊盘的设计加工,降低了成本,简化了工艺。由此,提高了晶圆整合能力,将不同功能的晶圆(如RF、Memory、Logic、Sensors、Imagers)整合在一个封装体上,因此在性能、功能和尺寸上,可提供极大的优势。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (9)

1.一种多晶圆堆叠结构,其特征在于,包括:
第一晶圆,所述第一晶圆包括第一衬底、第一介质层、第一金属层和位于所述第一衬底背面的第一隔离层;
第二晶圆,所述第二晶圆包括第二衬底、第二介质层和第二金属层,所述第一介质层与所述第二介质层相互键合;
第一开孔,所述第一开孔包括第一上开孔、第一中开孔和第一下开孔;所述第一上开孔贯穿部分所述第一隔离层;所述第一中开孔贯穿所述第一隔离层、第一衬底和部分所述第一介质层且位于所述第一金属层上方,所述第一下开孔贯穿所述第一晶圆和部分所述第二介质层且位于所述第二金属层上方,所述第一上开孔分别与所述第一中开孔和所述第一下开孔连通;
第二隔离层,所述第二隔离层覆盖所述第一隔离层表面和所述第一开孔表面并暴露出部分所述第一金属层和部分所述第二金属层;
第一互连层,所述第一互连层通过所述第一开孔与所述第一金属层和所述第二金属层电连接;
绝缘层,所述绝缘层位于所述第二隔离层和所述第一互连层表面;
第二开孔,所述第二开孔贯穿所述绝缘层,所述第二开孔位于所述第一互连层上方并暴露出部分所述第一互连层,所述第二开孔包括多个间隔分布的孔;
第三晶圆,所述第三晶圆包括第三衬底、第三介质层和第三金属层;
第三开孔,所述第三开孔贯穿部分所述第三介质层,并暴露出部分所述第三金属层,所述第三开孔包括多个间隔分布的孔,所述第三开孔多个间隔分布的孔与所述第二开孔多个间隔分布的孔一一对应布置;
第二互连层,所述第二互连层填充于所述第二开孔多个间隔分布的孔内并与所述第一互连层电连接,通过所述第二互连层将所述第一互连层引出;以及,
第三互连层,所述第三互连层填充于所述第三开孔多个间隔分布的孔内并与所述第三金属层电连接,通过所述第三互连层将所述第三金属层引出;
其中,将所述第二互连层与所述第三互连层进行一一对准实现所述第一晶圆和所述第三晶圆的混合键合,形成的所述混合键合的界面在一个平面上。
2.如权利要求1所述的一种多晶圆堆叠结构,其特征在于,
所述第一介质层包括第一介质层第一部分和第一介质层第二部分,所述第一金属层嵌设于所述第一介质层第一部分和第一介质层第二部分之间;所述第二介质层包括第二介质层第一部分和第二介质层第二部分,所述第二金属层嵌设于所述第二介质层第一部分和第二介质层第二部分之间;
所述第一晶圆还包括第一刻蚀停止层,所述第一刻蚀停止层位于所述第一金属层与所述第一介质层第二部分之间;所述第二晶圆还包括第二刻蚀停止层,所述第二刻蚀停止层位于所述第二金属层与所述第二介质层第二部分之间。
3.一种多晶圆堆叠结构的形成方法,其特征在于,包括:
提供第一晶圆和第二晶圆,所述第一晶圆包括第一衬底、第一介质层、第一金属层和位于所述第一衬底背面的第一隔离层;所述第二晶圆包括第二衬底、第二介质层和第二金属层,所述第一介质层与所述第二介质层相互键合;
形成第一开孔,所述第一开孔包括第一上开孔、第一中开孔和第一下开孔;所述第一上开孔贯穿部分所述第一隔离层;所述第一中开孔贯穿所述第一隔离层、第一衬底和部分所述第一介质层且位于所述第一金属层上方,所述第一下开孔贯穿所述第一晶圆和部分所述第二介质层且位于所述第二金属层上方,所述第一上开孔分别与所述第一中开孔和所述第一下开孔连通;
形成第二隔离层,所述第二隔离层覆盖所述第一隔离层表面和所述第一开孔表面并暴露出部分所述第一金属层和部分所述第二金属层;
形成第一互连层,所述第一互连层通过所述第一开孔与所述第一金属层和所述第二金属层电连接;
形成绝缘层,所述绝缘层位于所述第二隔离层表面和所述第一互连层表面,并在所述绝缘层中形成第二开孔,所述第二开孔暴露出部分所述第一互连层,所述第二开孔包括多个间隔分布的孔;
提供第三晶圆,所述第三晶圆包括第三衬底、第三介质层和第三金属层;
形成第三开孔,所述第三开孔贯穿部分所述第三介质层,并暴露出部分所述第三金属层,所述第三开孔包括多个间隔分布的孔,所述第三开孔多个间隔分布的孔与所述第二开孔多个间隔分布的孔一一对应布置;
形成第二互连层和第三互连层,所述第二互连层填充于所述第二开孔多个间隔分布的孔内并与所述第一互连层电连接,通过所述第二互连层将所述第一互连层引出;所述第三互连层填充于所述第三开孔多个间隔分布的孔内并与所述第三金属层电连接,通过所述第三互连层将所述第三金属层引出;以及,
将所述第二互连层与所述第三互连层进行一一对准实现所述第一晶圆和所述第三晶圆的混合键合,形成的所述混合键合的界面在一个平面上;
以实现所述第一晶圆、第二晶圆和第三晶圆的互连。
4.如权利要求3所述的一种多晶圆堆叠结构的形成方法,其特征在于,形成第二隔离层,包括:
形成第二隔离层,所述第二隔离层覆盖所述第一隔离层表面和所述第一开孔表面;
执行刻蚀工艺,刻蚀去除所述第一中开孔底部的所述第二隔离层并暴露出所述第一金属层,同时刻蚀去除所述第一下开孔底部的所述第二隔离层并暴露出所述第二金属层。
5.如权利要求3所述的一种多晶圆堆叠结构的形成方法,其特征在于,形成第一开孔的步骤包括:
形成第一上开孔,所述第一上开孔贯穿部分所述第一隔离层并位于所述第一金属层和所述第二金属层上方;
形成第一中开孔,所述第一中开孔贯穿所述第一隔离层、第一衬底和部分所述第一介质层且位于所述第一金属层上方;以及,
形成第一下开孔,所述第一下开孔贯穿所述第一晶圆和部分所述第二介质层且位于所述第二金属层上方,所述第一上开孔分别与所述第一中开孔和所述第一下开孔连通。
6.如权利要求5所述的一种多晶圆堆叠结构的形成方法,其特征在于,形成第一中开孔之后,形成第一下开孔之前,还包括:
形成光阻,所述光阻填充所述第一上开孔和所述第一中开孔并覆盖所述第一隔离层表面;以及,
通过曝光显影形成位于所述第二金属层上方的光阻窗口。
7.如权利要求3所述的一种多晶圆堆叠结构的形成方法,其特征在于,所述第一互连层、第二互连层和所述第三互连层的材质为金属。
8.如权利要求7所述的一种多晶圆堆叠结构的形成方法,其特征在于,将所述第一晶圆和所述第三晶圆进行键合时,采用非熔化型扩散法使第二互连层与所述第三互连层相互键合。
9.如权利要求3所述的一种多晶圆堆叠结构的形成方法,其特征在于,所述第一介质层与所述第二介质层相互键合后,对所述第一晶圆和/或所述第二晶圆进行减薄;所述第一晶圆和所述第三晶圆进行键合后,对所述第三晶圆进行减薄。
CN201810990635.9A 2018-08-28 2018-08-28 多晶圆堆叠结构及其形成方法 Active CN109148415B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201810990635.9A CN109148415B (zh) 2018-08-28 2018-08-28 多晶圆堆叠结构及其形成方法
US16/234,152 US10700042B2 (en) 2018-08-28 2018-12-27 Multi-wafer stacking structure and fabrication method thereof
US16/880,103 US10867969B2 (en) 2018-08-28 2020-05-21 Multi-wafer stacking structure and fabrication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810990635.9A CN109148415B (zh) 2018-08-28 2018-08-28 多晶圆堆叠结构及其形成方法

Publications (2)

Publication Number Publication Date
CN109148415A CN109148415A (zh) 2019-01-04
CN109148415B true CN109148415B (zh) 2020-08-25

Family

ID=64828825

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810990635.9A Active CN109148415B (zh) 2018-08-28 2018-08-28 多晶圆堆叠结构及其形成方法

Country Status (2)

Country Link
US (2) US10700042B2 (zh)
CN (1) CN109148415B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166840B (zh) * 2018-08-28 2019-07-23 武汉新芯集成电路制造有限公司 多晶圆堆叠结构及其形成方法
CN111769074B (zh) * 2019-04-02 2024-09-27 长鑫存储技术有限公司 半导体互连结构及其制作方法
CN111769073A (zh) * 2019-04-02 2020-10-13 长鑫存储技术有限公司 半导体互连结构及其制作方法
CN113488505B (zh) * 2019-04-30 2022-09-30 长江存储科技有限责任公司 具有三维相变存储器的三维存储设备
CN110379799B (zh) * 2019-07-18 2020-04-03 武汉新芯集成电路制造有限公司 一种芯片结构、晶圆结构及其制造方法
US11211348B2 (en) 2019-08-22 2021-12-28 Wuhan Xinxin Semiconductor Manufacturing Co., Ltd. First wafer, fabricating method thereof and wafer stack
CN110491851A (zh) * 2019-08-22 2019-11-22 武汉新芯集成电路制造有限公司 第一晶圆及其形成方法、晶圆堆叠结构
CN111276469A (zh) * 2020-02-25 2020-06-12 武汉新芯集成电路制造有限公司 一种键合结构及其制造方法
CN111463114B (zh) * 2020-04-17 2021-08-06 武汉新芯集成电路制造有限公司 半导体器件及其形成方法、芯片
CN112397377B (zh) * 2020-11-16 2024-03-22 武汉新芯集成电路制造有限公司 第一芯片与晶圆键合方法、芯片堆叠结构
CN114914237B (zh) * 2022-07-19 2022-10-25 北京智芯微电子科技有限公司 Romkey单元的版图结构、芯片版图布局方法及芯片
CN115831862B (zh) * 2022-11-15 2023-11-03 湖北三维半导体集成创新中心有限责任公司 半导体结构及其形成方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100809696B1 (ko) * 2006-08-08 2008-03-06 삼성전자주식회사 사이즈가 상이한 복수의 반도체 칩이 적층된 멀티 칩패키지 및 그 제조방법
KR100843214B1 (ko) * 2006-12-05 2008-07-02 삼성전자주식회사 메모리 칩과 프로세서 칩이 관통전극을 통해 연결된 플래너멀티 반도체 칩 패키지 및 그 제조방법
JP5442394B2 (ja) * 2009-10-29 2014-03-12 ソニー株式会社 固体撮像装置とその製造方法、及び電子機器
US8563396B2 (en) * 2011-01-29 2013-10-22 International Business Machines Corporation 3D integration method using SOI substrates and structures produced thereby
US20170271207A9 (en) * 2011-01-29 2017-09-21 International Business Machines Corporation Novel 3D Integration Method Using SOI Substrates And Structures Produced Thereby
US9524950B2 (en) * 2013-05-31 2016-12-20 Freescale Semiconductor, Inc. Stacked microelectronic packages having sidewall conductors and methods for the fabrication thereof
US9412719B2 (en) * 2013-12-19 2016-08-09 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC interconnect apparatus and method
US9666520B2 (en) * 2014-04-30 2017-05-30 Taiwan Semiconductor Manufactuing Company, Ltd. 3D stacked-chip package
US9331021B2 (en) * 2014-04-30 2016-05-03 Taiwan Semiconductor Manufacturing Company, Ltd. Chip-on-wafer package and method of forming same
US9455158B2 (en) * 2014-05-30 2016-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC interconnect devices and methods of forming same
US9437578B2 (en) * 2014-06-26 2016-09-06 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked IC control through the use of homogenous region
US9449914B2 (en) * 2014-07-17 2016-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked integrated circuits with redistribution lines
CN104167372A (zh) * 2014-08-08 2014-11-26 武汉新芯集成电路制造有限公司 一种混合键合方法
US20160268230A1 (en) * 2015-03-12 2016-09-15 United Microelectronics Corp. Stacked semiconductor structure
US9620488B2 (en) * 2015-08-19 2017-04-11 Taiwan Semiconductor Manufacturing Co., Ltd. Three-dimensional integrated circuit structure and bonded structure
US10163859B2 (en) * 2015-10-21 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and formation method for chip package
US10050018B2 (en) * 2016-02-26 2018-08-14 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC structure and methods of forming
US9997467B2 (en) * 2016-08-19 2018-06-12 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor packages and methods of forming the same
EP3293757B1 (en) * 2016-09-07 2019-04-17 IMEC vzw A method for bonding and interconnecting integrated circuit devices
CN107994043A (zh) * 2017-12-11 2018-05-04 德淮半导体有限公司 晶圆、堆叠式半导体装置及其制造方法

Also Published As

Publication number Publication date
CN109148415A (zh) 2019-01-04
US20200075549A1 (en) 2020-03-05
US20200286861A1 (en) 2020-09-10
US10867969B2 (en) 2020-12-15
US10700042B2 (en) 2020-06-30

Similar Documents

Publication Publication Date Title
CN109148415B (zh) 多晶圆堆叠结构及其形成方法
CN109192717B (zh) 多晶圆堆叠结构及其形成方法
US7626257B2 (en) Semiconductor devices and methods of manufacture thereof
JP5246831B2 (ja) 電子デバイス及びそれを形成する方法
US8110900B2 (en) Manufacturing process of semiconductor device and semiconductor device
US7812457B2 (en) Semiconductor device and semiconductor wafer and a method for manufacturing the same
CN100517623C (zh) 晶片压焊键合方法及其结构
CN109192718B (zh) 多晶圆键合结构及键合方法
TWI397972B (zh) Semiconductor device manufacturing method
CN109390305B (zh) 一种键合晶圆及其制备方法
US20090149023A1 (en) Method of fabricating semiconductor device having three-dimensional stacked structure
US20090121323A1 (en) Semiconductor device and method of fabricating the same
TWI392069B (zh) 封裝結構及其封裝製程
US10784163B2 (en) Multi-wafer stacking structure and fabrication method thereof
US11164840B2 (en) Chip interconnection structure, wafer interconnection structure and method for manufacturing the same
JP2010045371A (ja) 導電性保護膜を有する貫通電極構造体及びその形成方法
CN111463114B (zh) 半导体器件及其形成方法、芯片
US20110278569A1 (en) Wafer level integration module with interconnects
CN113611685B (zh) 半导体封装结构及其制备方法
TWI793560B (zh) 半導體裝置及其製造方法
CN112397467B (zh) 晶圆键合结构及其制作方法
US20230402415A1 (en) Method for manufacturing semiconductor device, and semiconductor device
WO2024021356A1 (zh) 高深宽比tsv电联通结构及其制造方法
US20220375918A1 (en) Method of manufacturing three-dimensional system-on-chip and three-dimensional system-on-chip
TWI818460B (zh) 三維系統單晶片的製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 430205 No.18, Gaoxin 4th Road, Donghu Development Zone, Wuhan City, Hubei Province

Patentee after: Wuhan Xinxin Integrated Circuit Co.,Ltd.

Country or region after: China

Address before: 430205 No.18, Gaoxin 4th Road, Donghu Development Zone, Wuhan City, Hubei Province

Patentee before: Wuhan Xinxin Semiconductor Manufacturing Co.,Ltd.

Country or region before: China

CP03 Change of name, title or address